Compiler_Type stringclasses 2
values | Target stringclasses 176
values | Programming Language stringclasses 3
values | Task stringclasses 4
values | Target_Type stringclasses 7
values | Idx int64 0 636k | Ground_Truth listlengths 0 2.32k | Input listlengths 1 1.02k |
|---|---|---|---|---|---|---|---|
LLVM | AMDGPU | CPP | next_suggestion | GPU | 5,300 | [
"}"
] | [
"bool",
"invalidate",
"(",
"Function",
"&",
",",
"const",
"PreservedAnalyses",
"&",
")",
"{",
"return",
"false",
";"
] |
LLVM | X86 | CPP | stmt_completion | CPU | 5,301 | [
"DAG",
".",
"getNode",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
",",
"SDLoc",
"(",
")",
",",
"PtrVT",
")",
",",
"Result",
")",
";"
] | [
"unsigned",
"char",
"OpFlag",
"=",
"<NUM_LIT>",
";",
"unsigned",
"WrapperKind",
"=",
"<STR_LIT>",
"::",
"<STR_LIT>",
";",
"CodeModel",
"::",
"Model",
"M",
"=",
"DAG",
".",
"getTarget",
"(",
")",
".",
"getCodeModel",
"(",
")",
";",
"if",
"(",
"Subtarget",
... |
LLVM | X86 | TD | program_repair | CPU | 5,302 | [
"<FIXS>",
"def",
":",
"InstRW",
"[",
"SKXWriteResGroup209",
"]",
",",
"(",
"instregex",
"<STR_LIT>",
",",
"<STR_LIT>",
",",
"<STR_LIT>",
",",
"<STR_LIT>",
")",
">",
";",
"<FIXE>"
] | [
"let",
"NumMicroOps",
"=",
"<NUM_LIT>",
";",
"let",
"ResourceCycles",
"=",
"[",
"<NUM_LIT>",
",",
"<NUM_LIT>",
"]",
";",
"}",
"<BUGS>",
"def",
":",
"InstRW",
"[",
"SKXWriteResGroup209",
"]",
",",
"(",
"instregex",
"<STR_LIT>",
")",
">",
";",
"def",
":",
... |
LLVM | X86 | TD | program_repair | CPU | 5,303 | [
"<FIXS>",
"<STR_LIT>",
",",
"[",
"]",
",",
"IIC_LGDT",
">",
",",
"TB",
",",
"OpSize16",
",",
"Requires",
"[",
"Not64BitMode",
"]",
">",
";",
"<FIXE>",
"<FIXS>",
"<STR_LIT>",
",",
"[",
"]",
",",
"IIC_LGDT",
">",
",",
"OpSize32",
",",
"TB",
",",
"Requi... | [
"<STR_LIT>",
",",
"[",
"]",
",",
"IIC_SLDT",
">",
",",
"TB",
";",
"def",
"LGDT16m",
":",
"I",
"<NUM_LIT>",
",",
"MRM2m",
",",
"(",
"outs",
")",
",",
"(",
"ins",
"opaque48mem",
":",
"$",
"src",
")",
",",
"<BUGS>",
"<STR_LIT>",
",",
"[",
"]",
",",
... |
GCC | rs6000 | CPP | next_suggestion | CPU | 5,304 | [
"return",
"_",
"_",
"result",
";"
] | [
"const",
"_",
"_",
"m64",
"_",
"_",
"shiftD",
"=",
"(",
"const",
"_",
"_",
"m64",
")",
"_",
"_",
"D",
"<<",
"_",
"_",
"shiftl",
";",
"const",
"_",
"_",
"m64",
"_",
"_",
"mask",
"=",
"<NUM_LIT>",
"UL",
"<<",
"_",
"_",
"shiftl",
";",
"_",
"_"... |
LLVM | AVR | CPP | stmt_completion | MPU | 5,305 | [
";"
] | [
"AVRSubtarget",
"::",
"AVRSubtarget",
"(",
"const",
"Triple",
"&",
"TT",
",",
"const",
"std",
"::",
"string",
"&",
"CPU",
",",
"const",
"std",
"::",
"string",
"&",
"FS",
",",
"const",
"AVRTargetMachine",
"&",
"TM",
")",
":",
"AVRGenSubtargetInfo",
"(",
"... |
GCC | h8300 | MD | next_suggestion | MPU | 5,306 | [
"<STR_LIT>"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"QI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"not",
":",
"QI",
"(",
"match_operand",
":",
"QI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]"
] |
LLVM | CellSPU | CPP | next_suggestion | MPU | 5,307 | [
"}"
] | [
"if",
"(",
"FBB",
"==",
"<NUM_LIT>",
")",
"{",
"if",
"(",
"Cond",
".",
"empty",
"(",
")",
")",
"{",
"MachineInstrBuilder",
"MIB",
"=",
"BuildMI",
"(",
"&",
"MBB",
",",
"dl",
",",
"get",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
")",
";",
"MIB",
"... |
LLVM | Hexagon | TD | next_suggestion | DSP | 5,308 | [
"}"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"hasNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"opNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"CextOpcode",
"=",
"<STR_LIT>",
";",
"let",
"InputType",
"=",
"<STR_LIT>",
";",
"... |
LLVM | X86 | CPP | next_suggestion | CPU | 5,309 | [
"}"
] | [
"StringRef",
"getPassName",
"(",
")",
"const",
"override",
"{",
"return",
"<STR_LIT>",
"X86 Avoid Store Forwarding Blocks",
"<STR_LIT>",
";"
] |
LLVM | AArch64 | TD | next_suggestion | CPU | 5,310 | [
"let",
"DiagnosticType",
"=",
"<STR_LIT>",
"#",
"Scale",
";"
] | [
"let",
"Name",
"=",
"<STR_LIT>",
"#",
"Scale",
";",
"let",
"RenderMethod",
"=",
"<STR_LIT>",
"#",
"Scale",
"#",
"<STR_LIT>",
";",
"let",
"PredicateMethod",
"=",
"<STR_LIT>",
"#",
"Scale",
"#",
"<STR_LIT>",
";"
] |
GCC | ia64 | CPP | program_repair | CPU | 5,311 | [
"<FIXS>",
"static",
"bool",
"ia64_handle_option",
"(",
"struct",
"gcc_options",
"*",
",",
"struct",
"gcc_options",
"*",
",",
"const",
"struct",
"cl_decoded_option",
"*",
",",
"location_t",
")",
";",
"<FIXE>"
] | [
"static",
"bool",
"ia64_rtx_costs",
"(",
"rtx",
",",
"int",
",",
"int",
",",
"int",
"*",
",",
"bool",
")",
";",
"static",
"int",
"ia64_unspec_may_trap_p",
"(",
"const_rtx",
",",
"unsigned",
")",
";",
"static",
"void",
"fix_range",
"(",
"const",
"char",
"... |
GCC | rl78 | CPP | program_repair | MPU | 5,312 | [
"<FIXS>",
"rl78_hard_regno_nregs",
"(",
"int",
"regno",
",",
"machine_mode",
"mode",
")",
"<FIXE>"
] | [
"int",
"<BUGS>",
"rl78_hard_regno_nregs",
"(",
"int",
"regno",
",",
"enum",
"machine_mode",
"mode",
")",
"<BUGE>",
"{",
"int",
"rs",
"=",
"register_sizes",
"[",
"regno",
"]",
";",
"if",
"(",
"rs",
"<NUM_LIT>",
")"
] |
LLVM | ARM | CPP | stmt_completion | CPU | 5,313 | [
"S",
";"
] | [
"break",
";",
"default",
":",
"return",
"MCDisassembler",
"::",
"Fail",
";",
"}",
"return",
"DecodeT2LoadLabel",
"(",
"Inst",
",",
"Insn",
",",
"Address",
",",
"Decoder",
")",
";",
"}",
"if",
"(",
"Rt",
"==",
"<NUM_LIT>",
")",
"{",
"switch",
"(",
"Inst... |
GCC | i386 | CPP | stmt_completion | CPU | 5,314 | [
"_",
"mm_setzero_ps",
"(",
")",
",",
"(",
"_",
"_",
"mmask8",
")",
"_",
"_",
"U",
")",
";"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m128",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm_maskz_expandloadu_ps",
"(",
"_",
"_",
"mmask8",
"_",
"_",
... |
GCC | sparc | MD | stmt_completion | CPU | 5,315 | [
"<STR_LIT>",
")"
] | [
"(",
"const_string",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"const_string"
] |
LLVM | AArch64 | CPP | program_repair | CPU | 5,316 | [
"<FIXS>",
"const",
"uint32_t",
"*",
"Mask",
"=",
"TRI",
"->",
"getCallPreservedMask",
"(",
"MF",
",",
"CalleeCC",
")",
";",
"<FIXE>"
] | [
"auto",
"TRI",
"=",
"MF",
".",
"getSubtarget",
"AArch64Subtarget",
">",
"(",
")",
".",
"getRegisterInfo",
"(",
")",
";",
"<BUGS>",
"const",
"uint32_t",
"*",
"Mask",
"=",
"TRI",
"->",
"getCallPreservedMask",
"(",
"MF",
",",
"F",
".",
"getCallingConv",
"(",
... |
LLVM | PowerPC | CPP | program_repair | CPU | 5,317 | [
"<FIXS>",
"return",
"CFP",
"->",
"getValueAPF",
"(",
")",
".",
"isZero",
"(",
")",
";",
"<FIXE>",
"<FIXS>",
"return",
"CFP",
"->",
"getValueAPF",
"(",
")",
".",
"isZero",
"(",
")",
";",
"<FIXE>"
] | [
"static",
"bool",
"isFloatingPointZero",
"(",
"SDOperand",
"Op",
")",
"{",
"if",
"(",
"ConstantFPSDNode",
"*",
"CFP",
"=",
"dyn_cast",
"ConstantFPSDNode",
">",
"(",
"Op",
")",
")",
"<BUGS>",
"return",
"CFP",
"->",
"isExactlyValue",
"(",
"-",
"<NUM_LIT>",
")"... |
LLVM | Hexagon | TD | next_suggestion | DSP | 5,318 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] | [
"def",
"F2_conv_df2d_chop",
":",
"HInst",
"<",
"(",
"outs",
"DoubleRegs",
":",
"$",
"Rdd32",
")",
",",
"(",
"ins",
"DoubleRegs",
":",
"$",
"Rss32",
")",
",",
"<STR_LIT>",
",",
"tc_3a867367",
",",
"TypeS_2op",
">",
",",
"Enc_b9c5fb",
"{",
"let",
"Inst",
... |
LLVM | PowerPC | TD | program_repair | CPU | 5,319 | [
"<FIXS>",
"i32imm",
":",
"$",
"BROPC",
")",
",",
"<STR_LIT>",
",",
"<FIXE>",
"<FIXS>",
"i32imm",
":",
"$",
"BROPC",
")",
",",
"<STR_LIT>",
",",
"<FIXE>",
"<FIXS>",
"i32imm",
":",
"$",
"BROPC",
")",
",",
"<STR_LIT>",
",",
"<FIXE>",
"<FIXS>",
"i32imm",
"... | [
"let",
"usesCustomInserter",
"=",
"<NUM_LIT>",
",",
"PPC970_Single",
"=",
"<NUM_LIT>",
"in",
"{",
"def",
"SELECT_CC_I4",
":",
"Pseudo",
"(",
"outs",
"GPRC",
":",
"$",
"dst",
")",
",",
"(",
"ins",
"CRRC",
":",
"$",
"cond",
",",
"GPRC",
":",
"$",
"T",
... |
GCC | nds32 | MD | stmt_completion | CPU | 5,320 | [
"<STR_LIT>",
")"
] | [
"(",
"set",
"(",
"mem",
":",
"SI",
"(",
"plus",
":",
"SI",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
")",
")",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"set",
"(",
"mem",
":"... |
GCC | i386 | CPP | stmt_completion | CPU | 5,321 | [
"_",
"A",
"-",
"(",
"_",
"_",
"v2df",
")",
"_",
"_",
"B",
")",
";"
] | [
"return",
"(",
"_",
"_",
"m128d",
")",
"(",
"(",
"_",
"_",
"v2df",
")",
"_"
] |
GCC | aarch64 | MD | stmt_completion | CPU | 5,322 | [
")"
] | [
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>"
] |
LLVM | X86 | TD | stmt_completion | CPU | 5,323 | [
"src1",
",",
"VR256",
":",
"$",
"src2",
")",
">",
";"
] | [
"def",
":",
"Pat",
"<",
"(",
"v4i64",
"(",
"X86andnp",
"VR256",
":",
"$",
"src1",
",",
"VR256",
":",
"$",
"src2",
")",
")",
",",
"(",
"VANDNPSYrr",
"VR256",
":",
"$"
] |
GCC | sparc | CPP | code_generation | CPU | 5,324 | [
"static",
"rtx",
"sparc_legitimize_address",
"(",
"rtx",
"x",
",",
"rtx",
"oldx",
"ATTRIBUTE_UNUSED",
",",
"machine_mode",
"mode",
")",
"{",
"rtx",
"or",
"ig_x",
"=",
"x",
";",
"if",
"(",
"GET_CODE",
"(",
"x",
")",
"==",
"PLUS",
"&&",
"GET_CODE",
"(",
... | [
"Try",
"machine-dependent",
"ways",
"of",
"modifying",
"an",
"illegitimate",
"address",
"X",
"to",
"be",
"legitimate",
".",
"If",
"we",
"find",
"one",
",",
"return",
"the",
"new",
",",
"valid",
"address",
".",
"OLDX",
"is",
"the",
"address",
"as",
"it",
... |
GCC | sparc | MD | stmt_completion | CPU | 5,325 | [
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"DImode",
")"
] | [
"[",
"(",
"set",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
")",
"]",
"{",
"operands",
"[",
"<NUM_LIT>",
"]",
"=",
"widen_mem_for_ldd_peep",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
","
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 5,326 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] |
GCC | mmix | MD | stmt_completion | CPU | 5,327 | [
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"CC",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"compare",
":",
"CC",
"(",
"match_operand",
":",
"DI"
] |
LLVM | ARM | CPP | next_suggestion | CPU | 5,328 | [
"OffsetImm",
"=",
"MI",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getImm",
"(",
")",
";"
] | [
"llvm_unreachable",
"(",
"<STR_LIT>",
"Unexpected Thumb2 load / store opcode!",
"<STR_LIT>",
")",
";",
"case",
"ARM",
"::",
"t2LDRi12",
":",
"case",
"ARM",
"::",
"t2STRi12",
":",
"if",
"(",
"MI",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getReg",
"(",
"... |
LLVM | XCore | CPP | next_suggestion | MPU | 5,329 | [
"break",
";"
] | [
"}",
"break",
";",
"case",
"ISD",
"::",
"INTRINSIC_W_CHAIN",
":",
"{",
"unsigned",
"IntNo",
"=",
"cast",
"<",
"ConstantSDNode",
">",
"(",
"Op",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
")",
"->",
"getZExtValue",
"(",
")",
";",
"switch",
"(",
"IntNo",
... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 5,330 | [
"const",
"MachineOperand",
"*",
"Src",
"=",
"getNamedOperand",
"(",
"*",
"Add",
",",
"SrcNames",
"[",
"i",
"]",
")",
";"
] | [
"case",
"AMDGPU",
"::",
"S_XOR_B64",
":",
"splitScalar64BitBinaryOp",
"(",
"Worklist",
",",
"Inst",
",",
"AMDGPU",
"::",
"V_XOR_B32_e64",
")",
";",
"Inst",
".",
"eraseFromParent",
"(",
")",
";",
"continue",
";",
"case",
"AMDGPU",
"::",
"S_NOT_B64",
":",
"spl... |
GCC | stormy16 | MD | next_suggestion | CPU | 5,331 | [
"(",
"clobber",
"(",
"reg",
":",
"BI",
"CARRY_REG",
")",
")",
"]"
] | [
"(",
"minus",
":",
"HI",
"(",
"minus",
":",
"HI",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"zero_extend",
":",
"HI",
"(",
"reg",
":",
"BI",
"CARRY_REG",
")",
")",
")",
"(",
"match_dup",
"<NUM_LIT>",
")",
")",
")"
] |
LLVM | TL45 | CPP | stmt_completion | MPU | 5,332 | [
"&",
"<NUM_LIT>",
"u",
";"
] | [
"break",
";",
"}",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"{",
"auto",
"ConditionCode",
"=",
"ISD",
"::",
"CondCode",
"(",
"MI",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getImm",
"(",
")",
")",
";",
"unsigned",
"int",
"JmpOpcode",
";",
"re... |
GCC | i386 | MD | program_repair | CPU | 5,333 | [
"<FIXS>",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"<FIXE>"
] | [
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"<STR_LIT>",
")",
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"<BUGS>",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"<BUGE>",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT... |
LLVM | X86 | CPP | next_suggestion | CPU | 5,334 | [
"}"
] | [
"static",
"MCInstrAnalysis",
"*",
"createX86MCInstrAnalysis",
"(",
"const",
"MCInstrInfo",
"*",
"Info",
")",
"{",
"return",
"new",
"X86_MC",
"::",
"X86MCInstrAnalysis",
"(",
"Info",
")",
";"
] |
LLVM | ARM64 | TD | next_suggestion | CPU | 5,335 | [
"}"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"type",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
... |
LLVM | AArch64 | TD | stmt_completion | CPU | 5,336 | [
",",
"FPR8",
",",
"FPR16",
",",
"asm",
",",
"[",
"]",
">",
";"
] | [
"def",
"v1i8",
":",
"BaseSIMDTwoScalar",
"<",
"U",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"opc"
] |
LLVM | SystemZ | CPP | stmt_completion | CPU | 5,337 | [
"return",
"<NUM_LIT>",
";"
] | [
"bool",
"Vector",
"=",
"(",
"ClassID",
"==",
"<NUM_LIT>",
")",
";",
"if",
"(",
"!",
"Vector",
")",
"return",
"<NUM_LIT>",
";",
"if",
"(",
"ST",
"->",
"hasVector",
"(",
")",
")"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 5,338 | [
"let",
"prefersSlot3",
"=",
"<NUM_LIT>",
";"
] | [
"def",
"A2_vmaxh",
":",
"HInst",
"<",
"(",
"outs",
"DoubleRegs",
":",
"$",
"Rdd32",
")",
",",
"(",
"ins",
"DoubleRegs",
":",
"$",
"Rtt32",
",",
"DoubleRegs",
":",
"$",
"Rss32",
")",
",",
"<STR_LIT>",
",",
"tc_779080bf",
",",
"TypeALU64",
">",
",",
"E... |
LLVM | Mips | CPP | next_suggestion | CPU | 5,339 | [
"assert",
"(",
"Subtarget",
".",
"isCheri256",
"(",
")",
")",
";"
] | [
"if",
"(",
"Subtarget",
".",
"isCheri128",
"(",
")",
")",
"{",
"return",
"Align",
"(",
"cc128_get_required_alignment",
"(",
"Size",
")",
")",
";",
"}"
] |
LLVM | ARM | CPP | next_suggestion | CPU | 5,340 | [
"(",
"*",
"I",
")",
"->",
"eraseFromParent",
"(",
")",
";"
] | [
"for",
"(",
"MachineFunction",
"::",
"iterator",
"MFI",
"=",
"Fn",
".",
"begin",
"(",
")",
",",
"E",
"=",
"Fn",
".",
"end",
"(",
")",
";",
"MFI",
"!=",
"E",
";",
"++",
"MFI",
")",
"{",
"for",
"(",
"MachineBasicBlock",
"::",
"iterator",
"MI",
"=",... |
GCC | i386 | MD | program_repair | CPU | 5,341 | [
"<FIXS>",
"<STR_LIT>",
"<FIXE>"
] | [
"(",
"const_int",
"<NUM_LIT>",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
"]",
")",
")",
"(",
"match_operand",
":",
"ssehalfvecmode",
">",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
"<STR_LIT>",
"<BUGS>",
"<STR_LIT>",
"<BUGE>",
"[",
"(",
"set_a... |
LLVM | PowerPC | CPP | program_repair | CPU | 5,342 | [
"<FIXS>",
"RelSymbol",
"=",
"SD",
";",
"<FIXE>"
] | [
"if",
"(",
"Writer",
"->",
"doesSymbolRequireExternRelocation",
"(",
"SD",
")",
")",
"{",
"<BUGS>",
"IsExtern",
"=",
"<NUM_LIT>",
";",
"Index",
"=",
"SD",
"->",
"getIndex",
"(",
")",
";",
"<BUGE>"
] |
LLVM | ARM | TD | stmt_completion | CPU | 5,343 | [
",",
"v2i32",
",",
"OpNode",
",",
"Commutable",
">",
";"
] | [
"def",
"v2i32",
":",
"N3VD",
"<",
"op24",
",",
"op23",
",",
"<NUM_LIT>",
",",
"op11_8",
",",
"op4",
",",
"itinD32",
",",
"OpcodeStr",
",",
"!",
"strconcat",
"(",
"Dt",
",",
"<STR_LIT>",
")",
",",
"v2i32"
] |
GCC | rs6000 | MD | stmt_completion | CPU | 5,344 | [
")"
] | [
"(",
"if_then_else",
"(",
"gtu",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
")",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"set_attr",
"<STR_... |
LLVM | AArch64 | TD | stmt_completion | CPU | 5,345 | [
":",
"CheckImmOperand",
"<",
"<NUM_LIT>",
",",
"I",
">",
";"
] | [
"foreach",
"I",
"=",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
",",
"<NUM_LIT>",
"}",
"in",
"{",
"let",
"FunctionMapper",
"=",
"<STR_LIT>",
"in",
"def",
"CheckShiftBy",
"#",
"I"
] |
LLVM | ARM | TD | next_suggestion | CPU | 5,346 | [
"}"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"RdaLo",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
"... |
GCC | i386 | CPP | stmt_completion | CPU | 5,347 | [
"(",
"_",
"_",
"v16si",
")",
"_",
"mm512_undefined_si512",
"(",
")",
",",
"(",
"_",
"_",
"mmask16",
")",
"-",
"<NUM_LIT>",
")",
";"
] | [
"_",
"_",
"inline",
"_",
"_",
"m512i",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm512_cvtepi8_epi32",
"(",
"_",
"_",
"m128i",
"_",
"_",
"A",
")",
"... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 5,348 | [
"}"
] | [
"static",
"MCTargetStreamer",
"*",
"createAMDGPUAsmTargetStreamer",
"(",
"MCStreamer",
"&",
"S",
",",
"formatted_raw_ostream",
"&",
"OS",
",",
"MCInstPrinter",
"*",
"InstPrint",
",",
"bool",
"isVerboseAsm",
")",
"{",
"return",
"new",
"AMDGPUTargetAsmStreamer",
"(",
... |
LLVM | SystemZ | CPP | stmt_completion | CPU | 5,349 | [
"(",
")",
";"
] | [
"--",
"I",
";",
"if",
"(",
"I",
"->",
"isDebugValue",
"(",
")",
")",
"continue",
";",
"if",
"(",
"!",
"isUnpredicatedTerminator",
"(",
"*",
"I",
")",
")",
"break",
";",
"if",
"(",
"!",
"I",
"->",
"isBranch",
"(",
")",
")",
"return",
"true",
";",
... |
GCC | rl78 | CPP | stmt_completion | MPU | 5,350 | [
"\\t.section .frodata,\\\"aw\\\",@progbits",
"<STR_LIT>",
")",
";"
] | [
"frodata_section",
"=",
"get_unnamed_section",
"(",
"SECTION_WRITE",
",",
"output_section_asm_op",
",",
"<STR_LIT>"
] |
GCC | bfin | MD | stmt_completion | DSP | 5,351 | [
",",
"<NUM_LIT>",
")"
] | [
"(",
"pc",
")",
")",
")",
"(",
"unspec",
"[",
"(",
"const_int",
"<NUM_LIT>",
")",
"]",
"UNSPEC_CBRANCH_TAKEN",
")",
"]",
"<STR_LIT>",
"{",
"asm_conditional_branch",
"(",
"insn",
",",
"operands",
",",
"<NUM_LIT>"
] |
GCC | rs6000 | MD | program_repair | CPU | 5,352 | [
"<FIXS>",
"(",
"clobber",
"(",
"match_scratch",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
")",
")",
"]",
"<FIXE>"
] | [
"(",
"match_operand",
":",
"SF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"QI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
"UNSPEC_VSX_SET",
")",
")",
"<BUGS>",
"(",
"clobber",
"(",
"match_scratch",
":",
"SI",
"<NUM_LIT>",
"... |
LLVM | Mips | TD | stmt_completion | CPU | 5,353 | [
"<NUM_LIT>",
",",
"<NUM_LIT>",
">",
";"
] | [
"class",
"SUBVI_W_ENC",
":",
"MSA_I5_FMT",
"<",
"<NUM_LIT>",
","
] |
LLVM | R600 | CPP | stmt_completion | GPU | 5,354 | [
")",
";"
] | [
"SDValue",
"Ret",
"=",
"AMDGPUTargetLowering",
"::",
"LowerSTORE",
"(",
"Op",
",",
"DAG",
")",
";",
"if",
"(",
"Ret",
".",
"getNode",
"(",
")",
")",
"return",
"Ret",
";",
"if",
"(",
"VT",
".",
"isVector",
"(",
")",
"&&",
"VT",
".",
"getVectorNumEleme... |
GCC | powerpcspe | CPP | stmt_completion | CPU | 5,355 | [
";"
] | [
"if",
"(",
"GET_CODE",
"(",
"addr",
")",
"==",
"UNSPEC",
"&&",
"XINT",
"(",
"addr",
",",
"<NUM_LIT>",
")",
"==",
"UNSPEC_FUSION_ADDIS",
")",
"{",
"lo",
"=",
"XVECEXP",
"(",
"addr",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
")",
";",
"hi",
"=",
"gen_rtx_HIGH"... |
GCC | i386 | CPP | next_suggestion | CPU | 5,356 | [
"}"
] | [
"static",
"_",
"_",
"inline",
"_",
"_",
"m128d",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"always_inline__",
")",
")",
"_",
"mm_mul_sd",
"(",
"_",
"_",
"m128d",
"_",
"_",
"A",
",",
"_",
"_",
"m128d",
"_",
"_",
"B",
")",
"{",
"return",
"(",
... |
LLVM | Mips | CPP | next_suggestion | CPU | 5,357 | [
"setOperationAction",
"(",
"ISD",
"::",
"FSQRT",
",",
"Ty",
",",
"Legal",
")",
";"
] | [
"setOperationAction",
"(",
"ISD",
"::",
"BITCAST",
",",
"Ty",
",",
"Legal",
")",
";",
"if",
"(",
"Ty",
"!=",
"MVT",
"::",
"v8f16",
")",
"{",
"setOperationAction",
"(",
"ISD",
"::",
"FADD",
",",
"Ty",
",",
"Legal",
")",
";",
"setOperationAction",
"(",
... |
LLVM | ARM | TD | stmt_completion | CPU | 5,358 | [
":",
"$",
"src3",
",",
"nohash_imm",
":",
"$",
"lane",
")",
",",
"IIC_VST3lnu",
",",
"<STR_LIT>",
",",
"Dt",
",",
"<STR_LIT>",
",",
"<STR_LIT>",
",",
"[",
"]",
">",
"{"
] | [
"class",
"VST3LNWB",
"<",
"bits",
"<",
"<NUM_LIT>",
">",
"op11_8",
",",
"bits",
"<",
"<NUM_LIT>",
">",
"op7_4",
",",
"string",
"Dt",
">",
":",
"NLdStLn",
"<",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"op11_8",
",",
"op7_4",
",",
"(",
"outs",
"GPR",
":",
"... |
GCC | pa | MD | stmt_completion | CPU | 5,359 | [
")"
] | [
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>"
] |
LLVM | VE | CPP | stmt_completion | CPU | 5,360 | [
"::",
"LParen",
")",
")",
"break",
";"
] | [
"ResTy",
"=",
"parseVEAsmOperand",
"(",
"Op",
")",
";",
"if",
"(",
"ResTy",
"!=",
"MatchOperand_Success",
"||",
"!",
"Op",
")",
"return",
"MatchOperand_ParseFail",
";",
"Operands",
".",
"push_back",
"(",
"std",
"::",
"move",
"(",
"Op",
")",
")",
";",
"if... |
LLVM | X86 | TD | stmt_completion | CPU | 5,361 | [
"<STR_LIT>",
";"
] | [
"def",
"X86AbsMem16AsmOperand",
":",
"AsmOperandClass",
"{",
"let",
"Name",
"="
] |
LLVM | X86 | CPP | code_generation | CPU | 5,362 | [
"unsigned",
"X86FastISel",
"::",
"fastMaterializeConstant",
"(",
"const",
"Constant",
"*",
"C",
")",
"{",
"EVT",
"CEVT",
"=",
"TLI",
".",
"getValueType",
"(",
"DL",
",",
"C",
"->",
"getType",
"(",
")",
",",
"true",
")",
";",
"if",
"(",
"!",
"CEVT",
"... | [
"Emit",
"a",
"constant",
"in",
"a",
"register",
"using",
"target-specific",
"logic",
",",
"such",
"as",
"constant",
"pool",
"loads",
"."
] |
GCC | powerpcspe | CPP | code_generation | CPU | 5,363 | [
"static",
"int",
"rs6000_hard_regno_nregs_internal",
"(",
"int",
"regno",
",",
"machine_mode",
"mode",
")",
"{",
"unsigned",
"HOST_WIDE_INT",
"reg_size",
";",
"if",
"(",
"FP_REGNO_P",
"(",
"regno",
")",
")",
"reg_size",
"=",
"(",
"VECTOR_MEM_VSX_P",
"(",
"mode",... | [
"Return",
"number",
"of",
"consecutive",
"hard",
"regs",
"needed",
"starting",
"at",
"reg",
"REGNO",
"to",
"hold",
"something",
"of",
"mode",
"MODE",
".",
"This",
"is",
"ordinarily",
"the",
"length",
"in",
"words",
"of",
"a",
"value",
"of",
"mode",
"MODE",... |
LLVM | Hexagon | TD | next_suggestion | DSP | 5,364 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] | [
"def",
"A2_vavguw",
":",
"HInst",
"<",
"(",
"outs",
"DoubleRegs",
":",
"$",
"Rdd32",
")",
",",
"(",
"ins",
"DoubleRegs",
":",
"$",
"Rss32",
",",
"DoubleRegs",
":",
"$",
"Rtt32",
")",
",",
"<STR_LIT>",
",",
"tc_6132ba3d",
",",
"TypeALU64",
">",
",",
"... |
GCC | m68k | MD | next_suggestion | MPU | 5,365 | [
"<STR_LIT>"
] | [
"(",
"rotatert",
":",
"QI",
"(",
"match_operand",
":",
"QI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"QI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]"
] |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 5,366 | [
"}",
"else",
"{"
] | [
"SmallVector",
"<",
"Value",
"*",
",",
"<NUM_LIT>",
">",
"LHSVals",
";",
"SmallVector",
"<",
"Value",
"*",
",",
"<NUM_LIT>",
">",
"RHSVals",
";",
"SmallVector",
"<",
"Value",
"*",
",",
"<NUM_LIT>",
">",
"ResultVals",
";",
"extractValues",
"(",
"Builder",
"... |
LLVM | ARM64 | TD | stmt_completion | CPU | 5,367 | [
"ins",
"am_b_target",
":",
"$",
"addr",
")",
",",
"asm",
",",
"pattern",
">",
";"
] | [
"class",
"BranchImm",
"<",
"bit",
"op",
",",
"string",
"asm",
",",
"list",
"<",
"dag",
">",
"pattern",
">",
":",
"BImm",
"<",
"op",
",",
"("
] |
LLVM | ARM | TD | program_repair | CPU | 5,368 | [
"<FIXS>",
"Pseudo",
",",
"IIC_iLoad_r",
",",
"<STR_LIT>",
",",
"<FIXE>",
"<FIXS>",
"Pseudo",
",",
"IIC_iLoad_bh_r",
",",
"<STR_LIT>",
",",
"<FIXE>",
"<FIXS>",
"Pseudo",
",",
"IIC_iLoad_bh_r",
",",
"<STR_LIT>",
",",
"<FIXE>",
"<FIXS>",
"Pseudo",
",",
"IIC_iLoad_b... | [
"let",
"AddedComplexity",
"=",
"<NUM_LIT>",
"in",
"{",
"def",
"PICLDR",
":",
"AXI2ldw",
"(",
"outs",
"GPR",
":",
"$",
"dst",
")",
",",
"(",
"ins",
"addrmodepc",
":",
"$",
"addr",
",",
"pred",
":",
"$",
"p",
")",
",",
"<BUGS>",
"Pseudo",
",",
"IIC_i... |
LLVM | ARM | CPP | code_generation | CPU | 5,369 | [
"bool",
"ARMConstantIslands",
"::",
"runOnMachineFunction",
"(",
"MachineFunction",
"&",
"mf",
")",
"{",
"if",
"(",
"FlagSfiDisableCP",
")",
"return",
"false",
";",
"MF",
"=",
"&",
"mf",
";",
"MCP",
"=",
"mf",
".",
"getConstantPool",
"(",
")",
";",
"DEBUG"... | [
"runOnMachineFunction",
"-",
"Emit",
"the",
"function",
"body",
"."
] |
LLVM | ARM | TD | next_suggestion | CPU | 5,370 | [
"}"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"Rm",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"Rm",
"{",
"<NUM_LIT>",
"}",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT... |
LLVM | Mips | CPP | next_suggestion | CPU | 5,371 | [
"return",
"MatchOperand_Success",
";"
] | [
"Error",
"(",
"E",
",",
"<STR_LIT>",
"',' expected",
"<STR_LIT>",
")",
";",
"return",
"MatchOperand_ParseFail",
";",
"}",
"Parser",
".",
"Lex",
"(",
")",
";",
"if",
"(",
"parseAnyRegister",
"(",
"TmpOperands",
")",
"!=",
"MatchOperand_Success",
")",
"return",
... |
LLVM | Hexagon | TD | stmt_completion | DSP | 5,372 | [
"<NUM_LIT>",
";"
] | [
"let",
"cofRelax1",
"=",
"<NUM_LIT>",
";",
"let",
"cofRelax2",
"=",
"<NUM_LIT>",
";",
"let",
"cofMax1",
"=",
"<NUM_LIT>",
";",
"let",
"Uses",
"=",
"[",
"P0",
"]",
";",
"let",
"Defs",
"=",
"[",
"P0",
",",
"PC",
"]",
";",
"let",
"BaseOpcode",
"=",
"<... |
LLVM | X86 | TD | program_repair | CPU | 5,373 | [
"<FIXS>",
"<STR_LIT>",
",",
"<STR_LIT>",
"<FIXE>"
] | [
"let",
"NumMicroOps",
"=",
"<NUM_LIT>",
";",
"}",
"def",
":",
"InstRW",
"[",
"Zn4PERMIT2_128",
"]",
",",
"(",
"instregex",
"<BUGS>",
"<STR_LIT>",
",",
"<STR_LIT>",
"<BUGE>",
")",
">",
";",
"def",
"Zn4PERMIT2_128rr",
":",
"SchedWriteRes",
"[",
"Zn4FPFMisc12",
... |
LLVM | Cpu0 | CPP | stmt_completion | CPU | 5,374 | [
"getOSABI",
"(",
"OSType",
")",
",",
"IsLittle",
")",
";"
] | [
"MCObjectWriter",
"*",
"createObjectWriter",
"(",
"raw_ostream",
"&",
"OS",
")",
"const",
"{",
"return",
"createCpu0ELFObjectWriter",
"(",
"OS",
",",
"MCELFObjectTargetWriter",
"::"
] |
LLVM | MINA32 | CPP | program_repair | CPU | 5,375 | [
"<FIXS>",
"enum",
"KindTy",
"{",
"k_Immediate",
",",
"k_Memory",
",",
"k_Register",
",",
"k_Token",
"}",
"Kind",
";",
"<FIXE>"
] | [
"class",
"MINA32Operand",
":",
"public",
"MCParsedAsmOperand",
"{",
"<BUGS>",
"enum",
"KindTy",
"{",
"k_Immediate",
",",
"k_Memory",
",",
"k_Register",
",",
"k_Token",
"}",
"Kind",
";",
"<BUGE>",
"public",
":",
"MINA32Operand",
"(",
"KindTy",
"K",
")",
":",
... |
GCC | rs6000 | MD | next_suggestion | CPU | 5,376 | [
"}",
")"
] | [
"rs6000_emit_popcount",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"operands",
"[",
"<NUM_LIT>",
"]",
")",
"DONE"
] |
LLVM | X86 | CPP | next_suggestion | CPU | 5,377 | [
"ByteOffset",
"+=",
"Idx",
"/",
"<NUM_LIT>",
";"
] | [
"case",
"ISD",
"::",
"SCALAR_TO_VECTOR",
":",
"return",
"findEltLoadSrc",
"(",
"Elt",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
",",
"Ld",
",",
"ByteOffset",
")",
";",
"case",
"ISD",
"::",
"SRL",
":",
"if",
"(",
"isa",
"<",
"ConstantSDNode",
">",
"(",
... |
LLVM | AArch64 | TD | stmt_completion | CPU | 5,378 | [
"<",
"[",
"<NUM_LIT>",
"]",
">",
";"
] | [
"def",
"W15",
":",
"AArch64Reg",
"<",
"<NUM_LIT>",
",",
"<STR_LIT>",
">",
",",
"DwarfRegNum"
] |
GCC | rs6000 | MD | stmt_completion | CPU | 5,379 | [
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"define_cpu_unit"
] |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 5,380 | [
"unsigned",
"Reg",
"=",
"AMDGPU",
"::",
"VGPR_32RegClass",
".",
"getRegister",
"(",
"i",
")",
";"
] | [
"Reserved",
".",
"set",
"(",
"AMDGPU",
"::",
"VCC",
")",
";",
"Reserved",
".",
"set",
"(",
"AMDGPU",
"::",
"VCC_HI",
")",
";",
"}",
"unsigned",
"MaxNumSGPRs",
"=",
"ST",
".",
"getMaxNumSGPRs",
"(",
"MF",
")",
";",
"unsigned",
"TotalNumSGPRs",
"=",
"AMD... |
GCC | spu | MD | stmt_completion | MPU | 5,381 | [
"]",
")"
] | [
"(",
"match_operand",
":",
"V16QI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
"UNSPEC_AVGB",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 5,382 | [
"if",
"(",
"AM",
".",
"Scale",
"==",
"<NUM_LIT>",
"&&",
"AM",
".",
"HasBaseReg",
")",
"return",
"true",
";"
] | [
"if",
"(",
"!",
"isUInt",
"<",
"<NUM_LIT>",
">",
"(",
"AM",
".",
"BaseOffs",
"/",
"<NUM_LIT>",
")",
")",
"return",
"false",
";",
"}",
"else",
"if",
"(",
"Subtarget",
"->",
"getGeneration",
"(",
")",
">=",
"AMDGPUSubtarget",
"::",
"VOLCANIC_ISLANDS",
")",... |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 5,383 | [
"MIB",
")",
"{"
] | [
"InstructionSelector",
"::",
"ComplexRendererFns",
"AMDGPUInstructionSelector",
"::",
"selectSmrdImm32",
"(",
"MachineOperand",
"&",
"Root",
")",
"const",
"{",
"MachineRegisterInfo",
"&",
"MRI",
"=",
"Root",
".",
"getParent",
"(",
")",
"->",
"getParent",
"(",
")",
... |
LLVM | PowerPC | TD | stmt_completion | CPU | 5,384 | [
"pattern",
">",
",",
"RecFormRel",
";"
] | [
"def",
"NAME",
":",
"XOForm_1",
"<",
"opcode",
",",
"xo",
",",
"oe",
",",
"OOL",
",",
"IOL",
",",
"!",
"strconcat",
"(",
"asmbase",
",",
"!",
"strconcat",
"(",
"<STR_LIT>",
",",
"asmstr",
")",
")",
",",
"itin",
","
] |
LLVM | Hexagon | TD | stmt_completion | DSP | 5,385 | [
"<NUM_LIT>",
";"
] | [
"let",
"cofRelax1",
"=",
"<NUM_LIT>",
";",
"let",
"cofRelax2",
"=",
"<NUM_LIT>",
";",
"let",
"cofMax1",
"=",
"<NUM_LIT>",
";",
"let",
"Uses",
"=",
"[",
"P1",
"]",
";",
"let",
"Defs",
"=",
"[",
"P1",
",",
"PC",
"]",
";",
"let",
"BaseOpcode",
"=",
"<... |
LLVM | PowerPC | CPP | program_repair | CPU | 5,386 | [
"<FIXS>",
"case",
"PPC",
"::",
"SLDI_rec",
":",
"{",
"<FIXE>",
"<FIXS>",
"TmpInst",
".",
"setOpcode",
"(",
"Opcode",
"==",
"PPC",
"::",
"SLDI",
"?",
"PPC",
"::",
"RLDICR",
":",
"PPC",
"::",
"RLDICR_rec",
")",
";",
"<FIXE>"
] | [
"break",
";",
"}",
"case",
"PPC",
"::",
"SLDI",
":",
"<BUGS>",
"case",
"PPC",
"::",
"SLDIo",
":",
"{",
"<BUGE>",
"MCInst",
"TmpInst",
";",
"int64_t",
"N",
"=",
"Inst",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getImm",
"(",
")",
";",
"<BUGS>",
... |
LLVM | AMDGPU | CPP | program_repair | GPU | 5,387 | [
"<FIXS>",
"if",
"(",
"EmitSwaitcnt",
"!=",
"<NUM_LIT>",
")",
"{",
"<FIXE>"
] | [
"}",
"<BUGS>",
"if",
"(",
"EmitSwaitcnt",
"!=",
"<NUM_LIT>",
"||",
"ForceEmit",
"(",
")",
")",
"{",
"<BUGE>",
"MachineInstr",
"*",
"OldWaitcnt",
"=",
"ScoreBrackets",
"->",
"getWaitcnt",
"(",
")",
";",
"int",
"Imm",
"=",
"(",
"!",
"OldWaitcnt",
")",
"?",... |
LLVM | DirectX | CPP | stmt_completion | Virtual ISA | 5,388 | [
"V",
")",
";"
] | [
"std",
"::",
"pair",
"<",
"unsigned",
",",
"bool",
">",
"lookup",
"(",
"const",
"Value",
"*",
"V",
")",
"const",
"{",
"return",
"IDs",
".",
"lookup",
"("
] |
LLVM | AMDGPU | CPP | program_repair | GPU | 5,389 | [
"<FIXS>",
"OperandMatchResultTyparseOperandArrayWithPrefix",
"(",
"const",
"char",
"*",
"Prefix",
",",
"OperandVector",
"&",
"Operands",
",",
"AMDGPUOperand",
"::",
"ImmTy",
"ImmTy",
"=",
"AMDGPUOperand",
"::",
"ImmTyNone",
",",
"bool",
"(",
"*",
"ConvertResult",
")... | [
"AMDGPUOperand",
"::",
"ImmTy",
"ImmTy",
"=",
"AMDGPUOperand",
"::",
"ImmTyNone",
",",
"bool",
"(",
"*",
"ConvertResult",
")",
"(",
"int64_t",
"&",
")",
"=",
"nullptr",
")",
";",
"<BUGS>",
"OperandMatchResultTy",
"parseOperandArrayWithPrefix",
"(",
"const",
"cha... |
LLVM | Hexagon | TD | stmt_completion | DSP | 5,390 | [
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Mu2",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"Vs32",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Vs32"
] |
GCC | i386 | MD | next_suggestion | CPU | 5,391 | [
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"unspec_volatile",
"[",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
"UNSPECV_LDMXCSR",
")",
"]",
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
... |
LLVM | SystemZ | CPP | stmt_completion | CPU | 5,392 | [
"(",
"OSABI",
")",
",",
"OS",
",",
"false",
")",
";"
] | [
"std",
"::",
"unique_ptr",
"<",
"MCObjectWriter",
">",
"llvm",
"::",
"createSystemZObjectWriter",
"(",
"raw_pwrite_stream",
"&",
"OS",
",",
"uint8_t",
"OSABI",
")",
"{",
"return",
"createELFObjectWriter",
"(",
"llvm",
"::",
"make_unique",
"<",
"SystemZObjectWriter",... |
LLVM | AArch64 | TD | stmt_completion | CPU | 5,393 | [
"setFlags",
";"
] | [
"class",
"BaseAddSubEReg",
"<",
"bit",
"isSub",
",",
"bit",
"setFlags",
",",
"RegisterClass",
"dstRegtype",
",",
"RegisterClass",
"src1Regtype",
",",
"Operand",
"src2Regtype",
",",
"string",
"asm",
",",
"SDPatternOperator",
"OpNode",
">",
":",
"I",
"<",
"(",
"... |
GCC | arm | CPP | next_suggestion | CPU | 5,394 | [
"extract_constrain_insn_cached",
"(",
"first_insn",
")",
";"
] | [
"if",
"(",
"GET_CODE",
"(",
"body",
")",
"!=",
"COND_EXEC",
")",
"break",
";",
"n",
"=",
"get_attr_ce_count",
"(",
"insn",
")",
";",
"if",
"(",
"arm_condexec_masklen",
"+",
"n",
">",
"max",
")",
"break",
";",
"predicate",
"=",
"COND_EXEC_TEST",
"(",
"b... |
GCC | loongarch | CPP | stmt_completion | CPU | 5,395 | [
";"
] | [
"if",
"(",
"regno",
"==",
"RETURN_ADDR_REGNUM",
")",
"return",
"true",
";",
"return",
"false"
] |
LLVM | TPC | CPP | stmt_completion | Virtual ISA | 5,396 | [
"locationDot",
"+",
"<NUM_LIT>",
")",
";"
] | [
"raw_string_ostream",
"stream",
"(",
"valR",
")",
";",
"if",
"(",
"CostModelOffset",
")",
"{",
"if",
"(",
"Argument",
"*",
"unknownVal",
"=",
"dyn_cast",
"<",
"Argument",
">",
"(",
"(",
"(",
"const",
"SCEVUnknown",
"*",
")",
"scev",
")",
"->",
"getValue"... |
GCC | ia64 | MD | stmt_completion | CPU | 5,397 | [
")",
")"
] | [
"(",
"define_attr",
"<STR_LIT>",
"<STR_LIT>",
"(",
"const_string",
"<STR_LIT>"
] |
LLVM | PowerPC | TD | stmt_completion | CPU | 5,398 | [
",",
"ptr_rc_nor0",
":",
"$",
"reg",
")",
";"
] | [
"let",
"MIOperandInfo",
"=",
"(",
"ops",
"dispRIX16",
":",
"$",
"imm"
] |
LLVM | Mips | CPP | next_suggestion | CPU | 5,399 | [
"if",
"(",
"Subtarget",
".",
"isFPXX",
"(",
")",
")",
"return",
"CSR_O32_FPXX_RegMask",
";"
] | [
"if",
"(",
"Subtarget",
".",
"isABI_N64",
"(",
")",
")",
"return",
"CSR_N64_RegMask",
";",
"if",
"(",
"Subtarget",
".",
"isABI_N32",
"(",
")",
")",
"return",
"CSR_N32_RegMask",
";",
"if",
"(",
"Subtarget",
".",
"isFP64bit",
"(",
")",
")",
"return",
"CSR_... |
Subsets and Splits
No community queries yet
The top public SQL queries from the community will appear here once available.