Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
LLVM
ARM
CPP
next_suggestion
CPU
5,400
[ "Inst", ".", "addOperand", "(", "MCOperand", "::", "CreateReg", "(", "<NUM_LIT>", ")", ")", ";" ]
[ "cvtT2LdrdPre", "(", "MCInst", "&", "Inst", ",", "unsigned", "Opcode", ",", "const", "SmallVectorImpl", "<", "MCParsedAsmOperand", "*", ">", "&", "Operands", ")", "{", "(", "(", "ARMOperand", "*", ")", "Operands", "[", "<NUM_LIT>", "]", ")", "->", "addRegO...
LLVM
Mips
CPP
stmt_completion
CPU
5,401
[ "getIndex", "(", ")", ";" ]
[ "assert", "(", "CPEMI", ".", "getOpcode", "(", ")", "==", "Mips", "::", "CONSTPOOL_ENTRY", ")", ";", "if", "(", "!", "AlignConstantIslands", ")", "return", "Align", "(", "<NUM_LIT>", ")", ";", "unsigned", "CPI", "=", "CPEMI", ".", "getOperand", "(", "<NU...
LLVM
SPIRV
CPP
code_generation
Virtual ISA
5,402
[ "void", "SPIRVAsmPrinter", "::", "emitInstruction", "(", "const", "MachineInstr", "*", "MI", ")", "{", "if", "(", "!", "MAI", "->", "getSkipEmission", "(", "MI", ")", ")", "outputInstruction", "(", "MI", ")", ";", "const", "MachineInstr", "*", "NextMI", "=...
[ "Targets", "should", "implement", "this", "to", "emit", "instructions", "." ]
LLVM
AMDGPU
TD
stmt_completion
GPU
5,403
[ "<NUM_LIT>", ",", "(", "add", "SGPR_512Regs", ")", ">", "{" ]
[ "def", "SGPR_512", ":", "RegisterClass", "<", "<STR_LIT>", ",", "[", "v16i32", ",", "v16f32", "]", "," ]
GCC
alpha
MD
program_repair
MPU
5,404
[ "<FIXS>", "[", "(", "set", "(", "match_operand", ":", "SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "unspec", ":", "SF", "[", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", "<FIXE>" ]
[ "(", "define_insn", "<STR_LIT>", "<BUGS>", "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "unspec", ":", "SI", "[", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", "<BUGE>"...
LLVM
AArch64
TD
next_suggestion
CPU
5,405
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "{", "?", ",", "?", ",", "?", "}", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "idx", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "idx2", ";" ]
GCC
i386
MD
program_repair
CPU
5,406
[ "<FIXS>", "rtx", "low", "=", "gen_lowpart", "(", "DFmode", ",", "operands", "[", "<NUM_LIT>", "]", ")", "<FIXE>" ]
[ "<STR_LIT>", "[", "(", "const_int", "<NUM_LIT>", ")", "]", "{", "<BUGS>", "rtx", "low", "=", "gen_rtx_REG", "(", "DFmode", ",", "REGNO", "(", "operands", "[", "<NUM_LIT>", "]", ")", ")", "<BUGE>", "emit_move_insn", "(", "adjust_address", "(", "operands", "...
LLVM
X86
CPP
code_generation
CPU
5,407
[ "void", "X86RegisterInfo", "::", "emitEpilogue", "(", "MachineFunction", "&", "MF", ",", "MachineBasicBlock", "&", "MBB", ")", "const", "{", "const", "MachineFrameInfo", "*", "MFI", "=", "MF", ".", "getFrameInfo", "(", ")", ";", "X86MachineFunctionInfo", "*", ...
[ "Insert", "epilog", "code", "into", "the", "function", "." ]
LLVM
NMX
CPP
next_suggestion
VLIW
5,408
[ "unsigned", "Offset", "=", "State", ".", "AllocateStack", "(", "ValVT", ".", "getSizeInBits", "(", ")", ">>", "<NUM_LIT>", ",", "OrigAlign", ")", ";" ]
[ "unsigned", "Reg", ";", "bool", "AllocateFloatsInIntReg", "=", "true", ";", "unsigned", "OrigAlign", "=", "ArgFlags", ".", "getOrigAlign", "(", ")", ";", "bool", "isI64", "=", "(", "ValVT", "==", "MVT", "::", "i32", "&&", "OrigAlign", "==", "<NUM_LIT>", ")...
LLVM
Hexagon
TD
stmt_completion
DSP
5,409
[ "{", "<NUM_LIT>", "}", ";" ]
[ "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isTerminator", "=", "<NUM_LIT>", ";", "let", "isBranch", "=", "<NUM_LIT>", ";", "let", "isPredicatedNew", "=", "<NUM_LIT>", ";", "let", "cofRelax1", "=", "<NUM_LIT>", ";", "let", "cofRelax2", "=", "<NUM_LIT...
LLVM
AArch64
TD
stmt_completion
CPU
5,410
[ ">", ";" ]
[ "def", "AArch64frintn_mt", ":", "SDNode", "<", "<STR_LIT>", ",", "SDT_AArch64Arith" ]
GCC
aarch64
MD
stmt_completion
CPU
5,411
[ "(", "DI", "<STR_LIT>", ")", "]", ")" ]
[ "(", "define_mode_attr", "atomic_sfx", "[", "(", "QI", "<STR_LIT>", ")", "(", "HI", "<STR_LIT>", ")", "(", "SI", "<STR_LIT>", ")" ]
LLVM
Nyuzi
CPP
next_suggestion
GPU
5,412
[ "}" ]
[ "Inst", ".", "addOperand", "(", "MCOperand", "::", "createImm", "(", "SignExtend32", "<", "<NUM_LIT>", ">", "(", "Insn", ")", ")", ")", ";", "return", "MCDisassembler", "::", "Success", ";" ]
LLVM
AArch64
CPP
next_suggestion
CPU
5,413
[ "break", ";" ]
[ "return", "true", ";", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "case", "ISD", "::", "SPLAT_VECTOR", ":", "{", "auto", "Opnd0", "=", "N", "->", "getOperand", "(", "<NUM_LIT>", ")", ";", "if", "(", "auto", "CN", "=", "dyn_cast", "<", "ConstantSDNode",...
GCC
microblaze
MD
next_suggestion
MPU
5,414
[ "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")" ]
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
GCC
sh
CPP
next_suggestion
CPU
5,415
[ "_", "_", "asm__", "(", "<STR_LIT>", "mshlld.l\t%1, %2, %0", "<STR_LIT>", ":", "<STR_LIT>", "=r", "<STR_LIT>", "(", "res", ")", ":", "<STR_LIT>", "r", "<STR_LIT>", "(", "mm", ")", ",", "<STR_LIT>", "r", "<STR_LIT>", "(", "mn", ")", ")", ";" ]
[ "_", "_", "inline__", "static", "unsigned", "long", "long", "sh_media_MSHLLD_L", "(", "unsigned", "long", "long", "mm", ",", "unsigned", "int", "mn", ")", "{", "unsigned", "long", "long", "res", ";" ]
GCC
mep
MD
program_repair
CPU
5,416
[ "<FIXS>", "(", "set", "(", "reg", ":", "SI", "<NUM_LIT>", ")", "<FIXE>" ]
[ "(", "unspec", ":", "SI", "[", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", "<NUM_LIT>", ")", ")", "<BUGS>", "(", "set", "(", "reg", ":", "SI", "<NUM_LIT>", ")", "<BUGE>", "(", "unspec", ":", "SI", "[", "(", "matc...
LLVM
Cpu0
TD
next_suggestion
CPU
5,417
[ "}" ]
[ "class", "CmpInstr", "<", "bits", "<", "<NUM_LIT>", ">", "op", ",", "string", "instr_asm", ",", "InstrItinClass", "itin", ",", "RegisterClass", "RC", ",", "RegisterClass", "RD", ",", "bit", "isComm", "=", "<NUM_LIT>", ">", ":", "FA", "<", "op", ",", "(",...
LLVM
AArch64
TD
stmt_completion
CPU
5,418
[ ";" ]
[ "def", "A64FXWrite_12Cyc_GI01", ":", "SchedWriteRes", "<", "[", "A64FXGI01", "]", ">", "{", "let", "Latency", "=", "<NUM_LIT>" ]
LLVM
MSP430
CPP
stmt_completion
MPU
5,419
[ ")", ";" ]
[ "FunctionPass", "*", "llvm", "::", "createMSP430BranchSelectionPass", "(", ")", "{", "return", "new", "MSP430BSel", "(" ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
5,420
[ "auto", "*", "Segment", "=", "LR", ".", "getSegmentContaining", "(", "Begin", ")", ";" ]
[ "static", "LaneBitmask", "getRegLiveThroughMask", "(", "const", "MachineRegisterInfo", "&", "MRI", ",", "const", "LiveIntervals", "&", "LIS", ",", "Register", "Reg", ",", "SlotIndex", "Begin", ",", "SlotIndex", "End", ",", "LaneBitmask", "Mask", "=", "LaneBitmask"...
LLVM
AArch64
TD
stmt_completion
CPU
5,421
[ "(", "INST", "#", "UXDr", ")", "$", "Rn", ")", ">", ";" ]
[ "def", ":", "Pat", "<", "(", "i64", "(", "round", "f64", ":", "$", "Rn", ")", ")", ",", "(", "!", "cast", "<", "Instruction", ">" ]
LLVM
X86
CPP
next_suggestion
CPU
5,422
[ "Vec", "=", "DAG", ".", "getNode", "(", "<STR_LIT>", "::", "<STR_LIT>", ",", "dl", ",", "WideOpVT", ",", "Vec", ",", "ShiftBits", ")", ";" ]
[ "Vec", "=", "DAG", ".", "getNode", "(", "<STR_LIT>", "::", "<STR_LIT>", ",", "dl", ",", "WideOpVT", ",", "WideSubVec", ",", "DAG", ".", "getConstant", "(", "ShiftLeft", ",", "dl", ",", "MVT", "::", "i8", ")", ")", ";", "Vec", "=", "ShiftRight", "?", ...
LLVM
X86
CPP
next_suggestion
CPU
5,423
[ "if", "(", "Modifier", "!=", "MCSymbolRefExpr", "::", "VK_None", ")", "{" ]
[ "if", "(", "!", "Asm", ".", "getContext", "(", ")", ".", "getAsmInfo", "(", ")", "->", "isSectionAtomizableBySymbols", "(", "Sec", ")", ")", "Symbol", "->", "setUsedInReloc", "(", ")", ";", "}", "RelSymbol", "=", "Asm", ".", "getAtom", "(", "*", "Symbo...
LLVM
AMDGPU
CPP
next_suggestion
GPU
5,424
[ "else", "return", "SDValue", "(", ")", ";" ]
[ "SDLoc", "SL", "(", "N", ")", ";", "if", "(", "Src", ".", "getOpcode", "(", ")", "==", "ISD", "::", "SETCC", ")", "{", "return", "DAG", ".", "getNode", "(", "<STR_LIT>", "::", "<STR_LIT>", ",", "SL", ",", "VT", ",", "Src", ".", "getOperand", "(",...
LLVM
X86
CPP
next_suggestion
CPU
5,425
[ "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "<STR_LIT>", "X86ISD::VFPEXT", "<STR_LIT>", ";" ]
[ "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "<STR_LIT>", "X86ISD::FLD", "<STR_LIT>", ";", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "<STR_LIT>", "X86ISD::FST", "<STR_LIT>", ";", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "<STR_L...
GCC
bfin
MD
stmt_completion
DSP
5,426
[ "]", ")" ]
[ "(", "vec_select", ":", "HI", "(", "match_operand", ":", "V2HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "parallel", "[", "(", "const_int", "<NUM_LIT>", ")", "]", ")", ")", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>"...
LLVM
X86
CPP
stmt_completion
CPU
5,427
[ "Dest", ";" ]
[ "Op0", "=", "TOS", "=", "Dest", ";", "KillsOp0", "=", "true", ";", "}", "assert", "(", "(", "TOS", "==", "Op0", "||", "TOS", "==", "Op1", ")", "&&", "(", "KillsOp0", "||", "KillsOp1", ")", "&&", "<STR_LIT>", "Stack conditions not set up right!", "<STR_LI...
GCC
v850
CPP
code_generation
MPU
5,428
[ "int", "v850_output_addr_const_extra", "(", "FILE", "*", "file", ",", "rtx", "x", ")", "{", "if", "(", "GET_CODE", "(", "x", ")", "!=", "TRUNCATE", ")", "return", "<NUM_LIT>", ";", "x", "=", "XEXP", "(", "x", ",", "<NUM_LIT>", ")", ";", "if", "(", ...
[ "When", "assemble_integer", "is", "used", "to", "emit", "the", "offsets", "for", "a", "switch", "table", "it", "can", "encounter", "(", "TRUNCATE", ":", "HI", "(", "MINUS", ":", "SI", "(", "LABEL_REF", ":", "SI", ")", "(", "LABEL_REF", ":", "SI", ")", ...
LLVM
Hexagon
TD
next_suggestion
DSP
5,429
[ "let", "BaseOpcode", "=", "<STR_LIT>", ";" ]
[ "def", "A2_zxth", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rs32", ")", ",", "<STR_LIT>", ",", "tc_57890846", ",", "TypeALU32_2op", ">", ",", "Enc_5e2823", ",", "PredNewRel", "{", "let", ...
GCC
arm
CPP
stmt_completion
CPU
5,430
[ "const", "int", "_", "_", "index", ")", "{" ]
[ "vusdotq_lane_s32", "(", "int32x4_t", "_", "_", "r", ",", "uint8x16_t", "_", "_", "a", ",", "int8x8_t", "_", "_", "b", "," ]
LLVM
WebAssembly
CPP
next_suggestion
Virtual ISA
5,431
[ "}" ]
[ "if", "(", "To", "==", "MVT", "::", "i64", ")", "{", "if", "(", "From", "==", "MVT", "::", "i64", ")", "return", "copyValue", "(", "Reg", ")", ";", "Reg", "=", "signExtendToI32", "(", "Reg", ",", "V", ",", "From", ")", ";", "unsigned", "Result", ...
LLVM
Hexagon
TD
next_suggestion
DSP
5,432
[ "let", "isCodeGenOnly", "=", "<NUM_LIT>", ";" ]
[ "let", "hasSideEffects", "=", "<NUM_LIT>", ";", "let", "isPseudo", "=", "<NUM_LIT>", ";" ]
LLVM
PowerPC
CPP
program_repair
CPU
5,433
[ "<FIXS>", "const", "MachineInstr", "&", "MI", ",", "<FIXE>" ]
[ "}", "unsigned", "PPCInstrInfo", "::", "getInstrLatency", "(", "const", "InstrItineraryData", "*", "ItinData", ",", "<BUGS>", "const", "MachineInstr", "*", "MI", ",", "<BUGE>", "unsigned", "*", "PredCost", ")", "const", "{", "if", "(", "!", "ItinData", "||", ...
GCC
i386
MD
stmt_completion
CPU
5,434
[ "]", ")" ]
[ "[", "(", "parallel", "[", "(", "set", "(", "reg", ":", "CC", "FLAGS_REG", ")", "(", "compare", ":", "CC", "(", "mem", ":", "BLK", "(", "match_dup", "<NUM_LIT>", ")", ")", "(", "mem", ":", "BLK", "(", "match_dup", "<NUM_LIT>", ")", ")", ")", ")",...
LLVM
AMDGPU
CPP
next_suggestion
GPU
5,435
[ "}", "else", "{" ]
[ "void", "AMDGPUInstPrinter", "::", "printImmediateInt16", "(", "uint32_t", "Imm", ",", "const", "MCSubtargetInfo", "&", "STI", ",", "raw_ostream", "&", "O", ")", "{", "int16_t", "SImm", "=", "static_cast", "<", "int16_t", ">", "(", "Imm", ")", ";", "if", "...
LLVM
Hexagon
TD
next_suggestion
DSP
5,436
[ "let", "isPredicatedNew", "=", "<NUM_LIT>", ";" ]
[ "def", "A2_tfrtnew", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "PredRegs", ":", "$", "Pu4", ",", "IntRegs", ":", "$", "Rs32", ")", ",", "<STR_LIT>", ",", "tc_05c070ec", ",", "TypeALU32_2op", ">", ",", "PredNew...
GCC
s390
CPP
program_repair
MPU
5,437
[ "<FIXS>", "<FIXE>", "<FIXS>", "gen_rtx_SET", "(", "gen_rtx_REG", "(", "cmp_mode", ",", "CC_REGNUM", ")", ",", "<FIXE>" ]
[ "cmp2", "=", "cmp1", ";", "cmp1", "=", "tmp", ";", "}", "<BUGS>", "*", "cc", "=", "gen_rtx_REG", "(", "cmp_mode", ",", "CC_REGNUM", ")", ";", "<BUGE>", "emit_insn", "(", "gen_rtx_PARALLEL", "(", "VOIDmode", ",", "gen_rtvec", "(", "<NUM_LIT>", ",", "<BUGS...
LLVM
Hexagon
TD
next_suggestion
DSP
5,438
[ "let", "opNewValue", "=", "<NUM_LIT>", ";" ]
[ "def", "A2_svsubuhs", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rt32", ",", "IntRegs", ":", "$", "Rs32", ")", ",", "<STR_LIT>", ",", "tc_61830035", ",", "TypeALU32_3op", ">", ",", "Enc_bd...
LLVM
Hexagon
TD
next_suggestion
DSP
5,439
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "def", "F2_sffms", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rx32", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rx32in", ",", "IntRegs", ":", "$", "Rs32", ",", "IntRegs", ":", "$", "Rt32", ")", ",", "<STR_LIT>", ",", "tc_a58fd5cc", ",",...
LLVM
Mips
CPP
next_suggestion
CPU
5,440
[ "setLocInfo", "(", "ArgLocs", ",", "Ins", ")", ";" ]
[ "SmallVector", "<", "ArgInfo", ",", "<NUM_LIT>", ">", "ArgInfos", ";", "SmallVector", "<", "unsigned", ",", "<NUM_LIT>", ">", "OrigArgIndices", ";", "unsigned", "i", "=", "<NUM_LIT>", ";", "for", "(", "auto", "&", "Arg", ":", "F", ".", "args", "(", ")", ...
LLVM
Mips
CPP
next_suggestion
CPU
5,441
[ "Fixups", ".", "push_back", "(", "MCFixup", "::", "Create", "(", "<NUM_LIT>", ",", "Expr", ",", "MCFixupKind", "(", "Mips", "::", "fixup_MICROMIPS_PC16_S1", ")", ")", ")", ";" ]
[ "assert", "(", "MO", ".", "isExpr", "(", ")", "&&", "<STR_LIT>", "getBranchTargetOpValue expects only expressions or immediates", "<STR_LIT>", ")", ";", "const", "MCExpr", "*", "Expr", "=", "MO", ".", "getExpr", "(", ")", ";" ]
LLVM
ARM
CPP
stmt_completion
CPU
5,442
[ ".", "end", "(", ")", ")", ";" ]
[ "static", "ARMOperand", "*", "CreateRegList", "(", "const", "SmallVectorImpl", "<", "std", "::", "pair", "<", "unsigned", ",", "SMLoc", ">", ">", "&", "Regs", ",", "SMLoc", "StartLoc", ",", "SMLoc", "EndLoc", ")", "{", "KindTy", "Kind", "=", "RegisterList"...
LLVM
Hexagon
TD
stmt_completion
DSP
5,443
[ "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isFP", "=" ]
LLVM
Mips
TD
stmt_completion
CPU
5,444
[ "n", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "ws", ";", "bits", "<", "<NUM_LIT>", ">", "wd", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "major", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst...
LLVM
ARM
CPP
program_repair
CPU
5,445
[ "<FIXS>", "if", "(", "PMul1", "->", "Paired", ")", "<FIXE>" ]
[ "continue", ";", "MulCandidate", "*", "PMul1", "=", "static_cast", "MulCandidate", "*", ">", "(", "Muls", "[", "j", "]", ".", "get", "(", ")", ")", ";", "<BUGS>", "if", "(", "Paired", ".", "count", "(", "PMul1", "->", "Root", ")", ")", "<BUGE>", "c...
GCC
avr
MD
program_repair
MPU
5,446
[ "<FIXS>", "(", "define_insn", "<STR_LIT>", "<FIXE>" ]
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<BUGS>", "(", "define_expand", "<STR_LIT>", "[", "(", "parallel", "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<ST...
LLVM
AMDGPU
CPP
stmt_completion
GPU
5,447
[ "AMDGPU", "::", "OpName", "::", "src2", ")", ";" ]
[ "}", "else", "{", "NeedWaitStates", "=", "DotWriteDifferentVALURead", ";", "}", "int", "WaitStatesNeededForUse", "=", "NeedWaitStates", "-", "WaitStatesSinceDef", ";", "WaitStatesNeeded", "=", "std", "::", "max", "(", "WaitStatesNeeded", ",", "WaitStatesNeededForUse", ...
GCC
sh
CPP
stmt_completion
CPU
5,448
[ ";" ]
[ "static", "bool", "sh_strict_argument_naming", "(", "cumulative_args_t", "ca", "ATTRIBUTE_UNUSED", ")", "{", "return", "TARGET_SH5" ]
GCC
rs6000
MD
stmt_completion
CPU
5,449
[ "(", "DImode", ")" ]
[ "rtx", "tmp_swap", "=", "gen_reg_rtx", "(", "V2SFmode", ")", "rtx", "tmp", "=", "gen_reg_rtx", "(", "V2SFmode", ")", "rtx", "vec_res", "=", "gen_reg_rtx", "(", "V2SFmode", ")", "rtx", "di_res", "=", "gen_reg_rtx" ]
LLVM
AMDGPU
TD
next_suggestion
GPU
5,450
[ "}" ]
[ "string", "out_mods", "=", "!", "if", "(", "!", "eq", "(", "HasOMod", ",", "<NUM_LIT>", ")", ",", "<STR_LIT>", ",", "<STR_LIT>", ")", ";", "string", "args", "=", "!", "if", "(", "!", "eq", "(", "NumSrcArgs", ",", "<NUM_LIT>", ")", ",", "<STR_LIT>", ...
GCC
s390
CPP
code_generation
MPU
5,451
[ "static", "const", "char", "*", "s390_mangle_fundamental_type", "(", "tree", "type", ")", "{", "if", "(", "TYPE_MAIN_VARIANT", "(", "type", ")", "==", "long_double_type_node", "&&", "TARGET_LONG_DOUBLE_128", ")", "return", "<STR_LIT>", "g", "<STR_LIT>", ";", "retu...
[ "Implement", "TARGET_MANGLE_FUNDAMENTAL_TYPE", "." ]
LLVM
ARM
TD
next_suggestion
CPU
5,452
[ "}" ]
[ "def", "VecListTwoQWordIndexed", ":", "Operand", "<", "i32", ">", "{", "let", "ParserMatchClass", "=", "VecListTwoQWordIndexAsmOperand", ";", "let", "MIOperandInfo", "=", "(", "ops", "DPR", ":", "$", "Vd", ",", "i32imm", ":", "$", "idx", ")", ";" ]
LLVM
ARM
TD
stmt_completion
CPU
5,453
[ "<NUM_LIT>", ">", ";" ]
[ "def", "MVE_v2s64", ":", "MVEVectorVTInfo", "<", "v2i64", ",", "?", ",", "v4i1", ",", "?", ",", "<NUM_LIT>", ",", "<STR_LIT>", "," ]
GCC
c6x
MD
stmt_completion
VLIW
5,454
[ ")", "]" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "clz", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
GCC
i386
CPP
next_suggestion
CPU
5,455
[ "set", "=", "gen_rtx_SET", "(", "vec", ",", "src", ")", ";" ]
[ "machine_mode", "src_mode", "=", "convert_p", "?", "GET_MODE", "(", "XEXP", "(", "src", ",", "<NUM_LIT>", ")", ")", ":", "VOIDmode", ";", "switch", "(", "src_mode", ")", "{", "case", "E_SFmode", ":", "case", "E_DFmode", ":", "if", "(", "TARGET_USE_VECTOR_F...
LLVM
MBlaze
TD
program_repair
MPU
5,456
[ "<FIXS>", "def", "ADDI", ":", "ArithI", "<NUM_LIT>", ",", "<STR_LIT>", ",", "add", ",", "simm16", ",", "immSExt16", ">", ";", "def", "ADDIC", ":", "ArithNI", "<NUM_LIT>", ",", "<STR_LIT>", ",", "simm16", ",", "immSExt16", ">", ";", "def", "ADDIK", ":", ...
[ "let", "isAsCheapAsAMove", "=", "<NUM_LIT>", "in", "{", "<BUGS>", "def", "ADDI", ":", "ArithI", "<NUM_LIT>", ",", "<STR_LIT>", ",", "add", ",", "simm16", ",", "immSExt16", ">", ";", "def", "ADDIC", ":", "ArithNI", "<NUM_LIT>", ",", "<STR_LIT>", ",", "simm1...
GCC
aarch64
CPP
program_repair
CPU
5,457
[ "<FIXS>", "m_ops", ".", "safe_grow", "(", "m_ops", ".", "length", "(", ")", "+", "<NUM_LIT>", ",", "true", ")", ";", "<FIXE>" ]
[ "voidfunction_expander", "::", "add_address_operand", "(", "rtx", "x", ")", "{", "<BUGS>", "m_ops", ".", "safe_grow", "(", "m_ops", ".", "length", "(", ")", "+", "<NUM_LIT>", ")", ";", "<BUGE>", "create_address_operand", "(", "&", "m_ops", ".", "last", "(", ...
LLVM
LoongArch
CPP
stmt_completion
CPU
5,458
[ ",", "V1", ")", ";" ]
[ "return", "M", "<", "<NUM_LIT>", "||", "(", "M", ">=", "<NUM_LIT>", "&&", "M", "<", "HalfSize", ")", "||", "(", "M", ">=", "MaskSize", "&&", "M", "<", "MaskSize", "+", "HalfSize", ")", ";", "}", ")", ")", "postMask", "=", "HighLaneTy", ";", "else",...
LLVM
Mips
CPP
stmt_completion
CPU
5,459
[ "*", "STI", ".", "getRegBankInfo", "(", ")", ")", ";" ]
[ "const", "Function", "*", "CF", "=", "static_cast", "<", "const", "Function", "*", ">", "(", "Info", ".", "Callee", ".", "getGlobal", "(", ")", ")", ";", "IsCalleeVarArg", "=", "CF", "->", "isVarArg", "(", ")", ";", "}", "MipsCCState", "CCInfo", "(", ...
LLVM
ARM
CPP
stmt_completion
CPU
5,460
[ ";" ]
[ "auto", "Op", "=", "make_unique", "<", "ARMOperand", ">", "(", "k_VectorList", ")", ";", "Op", "->", "VectorList", ".", "RegNum", "=", "RegNum", ";", "Op", "->", "VectorList", ".", "Count", "=", "Count", ";", "Op", "->", "VectorList", ".", "isDoubleSpace...
LLVM
Lanai
CPP
next_suggestion
CPU
5,461
[ "}" ]
[ "assert", "(", "!", "isPreOp", "(", "AluOp", ")", "&&", "<STR_LIT>", "Operator can't be a post- and pre-op", "<STR_LIT>", ")", ";", "return", "AluOp", "|", "Lanai_POST_OP", ";" ]
GCC
sparc
MD
next_suggestion
CPU
5,462
[ "<STR_LIT>", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
LLVM
X86
CPP
stmt_completion
CPU
5,463
[ ")", "||", "X86", "::", "isCMOVCC", "(", "Opcode", ")", ")", ")", "return", "-", "<NUM_LIT>", ";" ]
[ "if", "(", "!", "(", "X86", "::", "isJCC", "(", "Opcode", ")", "||", "X86", "::", "isSETCC", "(", "Opcode" ]
GCC
i386
MD
program_repair
CPU
5,464
[ "<FIXS>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<FIXE>" ]
[ "<STR_LIT>", "<BUGS>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<BUGE>", "(", "define_expand", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "XF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
GCC
i386
CPP
code_generation
CPU
5,465
[ "static", "void", "add_insn_window", "(", "rtx_insn", "*", "insn", ",", "dispatch_windows", "*", "window_list", ",", "int", "num_uops", ")", "{", "int", "byte_len", "=", "ix86_min_insn_size", "(", "insn", ")", ";", "int", "num_insn", "=", "window_list", "->", ...
[ "Add", "an", "instruction", "INSN", "with", "NUM_UOPS", "micro-operations", "to", "the", "dispatch", "window", "WINDOW_LIST", "." ]
LLVM
Hexagon
CPP
next_suggestion
DSP
5,466
[ "SDValue", "Store", "=", "DAG", ".", "getStore", "(", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ",", "DL", ",", "SavedRegAreaStartFrameIndex", ",", "FIN", ",", "MachinePointerInfo", "(", "SV", ")", ")", ";" ]
[ "const", "Value", "*", "SV", "=", "cast", "<", "SrcValueSDNode", ">", "(", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ")", "->", "getValue", "(", ")", ";", "if", "(", "!", "Subtarget", ".", "isEnvironmentMusl", "(", ")", ")", "{", "return", "DAG...
GCC
s390
CPP
code_generation
MPU
5,467
[ "void", "s390_expand_split_stack_prologue", "(", "void", ")", "{", "rtx", "r1", ",", "guard", ",", "cc", "=", "NULL", ";", "rtx_insn", "*", "insn", ";", "int", "psso", "=", "TARGET_64BIT", "?", "<NUM_LIT>", ":", "<NUM_LIT>", ";", "HOST_WIDE_INT", "frame_size...
[ "Emit", "-fsplit-stack", "prologue", ",", "which", "goes", "before", "the", "regular", "function", "prologue", "." ]
LLVM
AArch64
CPP
stmt_completion
CPU
5,468
[ "SplitVTs", ")", "{" ]
[ "SmallVector", "<", "EVT", ",", "<NUM_LIT>", ">", "SplitVTs", ";", "SmallVector", "<", "uint64_t", ",", "<NUM_LIT>", ">", "Offsets", ";", "ComputeValueVTs", "(", "TLI", ",", "DL", ",", "OrigArg", ".", "Ty", ",", "SplitVTs", ",", "&", "Offsets", ",", "<NU...
GCC
i386
CPP
next_suggestion
CPU
5,469
[ "}" ]
[ "FOR_EACH_SUBRTX", "(", "iter", ",", "array", ",", "INSN_P", "(", "insn", ")", "?", "PATTERN", "(", "insn", ")", ":", "insn", ",", "NONCONST", ")", "{", "const_rtx", "x", "=", "*", "iter", ";", "if", "(", "REG_P", "(", "x", ")", "&&", "(", "REX_I...
LLVM
Mips
CPP
stmt_completion
CPU
5,470
[ "==", "Mips", "::", "RET", ")", ";" ]
[ "return", "(", "MI", ".", "getOpcode", "(", ")" ]
GCC
rs6000
MD
next_suggestion
CPU
5,471
[ "<STR_LIT>", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
GCC
i386
MD
stmt_completion
CPU
5,472
[ ")" ]
[ "[", "(", "V16HI", "<STR_LIT>", ")", "V8HI", "(", "V8SI", "<STR_LIT>", ")", "V4SI", "]" ]
LLVM
R600
CPP
code_generation
GPU
5,473
[ "MachineInstrBuilder", "R600InstrInfo", "::", "buildIndirectRead", "(", "MachineBasicBlock", "*", "MBB", ",", "MachineBasicBlock", "::", "iterator", "I", ",", "unsigned", "ValueReg", ",", "unsigned", "Address", ",", "unsigned", "OffsetReg", ",", "unsigned", "AddrChan"...
[ "Build", "instruction", "(", "s", ")", "for", "an", "indirect", "register", "read", "." ]
LLVM
AArch64
CPP
stmt_completion
CPU
5,474
[ "SysReg", ".", "PStateField", ")", ")", ";" ]
[ "Inst", ".", "addOperand", "(", "MCOperand", "::", "CreateImm", "(" ]
LLVM
X86
CPP
stmt_completion
CPU
5,475
[ ")", "return", "<STR_LIT>", "color = blue", "<STR_LIT>", ";" ]
[ "MachineInstr", "*", "MI", "=", "Node", "->", "getValue", "(", ")", ";", "if", "(", "MI", "==", "MachineGadgetGraph", "::", "ArgNodeSentinel" ]
GCC
alpha
MD
stmt_completion
MPU
5,476
[ "SI", "<STR_LIT>", ")", "(", "DI", "<STR_LIT>", ")" ]
[ "(", "define_mode_attr", "modesuffix", "[", "(", "QI", "<STR_LIT>", ")", "(", "HI", "<STR_LIT>", ")", "(" ]
GCC
nios2
MD
next_suggestion
MPU
5,477
[ "<STR_LIT>" ]
[ "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "unspec_volatile", ":", "SI", "[", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", "UNSPECV_WRPIE", ")", ")", "]", "<STR_LIT>...
LLVM
AArch64
CPP
next_suggestion
CPU
5,478
[ "return", "Cost", ";" ]
[ "if", "(", "!", "I", "->", "isVectorTy", "(", ")", ")", "continue", ";", "if", "(", "I", "->", "getScalarSizeInBits", "(", ")", "*", "cast", "<", "FixedVectorType", ">", "(", "I", ")", "->", "getNumElements", "(", ")", "==", "<NUM_LIT>", ")", "Cost",...
GCC
h8300
MD
stmt_completion
MPU
5,479
[ "<STR_LIT>", ")" ]
[ "<STR_LIT>", "(", "and", "(", "match_code" ]
LLVM
SystemZ
CPP
stmt_completion
CPU
5,480
[ "true", ")", ",", "<STR_LIT>", "::", "<STR_LIT>", ")", ";" ]
[ "MCAsmInfo", "*", "MAI", "=", "new", "SystemZMCAsmInfo", "(", "TT", ")", ";", "MCCFIInstruction", "Inst", "=", "MCCFIInstruction", "::", "createDefCfa", "(", "nullptr", ",", "MRI", ".", "getDwarfRegNum", "(", "<STR_LIT>", "::", "<STR_LIT>", "," ]
GCC
i386
MD
next_suggestion
CPU
5,481
[ "[", "(", "use", "(", "match_operand", ":", "P", "<NUM_LIT>", "<STR_LIT>", ")", ")", "]", ")", "]" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "match_parallel", "<NUM_LIT>", "<STR_LIT>" ]
LLVM
ARM
CPP
next_suggestion
CPU
5,482
[ "Type", "=", "ELF", "::", "R_ARM_THM_MOVT_ABS", ";" ]
[ "}", "}", "else", "{", "switch", "(", "(", "unsigned", ")", "Fixup", ".", "getKind", "(", ")", ")", "{", "default", ":", "llvm_unreachable", "(", "<STR_LIT>", "invalid fixup kind!", "<STR_LIT>", ")", ";", "case", "FK_Data_4", ":", "switch", "(", "Modifier"...
LLVM
AVR
TD
program_repair
MPU
5,483
[ "<FIXS>", "def", "ELPMRdZ", ":", "FLPMX", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "(", "outs", "GPR8", ":", "$", "rd", ")", ",", "(", "ins", "ZREG", ":", "$", "z", ")", ",", "<STR_LIT>", ",", "[", "]", ">", ",", "<FIXE>", "<FIXS>", "def", "ELPMRdZPi", ...
[ ":", "F16", "<NUM_LIT>", ",", "(", "outs", ")", ",", "(", "ins", ")", ",", "<STR_LIT>", ",", "[", "]", ">", ",", "Requires", "[", "HasELPM", "]", ">", ";", "<BUGS>", "def", "ELPMRdZ", ":", "FLPMX", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "(", "outs", ...
GCC
i386
MD
stmt_completion
CPU
5,484
[ "<STR_LIT>", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", "(", "eq_attr", "<STR_LIT>" ]
LLVM
R600
CPP
stmt_completion
GPU
5,485
[ ",", "const", "SmallVectorImpl", "<", "MachineOperand", ">", "&", "Pred2", ")", "const", "{" ]
[ "bool", "AMDGPUInstrInfo", "::", "SubsumesPredicate", "(", "const", "SmallVectorImpl", "<", "MachineOperand", ">", "&", "Pred1" ]
GCC
rs6000
CPP
stmt_completion
CPU
5,486
[ ")", "!=", "<NUM_LIT>", ";" ]
[ "bool", "rs6000_overloaded_builtin_p", "(", "enum", "rs6000_builtins", "fncode", ")", "{", "return", "(", "rs6000_builtin_info", "[", "(", "int", ")", "fncode", "]", ".", "attr", "&", "RS6000_BTC_OVERLOADED" ]
GCC
i386
CPP
next_suggestion
CPU
5,487
[ "}" ]
[ "extern", "_", "_", "inline", "_", "_", "m512", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm512_maskz_min_round_ps", "(", "_", "_", "mmask16", "_", "_",...
LLVM
Hexagon
TD
stmt_completion
DSP
5,488
[ "=", "<NUM_LIT>", ";" ]
[ "def", "C4_or_or", ":", "HInst", "<", "(", "outs", "PredRegs", ":", "$", "Pd4", ")", ",", "(", "ins", "PredRegs", ":", "$", "Ps4", ",", "PredRegs", ":", "$", "Pt4", ",", "PredRegs", ":", "$", "Pu4", ")", ",", "<STR_LIT>", ",", "tc_b31c2e97", ",", ...
LLVM
X86
TD
stmt_completion
CPU
5,489
[ "<STR_LIT>", ">", ";" ]
[ "def", ":", "MnemonicAlias", "<", "<STR_LIT>", ",", "<STR_LIT>", "," ]
LLVM
Videocore
CPP
stmt_completion
DSP
5,490
[ "-", "<NUM_LIT>", ";" ]
[ "if", "(", "!", "RegNum", ")", "{", "RegNum", "=", "StringSwitch", "<", "unsigned", ">", "(", "lowerCase", ")", ".", "Case", "(", "<STR_LIT>", "r25", "<STR_LIT>", ",", "<STR_LIT>", "::", "<STR_LIT>", ")", ".", "Case", "(", "<STR_LIT>", "r26", "<STR_LIT>"...
GCC
mips
MD
program_repair
CPU
5,491
[ "<FIXS>", "<STR_LIT>", "<FIXE>" ]
[ "(", "set", "(", "reg", ":", "CCDSP", "CCDSP_OU_REGNUM", ")", "(", "unspec", ":", "CCDSP", "[", "(", "match_dup", "<NUM_LIT>", ")", "(", "match_dup", "<NUM_LIT>", ")", "(", "match_dup", "<NUM_LIT>", ")", "]", "UNSPEC_MAQ_SA_W_PHR", ")", ")", "]", ")", "]...
LLVM
AArch64
CPP
stmt_completion
CPU
5,492
[ "<STR_LIT>", ":" ]
[ "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "true", ";", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "case", "<...
LLVM
AMDGPU
CPP
stmt_completion
GPU
5,493
[ ",", "FlatWorkGroupSize", ")", ";" ]
[ "unsigned", "getMaxWavesPerCU", "(", "const", "MCSubtargetInfo", "*", "STI", ",", "unsigned", "FlatWorkGroupSize", ")", "{", "return", "getWavesPerWorkGroup", "(", "STI" ]
LLVM
AArch64
TD
stmt_completion
CPU
5,494
[ "<STR_LIT>", ",", "SDT_AArch64DupLane", ">", ";" ]
[ "def", "AArch64duplane8", ":", "SDNode", "<" ]
GCC
aarch64
MD
next_suggestion
CPU
5,495
[ "}" ]
[ "[", "(", "set", "(", "match_operand", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", ")", "(", "clobber", "(", "match_dup", "<NUM_LIT>", ")", ")", "(", "clobber", "(", "match_dup", "<NUM_LIT>", ")", ")", "(", "set", "(", "match_operand", "<NUM_LIT>...
LLVM
ARM64
TD
stmt_completion
CPU
5,496
[ "=", "<NUM_LIT>", ";" ]
[ "class", "ARM64Inst", "<", "Format", "f", ",", "string", "cstr", ">", ":", "Instruction", "{", "field", "bits", "<", "<NUM_LIT>", ">", "Inst", ";", "field", "bits", "<", "<NUM_LIT>", ">", "Unpredictable" ]
GCC
i386
CPP
stmt_completion
CPU
5,497
[ "_", "mm_cvtsepi16_epi8", "(", "_", "_", "m128i", "_", "_", "A", ")", "{" ]
[ "extern", "_", "_", "inline", "_", "_", "m128i", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")" ]
GCC
aarch64
CPP
next_suggestion
CPU
5,498
[ "_", "_", "o", "=", "_", "_", "builtin_aarch64_set_qregxiv2di", "(", "_", "_", "o", ",", "(", "int64x2_t", ")", "val", ".", "val", "[", "<NUM_LIT>", "]", ",", "<NUM_LIT>", ")", ";" ]
[ "_", "_", "o", "=", "_", "_", "builtin_aarch64_set_qregxiv2di", "(", "_", "_", "o", ",", "(", "int64x2_t", ")", "val", ".", "val", "[", "<NUM_LIT>", "]", ",", "<NUM_LIT>", ")", ";", "_", "_", "o", "=", "_", "_", "builtin_aarch64_set_qregxiv2di", "(", ...
GCC
i386
CPP
program_repair
CPU
5,499
[ "<FIXS>", "(", "<STR_LIT>", "invalid operand size for operand code 'z'", "<STR_LIT>", ")", ";", "<FIXE>", "<FIXS>", "(", "<NUM_LIT>", ",", "<STR_LIT>", "non-integer operand used with operand code 'z'", "<STR_LIT>", ")", ";", "<FIXE>" ]
[ "default", ":", "output_operand_lossage", "<BUGS>", "(", "<STR_LIT>", "invalid operand size for operand code '%c'", "<STR_LIT>", ",", "code", ")", ";", "<BUGE>", "return", ";", "}", "}", "if", "(", "GET_MODE_CLASS", "(", "GET_MODE", "(", "x", ")", ")", "==", "MO...