Compiler_Type stringclasses 2
values | Target stringclasses 176
values | Programming Language stringclasses 3
values | Task stringclasses 4
values | Target_Type stringclasses 7
values | Idx int64 0 636k | Ground_Truth listlengths 0 2.32k | Input listlengths 1 1.02k |
|---|---|---|---|---|---|---|---|
LLVM | AArch64 | CPP | stmt_completion | CPU | 5,500 | [
"CPUString",
";"
] | [
"AArch64Subtarget",
"&",
"AArch64Subtarget",
"::",
"initializeSubtargetDependencies",
"(",
"StringRef",
"FS",
",",
"StringRef",
"CPUString",
",",
"StringRef",
"TuneCPUString",
",",
"bool",
"HasMinSize",
")",
"{",
"if",
"(",
"CPUString",
".",
"empty",
"(",
")",
")"... |
GCC | arm | CPP | next_suggestion | CPU | 5,501 | [
"}"
] | [
"vreinterpret_p16_f32",
"(",
"float32x2_t",
"_",
"_",
"a",
")",
"{",
"return",
"(",
"poly16x4_t",
")",
"_",
"_",
"a",
";"
] |
GCC | i386 | CPP | next_suggestion | CPU | 5,502 | [
"}"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m64",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"m_psllqi",
"(",
"_",
"_",
"m64",
"_",
"_",
"m",
",",
"int... |
GCC | arm | MD | program_repair | CPU | 5,503 | [
"<FIXS>",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"<FIXE>"
] | [
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"<BUGS>",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"<BUGE>",
"<STR_LIT>",
")",
"(",
"define_bypass",
"<NUM_LIT>",
"<STR_LIT>"
] |
GCC | mips | CPP | program_repair | CPU | 5,504 | [
"<FIXS>",
"emit_insn",
"(",
"gen_rtx_SET",
"(",
"t0",
",",
"x",
")",
")",
";",
"<FIXE>",
"<FIXS>",
"emit_insn",
"(",
"gen_rtx_SET",
"(",
"t1",
",",
"x",
")",
")",
";",
"<FIXE>",
"<FIXS>",
"emit_insn",
"(",
"gen_rtx_SET",
"(",
"target",
",",
"x",
")",
... | [
"emit_insn",
"(",
"cmp",
"(",
"tc",
",",
"op0",
",",
"op1",
")",
")",
";",
"x",
"=",
"gen_rtx_AND",
"(",
"vmode",
",",
"tc",
",",
"(",
"min_p",
"?",
"op1",
":",
"op0",
")",
")",
";",
"<BUGS>",
"emit_insn",
"(",
"gen_rtx_SET",
"(",
"VOIDmode",
","... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 5,505 | [
"if",
"(",
"(",
"ReqRetVT",
".",
"getVectorNumElements",
"(",
")",
"%",
"<NUM_LIT>",
")",
"==",
"<NUM_LIT>",
"&&",
"ReqRetVT",
".",
"getVectorElementType",
"(",
")",
".",
"getSizeInBits",
"(",
")",
"==",
"<NUM_LIT>",
")",
"{"
] | [
"Data",
"=",
"DAG",
".",
"getNode",
"(",
"ISD",
"::",
"EXTRACT_SUBVECTOR",
",",
"DL",
",",
"MaskPopVT",
",",
"SDValue",
"(",
"Result",
",",
"<NUM_LIT>",
")",
",",
"ZeroIdx",
")",
";",
"}",
"else",
"{",
"Data",
"=",
"DAG",
".",
"getNode",
"(",
"ISD",
... |
LLVM | TPC | CPP | next_suggestion | Virtual ISA | 5,506 | [
"return",
"AsmPrinter",
"::",
"PrintAsmOperand",
"(",
"MI",
",",
"OpNo",
",",
"ExtraCode",
",",
"OS",
")",
";"
] | [
"if",
"(",
"!",
"ExtraCode",
"||",
"!",
"ExtraCode",
"[",
"<NUM_LIT>",
"]",
")",
"{",
"printOperand",
"(",
"MI",
",",
"OpNo",
",",
"OS",
")",
";",
"return",
"false",
";",
"}"
] |
LLVM | Patmos | CPP | stmt_completion | VLIW | 5,507 | [
";"
] | [
"if",
"(",
"frameSize",
"==",
"<NUM_LIT>",
")",
"return",
"frameSize",
";",
"else",
"return",
"EnableBlockAlignedStackCache",
"?",
"frameSize",
":",
"STC",
".",
"getAlignedStackFrameSize",
"(",
"frameSize",
")"
] |
GCC | arm | CPP | stmt_completion | CPU | 5,508 | [
"<STR_LIT>",
")",
";"
] | [
"_",
"_",
"asm",
"_",
"_",
"volatile",
"(",
"<STR_LIT>",
"tandch r15"
] |
GCC | v850 | CPP | program_repair | MPU | 5,509 | [
"<FIXS>",
"fputs",
"(",
"reg_names",
"[",
"subreg_regno",
"(",
"x",
")",
"]",
",",
"file",
")",
";",
"<FIXE>"
] | [
"fputs",
"(",
"reg_names",
"[",
"REGNO",
"(",
"x",
")",
"]",
",",
"file",
")",
";",
"break",
";",
"case",
"SUBREG",
":",
"<BUGS>",
"fputs",
"(",
"reg_names",
"[",
"REGNO",
"(",
"SUBREG_REG",
"(",
"x",
")",
")",
"+",
"SUBREG_WORD",
"(",
"x",
")",
... |
LLVM | SystemZ | TD | next_suggestion | CPU | 5,510 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"V3",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";"
] | [
"field",
"bits",
"<",
"<NUM_LIT>",
">",
"Inst",
";",
"field",
"bits",
"<",
"<NUM_LIT>",
">",
"SoftFail",
"=",
"<NUM_LIT>",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"V1",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"V2",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"V3",
"... |
GCC | arm | CPP | stmt_completion | CPU | 5,511 | [
";"
] | [
"vuzpq_u8",
"(",
"uint8x16_t",
"_",
"_",
"a",
",",
"uint8x16_t",
"_",
"_",
"b",
")",
"{",
"uint8x16x2_t",
"_",
"_",
"rv",
";",
"_",
"_",
"rv",
".",
"val",
"[",
"<NUM_LIT>",
"]",
"=",
"_",
"_",
"builtin_shuffle",
"(",
"_",
"_",
"a",
",",
"_",
"_... |
GCC | rs6000 | MD | program_repair | CPU | 5,512 | [
"<FIXS>",
"if",
"(",
"CONSTANT_P",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
")",
")",
"{",
"if",
"(",
"FLOAT128_VECTOR_P",
"(",
"MODE",
">",
"mode",
")",
")",
"{",
"if",
"(",
"!",
"easy_fp_constant",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"MODE",
... | [
"{",
"if",
"(",
"can_create_pseudo_p",
"(",
")",
")",
"{",
"<BUGS>",
"if",
"(",
"CONSTANT_P",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
")",
"&",
"&",
"!",
"easy_vector_constant",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"MODE",
">",
"mode",
")",
")"... |
GCC | i386 | MD | next_suggestion | CPU | 5,513 | [
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"vec_duplicate",
":",
"VI12HF_AVX512VL",
"(",
"match_operand",
":",
"<",
"ssescalarmode",
">",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
LLVM | XCore | CPP | program_repair | MPU | 5,514 | [
"<FIXS>",
"loadConstant",
"(",
"MBB",
",",
"II",
",",
"ScratchReg",
",",
"Offset",
",",
"dl",
")",
";",
"<FIXE>",
"<FIXS>",
"New",
"=",
"BuildMI",
"(",
"MBB",
",",
"II",
",",
"dl",
",",
"TII",
".",
"get",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
"... | [
"}",
"unsigned",
"ScratchReg",
"=",
"RS",
"->",
"scavengeRegister",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
",",
"II",
",",
"SPAdj",
")",
";",
"<BUGS>",
"loadConstant",
"(",
"MBB",
",",
"II",
",",
"ScratchReg",
",",
"Offset",
")",
";",
"<BUGE>",
"switch",
"... |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 5,515 | [
")",
".",
"getImm",
"(",
")",
";"
] | [
"if",
"(",
"OpSelIdx",
"==",
"-",
"<NUM_LIT>",
")",
"return",
";",
"const",
"int",
"Ops",
"[",
"]",
"=",
"{",
"AMDGPU",
"::",
"OpName",
"::",
"src0",
",",
"AMDGPU",
"::",
"OpName",
"::",
"src1",
",",
"AMDGPU",
"::",
"OpName",
"::",
"src2",
"}",
";"... |
LLVM | WebAssembly | CPP | stmt_completion | Virtual ISA | 5,516 | [
"::",
"GeneralDynamicTLSModel",
")",
";"
] | [
"auto",
"*",
"GV",
"=",
"dyn_cast",
"<",
"GlobalVariable",
">",
"(",
"M",
".",
"getOrInsertGlobal",
"(",
"Name",
",",
"Ty",
")",
")",
";",
"if",
"(",
"!",
"GV",
")",
"report_fatal_error",
"(",
"Twine",
"(",
"<STR_LIT>",
"unable to create global: ",
"<STR_L... |
GCC | bfin | MD | stmt_completion | DSP | 5,517 | [
"!",
"=",
"frame_pointer_rtx"
] | [
"(",
"define_predicate",
"<STR_LIT>",
"(",
"match_code",
"<STR_LIT>",
")",
"{",
"if",
"(",
"effective_address_32bit_p",
"(",
"op",
",",
"mode",
")",
")",
"return",
"<NUM_LIT>",
"op",
"=",
"XEXP",
"(",
"op",
",",
"<NUM_LIT>",
")",
"if",
"(",
"GET_CODE",
"("... |
GCC | csky | MD | stmt_completion | CPU | 5,518 | [
"lt",
"<STR_LIT>",
")",
"]",
")"
] | [
"(",
"define_code_iterator",
"FCMP",
"[",
"ne",
"ge",
"lt",
"]",
")",
"(",
"define_code_attr",
"reg_inst",
"[",
"(",
"ne",
"<STR_LIT>",
")",
"(",
"ge",
"<STR_LIT>",
")",
"("
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 5,519 | [
"}"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"isCommutable",
"=",
"<NUM_LIT>",
";"
] |
GCC | c6x | CPP | next_suggestion | VLIW | 5,520 | [
"return",
"gen_rtx_REG",
"(",
"arg",
".",
"mode",
",",
"argument_registers",
"[",
"cum",
"->",
"count",
"]",
")",
";"
] | [
"rtvec",
"vec",
"=",
"gen_rtvec",
"(",
"<NUM_LIT>",
",",
"gen_rtx_EXPR_LIST",
"(",
"VOIDmode",
",",
"reg1",
",",
"const0_rtx",
")",
",",
"gen_rtx_EXPR_LIST",
"(",
"VOIDmode",
",",
"reg2",
",",
"GEN_INT",
"(",
"<NUM_LIT>",
")",
")",
")",
";",
"return",
"gen... |
LLVM | Z80 | CPP | stmt_completion | MPU | 5,521 | [
"get",
"(",
")",
";"
] | [
"TargetLoweringObjectFile",
"*",
"Z80TargetMachine",
"::",
"getObjFileLowering",
"(",
")",
"const",
"{",
"return",
"this",
"->",
"TLOF",
"."
] |
GCC | s390 | MD | program_repair | MPU | 5,522 | [
"<FIXS>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"QI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"<FIXE>",
"<FIXS>",
"(",
"match_operand",
":",
"QI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"<FIXE>",
"<FIXS>",
"[",
"(",
"set_attr",
"<STR... | [
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")",
"(",
"define_insn",
"<STR_LIT>",
"<BUGS>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"QI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"<BUGE>",
"(",
"and",
":",
"QI",
"(",
"match_dup",
"<NUM... |
LLVM | Mips | TD | stmt_completion | CPU | 5,523 | [
"i32",
">",
"{"
] | [
"def",
"simm18_lsl3",
":",
"Operand",
"<"
] |
GCC | aarch64 | CPP | program_repair | CPU | 5,524 | [
"<FIXS>",
"machine_mode",
"tmode",
"=",
"insn_data",
"[",
"icode",
"]",
".",
"operand",
"[",
"<NUM_LIT>",
"]",
".",
"mode",
";",
"machine_mode",
"mode0",
"=",
"insn_data",
"[",
"icode",
"]",
".",
"operand",
"[",
"<NUM_LIT>",
"]",
".",
"mode",
";",
"machi... | [
"tree",
"arg1",
"=",
"CALL_EXPR_ARG",
"(",
"exp",
",",
"<NUM_LIT>",
")",
";",
"rtx",
"op0",
"=",
"expand_normal",
"(",
"arg0",
")",
";",
"rtx",
"op1",
"=",
"expand_normal",
"(",
"arg1",
")",
";",
"<BUGS>",
"enum",
"machine_mode",
"tmode",
"=",
"insn_data... |
LLVM | DirectX | CPP | stmt_completion | Virtual ISA | 5,525 | [
")",
";"
] | [
"explicit",
"DXILPrettyPrinter",
"(",
"raw_ostream",
"&",
"O",
")",
":",
"ModulePass",
"(",
"ID",
")",
",",
"OS",
"(",
"O",
")",
"{",
"initializeDXILPrettyPrinterPass",
"(",
"*",
"PassRegistry",
"::",
"getPassRegistry",
"(",
")"
] |
LLVM | Hexagon | CPP | next_suggestion | DSP | 5,526 | [
"return",
"CurDAG",
"->",
"getConstant",
"(",
"MulFactor",
",",
"SDLoc",
"(",
"N",
")",
",",
"N",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getValueType",
"(",
")",
")",
";"
] | [
"SDValue",
"HexagonDAGToDAGISel",
"::",
"getMultiplierForSHL",
"(",
"SDNode",
"*",
"N",
")",
"{",
"uint64_t",
"MulFactor",
"=",
"<NUM_LIT>",
"ull",
"<<",
"N",
"->",
"getConstantOperandVal",
"(",
"<NUM_LIT>",
")",
";"
] |
LLVM | CSKY | CPP | stmt_completion | CPU | 5,527 | [
"<NUM_LIT>",
")",
".",
"getMBB",
"(",
")",
";"
] | [
"assert",
"(",
"MI",
".",
"getDesc",
"(",
")",
".",
"isBranch",
"(",
")",
"&&",
"<STR_LIT>",
"Unexpected opcode!",
"<STR_LIT>",
")",
";",
"int",
"NumOp",
"=",
"MI",
".",
"getNumExplicitOperands",
"(",
")",
";",
"assert",
"(",
"MI",
".",
"getOperand",
"("... |
LLVM | ARM | CPP | next_suggestion | CPU | 5,528 | [
"}"
] | [
"Offset",
"=",
"N",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
";",
"SDValue",
"N1",
"=",
"N",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
";",
"Label",
"=",
"CurDAG",
"->",
"getTargetConstant",
"(",
"cast",
"<",
"ConstantSDNode",
">",
"(",
"N1",
")",
"->... |
LLVM | X86 | CPP | stmt_completion | CPU | 5,529 | [
"PR",
")",
";"
] | [
"RegisterTargetMachine",
"<",
"X86TargetMachine",
">",
"X",
"(",
"getTheX86_32Target",
"(",
")",
")",
";",
"RegisterTargetMachine",
"<",
"X86TargetMachine",
">",
"Y",
"(",
"getTheX86_64Target",
"(",
")",
")",
";",
"PassRegistry",
"&",
"PR",
"=",
"*",
"PassRegist... |
LLVM | GBZ80 | CPP | next_suggestion | MPU | 5,530 | [
"}"
] | [
"void",
"setCalleeSavedFrameSize",
"(",
"unsigned",
"Bytes",
")",
"{",
"CalleeSavedFrameSize",
"=",
"Bytes",
";"
] |
GCC | i386 | MD | program_repair | CPU | 5,531 | [
"<FIXS>",
"<FIXE>",
"<FIXS>",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")",
"<FIXE>",
"<FIXS>",
"(",
"define_insn",
"<STR_LIT>",
"<FIXE>"
] | [
"(",
"match_operand",
":",
"SF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"]",
"UNSPEC_FNSTSW",
")",
")",
"]",
"<STR_LIT>",
"<BUGS>",
"<STR_LIT>",
"type",
"<STR_LIT>",
"fcmp",
"<STR_LIT>",
"mode",
"<STR_LIT>",
"SF",
"<STR_LIT>",
"*",
"cmpfp_2_df",
"<STR_... |
GCC | i386 | MD | next_suggestion | CPU | 5,532 | [
"DONE"
] | [
"(",
"rotate",
":",
"V1TI",
"(",
"match_operand",
":",
"V1TI",
"<NUM_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"QI",
"<NUM_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
"<STR_LIT>",
"{",
"if",
"(",
"!",
"CONST_INT_P",
"(",
"operands",
"[",
"<NUM_LIT>",... |
LLVM | ARM | CPP | stmt_completion | CPU | 5,533 | [
";"
] | [
"Pred",
"=",
"CurDAG",
"->",
"getTargetConstant",
"(",
"CN",
"->",
"getZExtValue",
"(",
")",
",",
"MVT",
"::",
"i32",
")",
";",
"Reg",
"=",
"CurDAG",
"->",
"getRegister",
"(",
"ARM",
"::",
"CPSR",
",",
"MVT",
"::",
"i32",
")",
";",
"return",
"true"
] |
LLVM | SystemZ | CPP | stmt_completion | CPU | 5,534 | [
")",
";"
] | [
"SmallVector",
"<",
"SDValue",
",",
"<NUM_LIT>",
">",
"Ops",
";",
"for",
"(",
"unsigned",
"OpVal",
":",
"VCI",
".",
"OpVals",
")",
"Ops",
".",
"push_back",
"(",
"CurDAG",
"->",
"getTargetConstant",
"(",
"OpVal",
",",
"DL",
",",
"MVT",
"::",
"i32",
")",... |
LLVM | ARM64 | TD | stmt_completion | CPU | 5,535 | [
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>"
] |
LLVM | ARM | TD | stmt_completion | CPU | 5,536 | [
"QPR",
":",
"$",
"Vd",
",",
"(",
"Ty",
"(",
"ShOp",
"QPR",
":",
"$",
"src1",
",",
"QPR",
":",
"$",
"Vm",
",",
"(",
"i32",
"imm",
":",
"$",
"SIMM",
")",
")",
")",
")",
"]",
">",
";"
] | [
"class",
"N2VQShIns",
"<",
"bit",
"op24",
",",
"bit",
"op23",
",",
"bits",
"<",
"<NUM_LIT>",
">",
"op11_8",
",",
"bit",
"op7",
",",
"bit",
"op4",
",",
"Operand",
"ImmTy",
",",
"Format",
"f",
",",
"string",
"OpcodeStr",
",",
"string",
"Dt",
",",
"Valu... |
GCC | ia64 | CPP | stmt_completion | CPU | 5,537 | [
"name",
",",
"reloc",
")",
";"
] | [
"unsigned",
"int",
"flags",
"=",
"<NUM_LIT>",
";",
"if",
"(",
"strcmp",
"(",
"name",
",",
"<STR_LIT>",
".sdata",
"<STR_LIT>",
")",
"==",
"<NUM_LIT>",
"||",
"startswith",
"(",
"name",
",",
"<STR_LIT>",
".sdata.",
"<STR_LIT>",
")",
"||",
"startswith",
"(",
"... |
GCC | i386 | MD | next_suggestion | CPU | 5,538 | [
"operands",
"[",
"<NUM_LIT>",
"]",
"=",
"GEN_INT",
"(",
"<NUM_LIT>",
"<",
"<",
"INTVAL",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
")",
")"
] | [
"(",
"zero_extend",
":",
"DI",
"(",
"mult",
":",
"SI",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"match_dup",
"<NUM_LIT>",
")",
")",
")",
")",
"]",
"{",
"operands",
"[",
"<NUM_LIT>",
"]",
"=",
"gen_lowpart",
"(",
"SImode",
",",
"operands",
"[",
"<NUM_LI... |
LLVM | Hexagon | CPP | stmt_completion | DSP | 5,539 | [
";"
] | [
"static",
"MCInstrAnalysis",
"*",
"createHexagonMCInstrAnalysis",
"(",
"const",
"MCInstrInfo",
"*",
"Info",
")",
"{",
"return",
"new",
"HexagonMCInstrAnalysis",
"(",
"Info",
")"
] |
GCC | rs6000 | MD | program_repair | CPU | 5,540 | [
"<FIXS>",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"<FIXE>"
] | [
"(",
"compare",
":",
"CC",
"(",
"and",
":",
"SI",
"(",
"lshiftrt",
":",
"SI",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"<BUGS>",
"(",
"m... |
GCC | i386 | CPP | stmt_completion | CPU | 5,541 | [
"(",
"_",
"_",
"v4df",
")",
"_",
"_",
"W",
",",
"(",
"_",
"_",
"mmask8",
")",
"_",
"_",
"U",
")",
";"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m256d",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm256_mask_expand_pd",
"(",
"_",
"_",
"m256d",
"_",
"_",
"W... |
GCC | c4x | CPP | next_suggestion | DSP | 5,542 | [
"}"
] | [
"const",
"char",
"*",
"cfun_name",
";",
"if",
"(",
"lookup_attribute",
"(",
"<STR_LIT>",
"interrupt",
"<STR_LIT>",
",",
"TYPE_ATTRIBUTES",
"(",
"TREE_TYPE",
"(",
"current_function_decl",
")",
")",
")",
")",
"return",
"<NUM_LIT>",
";",
"cfun_name",
"=",
"current_... |
LLVM | ARM | TD | next_suggestion | CPU | 5,543 | [
"bits",
"<",
"<NUM_LIT>",
">",
"Rn",
";"
] | [
"def",
"MSRbanked",
":",
"ABI",
"<",
"<NUM_LIT>",
",",
"(",
"outs",
")",
",",
"(",
"ins",
"banked_reg",
":",
"$",
"banked",
",",
"GPRnopc",
":",
"$",
"Rn",
")",
",",
"NoItinerary",
",",
"<STR_LIT>",
",",
"<STR_LIT>",
",",
"[",
"]",
">",
",",
"Requi... |
LLVM | X86 | CPP | stmt_completion | CPU | 5,544 | [
"(",
")",
")",
"break",
";"
] | [
"assert",
"(",
"MI",
".",
"isTerminator",
"(",
")",
"&&",
"<STR_LIT>",
"Should only have spliced terminators!",
"<STR_LIT>",
")",
";",
"return",
"llvm",
"::",
"any_of",
"(",
"MI",
".",
"operands",
"(",
")",
",",
"[",
"&",
"]",
"(",
"MachineOperand",
"&",
"... |
GCC | sh | MD | next_suggestion | CPU | 5,545 | [
"<STR_LIT>"
] | [
"(",
"plus",
":",
"SI",
"(",
"minus",
":",
"SI",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
")",
")",
... |
LLVM | TMS320C64X | CPP | stmt_completion | VLIW | 5,546 | [
"<NUM_LIT>",
"]",
";"
] | [
"assert",
"(",
"r",
">=",
"<NUM_LIT>",
"&&",
"r",
"<",
"NUM_FUS",
"*",
"NUM_SIDES",
")",
";",
"std",
"::",
"string",
"(",
"&",
"c",
")",
"[",
"<NUM_LIT>",
"]",
"=",
"(",
"(",
"r",
"&",
"<NUM_LIT>",
")",
"==",
"ASide",
")",
"?",
"Res_a",
":",
"R... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 5,547 | [
"}"
] | [
"SDValue",
"R600TargetLowering",
"::",
"OptimizeSwizzle",
"(",
"SDValue",
"BuildVector",
",",
"SDValue",
"Swz",
"[",
"<NUM_LIT>",
"]",
",",
"SelectionDAG",
"&",
"DAG",
",",
"const",
"SDLoc",
"&",
"DL",
")",
"const",
"{",
"DenseMap",
"<",
"unsigned",
",",
"un... |
GCC | s390 | MD | stmt_completion | MPU | 5,548 | [
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"and",
"(",
"eq_attr"
] |
LLVM | ARM | TD | stmt_completion | CPU | 5,549 | [
";"
] | [
"def",
"ThumbSRImmAsmOperand",
":",
"ImmAsmOperand",
"<",
"<NUM_LIT>",
",",
"<NUM_LIT>",
">",
"{",
"let",
"Name",
"=",
"<STR_LIT>",
";",
"}",
"def",
"imm_sr",
":",
"Operand",
"<",
"i32",
">",
",",
"PatLeaf",
"<",
"(",
"imm",
")",
",",
"[",
"{",
"uint64... |
LLVM | ARM | CPP | program_repair | CPU | 5,550 | [
"<FIXS>",
"unsigned",
"GPRCS1Offset",
"=",
"NumBytes",
"-",
"ArgRegsSaveSize",
"-",
"GPRCS1Size",
";",
"unsigned",
"GPRCS2Offset",
"=",
"GPRCS1Offset",
"-",
"GPRCS2Size",
";",
"unsigned",
"DPRAlign",
"=",
"DPRCSSize",
"?",
"std",
"::",
"min",
"(",
"<NUM_LIT>",
"... | [
"bool",
"HasFP",
"=",
"hasFP",
"(",
"MF",
")",
";",
"<BUGS>",
"unsigned",
"DPRCSOffset",
"=",
"NumBytes",
"-",
"(",
"ArgRegsSaveSize",
"+",
"GPRCS1Size",
"+",
"GPRCS2Size",
"+",
"DPRCSSize",
")",
";",
"unsigned",
"GPRCS2Offset",
"=",
"DPRCSOffset",
"+",
"DPR... |
GCC | mcore | MD | next_suggestion | MPU | 5,551 | [
"<STR_LIT>",
")"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"if_then_else",
":",
"SI",
"(",
"ne",
"(",
"reg",
":",
"CC",
"<NUM_LIT>",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
")",
"(",
"match_operand",
":",
"SI",
... |
LLVM | AArch64 | TD | stmt_completion | CPU | 5,552 | [
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Latency",
"=",
"<NUM_LIT>",
";",
"let",
"NumMicroOps"
] |
LLVM | Hexagon | TD | stmt_completion | DSP | 5,553 | [
"<STR_LIT>",
",",
"tc_de554571",
",",
"TypeCR",
">",
",",
"Enc_65d691",
"{"
] | [
"def",
"C2_all8",
":",
"HInst",
"<",
"(",
"outs",
"PredRegs",
":",
"$",
"Pd4",
")",
",",
"(",
"ins",
"PredRegs",
":",
"$",
"Ps4",
")",
","
] |
LLVM | X86 | CPP | stmt_completion | CPU | 5,554 | [
">",
"PSHUFDMask",
";"
] | [
"assert",
"(",
"V1",
".",
"getSimpleValueType",
"(",
")",
"==",
"MVT",
"::",
"v4i64",
"&&",
"<STR_LIT>",
"Bad operand type!",
"<STR_LIT>",
")",
";",
"assert",
"(",
"V2",
".",
"getSimpleValueType",
"(",
")",
"==",
"MVT",
"::",
"v4i64",
"&&",
"<STR_LIT>",
"B... |
GCC | loongarch | CPP | stmt_completion | CPU | 5,555 | [
";"
] | [
"tree",
"decl",
"=",
"SYMBOL_REF_DECL",
"(",
"symbol",
")",
";",
"if",
"(",
"decl",
"&&",
"lookup_attribute",
"(",
"<STR_LIT>",
"model",
"<STR_LIT>",
",",
"DECL_ATTRIBUTES",
"(",
"decl",
")",
")",
")",
"return",
"false",
";",
"return",
"default_use_anchors_for... |
GCC | sh | MD | stmt_completion | CPU | 5,556 | [
")",
"]",
")"
] | [
"(",
"match_operand",
":",
"QIHI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>"
] |
GCC | s390 | CPP | next_suggestion | MPU | 5,557 | [
"if",
"(",
"temp",
"!=",
"blocks",
")",
"emit_move_insn",
"(",
"blocks",
",",
"temp",
")",
";"
] | [
"gcc_assert",
"(",
"GET_CODE",
"(",
"val",
")",
"==",
"CONST_INT",
"||",
"GET_MODE",
"(",
"val",
")",
"==",
"QImode",
")",
";",
"if",
"(",
"GET_CODE",
"(",
"len",
")",
"==",
"CONST_INT",
"&&",
"(",
"(",
"val",
"==",
"const0_rtx",
"&&",
"(",
"INTVAL",... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 5,558 | [
"{",
"AMDGPU",
"::",
"TI_CONSTDATA_START",
",",
"<STR_LIT>",
"amdgpu-constdata-start",
"<STR_LIT>",
"}",
",",
"{",
"AMDGPU",
"::",
"TI_SCRATCH_RSRC_DWORD0",
",",
"<STR_LIT>",
"amdgpu-scratch-rsrc-dword0",
"<STR_LIT>",
"}",
",",
"{",
"AMDGPU",
"::",
"TI_SCRATCH_RSRC_DWOR... | [
"ArrayRef",
"<",
"std",
"::",
"pair",
"<",
"int",
",",
"const",
"char",
"*",
">>",
"SIInstrInfo",
"::",
"getSerializableTargetIndices",
"(",
")",
"const",
"{",
"static",
"const",
"std",
"::",
"pair",
"<",
"int",
",",
"const",
"char",
"*",
">",
"TargetInd... |
GCC | i386 | CPP | stmt_completion | CPU | 5,559 | [
"_",
"mmask8",
")",
"-",
"<NUM_LIT>",
")",
";"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m256",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm256_getexp_ps",
"(",
"_",
"_",
"m256",
"_",
"_",
"A",
")... |
LLVM | X86 | CPP | code_generation | CPU | 5,560 | [
"static",
"bool",
"classof",
"(",
"const",
"SDNode",
"*",
"N",
")",
"{",
"return",
"N",
"->",
"getOpcode",
"(",
")",
"==",
"<STR_LIT>",
"::",
"<STR_LIT>",
";",
"}"
] | [
"Methods",
"for",
"support",
"type",
"inquiry",
"through",
"isa",
",",
"cast",
",",
"and",
"dyn_cast",
":"
] |
LLVM | X86 | TD | stmt_completion | CPU | 5,561 | [
"<NUM_LIT>",
"]",
";"
] | [
"let",
"NumMicroOps",
"=",
"<NUM_LIT>",
";",
"let",
"ResourceCycles",
"=",
"["
] |
LLVM | AArch64 | CPP | next_suggestion | CPU | 5,562 | [
"}"
] | [
"APInt",
"UndefBits",
"(",
"VT",
".",
"getSizeInBits",
"(",
")",
",",
"<NUM_LIT>",
")",
";",
"if",
"(",
"resolveBuildVector",
"(",
"BVN",
",",
"DefBits",
",",
"UndefBits",
")",
")",
"{",
"SDValue",
"NewOp",
";",
"DefBits",
"=",
"~",
"DefBits",
";",
"if... |
GCC | aarch64 | MD | stmt_completion | CPU | 5,563 | [
")",
")"
] | [
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>"
] |
GCC | i386 | CPP | stmt_completion | CPU | 5,564 | [
"(",
"_",
"_",
"m128i",
"_",
"_",
"O",
",",
"_",
"_",
"mmask8",
"_",
"_",
"M",
",",
"_",
"_",
"m256i",
"_",
"_",
"A",
")",
"{"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m128i",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm256_mask_cvtepi32_epi8"
] |
GCC | frv | MD | stmt_completion | VLIW | 5,565 | [
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"[",
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
"]",
")",
"(",
"set",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"unspec",
":",
"DI",
"[",
"("
] |
LLVM | TPC | TD | stmt_completion | Virtual ISA | 5,566 | [
"}",
";"
] | [
"let",
"Itinerary",
"=",
"IIC_ScalarOp",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"dest",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"op1",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"op2",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"mask",
";",
"bits",
"<",
"<NUM_LIT>",
">",
... |
LLVM | X86 | CPP | next_suggestion | CPU | 5,567 | [
"Mask",
"|=",
"MaskElt",
"<<",
"(",
"Shamt",
"*",
"Shift",
")",
";"
] | [
"ShuffleVectorSDNode",
"*",
"SVOp",
"=",
"cast",
"<",
"ShuffleVectorSDNode",
">",
"(",
"N",
")",
";",
"EVT",
"VT",
"=",
"SVOp",
"->",
"getValueType",
"(",
"<NUM_LIT>",
")",
";",
"int",
"NumElts",
"=",
"VT",
".",
"getVectorNumElements",
"(",
")",
";",
"in... |
GCC | sh | CPP | stmt_completion | CPU | 5,568 | [
";"
] | [
"static",
"void",
"ready_reorder",
"(",
"rtx",
"*",
"ready",
",",
"int",
"nready",
")",
"{",
"SCHED_REORDER",
"(",
"ready",
",",
"nready",
")"
] |
LLVM | Sparc | CPP | code_generation | CPU | 5,569 | [
"DecodeStatus",
"SparcDisassembler",
"::",
"getInstruction",
"(",
"MCInst",
"&",
"instr",
",",
"uint64_t",
"&",
"Size",
",",
"const",
"MemoryObject",
"&",
"Region",
",",
"uint64_t",
"Address",
",",
"raw_ostream",
"&",
"vStream",
",",
"raw_ostream",
"&",
"cStream... | [
"Returns",
"the",
"disassembly",
"of",
"a",
"single",
"instruction",
"."
] |
LLVM | Mips | CPP | stmt_completion | CPU | 5,570 | [
";"
] | [
"}",
"getTargetStreamer",
"(",
")",
".",
"emitDirectiveInsn",
"(",
")",
";",
"getParser",
"(",
")",
".",
"Lex",
"(",
")",
";",
"return",
"false"
] |
LLVM | X86 | CPP | stmt_completion | CPU | 5,571 | [
"AlignToUnpack",
";"
] | [
"assert",
"(",
"VT",
".",
"is128BitVector",
"(",
")",
"&&",
"<STR_LIT>",
"Only 128-bit vectors can be extended.",
"<STR_LIT>",
")",
";",
"if",
"(",
"AnyExt",
"&&",
"EltBits",
"==",
"<NUM_LIT>",
")",
"{",
"int",
"PSHUFDMask",
"[",
"<NUM_LIT>",
"]",
"=",
"{",
... |
GCC | mep | MD | program_repair | CPU | 5,572 | [
"<FIXS>",
"(",
"unspec_volatile",
":",
"SI",
"[",
"<FIXE>",
"<FIXS>",
"]",
"<NUM_LIT>",
")",
")",
"]",
"<FIXE>"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"reg",
":",
"SI",
"<NUM_LIT>",
")",
"<BUGS>",
"(",
"unspec",
":",
"SI",
"[",
"<BUGE>",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"DI",
"<... |
GCC | i386 | MD | program_repair | CPU | 5,573 | [
"<FIXS>",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"<FIXE>"
] | [
"(",
"define_function_unit",
"<STR_LIT>",
"<NUM_LIT>",
"<NUM_LIT>",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"<BUGS>",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"<BUGE>",
"<NUM_LIT>",
"<NUM_LIT>",
")",
"(",
"define_function_unit",
"<STR_L... |
GCC | aarch64 | MD | stmt_completion | CPU | 5,574 | [
"]",
")"
] | [
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"return",
")",
"(",
"use",
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"]",
")"
] |
GCC | i386 | MD | stmt_completion | CPU | 5,575 | [
"]",
")"
] | [
"(",
"define_code_iterator",
"sat_plusminus",
"[",
"ss_plus",
"us_plus",
"ss_minus",
"us_minus"
] |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 5,576 | [
"true",
";"
] | [
"DenseSet",
"<",
"const",
"MachineBasicBlock",
"*",
">",
"Visited",
";",
"SmallVector",
"<",
"MachineBasicBlock",
"*",
",",
"<NUM_LIT>",
">",
"Worklist",
"(",
"Begin",
"->",
"successors",
"(",
")",
")",
";",
"while",
"(",
"!",
"Worklist",
".",
"empty",
"("... |
LLVM | MBlaze | CPP | next_suggestion | MPU | 5,577 | [
"return",
"DAG",
".",
"getNode",
"(",
"Opc",
",",
"dl",
",",
"TrueVal",
".",
"getValueType",
"(",
")",
",",
"TrueVal",
",",
"FalseVal",
",",
"CompareFlag",
")",
";"
] | [
"if",
"(",
"LHS",
".",
"getValueType",
"(",
")",
"==",
"MVT",
"::",
"i32",
")",
"{",
"Opc",
"=",
"<STR_LIT>",
"::",
"<STR_LIT>",
";",
"CompareFlag",
"=",
"DAG",
".",
"getNode",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
",",
"dl",
",",
"MVT",
"::",
"i32",
... |
GCC | i386 | MD | stmt_completion | CPU | 5,578 | [
")",
")"
] | [
"(",
"and",
"(",
"match_code",
"<STR_LIT>",
")",
"(",
"match_test",
"<STR_LIT>",
")"
] |
GCC | avr | MD | stmt_completion | MPU | 5,579 | [
"<STR_LIT>",
")"
] | [
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"set_attr",
"<STR_LIT>"
] |
GCC | arm | CPP | stmt_completion | CPU | 5,580 | [
"_",
"_",
"a",
";"
] | [
"vreinterpretq_f16_u32",
"(",
"uint32x4_t",
"_",
"_",
"a",
")",
"{",
"return",
"(",
"float16x8_t",
")"
] |
GCC | gcn | MD | next_suggestion | GPU | 5,581 | [
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"match_operand",
":",
"VEC_1REG_MODE",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"\t",
"<STR_LIT>",
")",
"]",
"REDUC_UNSPEC",
")",
")",
"]",
"<STR_LIT>",
"{",
"return",
"gcn_expand_dpp_shr_insn",
"(... |
LLVM | Hexagon | CPP | code_generation | DSP | 5,582 | [
"bool",
"HexagonInstrInfo",
"::",
"isValidOffset",
"(",
"unsigned",
"Opcode",
",",
"int",
"Offset",
",",
"bool",
"Extend",
")",
"const",
"{",
"switch",
"(",
"Opcode",
")",
"{",
"case",
"Hexagon",
"::",
"PS_vstorerq_ai",
":",
"case",
"Hexagon",
"::",
"PS_vsto... | [
"Test",
"the",
"validity",
"of",
"offset",
"."
] |
LLVM | Mips | CPP | stmt_completion | CPU | 5,583 | [
".",
"getGlobalValueCallEntry",
"(",
"GV",
")",
")",
";"
] | [
"return",
"MachinePointerInfo",
"(",
"MF",
".",
"getPSVManager",
"(",
")"
] |
LLVM | Mips | CPP | program_repair | CPU | 5,584 | [
"<FIXS>",
"unsigned",
"SrcAlign",
",",
"bool",
"ZeroOrLdSrc",
",",
"<FIXE>"
] | [
"}",
"EVT",
"MipsTargetLowering",
"::",
"getOptimalMemOpType",
"(",
"uint64_t",
"Size",
",",
"unsigned",
"DstAlign",
",",
"<BUGS>",
"unsigned",
"SrcAlign",
",",
"bool",
"IsZeroVal",
",",
"<BUGE>",
"bool",
"MemcpyStrSrc",
",",
"MachineFunction",
"&",
"MF",
")",
"... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 5,585 | [
"SMRange",
"TargetRange",
"=",
"SMRange",
"(",
"TargetStart",
",",
"getTok",
"(",
")",
".",
"getLoc",
"(",
")",
")",
";"
] | [
"bool",
"AMDGPUAsmParser",
"::",
"ParseDirectiveAMDGCNTarget",
"(",
")",
"{",
"if",
"(",
"getSTI",
"(",
")",
".",
"getTargetTriple",
"(",
")",
".",
"getArch",
"(",
")",
"!=",
"Triple",
"::",
"amdgcn",
")",
"return",
"TokError",
"(",
"<STR_LIT>",
"directive o... |
LLVM | Hexagon | TD | next_suggestion | DSP | 5,586 | [
"}"
] | [
"let",
"opNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"CextOpcode",
"=",
"<STR_LIT>",
";",
"let",
"InputType",
"=",
"<STR_LIT>",
";",
"let",
"BaseOpcode",
"=",
"<STR_LIT>",
";",
"let",
"isPseudo",
"=",
"<NUM_LIT>",
";",
"let",
"isCodeGenOnly",
"=",
"<NUM_LIT>",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 5,587 | [
"let",
"Defs",
"=",
"[",
"USR_OVF",
"]",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"hasNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"opNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"prefersSlot3",
"=",
"<NUM_LIT>",
";"
] |
LLVM | Mips | CPP | stmt_completion | CPU | 5,588 | [
"Subtarget",
")",
";"
] | [
"void",
"MipsTargetMachine",
"::",
"resetSubtarget",
"(",
"MachineFunction",
"*",
"MF",
")",
"{",
"DEBUG",
"(",
"dbgs",
"(",
")",
"<<",
"<STR_LIT>",
"resetSubtarget\\n",
"<STR_LIT>",
")",
";",
"Subtarget",
"=",
"const_cast",
"<",
"MipsSubtarget",
"*",
">",
"("... |
LLVM | Hexagon | TD | next_suggestion | DSP | 5,589 | [
"let",
"isCodeGenOnly",
"=",
"<NUM_LIT>",
";"
] | [
"def",
"L2_loadbzw4_zomap",
":",
"HInst",
"<",
"(",
"outs",
"DoubleRegs",
":",
"$",
"Rdd32",
")",
",",
"(",
"ins",
"IntRegs",
":",
"$",
"Rs32",
")",
",",
"<STR_LIT>",
",",
"tc_17e0d2cd",
",",
"TypeMAPPING",
">",
"{",
"let",
"isPseudo",
"=",
"<NUM_LIT>",
... |
LLVM | AArch64 | CPP | stmt_completion | CPU | 5,590 | [
"<NUM_LIT>",
",",
"N",
"->",
"op_begin",
"(",
")",
"+",
"<NUM_LIT>",
"+",
"NumVecs",
")",
";"
] | [
"void",
"AArch64DAGToDAGISel",
"::",
"SelectPredicatedStore",
"(",
"SDNode",
"*",
"N",
",",
"unsigned",
"NumVecs",
",",
"const",
"unsigned",
"Opc",
")",
"{",
"SDLoc",
"dl",
"(",
"N",
")",
";",
"SmallVector",
"<",
"SDValue",
",",
"<NUM_LIT>",
">",
"Regs",
"... |
GCC | stormy16 | MD | stmt_completion | CPU | 5,591 | [
"]",
")"
] | [
"(",
"if_then_else",
"(",
"match_operand",
":",
"QI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
"(",
"const_i... |
LLVM | ARM | CPP | next_suggestion | CPU | 5,592 | [
"return",
"It",
";"
] | [
"if",
"(",
"It",
"==",
"CoalescedWeights",
".",
"end",
"(",
")",
")",
"{",
"It",
"=",
"CoalescedWeights",
".",
"insert",
"(",
"std",
"::",
"make_pair",
"(",
"MBB",
",",
"<NUM_LIT>",
")",
")",
".",
"first",
";",
"}"
] |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 5,593 | [
",",
"SubRegIdx1",
")",
";"
] | [
"const",
"unsigned",
"SubRegIdx0",
"=",
"std",
"::",
"get",
"<",
"<NUM_LIT>",
">",
"(",
"SubRegIdx",
")",
";",
"const",
"unsigned",
"SubRegIdx1",
"=",
"std",
"::",
"get",
"<",
"<NUM_LIT>",
">",
"(",
"SubRegIdx",
")",
";",
"const",
"MCInstrDesc",
"&",
"Co... |
GCC | bfin | MD | next_suggestion | DSP | 5,594 | [
"(",
"parallel",
"[",
"(",
"const_int",
"<NUM_LIT>",
")",
"]",
")",
")",
")",
"]"
] | [
"(",
"define_expand",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"HI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"vec_select",
":",
"HI",
"(",
"match_operand",
":",
"V2HI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
LLVM | Hexagon | CPP | stmt_completion | DSP | 5,595 | [
"NewOff",
")",
";"
] | [
"llvm_unreachable",
"(",
"<STR_LIT>",
"Unexpected instruction",
"<STR_LIT>",
")",
";",
"}",
"unsigned",
"FrameSize",
"=",
"MF",
".",
"getFrameInfo",
"(",
")",
".",
"getStackSize",
"(",
")",
";",
"MachineOperand",
"&",
"Off",
"=",
"MI",
".",
"getOperand",
"(",
... |
LLVM | M68k | CPP | next_suggestion | MPU | 5,596 | [
"}"
] | [
"getActionDefinitionsBuilder",
"(",
"{",
"G_STORE",
",",
"G_LOAD",
"}",
")",
".",
"legalForTypesWithMemDesc",
"(",
"{",
"{",
"s32",
",",
"p0",
",",
"s32",
",",
"<NUM_LIT>",
"}",
",",
"{",
"s32",
",",
"p0",
",",
"s16",
",",
"<NUM_LIT>",
"}",
",",
"{",
... |
GCC | m68hc11 | CPP | code_generation | MPU | 5,597 | [
"static",
"void",
"m68hc11_reorg",
"(",
"void",
")",
"{",
"int",
"split_done",
"=",
"<NUM_LIT>",
";",
"rtx",
"insn",
",",
"first",
";",
"z_replacement_completed",
"=",
"<NUM_LIT>",
";",
"z_reg",
"=",
"gen_rtx_REG",
"(",
"HImode",
",",
"HARD_Z_REGNUM",
")",
"... | [
"Machine-dependent",
"reorg",
"pass",
".",
"Specific",
"optimizations",
"are",
"defined",
"here",
":",
"-",
"this",
"pass",
"changes",
"the",
"Z",
"register",
"into",
"either",
"X",
"or",
"Y",
"(",
"it",
"preserves",
"X/Y",
"previous",
"values",
"in",
"a",
... |
GCC | aarch64 | CPP | next_suggestion | CPU | 5,598 | [
"return",
"SYMBOL_SMALL_ABSOLUTE",
";"
] | [
"}",
"}",
"if",
"(",
"GET_CODE",
"(",
"x",
")",
"==",
"SYMBOL_REF",
")",
"{",
"if",
"(",
"aarch64_tls_symbol_p",
"(",
"x",
")",
")",
"return",
"aarch64_classify_tls_symbol",
"(",
"x",
")",
";",
"switch",
"(",
"aarch64_cmodel",
")",
"{",
"case",
"AARCH64_... |
LLVM | Hexagon | TD | stmt_completion | DSP | 5,599 | [
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"prefersSlot3"
] |
Subsets and Splits
No community queries yet
The top public SQL queries from the community will appear here once available.