Compiler_Type stringclasses 2
values | Target stringclasses 176
values | Programming Language stringclasses 3
values | Task stringclasses 4
values | Target_Type stringclasses 7
values | Idx int64 0 636k | Ground_Truth listlengths 0 2.32k | Input listlengths 1 1.02k |
|---|---|---|---|---|---|---|---|
LLVM | ARM | TD | next_suggestion | CPU | 614,600 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"addr",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"addr",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"addr",
"{",
"<NUM_LIT>",
"}",
";"
] |
LLVM | TOY | CPP | code_generation | CPU | 614,601 | [
"SDValue",
"TOYTargetLowering",
"::",
"LowerCall",
"(",
"TargetLowering",
"::",
"CallLoweringInfo",
"&",
"CLI",
",",
"SmallVectorImpl",
"<",
"SDValue",
">",
"&",
"InVals",
")",
"const",
"{",
"SelectionDAG",
"&",
"DAG",
"=",
"CLI",
".",
"DAG",
";",
"DebugLoc",
... | [
"This",
"hook",
"must",
"be",
"implemented",
"to",
"lower",
"calls",
"into",
"the",
"specified",
"DAG",
"."
] |
LLVM | X86 | CPP | stmt_completion | CPU | 614,602 | [
";"
] | [
"case",
"X86",
"::",
"COND_P",
":",
"case",
"X86",
"::",
"COND_A",
":",
"case",
"X86",
"::",
"COND_AE",
":",
"case",
"X86",
"::",
"COND_NE",
":",
"case",
"X86",
"::",
"COND_NP",
":",
"return",
"true"
] |
LLVM | Sparc | CPP | next_suggestion | CPU | 614,603 | [
"return",
"Mem",
".",
"Off",
";"
] | [
"const",
"MCExpr",
"*",
"getMemOff",
"(",
")",
"const",
"{",
"assert",
"(",
"(",
"Kind",
"==",
"k_MemoryImm",
")",
"&&",
"<STR_LIT>",
"Invalid access!",
"<STR_LIT>",
")",
";"
] |
LLVM | AArch64 | CPP | stmt_completion | CPU | 614,604 | [
"const",
"{"
] | [
"bool",
"hasV8_5aOps",
"(",
")"
] |
LLVM | SPIRV | CPP | stmt_completion | Virtual ISA | 614,605 | [
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
";"
] | [
"const",
"<STR_LIT>",
"::",
"<STR_LIT>",
"*",
"Builtin",
"=",
"Call",
"->",
"Builtin",
";",
"<STR_LIT>",
"::",
"<STR_LIT>",
"::",
"BuiltIn",
"Value",
"=",
"<STR_LIT>",
"::",
"<STR_LIT>",
"(",
"Builtin",
"->",
"Name",
",",
"Builtin",
"->",
"Set",
")",
"->",... |
GCC | ia64 | CPP | program_repair | CPU | 614,606 | [
"<FIXS>",
"int",
"src_regno",
",",
"dest_regno",
";",
"<FIXE>",
"<FIXS>",
"if",
"(",
"GET_CODE",
"(",
"src",
")",
"==",
"UNSPEC_VOLATILE",
"&&",
"XINT",
"(",
"src",
",",
"<NUM_LIT>",
")",
"==",
"<NUM_LIT>",
"&&",
"GET_CODE",
"(",
"dest",
")",
"==",
"REG"... | [
"{",
"rtx",
"src",
"=",
"SET_SRC",
"(",
"pat",
")",
";",
"rtx",
"dest",
"=",
"SET_DEST",
"(",
"pat",
")",
";",
"<BUGS>",
"static",
"rtx",
"frame_reg",
"=",
"NULL_RTX",
";",
"static",
"int",
"frame_size",
"=",
"<NUM_LIT>",
";",
"<BUGE>",
"<BUGS>",
"if",... |
LLVM | AArch64 | TD | next_suggestion | CPU | 614,607 | [
"}"
] | [
"def",
"A64FXWrite_FMAXVVS",
":",
"SchedWriteRes",
"<",
"[",
"A64FXGI03",
"]",
">",
"{",
"let",
"Latency",
"=",
"<NUM_LIT>",
";"
] |
GCC | i386 | MD | stmt_completion | CPU | 614,608 | [
")"
] | [
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>"
] |
GCC | mips | MD | next_suggestion | CPU | 614,609 | [
"<STR_LIT>",
")"
] | [
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")"
] |
LLVM | ARM | CPP | stmt_completion | CPU | 614,610 | [
"MOVrx",
":"
] | [
"if",
"(",
"Opcode",
"==",
"ARM",
"::",
"MOVsrl_flag",
"||",
"Opcode",
"==",
"ARM",
"::",
"MOVsra_flag",
")",
"Binary",
"|=",
"<NUM_LIT>",
"<<",
"<STR_LIT>",
"::",
"<STR_LIT>",
";",
"Binary",
"|=",
"getMachineOpValue",
"(",
"MI",
",",
"<NUM_LIT>",
")",
"<<... |
LLVM | AArch64 | CPP | next_suggestion | CPU | 614,611 | [
"}"
] | [
"if",
"(",
"!",
"A64Imms",
"::",
"isLogicalImmBits",
"(",
"RegWidth",
",",
"Bits",
",",
"Imm",
")",
")",
"return",
"MCDisassembler",
"::",
"Fail",
";",
"Inst",
".",
"addOperand",
"(",
"MCOperand",
"::",
"CreateImm",
"(",
"Bits",
")",
")",
";",
"return",
... |
GCC | or1k | CPP | next_suggestion | CPU | 614,612 | [
"}"
] | [
"rtx",
"call",
",",
"use",
"=",
"NULL",
";",
"if",
"(",
"flag_pic",
"&&",
"GET_CODE",
"(",
"XEXP",
"(",
"fnaddr",
",",
"<NUM_LIT>",
")",
")",
"==",
"SYMBOL_REF",
"&&",
"!",
"SYMBOL_REF_LOCAL_P",
"(",
"XEXP",
"(",
"fnaddr",
",",
"<NUM_LIT>",
")",
")",
... |
LLVM | Hexagon | CPP | stmt_completion | DSP | 614,613 | [
"UA",
":",
"PUs",
")",
"{"
] | [
"return",
"PhiDefs",
".",
"count",
"(",
"DA",
".",
"Id",
")",
";",
"}",
";",
"for",
"(",
"auto",
"UI",
"=",
"RealUses",
".",
"begin",
"(",
")",
",",
"UE",
"=",
"RealUses",
".",
"end",
"(",
")",
";",
"UI",
"!=",
"UE",
";",
")",
"{",
"NodeRefSe... |
GCC | i386 | MD | stmt_completion | CPU | 614,614 | [
")",
")",
")",
")",
"]"
] | [
"(",
"any_truncate",
":",
"V4QI",
"(",
"match_operand",
":",
"VI4_128_8_256",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"vec_select",
":",
"V4QI",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"parallel",
"[",
"(",
"const_int",
"<NUM_LIT>",
")",
"(",
... |
LLVM | SystemZ | TD | stmt_completion | CPU | 614,615 | [
"}",
";"
] | [
"field",
"bits",
"<",
"<NUM_LIT>",
">",
"Inst",
";",
"field",
"bits",
"<",
"<NUM_LIT>",
">",
"SoftFail",
"=",
"<NUM_LIT>",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"R1",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"I2",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
... |
GCC | msp430 | CPP | code_generation | MPU | 614,616 | [
"static",
"bool",
"use_32bit_hwmult",
"(",
"void",
")",
"{",
"static",
"const",
"char",
"*",
"cached_match",
"=",
"NULL",
";",
"static",
"bool",
"cached_result",
";",
"if",
"(",
"msp430_hwmult_type",
"==",
"MSP430_HWMULT_LARGE",
")",
"return",
"true",
";",
"if... | [
"Returns",
"true",
"if",
"the",
"current",
"MCU",
"has",
"a",
"second",
"generation",
"32-bit",
"hardware",
"multiplier",
"."
] |
LLVM | ARM64 | TD | next_suggestion | CPU | 614,617 | [
"}"
] | [
"def",
"v1i64_indexed",
":",
"BaseSIMDIndexedTied",
"<",
"<NUM_LIT>",
",",
"U",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"opc",
",",
"FPR64Op",
",",
"FPR32Op",
",",
"V128",
",",
"VectorIndexS",
",",
"asm",
",",
"<STR_LIT>",
",",
"<STR_LIT>",
",",
"<STR_LIT>"... |
LLVM | R600 | CPP | next_suggestion | GPU | 614,618 | [
"}"
] | [
"MachineInstr",
"*",
"MI",
"=",
"MBB",
"->",
"getParent",
"(",
")",
"->",
"CreateMachineInstr",
"(",
"TII",
"->",
"get",
"(",
"NewOpcode",
")",
",",
"DL",
")",
";",
"MBB",
"->",
"push_back",
"(",
"MI",
")",
";",
"SHOWNEWINSTR",
"(",
"MI",
")",
";"
] |
GCC | m88k | CPP | program_repair | MPU | 614,619 | [
"<FIXS>",
"int",
"code",
";",
"<FIXE>"
] | [
"print_operand",
"(",
"file",
",",
"x",
",",
"code",
")",
"FILE",
"*",
"file",
";",
"rtx",
"x",
";",
"<BUGS>",
"char",
"code",
";",
"<BUGE>",
"{",
"enum",
"rtx_code",
"xc",
"=",
"(",
"x",
"?",
"GET_CODE",
"(",
"x",
")",
":",
"UNKNOWN",
")",
";",
... |
LLVM | PowerPC | CPP | stmt_completion | CPU | 614,620 | [
";"
] | [
"if",
"(",
"IsLittleEndian",
")",
"{",
"uint64_t",
"Swapped",
"=",
"(",
"Bits",
"<<",
"<NUM_LIT>",
")",
"|",
"(",
"Bits",
">>",
"<NUM_LIT>",
")",
";",
"support",
"::",
"endian",
"::",
"Writer",
"<",
"support",
"::",
"little",
">",
"(",
"OS",
")",
"."... |
LLVM | TPC | TD | next_suggestion | Virtual ISA | 614,621 | [
"let",
"OutOfSlotData",
"=",
"<NUM_LIT>",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"src",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"optype",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"sw",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"pred",
";",
"let",
"Dest",
"=",
"dest",
";",
"let",
"SrcA",
"=",
"src",
";",
"let",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 614,622 | [
"}"
] | [
"def",
"A4_vcmphgtui",
":",
"HInst",
"<",
"(",
"outs",
"PredRegs",
":",
"$",
"Pd4",
")",
",",
"(",
"ins",
"DoubleRegs",
":",
"$",
"Rss32",
",",
"u7_0Imm",
":",
"$",
"Ii",
")",
",",
"<STR_LIT>",
",",
"tc_643b4717",
",",
"TypeALU64",
">",
",",
"Enc_368... |
LLVM | Hexagon | TD | next_suggestion | DSP | 614,623 | [
"let",
"opExtendable",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicated",
"=",
"<NUM_LIT>",
";",
"let",
"addrMode",
"=",
"BaseImmOffset",
";",
"let",
"accessSize",
"=",
"DoubleWordAccess",
";",
"let",
"isPredicatedNew",
"=",
"<NUM_L... |
GCC | visium | CPP | stmt_completion | Virtual ISA | 614,624 | [
"operands",
"[",
"<NUM_LIT>",
"]",
"=",
"force_reg",
"(",
"mode",
",",
"operands",
"[",
"<NUM_LIT>",
"]",
")",
";"
] | [
"void",
"prepare_move_operands",
"(",
"rtx",
"*",
"operands",
",",
"machine_mode",
"mode",
")",
"{",
"if",
"(",
"GET_CODE",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
")",
"==",
"MEM",
"&&",
"!",
"reg_or_0_operand",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
","... |
GCC | mips | MD | next_suggestion | CPU | 614,625 | [
"}"
] | [
"(",
"unspec",
":",
"CCDSP",
"[",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"match_dup",
"<NUM_LIT>",
")",
"]",
"UNSPEC_EXTR_W",
")",
")",
"]",
"<STR_LIT>",
"{",
"if",
"(",
"which_alternative",
"=",
"=",
"<NUM_LIT>",
")",
"{",
"if",
"(",
"INTVAL",
"(",
... |
LLVM | ARM64 | TD | next_suggestion | CPU | 614,626 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"U",
";"
] | [
"class",
"BaseSIMDMixedTwoVector",
"<",
"bit",
"Q",
",",
"bit",
"U",
",",
"bits",
"<",
"<NUM_LIT>",
">",
"size",
",",
"bits",
"<",
"<NUM_LIT>",
">",
"opcode",
",",
"RegisterOperand",
"inreg",
",",
"RegisterOperand",
"outreg",
",",
"string",
"asm",
",",
"st... |
LLVM | TPC | TD | stmt_completion | Virtual ISA | 614,627 | [
"}",
"=",
"ThirdImmOp",
";"
] | [
"let",
"Size",
"=",
"<NUM_LIT>",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"Opcode",
"=",
"opc",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"OType",
"=",
"OpType",
".",
"INT32",
";",
"bit",
"HasImm",
"=",
"<NUM_LIT>",
";",
"bit",
"IsPredicated",
"=",
"<NUM_LIT>",
"... |
LLVM | X86 | CPP | stmt_completion | CPU | 614,628 | [
"<STR_LIT>",
"subreg64",
"<STR_LIT>",
")",
";"
] | [
"void",
"printlea64_32mem",
"(",
"const",
"MachineInstr",
"*",
"MI",
",",
"unsigned",
"OpNo",
")",
"{",
"printLeaMemReference",
"(",
"MI",
",",
"OpNo",
","
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 614,629 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Rdd32",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Rss32",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"Rt32",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Rt32",
"{",
"<NUM_LIT>",
"-",
... |
LLVM | AArch64 | CPP | stmt_completion | CPU | 614,630 | [
")",
";"
] | [
"return",
"isLegalAddImmediate",
"(",
"Immed"
] |
LLVM | R600 | CPP | code_generation | GPU | 614,631 | [
"void",
"R600InstrInfo",
"::",
"copyPhysReg",
"(",
"MachineBasicBlock",
"&",
"MBB",
",",
"MachineBasicBlock",
"::",
"iterator",
"MI",
",",
"DebugLoc",
"DL",
",",
"unsigned",
"DestReg",
",",
"unsigned",
"SrcReg",
",",
"bool",
"KillSrc",
")",
"const",
"{",
"unsi... | [
"}",
"Branch",
"Analysis",
"&",
"Modification"
] |
LLVM | ARM | TD | stmt_completion | CPU | 614,632 | [
"<STR_LIT>",
";"
] | [
"class",
"N3VQX",
"<",
"bit",
"op24",
",",
"bit",
"op23",
",",
"bits",
"<",
"<NUM_LIT>",
">",
"op21_20",
",",
"bits",
"<",
"<NUM_LIT>",
">",
"op11_8",
",",
"bit",
"op4",
",",
"InstrItinClass",
"itin",
",",
"string",
"OpcodeStr",
",",
"ValueType",
"ResTy"... |
LLVM | AArch64 | CPP | stmt_completion | CPU | 614,633 | [
"getKillRegState",
"(",
"Src0IsKill",
")",
")",
".",
"addReg",
"(",
"SrcReg1",
",",
"getKillRegState",
"(",
"Src1IsKill",
")",
")",
";"
] | [
"bool",
"Src2IsKill",
";",
"if",
"(",
"ReplacedAddend",
")",
"{",
"SrcReg2",
"=",
"*",
"ReplacedAddend",
";",
"Src2IsKill",
"=",
"true",
";",
"}",
"else",
"{",
"SrcReg2",
"=",
"Root",
".",
"getOperand",
"(",
"IdxOtherOpd",
")",
".",
"getReg",
"(",
")",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 614,634 | [
"let",
"isExtendable",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"isPredicated",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicatedFalse",
"=",
"<NUM_LIT>",
";",
"let",
"hasNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"opNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"CextOpcode",
"=",
"<STR_LIT>",
";",
"let",
"InputType",
"=",
"<STR... |
LLVM | Mips | CPP | code_generation | CPU | 614,635 | [
"void",
"print",
"(",
"raw_ostream",
"&",
"Out",
")",
"const",
"{",
"R",
".",
"print",
"(",
"Out",
")",
";",
"Out",
"<<",
"<STR_LIT>",
", Matched=",
"<STR_LIT>",
"<<",
"Matched",
";",
"}"
] | [
"print",
"-",
"Print",
"a",
"debug",
"representation",
"of",
"the",
"operand",
"to",
"the",
"given",
"stream",
"."
] |
LLVM | AArch64 | CPP | stmt_completion | CPU | 614,636 | [
";"
] | [
"CC",
"=",
"(",
"CC",
"==",
"ISD",
"::",
"SETULE",
")",
"?",
"ISD",
"::",
"SETULT",
":",
"ISD",
"::",
"SETUGE",
";",
"C",
"=",
"(",
"VT",
"==",
"MVT",
"::",
"i32",
")",
"?",
"(",
"uint32_t",
")",
"(",
"C",
"+",
"<NUM_LIT>",
")",
":",
"C",
"... |
GCC | ia64 | MD | stmt_completion | CPU | 614,637 | [
"RF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":"
] |
GCC | vax | CPP | stmt_completion | CPU | 614,638 | [
"function",
")",
",",
"<NUM_LIT>",
")",
",",
"<NUM_LIT>",
")",
")",
";"
] | [
"asm_fprintf",
"(",
"file",
",",
"<STR_LIT>",
",4(%Rap)\\n",
"<STR_LIT>",
")",
";",
"fprintf",
"(",
"file",
",",
"<STR_LIT>",
"\\tjmp ",
"<STR_LIT>",
")",
";",
"assemble_name",
"(",
"file",
",",
"XSTR",
"(",
"XEXP",
"(",
"DECL_RTL",
"("
] |
GCC | sh | MD | next_suggestion | CPU | 614,639 | [
"}"
] | [
"<STR_LIT>",
"\t",
"\t",
"<STR_LIT>",
"<STR_LIT>",
"\t",
"\t",
"\t",
"<STR_LIT>",
"<STR_LIT>",
"\t",
"\t",
"\t",
"<STR_LIT>",
"<STR_LIT>",
"\t",
"\t",
"<STR_LIT>",
"<STR_LIT>",
"\t",
"\t",
"\t",
"<STR_LIT>",
"<STR_LIT>",
"}",
"<STR_LIT>",
"[",
"(",
"const_int"... |
LLVM | AMDGPU | TD | stmt_completion | GPU | 614,640 | [
"<STR_LIT>",
";"
] | [
"let",
"FilterClass",
"="
] |
LLVM | ARM | CPP | stmt_completion | CPU | 614,641 | [
"i",
"]",
";"
] | [
"bool",
"EltIs64Bits",
"=",
"DL",
".",
"getTypeSizeInBits",
"(",
"EltTy",
")",
"==",
"<NUM_LIT>",
";",
"if",
"(",
"!",
"Subtarget",
"->",
"hasNEON",
"(",
")",
"||",
"(",
"VecSize",
"!=",
"<NUM_LIT>",
"&&",
"VecSize",
"!=",
"<NUM_LIT>",
")",
"||",
"EltIs6... |
LLVM | Alpha | TD | program_repair | MPU | 614,642 | [
"<FIXS>",
"let",
"Uses",
"=",
"[",
"R28",
",",
"R29",
"]",
"in",
"<FIXE>"
] | [
"let",
"isReturn",
"=",
"<NUM_LIT>",
",",
"isTerminator",
"=",
"<NUM_LIT>",
"indef",
"RETURN",
":",
"PseudoInstAlpha",
"(",
"ops",
")",
",",
"<STR_LIT>",
">",
";",
"<BUGS>",
"let",
"Uses",
"=",
"[",
"R28",
"]",
"in",
"<BUGE>",
"def",
"LOAD_IMM",
":",
"Ps... |
LLVM | AMDGPU | CPP | code_generation | GPU | 614,643 | [
"void",
"SIInstrInfo",
"::",
"loadRegFromStackSlot",
"(",
"MachineBasicBlock",
"&",
"MBB",
",",
"MachineBasicBlock",
"::",
"iterator",
"MI",
",",
"unsigned",
"DestReg",
",",
"int",
"FrameIndex",
",",
"const",
"TargetRegisterClass",
"*",
"RC",
",",
"const",
"Target... | [
"Load",
"the",
"specified",
"register",
"of",
"the",
"given",
"register",
"class",
"from",
"the",
"specified",
"stack",
"frame",
"index",
"."
] |
LLVM | MBlaze | CPP | stmt_completion | MPU | 614,644 | [
"MFI",
"->",
"hasVarSizedObjects",
"(",
")",
";"
] | [
"return",
"DisableFramePointerElim",
"(",
"MF",
")",
"||"
] |
GCC | aarch64 | MD | program_repair | CPU | 614,645 | [
"<FIXS>",
"emit_insn",
"(",
"gen_aarch64_vcond_internal",
"v_cmp_result",
">",
"mode",
">",
"(",
"<FIXE>"
] | [
"(",
"match_operand",
":",
"V_cmp_result",
">",
"<NUM_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
"<STR_LIT>",
"{",
"<BUGS>",
"emit_insn",
"(",
"gen_aarch64_vcond_internal",
"v_cmp_result",
">",
"(",
"<BUGE>",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"operands",
"[",... |
GCC | mips | CPP | next_suggestion | CPU | 614,646 | [
"}"
] | [
"if",
"(",
"mode",
"==",
"VOIDmode",
")",
"return",
"choose_hard_reg_mode",
"(",
"regno",
",",
"nregs",
",",
"NULL",
")",
";",
"else",
"return",
"mode",
";"
] |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 614,647 | [
")",
";"
] | [
"if",
"(",
"A",
".",
"isStringAttribute",
"(",
")",
")",
"{",
"StringRef",
"Str",
"=",
"A",
".",
"getValueAsString",
"(",
")",
";",
"if",
"(",
"Str",
".",
"getAsInteger",
"(",
"<NUM_LIT>",
",",
"Result",
")",
")",
"{",
"LLVMContext",
"&",
"Ctx",
"=",... |
GCC | alpha | MD | next_suggestion | MPU | 614,648 | [
"{"
] | [
"(",
"le",
":",
"DF",
"(",
"float_extend",
":",
"DF",
"(",
"match_operand",
":",
"SF",
"<NUM_LIT>",
"<STR_LIT>",
")",
")",
"(",
"float_extend",
":",
"DF",
"(",
"match_operand",
":",
"SF",
"<NUM_LIT>",
"<STR_LIT>",
")",
")",
")",
")",
"(",
"set",
"(",
... |
LLVM | X86 | CPP | stmt_completion | CPU | 614,649 | [
",",
"false",
",",
"End",
")",
")",
"return",
"nullptr",
";"
] | [
"const",
"AsmToken",
"&",
"Tok",
"=",
"Parser",
".",
"getTok",
"(",
")",
";",
"SMLoc",
"OffsetOfLoc",
"=",
"Tok",
".",
"getLoc",
"(",
")",
";",
"Parser",
".",
"Lex",
"(",
")",
";",
"const",
"MCExpr",
"*",
"Val",
";",
"InlineAsmIdentifierInfo",
"Info",
... |
LLVM | AArch64 | TD | next_suggestion | CPU | 614,650 | [
"}"
] | [
"def",
"_8H",
":",
"N2VShiftLongHigh",
"<",
"<NUM_LIT>",
",",
"u",
",",
"opcode",
",",
"asmop",
",",
"<STR_LIT>",
",",
"<STR_LIT>",
",",
"v4i32",
",",
"v4i16",
",",
"<NUM_LIT>",
",",
"shl_imm16",
",",
"ExtOp",
",",
"Neon_High8H",
">",
"{",
"let",
"Inst",... |
LLVM | Sparc | CPP | program_repair | CPU | 614,651 | [
"<FIXS>",
"SDValue",
"PtrOff",
"=",
"DAG",
".",
"getIntPtrConstant",
"(",
"Offset",
",",
"dl",
")",
";",
"<FIXE>"
] | [
"if",
"(",
"Offset",
"%",
"<NUM_LIT>",
"==",
"<NUM_LIT>",
")",
"{",
"SDValue",
"StackPtr",
"=",
"DAG",
".",
"getRegister",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
",",
"MVT",
"::",
"i32",
")",
";",
"<BUGS>",
"SDValue",
"PtrOff",
"=",
"DAG",
".",
"getIntPtrC... |
GCC | rs6000 | CPP | program_repair | CPU | 614,652 | [
"<FIXS>",
"}",
"<FIXE>"
] | [
"if",
"(",
"!",
"store_data_bypass_p",
"(",
"dep_insn",
",",
"insn",
")",
")",
"return",
"<NUM_LIT>",
";",
"break",
";",
"<BUGS>",
"}",
"<BUGE>",
"case",
"TYPE_INTEGER",
":",
"case",
"TYPE_COMPARE",
":",
"case",
"TYPE_FAST_COMPARE",
":"
] |
GCC | arm | MD | program_repair | CPU | 614,653 | [
"<FIXS>",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
"<FIXE>"
] | [
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"<BUGS>",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
"<BUGE>",
")",
"(",
"define_insn",
"<STR_LIT>"
] |
LLVM | ARM | CPP | stmt_completion | CPU | 614,654 | [
"true",
";"
] | [
"if",
"(",
"!",
"getARMSubtarget",
"(",
")",
".",
"prefers32BitThumb",
"(",
")",
")",
"PM",
".",
"add",
"(",
"createThumb2SizeReductionPass",
"(",
")",
")",
";",
"addPass",
"(",
"UnpackMachineBundlesID",
")",
";",
"}",
"PM",
".",
"add",
"(",
"createARMCons... |
GCC | arm | CPP | stmt_completion | CPU | 614,655 | [
"a",
",",
"_",
"_",
"b",
")",
";"
] | [
"_",
"_",
"arm_vmullbq_int",
"(",
"int32x4_t",
"_",
"_",
"a",
",",
"int32x4_t",
"_",
"_",
"b",
")",
"{",
"return",
"_",
"_",
"arm_vmullbq_int_s32",
"(",
"_",
"_"
] |
LLVM | ARM | TD | stmt_completion | CPU | 614,656 | [
"$",
"offsreg",
",",
"i32imm",
":",
"$",
"offsimm",
")",
";"
] | [
"let",
"EncoderMethod",
"=",
"<STR_LIT>",
";",
"let",
"ParserMatchClass",
"=",
"AddrMode3AsmOperand",
";",
"let",
"MIOperandInfo",
"=",
"(",
"ops",
"GPR",
":",
"$",
"base",
",",
"GPR",
":"
] |
GCC | s390 | MD | next_suggestion | MPU | 614,657 | [
"<STR_LIT>",
")"
] | [
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")"
] |
LLVM | X86 | CPP | next_suggestion | CPU | 614,658 | [
"PrevState",
"=",
"CurrState",
";"
] | [
"switch",
"(",
"State",
")",
"{",
"default",
":",
"State",
"=",
"IES_ERROR",
";",
"break",
";",
"case",
"IES_INTEGER",
":",
"case",
"IES_RPAREN",
":",
"case",
"IES_REGISTER",
":",
"State",
"=",
"IES_OR",
";",
"IC",
".",
"pushOperator",
"(",
"IC_OR",
")",... |
GCC | arm | CPP | program_repair | CPU | 614,659 | [
"<FIXS>",
"emit_constant_insn",
"(",
"cond",
",",
"gen_rtx_SET",
"(",
"target",
",",
"source",
")",
")",
";",
"<FIXE>"
] | [
"if",
"(",
"reload_completed",
"&&",
"rtx_equal_p",
"(",
"target",
",",
"source",
")",
")",
"return",
"<NUM_LIT>",
";",
"if",
"(",
"generate",
")",
"<BUGS>",
"emit_constant_insn",
"(",
"cond",
",",
"gen_rtx_SET",
"(",
"VOIDmode",
",",
"target",
",",
"source"... |
GCC | aarch64 | MD | next_suggestion | CPU | 614,660 | [
"DONE"
] | [
"if",
"(",
"aarch64_sve_cnt_immediate",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"<",
"MODE",
">",
"mode",
")",
")",
"std",
":",
":",
"swap",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"operands",
"[",
"<NUM_LIT>",
"]",
")",
"else",
"if",
"(",
... |
GCC | avr | CPP | program_repair | MPU | 614,661 | [
"<FIXS>",
"rtx",
"xop",
"[",
"<NUM_LIT>",
"]",
"=",
"{",
"gen_rtx_REG",
"(",
"DImode",
",",
"ACC_A",
")",
",",
"op",
"[",
"<NUM_LIT>",
"]",
",",
"op",
"[",
"<NUM_LIT>",
"]",
"}",
";",
"<FIXE>"
] | [
"const",
"char",
"*",
"avr_out_compare64",
"(",
"rtx_insn",
"*",
"insn",
",",
"rtx",
"*",
"op",
",",
"int",
"*",
"plen",
")",
"{",
"<BUGS>",
"rtx",
"xop",
"[",
"<NUM_LIT>",
"]",
";",
"xop",
"[",
"<NUM_LIT>",
"]",
"=",
"gen_rtx_REG",
"(",
"DImode",
",... |
LLVM | ARM | CPP | stmt_completion | CPU | 614,662 | [
"ARMcc",
",",
"CCR",
",",
"Cmp",
",",
"DAG",
")",
";"
] | [
"ISD",
"::",
"CondCode",
"CC",
"=",
"cast",
"<",
"CondCodeSDNode",
">",
"(",
"Op",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
")",
"->",
"get",
"(",
")",
";",
"SDValue",
"TrueVal",
"=",
"Op",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
";",
"SDValue",
"... |
LLVM | J2 | CPP | next_suggestion | MPU | 614,663 | [
"auto",
"LabelID",
"=",
"MI",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getImm",
"(",
")",
";"
] | [
"const",
"DataLayout",
"&",
"DL",
"=",
"getDataLayout",
"(",
")",
";",
"auto",
"MBB",
"=",
"MI",
"->",
"getParent",
"(",
")",
";",
"auto",
"MF",
"=",
"MBB",
"->",
"getParent",
"(",
")",
";",
"auto",
"MII",
"=",
"MI",
"->",
"getIterator",
"(",
")",
... |
GCC | mips | CPP | program_repair | CPU | 614,664 | [
"<FIXS>",
"ptr",
"=",
"plus_constant",
"(",
"Pmode",
",",
"virtual_incoming_args_rtx",
",",
"<FIXE>",
"<FIXS>",
"<FIXE>"
] | [
"{",
"rtx",
"ptr",
",",
"mem",
";",
"<BUGS>",
"ptr",
"=",
"plus_constant",
"(",
"virtual_incoming_args_rtx",
",",
"<BUGE>",
"REG_PARM_STACK_SPACE",
"(",
"cfun",
"->",
"decl",
")",
"<BUGS>",
"gp_saved",
"*",
"UNITS_PER_WORD",
")",
";",
"<BUGE>",
"mem",
"=",
"... |
LLVM | VE | CPP | stmt_completion | CPU | 614,665 | [
")",
";"
] | [
"assert",
"(",
"(",
"Kind",
"==",
"k_MemoryRegRegImm",
"||",
"Kind",
"==",
"k_MemoryRegImmImm",
")",
"&&",
"<STR_LIT>",
"Invalid access!",
"<STR_LIT>"
] |
GCC | cr16 | MD | stmt_completion | MPU | 614,666 | [
")",
"]"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"pc",
")",
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
LLVM | ARM | CPP | next_suggestion | CPU | 614,667 | [
"JumpTableSDNode",
"*",
"JT",
"=",
"cast",
"<",
"JumpTableSDNode",
">",
"(",
"Op",
")",
";"
] | [
"SDValue",
"ARMTargetLowering",
"::",
"LowerJumpTable",
"(",
"SDValue",
"Op",
",",
"SelectionDAG",
"&",
"DAG",
")",
"const",
"{",
"assert",
"(",
"!",
"Subtarget",
"->",
"useInlineJumpTables",
"(",
")",
"&&",
"<STR_LIT>",
"inline jump tables not custom lowered",
"<ST... |
GCC | alpha | MD | stmt_completion | MPU | 614,668 | [
")",
")",
"]"
] | [
"(",
"lo_sum",
":",
"DI",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
")"
] |
LLVM | Hexagon | CPP | next_suggestion | DSP | 614,669 | [
"DebugLoc",
"dl",
"=",
"LastI",
"->",
"getDebugLoc",
"(",
")",
";"
] | [
"if",
"(",
"LastMBB",
"==",
"<NUM_LIT>",
")",
"{",
"return",
"false",
";",
"}",
"MachineBasicBlock",
"::",
"iterator",
"LastI",
"=",
"LastMBB",
"->",
"getFirstTerminator",
"(",
")",
";",
"MachineBasicBlock",
"*",
"LoopStart",
"=",
"L",
"->",
"getTopBlock",
"... |
LLVM | X86 | CPP | stmt_completion | CPU | 614,670 | [
"::",
"getFixedStack",
"(",
"NewReturnAddrFI",
")",
",",
"<NUM_LIT>",
")",
";"
] | [
"static",
"SDValue",
"EmitTailCallStoreRetAddr",
"(",
"SelectionDAG",
"&",
"DAG",
",",
"MachineFunction",
"&",
"MF",
",",
"SDValue",
"Chain",
",",
"SDValue",
"RetAddrFrIdx",
",",
"bool",
"Is64Bit",
",",
"int",
"FPDiff",
",",
"DebugLoc",
"dl",
")",
"{",
"if",
... |
LLVM | MBlaze | TD | program_repair | MPU | 614,671 | [
"<FIXS>",
"def",
"FRRRR",
":",
"Format",
"<NUM_LIT>",
">",
";",
"def",
"FRI",
":",
"Format",
"<NUM_LIT>",
">",
";",
"def",
"FC",
":",
"Format",
"<NUM_LIT>",
">",
";",
"<FIXE>"
] | [
"def",
"FCX",
":",
"Format",
"<NUM_LIT>",
">",
";",
"def",
"FCR",
":",
"Format",
"<NUM_LIT>",
">",
";",
"def",
"FRIR",
":",
"Format",
"<NUM_LIT>",
">",
";",
"<BUGS>",
"def",
"FC",
":",
"Format",
"<NUM_LIT>",
">",
";",
"<BUGE>"
] |
GCC | arm | CPP | code_generation | CPU | 614,672 | [
"static",
"bool",
"arm_cannot_copy_insn_p",
"(",
"rtx",
"insn",
")",
"{",
"rtx",
"pat",
"=",
"PATTERN",
"(",
"insn",
")",
";",
"if",
"(",
"GET_CODE",
"(",
"pat",
")",
"==",
"PARALLEL",
"&&",
"GET_CODE",
"(",
"XVECEXP",
"(",
"pat",
",",
"<NUM_LIT>",
","... | [
"Must",
"not",
"copy",
"any",
"rtx",
"that",
"uses",
"a",
"pc-relative",
"address",
"."
] |
LLVM | AArch64 | TD | next_suggestion | CPU | 614,673 | [
"let",
"RenderMethod",
"=",
"<STR_LIT>",
"#",
"Width",
"#",
"<STR_LIT>",
";"
] | [
"let",
"Name",
"=",
"<STR_LIT>",
"#",
"Width",
"#",
"<STR_LIT>",
";",
"let",
"DiagnosticType",
"=",
"<STR_LIT>",
";",
"let",
"PredicateMethod",
"=",
"<STR_LIT>",
"#",
"Width",
"#",
"<STR_LIT>",
";"
] |
GCC | aarch64 | CPP | stmt_completion | CPU | 614,674 | [
"cst",
")",
";"
] | [
"aarch64_record_vector_load_arg",
"(",
"args",
"[",
"<NUM_LIT>",
"]",
")",
";",
"if",
"(",
"!",
"BYTES_BIG_ENDIAN",
")",
"{",
"enum",
"aarch64_simd_type",
"mem_type",
"=",
"get_mem_type_for_load_store",
"(",
"fcode",
")",
";",
"aarch64_simd_type_info",
"simd_type",
... |
LLVM | AArch64 | TD | stmt_completion | CPU | 614,675 | [
"<STR_LIT>",
",",
"BICvi_lsl_8H",
",",
"VPR128",
">",
";"
] | [
"def",
":",
"NeonI_mov_imm_lsl_aliases",
"<",
"<STR_LIT>",
","
] |
LLVM | SystemZ | TD | next_suggestion | CPU | 614,676 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"V1",
"{",
"<NUM_LIT>",
"}",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"V1",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"V2",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"let",
"Inst",
"{",
"<NU... |
GCC | nios2 | MD | next_suggestion | MPU | 614,677 | [
"<STR_LIT>"
] | [
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"mem",
":",
"SI",
"(",
"plus",
":",
"SI",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"const_int",
"-",
"<NUM_LIT>",
")",
")",
")",
")",
"(",
"set",
"(",
"matc... |
GCC | aarch64 | CPP | next_suggestion | CPU | 614,678 | [
"}"
] | [
"vqrshlq_u64",
"(",
"uint64x2_t",
"_",
"_",
"a",
",",
"int64x2_t",
"_",
"_",
"b",
")",
"{",
"return",
"_",
"_",
"builtin_aarch64_uqrshlv2di_uus",
"(",
"_",
"_",
"a",
",",
"_",
"_",
"b",
")",
";"
] |
GCC | gcn | CPP | program_repair | GPU | 614,679 | [
"<FIXS>",
"int",
"vf",
"=",
"VECTOR_MODE_P",
"(",
"mode",
")",
"?",
"GET_MODE_NUNITS",
"(",
"mode",
")",
":",
"<NUM_LIT>",
";",
"if",
"(",
"vf",
">",
"<NUM_LIT>",
")",
"<FIXE>",
"<FIXS>",
"machine_mode",
"vsimode",
"=",
"VnMODE",
"(",
"vf",
",",
"SImode"... | [
"rtxgcn_operand_part",
"(",
"machine_mode",
"mode",
",",
"rtx",
"op",
",",
"int",
"n",
")",
"{",
"<BUGS>",
"if",
"(",
"GET_MODE_SIZE",
"(",
"mode",
")",
">=",
"<NUM_LIT>",
")",
"<BUGE>",
"{",
"<BUGS>",
"<BUGE>",
"if",
"(",
"REG_P",
"(",
"op",
")",
")",... |
LLVM | Hexagon | CPP | program_repair | DSP | 614,680 | [
"<FIXS>",
"Register",
"DstR",
"=",
"MI",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getReg",
"(",
")",
";",
"Register",
"SrcR",
"=",
"MI",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getReg",
"(",
")",
";",
"<FIXE>",
"<FIXS>",
"Register",
"T... | [
"const",
"HexagonInstrInfo",
"&",
"HII",
",",
"SmallVectorImpl",
"unsigned",
">",
"&",
"NewRegs",
")",
"const",
"{",
"MachineInstr",
"*",
"MI",
"=",
"&",
"*",
"It",
";",
"DebugLoc",
"DL",
"=",
"MI",
"->",
"getDebugLoc",
"(",
")",
";",
"<BUGS>",
"unsigned... |
LLVM | MBlaze | CPP | next_suggestion | MPU | 614,681 | [
"}"
] | [
"MBlazeDisassembler",
"(",
"const",
"MCSubtargetInfo",
"&",
"STI",
")",
":",
"MCDisassembler",
"(",
"STI",
")",
"{"
] |
GCC | i386 | CPP | stmt_completion | CPU | 614,682 | [
"mmask8",
")",
"_",
"_",
"U",
")",
";"
] | [
"return",
"(",
"_",
"_",
"m128",
")",
"_",
"_",
"builtin_ia32_vpermt2varps128_maskz",
"(",
"(",
"_",
"_",
"v4si",
")",
"_",
"_",
"I",
",",
"(",
"_",
"_",
"v4sf",
")",
"_",
"_",
"A",
",",
"(",
"_",
"_",
"v4sf",
")",
"_",
"_",
"B",
",",
"(",
... |
GCC | avr | CPP | code_generation | MPU | 614,683 | [
"static",
"int",
"avr_num_arg_regs",
"(",
"enum",
"machine_mode",
"mode",
",",
"tree",
"type",
")",
"{",
"int",
"size",
";",
"if",
"(",
"mode",
"==",
"BLKmode",
")",
"size",
"=",
"int_size_in_bytes",
"(",
"type",
")",
";",
"else",
"size",
"=",
"GET_MODE_... | [
"Returns",
"the",
"number",
"of",
"registers",
"to",
"allocate",
"for",
"a",
"function",
"argument",
"."
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 614,684 | [
"let",
"isExtentSigned",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"CextOpcode",
"=",
"<STR_LIT>",
";",
"let",
"InputType",
"=",
"<STR_LIT>",
";",
"let",
"isCompare",
"=",
"<NUM_LIT>",
";",
"let",
"isExtendable",
"=",
"<NUM_LIT>",
";",
"... |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 614,685 | [
"ArgAllocaCutoff",
")",
"{"
] | [
"SmallPtrSet",
"<",
"const",
"AllocaInst",
"*",
",",
"<NUM_LIT>",
">",
"AIVisited",
";",
"for",
"(",
"Value",
"*",
"PtrArg",
":",
"CB",
"->",
"args",
"(",
")",
")",
"{",
"PointerType",
"*",
"Ty",
"=",
"dyn_cast",
"<",
"PointerType",
">",
"(",
"PtrArg",... |
GCC | rl78 | CPP | code_generation | MPU | 614,686 | [
"static",
"unsigned",
"int",
"move_elim_pass",
"(",
"void",
")",
"{",
"rtx_insn",
"*",
"insn",
",",
"*",
"ninsn",
";",
"rtx",
"prev",
"=",
"NULL_RTX",
";",
"for",
"(",
"insn",
"=",
"get_insns",
"(",
")",
";",
"insn",
";",
"insn",
"=",
"ninsn",
")",
... | [
"Redundant",
"move",
"elimination",
"pass",
".",
"Must",
"be",
"run",
"after",
"the",
"basic",
"block",
"reordering",
"pass",
"for",
"the",
"best",
"effect",
"."
] |
GCC | aarch64 | MD | stmt_completion | CPU | 614,687 | [
")",
")"
] | [
"(",
"define_expand",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"VDQF_DF",
"<NUM_LIT>",
"<STR_LIT>",
")",
"(",
"plus",
":",
"VDQF_DF",
"(",
"mult",
":",
"VDQF_DF",
"(",
"match_operand",
":",
"VDQF_DF",
"<NUM_LIT>",
"<STR_LIT>",
")",
"(",
"matc... |
GCC | i386 | MD | stmt_completion | CPU | 614,688 | [
"<STR_LIT>",
")",
"(",
"DI",
"<STR_LIT>",
")",
"(",
"TI",
"<STR_LIT>",
")",
"]",
")"
] | [
"(",
"define_mode_attr",
"DWI",
"[",
"(",
"QI",
"<STR_LIT>",
")",
"(",
"HI",
"<STR_LIT>",
")",
"(",
"SI",
"<STR_LIT>",
")",
"(",
"DI",
"<STR_LIT>",
")",
"(",
"TI",
"<STR_LIT>",
")",
"]",
")",
"(",
"define_mode_attr",
"dwi",
"[",
"(",
"QI",
"<STR_LIT>",... |
GCC | s390 | MD | stmt_completion | MPU | 614,689 | [
"<STR_LIT>",
")",
"]",
")"
] | [
"(",
"compare",
"(",
"plus",
":",
"GPR",
"(",
"match_operand",
":",
"GPR",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"GPR",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"match_dup",
"<NUM_LIT>",
")",
")",
")",
"(",
"se... |
GCC | xtensa | CPP | stmt_completion | MPU | 614,690 | [
";"
] | [
"case",
"<NUM_LIT>",
":",
"case",
"<NUM_LIT>",
":",
"case",
"<NUM_LIT>",
":",
"case",
"<NUM_LIT>",
":",
"case",
"<NUM_LIT>",
":",
"case",
"<NUM_LIT>",
":",
"case",
"<NUM_LIT>",
":",
"case",
"<NUM_LIT>",
":",
"case",
"<NUM_LIT>",
":",
"case",
"<NUM_LIT>",
":"... |
LLVM | AArch64 | CPP | next_suggestion | CPU | 614,691 | [
"case",
"TargetOpcode",
"::",
"G_LSHR",
":"
] | [
"return",
"false",
";",
"case",
"TargetOpcode",
"::",
"G_VAARG",
":",
"return",
"legalizeVaArg",
"(",
"MI",
",",
"MRI",
",",
"MIRBuilder",
")",
";",
"case",
"TargetOpcode",
"::",
"G_LOAD",
":",
"case",
"TargetOpcode",
"::",
"G_STORE",
":",
"return",
"legaliz... |
GCC | arm | CPP | stmt_completion | CPU | 614,692 | [
"_",
"_",
"b",
")",
";"
] | [
"return",
"_",
"_",
"builtin_mve_vcmpltq_sv16qi",
"(",
"_",
"_",
"a",
","
] |
GCC | rs6000 | MD | program_repair | CPU | 614,693 | [
"<FIXS>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"bswap",
":",
"DI",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
"<FIXE>",
"<FIXS>",
"[",
"(",
"se... | [
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")",
"(",
"define_insn",
"<STR_LIT>",
"<BUGS>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"bswap",
":",
"DI",
"(",
"match_operand",
":",
"DI"... |
LLVM | SystemZ | CPP | stmt_completion | CPU | 614,694 | [
"(",
")",
";"
] | [
"MachineBasicBlock",
"*",
"SystemZTargetLowering",
"::",
"emitSelect",
"(",
"MachineInstr",
"*",
"MI",
",",
"MachineBasicBlock",
"*",
"MBB",
")",
"const",
"{",
"const",
"SystemZInstrInfo",
"*",
"TII",
"=",
"TM",
".",
"getInstrInfo",
"(",
")",
";",
"unsigned",
... |
GCC | aarch64 | CPP | stmt_completion | CPU | 614,695 | [
"]",
";"
] | [
"inline",
"tree",
"function_instance",
"::",
"vector_type",
"(",
"unsigned",
"int",
"i",
")",
"const",
"{",
"return",
"acle_vector_types",
"[",
"<NUM_LIT>",
"]",
"[",
"type_suffix",
"(",
"i",
")",
".",
"vector_type"
] |
GCC | i386 | MD | stmt_completion | CPU | 614,696 | [
"(",
"DI",
"<STR_LIT>",
")",
"]",
")"
] | [
"(",
"define_mode_attr",
"mskmodesuffix",
"[",
"(",
"QI",
"<STR_LIT>",
")",
"(",
"HI",
"<STR_LIT>",
")",
"(",
"SI",
"<STR_LIT>",
")"
] |
GCC | i386 | CPP | next_suggestion | CPU | 614,697 | [
"}"
] | [
"struct",
"cgraph_function_version_info",
"*",
"node_version_info",
"=",
"NULL",
";",
"struct",
"cgraph_function_version_info",
"*",
"versn_info",
"=",
"NULL",
";",
"node",
"=",
"(",
"cgraph_node",
"*",
")",
"node_p",
";",
"node_version_info",
"=",
"node",
"->",
"... |
GCC | bfin | MD | next_suggestion | DSP | 614,698 | [
"}"
] | [
"{",
"rtx",
"xops",
"[",
"<NUM_LIT>",
"]",
"xops",
"[",
"<NUM_LIT>",
"]",
"=",
"operands",
"[",
"<NUM_LIT>",
"]",
"xops",
"[",
"<NUM_LIT>",
"]",
"=",
"operands",
"[",
"<NUM_LIT>",
"]",
"split_di",
"(",
"operands",
",",
"<NUM_LIT>",
",",
"xops",
"+",
"<... |
LLVM | X86 | CPP | stmt_completion | CPU | 614,699 | [
"Reg",
",",
"Size",
")",
";"
] | [
"return",
"Reg",
"==",
"X86",
"::",
"NoRegister",
"?",
"Reg",
":",
"getX86SubSuperRegister",
"("
] |
Subsets and Splits
No community queries yet
The top public SQL queries from the community will appear here once available.