Compiler_Type stringclasses 2
values | Target stringclasses 176
values | Programming Language stringclasses 3
values | Task stringclasses 4
values | Target_Type stringclasses 7
values | Idx int64 0 636k | Ground_Truth listlengths 0 2.32k | Input listlengths 1 1.02k |
|---|---|---|---|---|---|---|---|
GCC | aarch64 | CPP | stmt_completion | CPU | 614,500 | [
";"
] | [
"float64x2_t",
"result",
";",
"_",
"_",
"asm__",
"(",
"<STR_LIT>",
"fmulx %0.2d,%1.2d,%2.2d",
"<STR_LIT>",
":",
"<STR_LIT>",
"=w",
"<STR_LIT>",
"(",
"result",
")",
":",
"<STR_LIT>",
"w",
"<STR_LIT>",
"(",
"a",
")",
",",
"<STR_LIT>",
"w",
"<STR_LIT>",
"(",
"b... |
LLVM | AArch64 | TD | stmt_completion | CPU | 614,501 | [
"(",
"OpNode",
"(",
"v4i32",
"V128",
":",
"$",
"Rd",
")",
",",
"(",
"extract_high_v8i16",
"V128",
":",
"$",
"Rn",
")",
",",
"(",
"extract_high_v8i16",
"(",
"AArch64duplane16",
"(",
"v8i16",
"V128_lo",
":",
"$",
"Rm",
")",
",",
"VectorIndexH",
":",
"$",... | [
"def",
"v8i16_indexed",
":",
"BaseSIMDIndexedTied",
"<",
"<NUM_LIT>",
",",
"U",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"opc",
",",
"V128",
",",
"V128",
",",
"V128_lo",
",",
"VectorIndexH",
",",
"asm",
"#",
"<STR_LIT>",
",",
"<STR_LIT>",
",",
"<STR_LIT>",
... |
LLVM | ARM | TD | stmt_completion | CPU | 614,502 | [
"VecListFourDAsmOperand",
";"
] | [
"let",
"ParserMatchClass",
"="
] |
LLVM | TPC | TD | next_suggestion | Virtual ISA | 614,503 | [
"}"
] | [
"let",
"SrcB",
"=",
"op2",
";",
"let",
"OperandType",
"=",
"optype",
";",
"let",
"Switches",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"sw",
";",
"let",
"Switches",
"{",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"VectorPred",
"=",
"!",
"eq",
... |
LLVM | X86 | CPP | next_suggestion | CPU | 614,504 | [
"}"
] | [
"if",
"(",
"Tok",
".",
"isNot",
"(",
"AsmToken",
"::",
"Identifier",
")",
")",
"return",
"ErrorOperand",
"(",
"Tok",
".",
"getLoc",
"(",
")",
",",
"<STR_LIT>",
"Expected an identifier after {",
"<STR_LIT>",
")",
";",
"if",
"(",
"Tok",
".",
"getIdentifier",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 614,505 | [
"let",
"Uses",
"=",
"[",
"USR",
"]",
";"
] | [
"def",
"F2_sffma_lib",
":",
"HInst",
"<",
"(",
"outs",
"IntRegs",
":",
"$",
"Rx32",
")",
",",
"(",
"ins",
"IntRegs",
":",
"$",
"Rx32in",
",",
"IntRegs",
":",
"$",
"Rs32",
",",
"IntRegs",
":",
"$",
"Rt32",
")",
",",
"<STR_LIT>",
",",
"tc_a58fd5cc",
... |
LLVM | R600 | TD | next_suggestion | GPU | 614,506 | [
"}"
] | [
"def",
"InterpSlot",
":",
"Operand",
"<",
"i32",
">",
"{",
"let",
"PrintMethod",
"=",
"<STR_LIT>",
";"
] |
GCC | rs6000 | CPP | program_repair | CPU | 614,507 | [
"<FIXS>",
"rs6000_expand_unop_builtin",
"(",
"enum",
"insn_code",
"icode",
",",
"tree",
"exp",
",",
"rtx",
"target",
")",
"<FIXE>",
"<FIXS>",
"tree",
"arg0",
"=",
"CALL_EXPR_ARG",
"(",
"exp",
",",
"<NUM_LIT>",
")",
";",
"<FIXE>"
] | [
"}",
";",
"static",
"rtx",
"<BUGS>",
"rs6000_expand_unop_builtin",
"(",
"enum",
"insn_code",
"icode",
",",
"tree",
"arglist",
",",
"rtx",
"target",
")",
"<BUGE>",
"{",
"rtx",
"pat",
";",
"<BUGS>",
"tree",
"arg0",
"=",
"TREE_VALUE",
"(",
"arglist",
")",
";"... |
LLVM | PIC16 | CPP | stmt_completion | MPU | 614,508 | [
"+",
"<STR_LIT>",
"#",
"<STR_LIT>",
";"
] | [
"static",
"std",
"::",
"string",
"getCodeSectionName",
"(",
"const",
"std",
"::",
"string",
"&",
"Func",
")",
"{",
"std",
"::",
"string",
"Func1",
"=",
"addPrefix",
"(",
"Func",
")",
";",
"std",
"::",
"string",
"tag",
"=",
"getTagName",
"(",
"CODE_SECTIO... |
LLVM | WebAssembly | CPP | stmt_completion | Virtual ISA | 614,509 | [
";"
] | [
"if",
"(",
"expect",
"(",
"AsmToken",
"::",
"RParen",
",",
"<STR_LIT>",
")",
"<STR_LIT>",
")",
")",
"return",
"true",
";",
"if",
"(",
"expect",
"(",
"AsmToken",
"::",
"MinusGreater",
",",
"<STR_LIT>",
"->",
"<STR_LIT>",
")",
")",
"return",
"true",
";",
... |
LLVM | X86 | TD | stmt_completion | CPU | 614,510 | [
"I",
">",
"(",
"OpcPrefix",
"#",
"DQrm",
")",
"addr",
":",
"$",
"src",
")",
">",
";"
] | [
"def",
":",
"Pat",
"<",
"(",
"v2i64",
"(",
"ExtOp",
"(",
"bc_v4i32",
"(",
"loadv2i64",
"addr",
":",
"$",
"src",
")",
")",
")",
")",
",",
"(",
"!",
"cast",
"<"
] |
LLVM | ARM | CPP | next_suggestion | CPU | 614,511 | [
"}"
] | [
"case",
"ARM",
"::",
"VLDRS",
":",
"case",
"ARM",
"::",
"FCONSTS",
":",
"case",
"ARM",
"::",
"VMOVSR",
":",
"case",
"ARM",
"::",
"VMOVv8i8",
":",
"case",
"ARM",
"::",
"VMOVv4i16",
":",
"case",
"ARM",
"::",
"VMOVv2i32",
":",
"case",
"ARM",
"::",
"VMOV... |
LLVM | R600 | CPP | code_generation | GPU | 614,512 | [
"bool",
"R600InstrInfo",
"::",
"isPredicable",
"(",
"MachineInstr",
"*",
"MI",
")",
"const",
"{",
"if",
"(",
"MI",
"->",
"getOpcode",
"(",
")",
"==",
"AMDGPU",
"::",
"KILLGT",
")",
"{",
"return",
"false",
";",
"}",
"else",
"if",
"(",
"MI",
"->",
"get... | [
"Return",
"true",
"if",
"the",
"specified",
"instruction",
"can",
"be",
"predicated",
"."
] |
GCC | arm | MD | stmt_completion | CPU | 614,513 | [
"<STR_LIT>",
")"
] | [
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>"
] |
LLVM | AArch64 | CPP | next_suggestion | CPU | 614,514 | [
"case",
"Intrinsic",
"::",
"aarch64_sve_uunpkhi",
":"
] | [
"switch",
"(",
"IID",
")",
"{",
"default",
":",
"break",
";",
"case",
"Intrinsic",
"::",
"aarch64_sve_convert_from_svbool",
":",
"return",
"instCombineConvertFromSVBool",
"(",
"IC",
",",
"II",
")",
";",
"case",
"Intrinsic",
"::",
"aarch64_sve_dup",
":",
"return"... |
LLVM | AArch64 | CPP | stmt_completion | CPU | 614,515 | [
"(",
")",
")",
";"
] | [
"RegisterAsmPrinter",
"<",
"AArch64AsmPrinter",
">",
"X",
"(",
"getTheAArch64leTarget",
"(",
")",
")",
";",
"RegisterAsmPrinter",
"<",
"AArch64AsmPrinter",
">",
"Y",
"(",
"getTheAArch64beTarget",
"(",
")",
")",
";",
"RegisterAsmPrinter",
"<",
"AArch64AsmPrinter",
">... |
LLVM | Hexagon | TD | next_suggestion | DSP | 614,516 | [
"let",
"BaseOpcode",
"=",
"<STR_LIT>",
";"
] | [
"def",
"A2_psubt",
":",
"HInst",
"<",
"(",
"outs",
"IntRegs",
":",
"$",
"Rd32",
")",
",",
"(",
"ins",
"PredRegs",
":",
"$",
"Pu4",
",",
"IntRegs",
":",
"$",
"Rt32",
",",
"IntRegs",
":",
"$",
"Rs32",
")",
",",
"<STR_LIT>",
",",
"tc_4c5ba658",
",",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 614,517 | [
"let",
"opExtentAlign",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"isCompare",
"=",
"<NUM_LIT>",
";",
"let",
"isExtendable",
"=",
"<NUM_LIT>",
";",
"let",
"opExtendable",
"=",
"<NUM_LIT>",
";",
"let",
"isExtentSigned",
"=",
"<NUM_LIT>",
";",
"let",
"opExtentBits",
"=",
"<NUM_LIT>",
";"
] |
GCC | rs6000 | MD | stmt_completion | CPU | 614,518 | [
"<STR_LIT>",
")"
] | [
"(",
"define_register_constraint",
"<STR_LIT>",
"<STR_LIT>"
] |
LLVM | SPIRV | TD | stmt_completion | Virtual ISA | 614,519 | [
"TYPE",
":",
"$",
"imageType",
")",
",",
"<STR_LIT>",
">",
";"
] | [
"def",
"OpTypeSampledImage",
":",
"Op",
"<",
"<NUM_LIT>",
",",
"(",
"outs",
"TYPE",
":",
"$",
"res",
")",
",",
"(",
"ins"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 614,520 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] |
LLVM | R600 | CPP | next_suggestion | GPU | 614,521 | [
"}"
] | [
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"return",
"<NUM_LIT>",
";",
"default",
":",
"return",
"<NUM_LIT>",
";"
] |
LLVM | TPC | TD | next_suggestion | Virtual ISA | 614,522 | [
"let",
"ParserMatchClass",
"=",
"RhazRsAsmOperand",
";"
] | [
"def",
"RhazRsOp",
":",
"Operand",
"<",
"i8",
">",
"{",
"let",
"PrintMethod",
"=",
"<STR_LIT>",
";"
] |
GCC | mt | CPP | next_suggestion | CPU | 614,523 | [
"}"
] | [
"if",
"(",
"GET_CODE",
"(",
"addr",
")",
"==",
"AND",
"&&",
"GET_CODE",
"(",
"XEXP",
"(",
"addr",
",",
"<NUM_LIT>",
")",
")",
"==",
"CONST_INT",
"&&",
"INTVAL",
"(",
"XEXP",
"(",
"addr",
",",
"<NUM_LIT>",
")",
")",
"==",
"-",
"<NUM_LIT>",
")",
"mt_... |
GCC | tilepro | MD | stmt_completion | VLIW | 614,524 | [
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"ss_minus",
":",
"SI",
"(",
"match_operand"
] |
GCC | aarch64 | MD | stmt_completion | CPU | 614,525 | [
"operands",
"[",
"<NUM_LIT>",
"]"
] | [
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
")",
"(",
"unspec",
":",
"PRED_ALL",
"[",
"(",
"match_operand",
"<NUM_LIT>",
")",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"PRED_ALL",
"<NUM_LIT>",
"<S... |
LLVM | Mips | CPP | stmt_completion | CPU | 614,526 | [
";"
] | [
"unsigned",
"Wt",
"=",
"RegInfo",
".",
"createVirtualRegister",
"(",
"&",
"Mips",
"::",
"MSA128WRegClass",
")",
";",
"BuildMI",
"(",
"*",
"BB",
",",
"MI",
",",
"DL",
",",
"TII",
"->",
"get",
"(",
"Mips",
"::",
"SPLATI_W",
")",
",",
"Wt",
")",
".",
... |
LLVM | AArch64 | CPP | next_suggestion | CPU | 614,527 | [
"return",
"DAG",
".",
"getNode",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
",",
"DL",
",",
"VT",
",",
"ExtVec",
",",
"HiVec0",
")",
";"
] | [
"unsigned",
"NumElts",
"=",
"Op1VT",
".",
"getVectorNumElements",
"(",
")",
";",
"SDValue",
"Vec0",
"=",
"Op",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
";",
"SDValue",
"Vec1",
"=",
"Op",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
";",
"SDValue",
"Idx",
"... |
LLVM | CellSPU | CPP | program_repair | MPU | 614,528 | [
"<FIXS>",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"{",
"assert",
"(",
"MI",
".",
"getNumOperands",
"(",
")",
"==",
"<NUM_LIT>",
"&&",
"MI",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"isReg",
"(",
")",
"&&",
"MI",
".",
"getOperand",
"(",
"<NUM... | [
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"<BUGS>",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"<BUGE>",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"case",
"<STR_L... |
GCC | aarch64 | CPP | next_suggestion | CPU | 614,529 | [
"if",
"(",
"actual",
"!=",
"value0",
"&&",
"actual",
"!=",
"value1",
"&&",
"actual",
"!=",
"value2",
"&&",
"actual",
"!=",
"value3",
")",
"{"
] | [
"bool",
"function_checker",
"::",
"require_immediate_one_of",
"(",
"unsigned",
"int",
"rel_argno",
",",
"HOST_WIDE_INT",
"value0",
",",
"HOST_WIDE_INT",
"value1",
",",
"HOST_WIDE_INT",
"value2",
",",
"HOST_WIDE_INT",
"value3",
")",
"{",
"unsigned",
"int",
"argno",
"... |
LLVM | PowerPC | CPP | stmt_completion | CPU | 614,530 | [
")",
")",
"return",
"false",
";"
] | [
"bool",
"PPCFrameLowering",
"::",
"needsFP",
"(",
"const",
"MachineFunction",
"&",
"MF",
")",
"const",
"{",
"const",
"MachineFrameInfo",
"*",
"MFI",
"=",
"MF",
".",
"getFrameInfo",
"(",
")",
";",
"if",
"(",
"MF",
".",
"getFunction",
"(",
")",
"->",
"getF... |
GCC | msp430 | MD | next_suggestion | MPU | 614,531 | [
")"
] | [
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]"
] |
GCC | arm | CPP | stmt_completion | CPU | 614,532 | [
"<STR_LIT>",
"__fp16",
"<STR_LIT>",
")",
";"
] | [
"static",
"void",
"arm_init_fp16_builtins",
"(",
"void",
")",
"{",
"tree",
"fp16_type",
"=",
"make_node",
"(",
"REAL_TYPE",
")",
";",
"TYPE_PRECISION",
"(",
"fp16_type",
")",
"=",
"<NUM_LIT>",
";",
"layout_type",
"(",
"fp16_type",
")",
";",
"(",
"*",
"lang_h... |
LLVM | ARM | CPP | next_suggestion | CPU | 614,533 | [
"return",
"false",
";"
] | [
"Base",
"=",
"N",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
";",
"if",
"(",
"Base",
".",
"getOpcode",
"(",
")",
"==",
"ISD",
"::",
"FrameIndex",
")",
"{",
"int",
"FI",
"=",
"cast",
"<",
"FrameIndexSDNode",
">",
"(",
"Base",
")",
"->",
"getIndex",
"... |
GCC | h8300 | MD | stmt_completion | MPU | 614,534 | [
")",
"]",
")"
] | [
"(",
"const_int",
"<NUM_LIT>",
")",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>"
] |
GCC | rx | CPP | stmt_completion | CPU | 614,535 | [
"return",
"SYMBOL_REF_SMALL_P",
"(",
"op",
")",
";"
] | [
"if",
"(",
"GET_CODE",
"(",
"op",
")",
"==",
"SYMBOL_REF",
")"
] |
GCC | arm | CPP | stmt_completion | CPU | 614,536 | [
"insn",
")",
";"
] | [
"enum",
"attr_cirrus",
"attr",
";",
"if",
"(",
"!",
"insn",
"||",
"GET_CODE",
"(",
"insn",
")",
"!=",
"INSN",
"||",
"GET_CODE",
"(",
"PATTERN",
"(",
"insn",
")",
")",
"==",
"USE",
"||",
"GET_CODE",
"(",
"PATTERN",
"(",
"insn",
")",
")",
"==",
"CLOB... |
GCC | sh | MD | program_repair | CPU | 614,537 | [
"<FIXS>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")",
"<FIXE>"
] | [
"(",
"ltu",
":",
"SI",
"(",
"plus",
":",
"SI",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"match_dup",
"<NUM_LIT>",
")",
")",
"(",
"match_dup",
"<NUM_LIT>",
")",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>",
"<BUGS>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LI... |
GCC | i386 | CPP | stmt_completion | CPU | 614,538 | [
"_",
"U",
",",
"const",
"int",
"_",
"_",
"R",
")",
"{"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m512h",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm512_mask3_fmaddsub_round_ph",
"(",
"_",
"_",
"m512h",
"_",
... |
LLVM | Xtensa | CPP | stmt_completion | MPU | 614,539 | [
")",
"&&",
"<STR_LIT>",
"Invalid kind!",
"<STR_LIT>",
")",
";"
] | [
"if",
"(",
"Kind",
"<",
"FirstTargetFixupKind",
")",
"return",
"MCAsmBackend",
"::",
"getFixupKindInfo",
"(",
"Kind",
")",
";",
"assert",
"(",
"unsigned",
"(",
"Kind",
"-",
"FirstTargetFixupKind",
")",
"<",
"getNumFixupKinds",
"("
] |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 614,540 | [
".",
"getReg",
"(",
")",
")",
";"
] | [
"}",
"}",
"for",
"(",
"unsigned",
"Reg",
":",
"RemainderLiveRegs",
")",
"{",
"if",
"(",
"MRI",
".",
"isAllocatable",
"(",
"Reg",
")",
")",
"RemainderBB",
".",
"addLiveIn",
"(",
"Reg",
")",
";",
"}",
"const",
"MachineOperand",
"*",
"Src",
"=",
"TII",
... |
LLVM | X86 | CPP | program_repair | CPU | 614,541 | [
"<FIXS>",
"<FIXE>",
"<FIXS>",
"SDVTList",
"VTs",
"=",
"CurDAG",
"->",
"getVTList",
"(",
"MVT",
"::",
"Other",
",",
"MVT",
"::",
"Glue",
")",
";",
"CNode",
"=",
"CurDAG",
"->",
"getMachineNode",
"(",
"MOpc",
",",
"dl",
",",
"VTs",
",",
"Ops",
")",
";"... | [
"SDValue",
"InFlag",
"=",
"CurDAG",
"->",
"getCopyToReg",
"(",
"CurDAG",
"->",
"getEntryNode",
"(",
")",
",",
"dl",
",",
"SrcReg",
",",
"N0",
",",
"SDValue",
"(",
")",
")",
".",
"getValue",
"(",
"<NUM_LIT>",
")",
";",
"<BUGS>",
"SDValue",
"ResHi",
",",... |
GCC | avr | CPP | program_repair | MPU | 614,542 | [
"<FIXS>",
"rtx_insn",
"*",
"fp_plus_insns",
"=",
"get_insns",
"(",
")",
";",
"<FIXE>",
"<FIXS>",
"<FIXE>",
"<FIXS>",
"rtx_insn",
"*",
"sp_plus_insns",
"=",
"get_insns",
"(",
")",
";",
"<FIXE>"
] | [
"emit_insn",
"(",
"gen_movhi_sp_r",
"(",
"stack_pointer_rtx",
",",
"fp",
",",
"GEN_INT",
"(",
"irq_state",
")",
")",
")",
";",
"<BUGS>",
"fp_plus_insns",
"=",
"get_insns",
"(",
")",
";",
"<BUGE>",
"end_sequence",
"(",
")",
";",
"if",
"(",
"avr_sp_immediate_o... |
LLVM | Hexagon | TD | next_suggestion | DSP | 614,543 | [
"let",
"opExtentBits",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"cofMax1",
"=",
"<NUM_LIT>",
";",
"let",
"Defs",
"=",
"[",
"PC",
"]",
";",
"let",
"InputType",
"=",
"<STR_LIT>",
";",
"let",
"BaseOpcode",
"=",
"<STR_LIT>",
";",
"let",
"isTaken",
"=",
"Inst",
"{",
"<NUM_LIT>",
"}",
";",
"let",
"isExtendable",
"... |
LLVM | Sparc | CPP | stmt_completion | CPU | 614,544 | [
"(",
"Word",
")",
";"
] | [
"void",
"SparcCodeEmitter",
"::",
"emitWord",
"(",
"unsigned",
"Word",
")",
"{",
"DEBUG",
"(",
"errs",
"(",
")",
"<<",
"<STR_LIT>",
" 0x",
"<STR_LIT>",
";",
"errs",
"(",
")",
".",
"write_hex",
"(",
"Word",
")",
"<<",
"<STR_LIT>",
"\\n",
"<STR_LIT>",
")"... |
GCC | aarch64 | CPP | next_suggestion | CPU | 614,545 | [
"}"
] | [
"static",
"void",
"aarch64_init_fp16_types",
"(",
"void",
")",
"{",
"aarch64_fp16_type_node",
"=",
"make_node",
"(",
"REAL_TYPE",
")",
";",
"TYPE_PRECISION",
"(",
"aarch64_fp16_type_node",
")",
"=",
"<NUM_LIT>",
";",
"layout_type",
"(",
"aarch64_fp16_type_node",
")",
... |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 614,546 | [
";"
] | [
"if",
"(",
"getTargetMachine",
"(",
")",
".",
"Options",
".",
"UnsafeFPMath",
")",
"return",
"true",
";",
"if",
"(",
"const",
"auto",
"*",
"BO",
"=",
"dyn_cast",
"<",
"BinaryWithFlagsSDNode",
">",
"(",
"Op",
")",
")",
"return",
"BO",
"->",
"Flags",
"."... |
LLVM | ARM64 | TD | stmt_completion | CPU | 614,547 | [
"<",
"FPR64",
">",
";"
] | [
"def",
"LDRDpost_isel",
":",
"LoadPostIdxPseudo"
] |
GCC | aarch64 | MD | next_suggestion | CPU | 614,548 | [
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
")",
")"
] | [
"(",
"define_constraint",
"<STR_LIT>",
"<STR_LIT>"
] |
LLVM | Hexagon | CPP | next_suggestion | DSP | 614,549 | [
"}"
] | [
"if",
"(",
"HexagonMCInstrInfo",
"::",
"isOuterLoop",
"(",
"MCB",
")",
")",
"{",
"assert",
"(",
"!",
"Duplex",
")",
";",
"assert",
"(",
"Instruction",
"!=",
"Last",
")",
";",
"return",
"<STR_LIT>",
"::",
"<STR_LIT>",
";",
"}",
"}",
"if",
"(",
"Duplex",... |
GCC | m32c | MD | stmt_completion | MPU | 614,550 | [
")"
] | [
"<STR_LIT>",
"(",
"match_test",
"<STR_LIT>",
")"
] |
GCC | aarch64 | MD | next_suggestion | CPU | 614,551 | [
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]"
] | [
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
LLVM | AArch64 | CPP | next_suggestion | CPU | 614,552 | [
"if",
"(",
"Value",
">=",
"<NUM_LIT>",
")",
"Ctx",
".",
"reportError",
"(",
"Fixup",
".",
"getLoc",
"(",
")",
",",
"<STR_LIT>",
"fixup value out of range",
"<STR_LIT>",
")",
";"
] | [
"switch",
"(",
"Kind",
")",
"{",
"default",
":",
"llvm_unreachable",
"(",
"<STR_LIT>",
"Unknown fixup kind!",
"<STR_LIT>",
")",
";",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"if",
"(",
"SignedValue",
">",
"<NUM_LIT>",
"||",
"SignedValue",
"<",
"-",
"<NUM_L... |
LLVM | R600 | TD | next_suggestion | GPU | 614,553 | [
"}"
] | [
"let",
"CF_CONST",
"=",
"<NUM_LIT>",
";",
"let",
"VALID_PIXEL_MODE",
"=",
"<NUM_LIT>",
";",
"let",
"COND",
"=",
"<NUM_LIT>",
";",
"let",
"END_OF_PROGRAM",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Word0",
";",
"le... |
LLVM | CSKY | CPP | code_generation | CPU | 614,554 | [
"void",
"CSKYAsmBackend",
"::",
"relaxInstruction",
"(",
"MCInst",
"&",
"Inst",
",",
"const",
"MCSubtargetInfo",
"&",
"STI",
")",
"const",
"{",
"MCInst",
"Res",
";",
"switch",
"(",
"Inst",
".",
"getOpcode",
"(",
")",
")",
"{",
"default",
":",
"LLVM_DEBUG",... | [
"Relax",
"the",
"instruction",
"in",
"the",
"given",
"fragment",
"to",
"the",
"next",
"wider",
"instruction",
"."
] |
LLVM | AArch64 | TD | program_repair | CPU | 614,555 | [
"<FIXS>",
"def",
"_imm",
":",
"Operand",
"i32",
">",
"{",
"<FIXE>"
] | [
"let",
"ParserMethod",
"=",
"<STR_LIT>",
";",
"}",
"<BUGS>",
"def",
"_imm",
":",
"Operand",
"i32",
">",
"{",
"<BUGE>",
"let",
"ParserMatchClass",
"=",
"!",
"cast",
"AsmOperandClass",
">",
"(",
"prefix",
"#",
"<STR_LIT>",
")",
";",
"let",
"PrintMethod",
"="... |
LLVM | WebAssembly | CPP | program_repair | Virtual ISA | 614,556 | [
"<FIXS>",
"for",
"(",
"auto",
"*",
"Pred",
":",
"MBB",
"->",
"predecessors",
"(",
")",
")",
"if",
"(",
"!",
"CatchRetBBs",
".",
"count",
"(",
"Pred",
")",
")",
"WL",
".",
"push_back",
"(",
"Pred",
")",
";",
"<FIXE>"
] | [
"}",
"if",
"(",
"MBB",
"==",
"&",
"MF",
"->",
"front",
"(",
")",
")",
"return",
"nullptr",
";",
"<BUGS>",
"WL",
".",
"append",
"(",
"MBB",
"->",
"pred_begin",
"(",
")",
",",
"MBB",
"->",
"pred_end",
"(",
")",
")",
";",
"<BUGE>",
"}",
"return",
... |
LLVM | AArch64 | TD | stmt_completion | CPU | 614,557 | [
",",
"USHLLvvi_4H",
",",
"VPR128",
",",
"VPR64",
">",
";"
] | [
"def",
"UXTLvv_4H",
":",
"NeonI_ext_len_alias",
"<",
"<STR_LIT>",
",",
"<STR_LIT>",
",",
"<STR_LIT>"
] |
LLVM | AArch64 | TD | stmt_completion | CPU | 614,558 | [
",",
"(",
"instregex",
"<STR_LIT>",
")",
">",
";"
] | [
"def",
":",
"InstRW",
"<",
"[",
"KryoWrite_2cyc_XY_noRSV_239ln",
"]"
] |
GCC | nds32 | CPP | next_suggestion | CPU | 614,559 | [
"src",
"=",
"nds32_legitimize_ict_address",
"(",
"src",
")",
";"
] | [
"void",
"nds32_expand_ict_move",
"(",
"rtx",
"*",
"operands",
")",
"{",
"rtx",
"src",
"=",
"operands",
"[",
"<NUM_LIT>",
"]",
";"
] |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 614,560 | [
"++",
"InsPt",
")",
"{"
] | [
"BasicBlock",
"::",
"iterator",
"InsPt",
"=",
"BB",
".",
"getFirstInsertionPt",
"(",
")",
";",
"for",
"(",
"BasicBlock",
"::",
"iterator",
"E",
"=",
"BB",
".",
"end",
"(",
")",
";",
"InsPt",
"!=",
"E",
";"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 614,561 | [
"let",
"isTaken",
"=",
"Inst",
"{",
"<NUM_LIT>",
"}",
";"
] | [
"def",
"J4_tstbit0_fp0_jump_t",
":",
"HInst",
"<",
"(",
"outs",
")",
",",
"(",
"ins",
"GeneralSubRegs",
":",
"$",
"Rs16",
",",
"b30_2Imm",
":",
"$",
"Ii",
")",
",",
"<STR_LIT>",
",",
"tc_2332b92e",
",",
"TypeCJ",
">",
",",
"Enc_ad1c74",
"{",
"let",
"In... |
GCC | arm | CPP | stmt_completion | CPU | 614,562 | [
"a",
")",
";"
] | [
"vld1q_dup_s8",
"(",
"const",
"int8_t",
"*",
"_",
"_",
"a",
")",
"{",
"return",
"(",
"int8x16_t",
")",
"_",
"_",
"builtin_neon_vld1_dupv16qi",
"(",
"(",
"const",
"_",
"_",
"builtin_neon_qi",
"*",
")",
"_",
"_"
] |
LLVM | ARM | TD | next_suggestion | CPU | 614,563 | [
"}"
] | [
"let",
"ParserMethod",
"=",
"<STR_LIT>",
";",
"let",
"RenderMethod",
"=",
"<STR_LIT>",
";"
] |
LLVM | AAP | CPP | stmt_completion | MPU | 614,564 | [
"(",
")",
")",
";"
] | [
"bool",
"isMemSrc10",
"(",
")",
"const",
"{",
"if",
"(",
"Kind",
"!=",
"MemSrc",
"||",
"Mem",
".",
"WithPreDec",
"||",
"Mem",
".",
"WithPostInc",
")",
"{",
"return",
"false",
";",
"}",
"return",
"isOff10",
"(",
"getMemSrcImm"
] |
GCC | h8300 | MD | stmt_completion | MPU | 614,565 | [
")",
")",
"]",
")",
"]",
")"
] | [
"(",
"zero_extract",
":",
"SI",
"(",
"xor",
":",
"SI",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"match_dup",
"<NUM_LIT>",
")",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
"(",
"match_dup",
"<NUM_LIT>",
")",
")",
")",
"(",
"clobber",
"(",
"reg",
":",
"CC",... |
LLVM | Hexagon | CPP | stmt_completion | DSP | 614,566 | [
";"
] | [
"for",
"(",
"auto",
"I",
":",
"Masks",
")",
"OS",
"<<",
"'",
"'",
"<<",
"PrintReg",
"(",
"I",
".",
"first",
",",
"&",
"TRI",
")",
"<<",
"PrintLaneMaskOpt",
"(",
"I",
".",
"second",
")",
";",
"OS",
"<<",
"<STR_LIT>",
" }",
"<STR_LIT>"
] |
LLVM | AMDGPU | CPP | program_repair | GPU | 614,567 | [
"<FIXS>",
"AMDGPUAsmVariants",
"::",
"SDWA",
",",
"AMDGPUAsmVariants",
"::",
"SDWA9",
",",
"AMDGPUAsmVariants",
"::",
"DPP",
",",
"AMDGPUAsmVariants",
"::",
"VOP3_DPP",
"<FIXE>"
] | [
"static",
"ArrayRef",
"unsigned",
">",
"getAllVariants",
"(",
")",
"{",
"static",
"const",
"unsigned",
"Variants",
"[",
"]",
"=",
"{",
"AMDGPUAsmVariants",
"::",
"DEFAULT",
",",
"AMDGPUAsmVariants",
"::",
"VOP3",
",",
"<BUGS>",
"AMDGPUAsmVariants",
"::",
"SDWA",... |
GCC | arm | CPP | stmt_completion | CPU | 614,568 | [
"_",
"a",
";"
] | [
"return",
"(",
"poly128_t",
")",
"_"
] |
LLVM | AArch64 | CPP | stmt_completion | CPU | 614,569 | [
"None",
")",
")",
";"
] | [
"void",
"AArch64PassConfig",
"::",
"addIRPasses",
"(",
")",
"{",
"addPass",
"(",
"createAtomicExpandPass",
"(",
")",
")",
";",
"if",
"(",
"EnableSVEIntrinsicOpts",
"&&",
"TM",
"->",
"getOptLevel",
"(",
")",
"==",
"CodeGenOpt",
"::",
"Aggressive",
")",
"addPass... |
GCC | i386 | CPP | stmt_completion | CPU | 614,570 | [
"A",
",",
"(",
"_",
"_",
"mmask16",
")",
"_",
"_",
"U",
")",
";"
] | [
"_",
"_",
"builtin_ia32_compressstoresf512_mask",
"(",
"(",
"_",
"_",
"v16sf",
"*",
")",
"_",
"_",
"P",
",",
"(",
"_",
"_",
"v16sf",
")",
"_",
"_"
] |
LLVM | ARM64 | CPP | next_suggestion | CPU | 614,571 | [
"}"
] | [
"unsigned",
"BitWidth",
"=",
"VT",
".",
"getSizeInBits",
"(",
")",
"-",
"NumberOfIgnoredHighBits",
";",
"APInt",
"SignificantDstMask",
"=",
"APInt",
"(",
"BitWidth",
",",
"DstMask",
")",
";",
"APInt",
"SignificantBitsToBeInserted",
"=",
"BitsToBeInserted",
".",
"z... |
LLVM | Hexagon | TD | next_suggestion | DSP | 614,572 | [
"let",
"hasNewValue",
"=",
"<NUM_LIT>",
";"
] | [
"def",
"A2_sxtb",
":",
"HInst",
"<",
"(",
"outs",
"IntRegs",
":",
"$",
"Rd32",
")",
",",
"(",
"ins",
"IntRegs",
":",
"$",
"Rs32",
")",
",",
"<STR_LIT>",
",",
"tc_57890846",
",",
"TypeALU32_2op",
">",
",",
"Enc_5e2823",
",",
"PredNewRel",
"{",
"let",
... |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 614,573 | [
"get",
"(",
"Ctx",
",",
"<STR_LIT>",
"amdgpu-no-agpr",
"<STR_LIT>",
")",
"}",
")",
";"
] | [
"ChangeStatus",
"manifest",
"(",
"Attributor",
"&",
"A",
")",
"override",
"{",
"if",
"(",
"!",
"getAssumed",
"(",
")",
")",
"return",
"ChangeStatus",
"::",
"UNCHANGED",
";",
"LLVMContext",
"&",
"Ctx",
"=",
"getAssociatedFunction",
"(",
")",
"->",
"getContext... |
GCC | c6x | CPP | next_suggestion | VLIW | 614,574 | [
"return",
"gen_rtx_PARALLEL",
"(",
"arg",
".",
"mode",
",",
"vec",
")",
";"
] | [
"CUMULATIVE_ARGS",
"*",
"cum",
"=",
"get_cumulative_args",
"(",
"cum_v",
")",
";",
"if",
"(",
"cum",
"->",
"count",
">=",
"cum",
"->",
"nregs",
")",
"return",
"NULL_RTX",
";",
"if",
"(",
"tree",
"type",
"=",
"arg",
".",
"type",
")",
"{",
"HOST_WIDE_INT... |
LLVM | DLX | CPP | stmt_completion | CPU | 614,575 | [
"(",
")",
";"
] | [
"static",
"bool",
"isPostIncrementForm",
"(",
"const",
"MCInst",
"*",
"MI",
",",
"int",
"AddOffset",
")",
"{",
"unsigned",
"AluCode",
"=",
"MI",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getImm"
] |
LLVM | AArch64 | CPP | next_suggestion | CPU | 614,576 | [
"return",
"DAG",
".",
"getNode",
"(",
"ISD",
"::",
"SHL",
",",
"DL",
",",
"VT",
",",
"Data",
",",
"ShiftAmount",
")",
";"
] | [
"if",
"(",
"!",
"C",
")",
"return",
"SDValue",
"(",
")",
";",
"SDLoc",
"DL",
"(",
"N",
")",
";",
"EVT",
"VT",
"=",
"N",
"->",
"getValueType",
"(",
"<NUM_LIT>",
")",
";",
"SDValue",
"Data",
"=",
"N",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
"->"... |
LLVM | Hexagon | TD | next_suggestion | DSP | 614,577 | [
"}"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"Rdd32",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Rdd32",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";"
] |
LLVM | Patmos | CPP | stmt_completion | VLIW | 614,578 | [
"const",
"SPIMPL_NOEXCEPT",
"{"
] | [
"const",
"typename",
"std",
"::",
"remove_reference",
"<",
"delete",
"r_type",
">",
"::",
"type",
"&",
"get_deleter",
"(",
")"
] |
GCC | mt | CPP | next_suggestion | CPU | 614,579 | [
"insn",
"=",
"emit_insn",
"(",
"gen_subsi3",
"(",
"stack_pointer_rtx",
",",
"stack_pointer_rtx",
",",
"size_rtx",
")",
")",
";"
] | [
"frame_size",
"=",
"current_frame_info",
".",
"total_size",
";",
"if",
"(",
"CONST_OK_FOR_LETTER_P",
"(",
"frame_size",
",",
"'",
"O",
"'",
")",
")",
"size_rtx",
"=",
"GEN_INT",
"(",
"frame_size",
")",
";",
"else",
"{",
"gcc_assert",
"(",
"!",
"interrupt_han... |
LLVM | Hexagon | TD | stmt_completion | DSP | 614,580 | [
"<NUM_LIT>",
";"
] | [
"let",
"CextOpcode",
"=",
"<STR_LIT>",
";",
"let",
"InputType",
"=",
"<STR_LIT>",
";",
"let",
"isCompare",
"=",
"<NUM_LIT>",
";",
"let",
"isExtendable",
"=",
"<NUM_LIT>",
";",
"let",
"opExtendable",
"=",
"<NUM_LIT>",
";",
"let",
"isExtentSigned",
"="
] |
GCC | powerpcspe | MD | stmt_completion | CPU | 614,581 | [
"<NUM_LIT>",
")"
] | [
"(",
"if_then_else",
":",
"SI",
"(",
"lt",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
")",
"(",
"const_int",
"-",
"<NUM_LIT>",
")",
"(",
"if_then_else",
"(",
"gt",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"const_int",
"<NUM_LIT... |
LLVM | Hexagon | CPP | next_suggestion | DSP | 614,582 | [
"return",
"RegionSize",
";"
] | [
"m_pGOTPLT",
"->",
"applyAllGOTPLT",
"(",
"*",
"m_pPLT",
")",
";",
"uint32_t",
"*",
"buffer",
"=",
"reinterpret_cast",
"<",
"uint32_t",
"*",
">",
"(",
"pRegion",
".",
"begin",
"(",
")",
")",
";",
"HexagonGOTEntry",
"*",
"got",
"=",
"<NUM_LIT>",
";",
"uns... |
LLVM | X86 | CPP | program_repair | CPU | 614,583 | [
"<FIXS>",
"TII",
".",
"get",
"(",
"X86",
"::",
"AND8ri",
")",
",",
"AndResult",
")",
".",
"addReg",
"(",
"ValReg",
")",
".",
"addImm",
"(",
"<NUM_LIT>",
")",
";",
"ValReg",
"=",
"AndResult",
";",
"<FIXE>"
] | [
"unsigned",
"AndResult",
"=",
"createResultReg",
"(",
"&",
"X86",
"::",
"GR8RegClass",
")",
";",
"BuildMI",
"(",
"*",
"FuncInfo",
".",
"MBB",
",",
"FuncInfo",
".",
"InsertPt",
",",
"DL",
",",
"<BUGS>",
"TII",
".",
"get",
"(",
"X86",
"::",
"AND8ri",
")"... |
GCC | arm | MD | program_repair | CPU | 614,584 | [
"<FIXS>",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
"<FIXE>"
] | [
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"<BUGS>",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
"<BUGE>",
")"
] |
LLVM | ARM | TD | stmt_completion | CPU | 614,585 | [
"}",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>"
] |
GCC | m68k | MD | next_suggestion | MPU | 614,586 | [
"return",
"<STR_LIT>"
] | [
"(",
"abs",
":",
"FP",
"(",
"match_operand",
":",
"FP",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
"<STR_LIT>",
"{",
"if",
"(",
"DATA_REG_P",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
")",
")",
"{",
"operands",
"[",
"<NUM_LIT>",
"]",
"=",... |
GCC | rs6000 | MD | stmt_completion | CPU | 614,587 | [
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"unspec",
":",
"SFDF",
"[",
"(",
"match_operand",
":",
"SFDF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
"UNSPEC_RSQRT",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"set_attr"
] |
GCC | rs6000 | MD | stmt_completion | CPU | 614,588 | [
")",
"]",
")"
] | [
"(",
"const_int",
"<NUM_LIT>",
")",
")",
")",
"(",
"set",
"(",
"match_operand",
":",
"GPR",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"and",
":",
"GPR",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"match_dup",
"<NUM_LIT>",
")",
")",
")",
"]",
"<STR_L... |
LLVM | R600 | CPP | next_suggestion | GPU | 614,589 | [
"SDValue",
"Quotient_A_One",
"=",
"DAG",
".",
"getNode",
"(",
"ISD",
"::",
"ADD",
",",
"DL",
",",
"VT",
",",
"Quotient",
",",
"DAG",
".",
"getConstant",
"(",
"<NUM_LIT>",
",",
"VT",
")",
")",
";"
] | [
"SDValue",
"RCP_S_E",
"=",
"DAG",
".",
"getNode",
"(",
"ISD",
"::",
"SUB",
",",
"DL",
",",
"VT",
",",
"RCP",
",",
"E",
")",
";",
"SDValue",
"Tmp0",
"=",
"DAG",
".",
"getSelectCC",
"(",
"DL",
",",
"RCP_HI",
",",
"DAG",
".",
"getConstant",
"(",
"<N... |
GCC | ia64 | CPP | next_suggestion | CPU | 614,590 | [
"case",
"UNW_WHERE_PSPREL",
":"
] | [
"break",
";",
"case",
"UNW_WHERE_SPREL",
":",
"addr",
"=",
"(",
"void",
"*",
")",
"(",
"context",
"->",
"sp",
"+",
"rval",
")",
";",
"break",
";",
"case",
"UNW_WHERE_PSPREL",
":",
"addr",
"=",
"(",
"void",
"*",
")",
"(",
"context",
"->",
"psp",
"+"... |
GCC | sparc | CPP | program_repair | CPU | 614,591 | [
"<FIXS>",
"(",
"HOST_WIDE_INT",
")",
"<NUM_LIT>",
":",
"<NUM_LIT>",
")",
")",
")",
"<FIXE>"
] | [
"&&",
"SPARC_SIMM13_P",
"(",
"CONST_DOUBLE_LOW",
"(",
"op",
")",
")",
"&&",
"(",
"CONST_DOUBLE_HIGH",
"(",
"op",
")",
"==",
"(",
"(",
"CONST_DOUBLE_LOW",
"(",
"op",
")",
"&",
"<NUM_LIT>",
")",
"!=",
"<NUM_LIT>",
"?",
"<BUGS>",
"<NUM_LIT>",
":",
"<NUM_LIT>"... |
GCC | mips | CPP | program_repair | CPU | 614,592 | [
"<FIXS>",
"static",
"rtx",
"mips_expand_builtin_direct",
"(",
"enum",
"insn_code",
",",
"rtx",
",",
"tree",
",",
"bool",
")",
";",
"<FIXE>"
] | [
"static",
"rtx",
"mips_prepare_builtin_target",
"(",
"enum",
"insn_code",
",",
"unsigned",
"int",
",",
"rtx",
")",
";",
"static",
"rtx",
"mips_expand_builtin",
"(",
"tree",
",",
"rtx",
",",
"rtx",
",",
"enum",
"machine_mode",
",",
"int",
")",
";",
"static",
... |
GCC | rs6000 | MD | next_suggestion | CPU | 614,593 | [
"(",
"minus",
":",
"GPR",
"(",
"match_operand",
":",
"GPR",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"GPR",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
LLVM | Mips | CPP | next_suggestion | CPU | 614,594 | [
"}"
] | [
"if",
"(",
"!",
"Subtarget",
".",
"isCheri",
"(",
")",
")",
"return",
"TailPaddingAmount",
"::",
"None",
";",
"if",
"(",
"Subtarget",
".",
"isCheri128",
"(",
")",
")",
"{",
"return",
"static_cast",
"<",
"TailPaddingAmount",
">",
"(",
"llvm",
"::",
"align... |
LLVM | AArch64 | TD | stmt_completion | CPU | 614,595 | [
"<NUM_LIT>",
",",
"<NUM_LIT>",
">",
";"
] | [
"def",
"Imm0_63Operand",
":",
"AsmImmRange",
"<"
] |
GCC | mips | CPP | program_repair | CPU | 614,596 | [
"<FIXS>",
"<FIXE>",
"<FIXS>",
"return",
"mode",
"==",
"SImode",
"||",
"(",
"TARGET_64BIT",
"&&",
"mode",
"==",
"DImode",
")",
";",
"<FIXE>",
"<FIXS>",
"<FIXE>"
] | [
"return",
"NO_REGS",
";",
"}",
"<BUGS>",
"<BUGE>",
"static",
"intmips_mode_rep_extended",
"(",
"enum",
"machine_mode",
"mode",
",",
"enum",
"machine_mode",
"mode_rep",
")",
"{",
"if",
"(",
"TARGET_64BIT",
"&&",
"mode",
"==",
"SImode",
"&&",
"mode_rep",
"==",
"... |
LLVM | AArch64 | CPP | program_repair | CPU | 614,597 | [
"<FIXS>",
"MVT",
"::",
"v4i32",
",",
"MVT",
"::",
"v1i64",
",",
"MVT",
"::",
"v2i64",
"}",
")",
"<FIXE>"
] | [
"if",
"(",
"Subtarget",
"->",
"forceStreamingCompatibleSVE",
"(",
")",
")",
"{",
"for",
"(",
"MVT",
"VT",
":",
"{",
"MVT",
"::",
"v8i8",
",",
"MVT",
"::",
"v16i8",
",",
"MVT",
"::",
"v4i16",
",",
"MVT",
"::",
"v8i16",
",",
"MVT",
"::",
"v2i32",
","... |
LLVM | ARM64 | CPP | next_suggestion | CPU | 614,598 | [
"return",
"Node",
";"
] | [
"unsigned",
"Opc",
",",
"LSB",
",",
"MSB",
";",
"SDValue",
"Opd0",
";",
"if",
"(",
"!",
"isBitfieldExtractOp",
"(",
"CurDAG",
",",
"N",
",",
"Opc",
",",
"Opd0",
",",
"LSB",
",",
"MSB",
")",
")",
"return",
"nullptr",
";",
"EVT",
"VT",
"=",
"N",
"-... |
GCC | rs6000 | CPP | stmt_completion | CPU | 614,599 | [
"_",
"artificial__",
")",
")",
"_",
"m_psradi",
"(",
"_",
"_",
"m64",
"_",
"_",
"m",
",",
"int",
"_",
"_",
"count",
")",
"{"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m64",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_"
] |
Subsets and Splits
No community queries yet
The top public SQL queries from the community will appear here once available.