Compiler_Type stringclasses 2
values | Target stringclasses 176
values | Programming Language stringclasses 3
values | Task stringclasses 4
values | Target_Type stringclasses 7
values | Idx int64 0 636k | Ground_Truth listlengths 0 2.32k | Input listlengths 1 1.02k |
|---|---|---|---|---|---|---|---|
LLVM | Hexagon | TD | next_suggestion | DSP | 615,200 | [
"}"
] | [
"def",
"C2_not",
":",
"HInst",
"<",
"(",
"outs",
"PredRegs",
":",
"$",
"Pd4",
")",
",",
"(",
"ins",
"PredRegs",
":",
"$",
"Ps4",
")",
",",
"<STR_LIT>",
",",
"tc_de554571",
",",
"TypeCR",
">",
",",
"Enc_65d691",
"{",
"let",
"Inst",
"{",
"<NUM_LIT>",
... |
LLVM | X86 | CPP | next_suggestion | CPU | 615,201 | [
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":"
] | [
"case",
"ISD",
"::",
"SHL",
":",
"if",
"(",
"Op",
".",
"getNode",
"(",
")",
"->",
"getFlags",
"(",
")",
".",
"hasNoSignedWrap",
"(",
")",
")",
"break",
";",
"LLVM_FALLTHROUGH",
";",
"default",
":",
"NeedOF",
"=",
"true",
";",
"break",
";",
"}",
"br... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 615,202 | [
"if",
"(",
"!",
"ParseAMDGPURegister",
"(",
"RegKind",
",",
"Reg",
",",
"RegNum",
",",
"RegWidth",
")",
")",
"{"
] | [
"const",
"auto",
"&",
"Tok",
"=",
"Parser",
".",
"getTok",
"(",
")",
";",
"SMLoc",
"StartLoc",
"=",
"Tok",
".",
"getLoc",
"(",
")",
";",
"SMLoc",
"EndLoc",
"=",
"Tok",
".",
"getEndLoc",
"(",
")",
";",
"const",
"MCRegisterInfo",
"*",
"TRI",
"=",
"ge... |
LLVM | AArch64 | TD | next_suggestion | CPU | 615,203 | [
"let",
"RenderMethod",
"=",
"<STR_LIT>",
";"
] | [
"def",
"MoveVecShifterOperand",
":",
"AsmOperandClass",
"{",
"let",
"SuperClasses",
"=",
"[",
"ShifterOperand",
"]",
";",
"let",
"Name",
"=",
"<STR_LIT>",
";"
] |
GCC | loongarch | CPP | stmt_completion | CPU | 615,204 | [
")",
"_",
"<NUM_LIT>",
")",
";"
] | [
"return",
"(",
"_",
"_",
"m256i",
")",
"_",
"_",
"builtin_lasx_xvilvl_d",
"(",
"(",
"v4i64",
")",
"_",
"<NUM_LIT>",
",",
"(",
"v4i64"
] |
LLVM | Patmos | CPP | next_suggestion | VLIW | 615,205 | [
"report_fatal_error",
"(",
"name",
"+",
"<STR_LIT>",
" length argument not a constant value",
"<STR_LIT>",
")",
";"
] | [
"assert",
"(",
"arg2",
"->",
"getType",
"(",
")",
"->",
"isIntegerTy",
"(",
"<NUM_LIT>",
")",
"||",
"arg2",
"->",
"getType",
"(",
")",
"->",
"isIntegerTy",
"(",
"<NUM_LIT>",
")",
")",
";",
"if",
"(",
"auto",
"*",
"memcpy_len",
"=",
"dyn_cast",
"<",
"... |
LLVM | PowerPC | CPP | program_repair | CPU | 615,206 | [
"<FIXS>",
"if",
"(",
"!",
"Subtarget",
"->",
"useCRBits",
"(",
")",
")",
"{",
"setOperationAction",
"(",
"ISD",
"::",
"SELECT",
",",
"MVT",
"::",
"i32",
",",
"Expand",
")",
";",
"setOperationAction",
"(",
"ISD",
"::",
"SELECT",
",",
"MVT",
"::",
"i64",... | [
"setOperationAction",
"(",
"ISD",
"::",
"ROTR",
",",
"MVT",
"::",
"i32",
",",
"Expand",
")",
";",
"setOperationAction",
"(",
"ISD",
"::",
"ROTR",
",",
"MVT",
"::",
"i64",
",",
"Expand",
")",
";",
"<BUGS>",
"setOperationAction",
"(",
"ISD",
"::",
"SELECT"... |
GCC | rs6000 | CPP | stmt_completion | CPU | 615,207 | [
"rbt_nil",
";"
] | [
"t",
"->",
"rbt_nil",
"->",
"color",
"=",
"RBT_BLACK",
";",
"t",
"->",
"rbt_root",
"=",
"t",
"->"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 615,208 | [
"let",
"isExtentSigned",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicated",
"=",
"<NUM_LIT>",
";",
"let",
"isTerminator",
"=",
"<NUM_LIT>",
";",
"let",... |
LLVM | Sparc | CPP | program_repair | CPU | 615,209 | [
"<FIXS>",
"DAG",
".",
"getIntPtrConstant",
"(",
"FuncInfo",
"->",
"getVarArgsFrameOffset",
"(",
")",
",",
"DL",
")",
")",
";",
"<FIXE>"
] | [
"SDValue",
"Offset",
"=",
"DAG",
".",
"getNode",
"(",
"ISD",
"::",
"ADD",
",",
"DL",
",",
"TLI",
".",
"getPointerTy",
"(",
")",
",",
"DAG",
".",
"getRegister",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
",",
"TLI",
".",
"getPointerTy",
"(",
")",
")",
",",
... |
GCC | pa | CPP | program_repair | CPU | 615,210 | [
"<FIXS>",
"if",
"(",
"!",
"TARGET_NO_SPACE_REGS",
"||",
"TARGET_DISABLE_INDEXING",
")",
"<FIXE>"
] | [
"rtx",
"tmpreg",
"=",
"gen_rtx_REG",
"(",
"Pmode",
",",
"<NUM_LIT>",
")",
";",
"emit_move_insn",
"(",
"tmpreg",
",",
"delta",
")",
";",
"<BUGS>",
"if",
"(",
"TARGET_DISABLE_INDEXING",
")",
"<BUGE>",
"{",
"emit_move_insn",
"(",
"tmpreg",
",",
"gen_rtx_PLUS",
... |
LLVM | Mips | TD | stmt_completion | CPU | 615,211 | [
",",
"<NUM_LIT>",
">",
";"
] | [
"class",
"BINSL_W_ENC",
":",
"MSA_3R_FMT",
"<",
"<NUM_LIT>",
",",
"<NUM_LIT>"
] |
LLVM | X86 | CPP | next_suggestion | CPU | 615,212 | [
"IndexGroup",
"[",
"i",
"%",
"<NUM_LIT>",
"]",
"++",
";"
] | [
"static",
"void",
"group2Shuffle",
"(",
"MVT",
"VT",
",",
"SmallVectorImpl",
"<",
"int",
">",
"&",
"Mask",
",",
"SmallVectorImpl",
"<",
"int",
">",
"&",
"Output",
")",
"{",
"int",
"IndexGroup",
"[",
"<NUM_LIT>",
"]",
"=",
"{",
"<NUM_LIT>",
",",
"<NUM_LIT... |
LLVM | PowerPC | TD | program_repair | CPU | 615,213 | [
"<FIXS>",
"(",
"ins",
"G8RC",
":",
"$",
"rSi",
",",
"G8RC",
":",
"$",
"rS",
",",
"u6imm",
":",
"$",
"SH",
",",
"u6imm",
":",
"$",
"MBE",
")",
",",
"<STR_LIT>",
",",
"<STR_LIT>",
",",
"IntRotateDI",
",",
"<FIXE>",
"<FIXS>",
"defm",
"RLDCL",
":",
"... | [
"let",
"neverHasSideEffects",
"=",
"<NUM_LIT>",
"in",
"{",
"let",
"isCommutable",
"=",
"<NUM_LIT>",
"in",
"{",
"defm",
"RLDIMI",
":",
"MDForm_1r",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"(",
"outs",
"G8RC",
":",
"$",
"rA",
")",
",",
"<BUGS>",
"(",
"ins",
"G... |
GCC | mn10300 | MD | next_suggestion | MPU | 615,214 | [
"<STR_LIT>"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"not",
":",
"SI",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]"
] |
LLVM | X86 | CPP | program_repair | CPU | 615,215 | [
"<FIXS>",
"if",
"(",
"sr",
")",
"mcInst",
".",
"addOperand",
"(",
"segmentReg",
")",
";",
"<FIXE>"
] | [
"mcInst",
".",
"addOperand",
"(",
"scaleAmount",
")",
";",
"mcInst",
".",
"addOperand",
"(",
"indexReg",
")",
";",
"mcInst",
".",
"addOperand",
"(",
"displacement",
")",
";",
"<BUGS>",
"mcInst",
".",
"addOperand",
"(",
"segmentReg",
")",
";",
"<BUGE>",
"}"... |
GCC | aarch64 | CPP | next_suggestion | CPU | 615,216 | [
"return",
"<NUM_LIT>",
";"
] | [
"if",
"(",
"regno",
"==",
"LR_REGNUM",
")",
"return",
"<NUM_LIT>",
";",
"}"
] |
LLVM | AArch64 | CPP | next_suggestion | CPU | 615,217 | [
"return",
"isElementTypeLegalForScalableVector",
"(",
"DataType",
"->",
"getScalarType",
"(",
")",
")",
";"
] | [
"if",
"(",
"!",
"ST",
"->",
"hasSVE",
"(",
")",
")",
"return",
"false",
";",
"if",
"(",
"isa",
"<",
"FixedVectorType",
">",
"(",
"DataType",
")",
"&&",
"!",
"ST",
"->",
"useSVEForFixedLengthVectors",
"(",
")",
"&&",
"DataType",
"->",
"getPrimitiveSizeInB... |
GCC | m32c | CPP | next_suggestion | MPU | 615,218 | [
"case",
"<NUM_LIT>",
":"
] | [
"case",
"<NUM_LIT>",
":",
"fprintf",
"(",
"asm_out_file",
",",
"<STR_LIT>",
"\\t.3byte\\t",
"<STR_LIT>",
")",
";",
"output_addr_const",
"(",
"asm_out_file",
",",
"x",
")",
";",
"fputc",
"(",
"'",
"\\n",
"'",
",",
"asm_out_file",
")",
";",
"return",
"true",
... |
GCC | cris | MD | program_repair | MPU | 615,219 | [
"<FIXS>",
"cris_emit_insn",
"(",
"gen_rtx_SET",
"(",
"reg0",
",",
"gen_rtx_AND",
"(",
"HImode",
",",
"reg1",
",",
"operands",
"[",
"<NUM_LIT>",
"]",
")",
")",
")",
"<FIXE>"
] | [
"reg1",
"=",
"reg0",
"}",
"<BUGS>",
"emit_insn",
"(",
"gen_rtx_SET",
"(",
"reg0",
",",
"gen_rtx_AND",
"(",
"HImode",
",",
"reg1",
",",
"operands",
"[",
"<NUM_LIT>",
"]",
")",
")",
")",
"<BUGE>",
"if",
"(",
"!",
"REG_P",
"(",
"operands",
"[",
"<NUM_LIT>... |
LLVM | Hexagon | TD | next_suggestion | DSP | 615,220 | [
"let",
"isExtentSigned",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"cofRelax1",
"=",
"<NUM_LIT>",
";",
"let",
"cofRelax2",
"=",
"<NUM_LIT>",
";",
"let",
"cofMax1",
"=",
"<NUM_LIT>",
";",
"let",
"Uses",
"=",
"[",
"P1",
"]",
";",
"let",
"Defs",
"=",
"[",
"P1",
",",
"PC",
"]",
";",
"let",
"BaseOpcode",
"=",
"<... |
LLVM | CellSPU | TD | stmt_completion | MPU | 615,221 | [
">",
";"
] | [
"def",
"v8i16",
":",
"ROTHIVecInst",
"<",
"v8i16"
] |
GCC | rs6000 | MD | next_suggestion | CPU | 615,222 | [
"<STR_LIT>"
] | [
"(",
"unspec",
":",
"DF",
"[",
"(",
"match_operand",
":",
"DF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
"UNSPEC_VSX_SIEXPDP",
")",
")",
"]"
] |
GCC | arm | CPP | stmt_completion | CPU | 615,223 | [
"accumulator",
")",
")",
";"
] | [
"break",
";",
"case",
"FMA",
":",
"{",
"if",
"(",
"REG_P",
"(",
"XEXP",
"(",
"mla",
",",
"<NUM_LIT>",
")",
")",
"&&",
"REG_P",
"(",
"XEXP",
"(",
"mla",
",",
"<NUM_LIT>",
")",
")",
"&&",
"(",
"REG_P",
"(",
"XEXP",
"(",
"mla",
",",
"<NUM_LIT>",
"... |
LLVM | ARM | TD | next_suggestion | CPU | 615,224 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Rd",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"label",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"label... |
GCC | i386 | MD | next_suggestion | CPU | 615,225 | [
"DONE"
] | [
"<STR_LIT>",
"{",
"if",
"(",
"!",
"MEM_P",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
")",
")",
"{",
"operands",
"[",
"<NUM_LIT>",
"]",
"=",
"force_reg",
"(",
"V8QImode",
",",
"operands",
"[",
"<NUM_LIT>",
"]",
")",
"operands",
"[",
"<NUM_LIT>",
"]",
"=",... |
LLVM | X86 | CPP | stmt_completion | CPU | 615,226 | [
"{"
] | [
"bool",
"supportPrintSchedInfo",
"(",
")",
"const",
"override"
] |
LLVM | Hexagon | CPP | stmt_completion | DSP | 615,227 | [
"::",
"CMPbEQrr_sbsb_V4",
":"
] | [
"case",
"Hexagon",
"::",
"CMPGTUri",
":",
"case",
"Hexagon",
"::",
"CMPGTUrr",
":",
"case",
"Hexagon",
"::",
"CMPGTri",
":",
"case",
"Hexagon",
"::",
"CMPGTrr",
":",
"SrcReg",
"=",
"MI",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getReg",
"(",
")",... |
LLVM | Hexagon | TD | stmt_completion | DSP | 615,228 | [
"<NUM_LIT>",
"}",
"=",
"Rx",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"u16",
";",
"let",
"IClass",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"!",
"if",
"(",
"isHi",
","... |
LLVM | ARM | TD | stmt_completion | CPU | 615,229 | [
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"lane",
"{"
] |
LLVM | AArch64 | TD | next_suggestion | CPU | 615,230 | [
"}"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"Imm",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Imm",
";"
] |
LLVM | Hexagon | CPP | program_repair | DSP | 615,231 | [
"<FIXS>",
"Register",
"DstReg",
"=",
"Dst",
".",
"getReg",
"(",
")",
";",
"Register",
"SrcReg",
"=",
"Src",
".",
"getReg",
"(",
")",
";",
"<FIXE>"
] | [
"if",
"(",
"Src",
".",
"getSubReg",
"(",
")",
"!=",
"Hexagon",
"::",
"isub_lo",
")",
"continue",
";",
"<BUGS>",
"unsigned",
"DstReg",
"=",
"Dst",
".",
"getReg",
"(",
")",
";",
"unsigned",
"SrcReg",
"=",
"Src",
".",
"getReg",
"(",
")",
";",
"<BUGE>",
... |
LLVM | X86 | TD | program_repair | CPU | 615,232 | [
"<FIXS>",
"def",
"MOVSSmr",
":",
"SSI",
"<NUM_LIT>",
",",
"MRMDestMem",
",",
"(",
"outs",
")",
",",
"(",
"ins",
"f32mem",
":",
"$",
"dst",
",",
"FR32",
":",
"$",
"src",
")",
",",
"<STR_LIT>",
",",
"[",
"(",
"store",
"FR32",
":",
"$",
"src",
",",
... | [
"def",
"MOVSDrm",
":",
"sse12_move_rm",
"FR64",
",",
"f64mem",
",",
"loadf64",
",",
"<STR_LIT>",
">",
",",
"XD",
";",
"}",
"<BUGS>",
"let",
"AddedComplexity",
"=",
"<NUM_LIT>",
"in",
"{",
"def",
":",
"Pat",
"(",
"v4f32",
"(",
"movl",
"VR128",
":",
"$",... |
LLVM | AArch64 | TD | stmt_completion | CPU | 615,233 | [
"$",
"Rd",
")",
",",
"(",
"int_aarch64_sisd_fcvtxn",
"(",
"f64",
"FPR64",
":",
"$",
"Rn",
")",
")",
")",
"]",
">",
",",
"Sched",
"<",
"[",
"WriteVd",
"]",
">",
"{"
] | [
"class",
"SIMDInexactCvtTwoScalar",
"<",
"bits",
"<",
"<NUM_LIT>",
">",
"opcode",
",",
"string",
"asm",
">",
":",
"I",
"<",
"(",
"outs",
"FPR32",
":",
"$",
"Rd",
")",
",",
"(",
"ins",
"FPR64",
":",
"$",
"Rn",
")",
",",
"asm",
",",
"<STR_LIT>",
",",... |
GCC | sh | CPP | stmt_completion | CPU | 615,234 | [
")",
"return",
"<NUM_LIT>",
";"
] | [
"if",
"(",
"DECL_P",
"(",
"td",
")",
")",
"td",
"=",
"TREE_TYPE",
"(",
"td",
")",
";",
"if",
"(",
"td",
"==",
"error_mark_node"
] |
LLVM | DirectX | CPP | stmt_completion | Virtual ISA | 615,235 | [
"-",
"<NUM_LIT>",
";"
] | [
"if",
"(",
"auto",
"*",
"MD",
"=",
"dyn_cast",
"<",
"MetadataAsValue",
">",
"(",
"V",
")",
")",
"return",
"getMetadataID",
"(",
"MD",
"->",
"getMetadata",
"(",
")",
")",
";",
"ValueMapType",
"::",
"const_iterator",
"I",
"=",
"ValueMap",
".",
"find",
"(... |
GCC | m68k | MD | next_suggestion | MPU | 615,236 | [
"<STR_LIT>",
")"
] | [
"(",
"match_operand",
":",
"HI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
"<STR_LIT>"
] |
LLVM | X86 | CPP | next_suggestion | CPU | 615,237 | [
"uint64_t",
"Val",
"=",
"C",
"->",
"getZExtValue",
"(",
")",
";"
] | [
"EVT",
"InVT",
"=",
"In",
".",
"getValueType",
"(",
")",
";",
"unsigned",
"NumElems",
"=",
"VT",
".",
"getVectorNumElements",
"(",
")",
";",
"EVT",
"ScalarVT",
"=",
"VT",
".",
"getVectorElementType",
"(",
")",
";",
"if",
"(",
"!",
"(",
"(",
"ScalarVT",... |
GCC | sh | MD | program_repair | CPU | 615,238 | [
"<FIXS>",
"<STR_LIT>",
"<FIXE>"
] | [
"(",
"lshiftrt",
":",
"SI",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"(",
"clobber",
"(",
"reg",
":",
"SI",
"T_REG",
")",
")",
"]",... |
LLVM | Hexagon | TD | next_suggestion | DSP | 615,239 | [
"}"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Ii",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"Rd32",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Rd32",
"{",
"<NUM_LIT>",
"-",
"... |
LLVM | ARM | CPP | stmt_completion | CPU | 615,240 | [
"HasHardwareDivideInThumb",
";"
] | [
"bool",
"hasDivideInThumbMode",
"(",
")",
"const",
"{",
"return"
] |
LLVM | AArch64 | TD | next_suggestion | CPU | 615,241 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"opc",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"Pg",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"Pn",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"opc",
"{",
"<NUM_LIT>",
"... |
LLVM | ARM64 | CPP | stmt_completion | CPU | 615,242 | [
")",
";"
] | [
"Inst",
".",
"addOperand",
"(",
"MCOperand",
"::",
"CreateImm",
"(",
"getPrefetch",
"(",
")",
")"
] |
GCC | nds32 | CPP | stmt_completion | CPU | 615,243 | [
",",
"in0_idx1",
",",
"in1_idx1",
")",
")",
";"
] | [
"emit_insn",
"(",
"gen_mulhisi3v",
"(",
"result0",
",",
"in0",
",",
"in1",
",",
"in0_idx0",
",",
"in1_idx0",
")",
")",
";",
"emit_insn",
"(",
"gen_mulhisi3v",
"(",
"result1",
",",
"in0",
",",
"in1"
] |
LLVM | X86 | CPP | stmt_completion | CPU | 615,244 | [
"RHS",
")",
";"
] | [
"if",
"(",
"SDValue",
"BlendOp",
"=",
"lowerVSELECTtoVectorShuffle",
"(",
"Op",
",",
"Subtarget",
",",
"DAG",
")",
")",
"return",
"BlendOp",
";",
"if",
"(",
"Op",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getValueType",
"(",
")",
".",
"getScalarSize... |
LLVM | MOS | TD | stmt_completion | MPU | 615,245 | [
";"
] | [
"class",
"Inst8",
"<",
"string",
"asmstr",
",",
"Opcode",
"op",
"=",
"DefaultOpcode",
",",
"AddressingMode",
"mode",
"=",
"Implicit",
">",
":",
"InstAddressMode",
"<",
"asmstr",
",",
"op",
",",
"mode",
">",
"{",
"let",
"Size",
"=",
"<NUM_LIT>"
] |
LLVM | AArch64 | TD | stmt_completion | CPU | 615,246 | [
"=",
"<NUM_LIT>",
";"
] | [
"def",
"Wrs",
":",
"BaseLogicalSReg",
"<",
"opc",
",",
"N",
",",
"GPR32",
",",
"logical_shifted_reg32",
",",
"mnemonic",
",",
"[",
"(",
"set",
"GPR32",
":",
"$",
"Rd",
",",
"(",
"OpNode",
"GPR32",
":",
"$",
"Rn",
",",
"logical_shifted_reg32",
":",
"$",... |
GCC | mips | MD | next_suggestion | CPU | 615,247 | [
"<STR_LIT>"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"pc",
")",
"(",
"if_then_else",
"(",
"ne",
"(",
"match_operand",
":",
"CCV4",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"const_int",
"-",
"<NUM_LIT>",
")",
")",
"(",
"label_ref",
"(",
"match_ope... |
GCC | nios2 | MD | stmt_completion | MPU | 615,248 | [
"<STR_LIT>",
")",
")"
] | [
"(",
"set",
"(",
"mem",
":",
"SI",
"(",
"plus",
":",
"SI",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"const_int",
"-",
"<NUM_LIT>",
")",
")",
")",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"set",
"(",
"mem"... |
LLVM | ARM | CPP | next_suggestion | CPU | 615,249 | [
"}"
] | [
"bool",
"ARMDAGToDAGISel",
"::",
"SelectThumbAddrModeSP",
"(",
"SDValue",
"N",
",",
"SDValue",
"&",
"Base",
",",
"SDValue",
"&",
"OffImm",
")",
"{",
"if",
"(",
"N",
".",
"getOpcode",
"(",
")",
"==",
"ISD",
"::",
"FrameIndex",
")",
"{",
"int",
"FI",
"="... |
LLVM | X86 | CPP | next_suggestion | CPU | 615,250 | [
"return",
"true",
";"
] | [
"bool",
"X86TargetLowering",
"::",
"allowTruncateForTailCall",
"(",
"Type",
"*",
"Ty1",
",",
"Type",
"*",
"Ty2",
")",
"const",
"{",
"if",
"(",
"!",
"Ty1",
"->",
"isIntegerTy",
"(",
")",
"||",
"!",
"Ty2",
"->",
"isIntegerTy",
"(",
")",
")",
"return",
"f... |
GCC | i386 | MD | stmt_completion | CPU | 615,251 | [
"(",
"match_dup",
"<NUM_LIT>",
")",
")",
"]",
")"
] | [
"[",
"(",
"set",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"match_dup",
"<NUM_LIT>",
")",
")",
"(",
"set",
"(",
"match_dup",
"<NUM_LIT>",
")"
] |
GCC | s390 | MD | stmt_completion | MPU | 615,252 | [
"V4SF",
"V2DI",
"V2DF",
"]",
")"
] | [
"(",
"define_mode_iterator",
"V_16",
"[",
"V2QI",
"V1HI",
"]",
")",
"(",
"define_mode_iterator",
"V_32",
"[",
"V4QI",
"V2HI",
"V1SI",
"V1SF",
"]",
")",
"(",
"define_mode_iterator",
"V_64",
"[",
"V8QI",
"V4HI",
"V2SI",
"V2SF",
"V1DI",
"V1DF",
"]",
")",
"(",... |
GCC | rs6000 | MD | program_repair | CPU | 615,253 | [
"<FIXS>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")",
"<FIXE>"
] | [
"(",
"const_int",
"<NUM_LIT>",
")",
")",
")",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>",
"<BUGS>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")",
"<BUGE>",
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"CC",
"... |
GCC | rs6000 | MD | stmt_completion | CPU | 615,254 | [
"<STR_LIT>",
")"
] | [
"(",
"define_reservation",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"define_reservation",
"<STR_LIT>"
] |
GCC | i386 | CPP | next_suggestion | CPU | 615,255 | [
"}"
] | [
"FOR_EACH_INSN_USE",
"(",
"use",
",",
"insn",
")",
"if",
"(",
"DF_REF_REG_MEM_P",
"(",
"use",
")",
"&&",
"regno",
"==",
"DF_REF_REGNO",
"(",
"use",
")",
")",
"return",
"true",
";",
"return",
"false",
";"
] |
LLVM | Hexagon | TD | stmt_completion | DSP | 615,256 | [
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"="
] |
LLVM | X86 | CPP | stmt_completion | CPU | 615,257 | [
";"
] | [
"EVT",
"VT",
"=",
"N",
"->",
"getValueType",
"(",
"<NUM_LIT>",
")",
";",
"if",
"(",
"VT",
"==",
"MVT",
"::",
"x86mmx",
"&&",
"N0",
".",
"getOpcode",
"(",
")",
"==",
"ISD",
"::",
"BUILD_VECTOR",
"&&",
"N0",
".",
"getValueType",
"(",
")",
"==",
"MVT"... |
GCC | i386 | CPP | stmt_completion | CPU | 615,258 | [
"B",
",",
"(",
"_",
"_",
"v16sf",
")",
"_",
"_",
"W",
",",
"(",
"_",
"_",
"mmask16",
")",
"_",
"_",
"U",
",",
"_",
"MM_FROUND_CUR_DIRECTION",
")",
";"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m512",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm512_mask_scalef_ps",
"(",
"_",
"_",
"m512",
"_",
"_",
"W",... |
GCC | avr | CPP | stmt_completion | MPU | 615,259 | [
";"
] | [
"as",
"=",
"TYPE_ADDR_SPACE",
"(",
"target",
")",
";",
"if",
"(",
"!",
"ADDR_SPACE_GENERIC_P",
"(",
"as",
")",
"&&",
"!",
"TYPE_READONLY",
"(",
"target",
")",
"&&",
"avr_addr_space_supported_p",
"(",
"as",
")",
")",
"{",
"return",
"as",
";",
"}",
"return... |
GCC | nios2 | CPP | code_generation | MPU | 615,260 | [
"void",
"nios2_adjust_reg_alloc_order",
"(",
"void",
")",
"{",
"const",
"int",
"cdx_reg_alloc_order",
"[",
"]",
"=",
"{",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
... | [
"Implement",
"ADJUST_REG_ALLOC_ORDER",
".",
"We",
"use",
"the",
"default",
"ordering",
"for",
"R1",
"and",
"non-CDX",
"R2",
"code",
";",
"for",
"CDX",
"we",
"tweak",
"thing",
"to",
"prefer",
"the",
"registers",
"that",
"can",
"be",
"used",
"as",
"operands",
... |
LLVM | X86 | CPP | next_suggestion | CPU | 615,261 | [
"}"
] | [
"if",
"(",
"Subtarget",
".",
"hasAVX2",
"(",
")",
"&&",
"(",
"Bits",
"==",
"<NUM_LIT>",
"||",
"Bits",
"==",
"<NUM_LIT>",
")",
")",
"return",
"false",
";",
"if",
"(",
"Subtarget",
".",
"hasBWI",
"(",
")",
"&&",
"Bits",
"==",
"<NUM_LIT>",
")",
"return"... |
LLVM | AMDGPU | TD | program_repair | GPU | 615,262 | [
"<FIXS>",
"class",
"VOPProfile",
"list",
"ValueType",
">",
"_ArgVT",
",",
"bit",
"_EnableF32SrcMods",
"=",
"<NUM_LIT>",
",",
"bit",
"_EnableClamp",
"=",
"<NUM_LIT>",
">",
"{",
"<FIXE>"
] | [
"int",
"Pattern",
"=",
"<NUM_LIT>",
";",
"}",
"<BUGS>",
"class",
"VOPProfile",
"list",
"ValueType",
">",
"_ArgVT",
",",
"bit",
"_EnableF32SrcMods",
"=",
"<NUM_LIT>",
">",
"{",
"<BUGE>",
"field",
"list",
"ValueType",
">",
"ArgVT",
"=",
"_ArgVT",
";",
"field",... |
LLVM | TMS320C64X | CPP | stmt_completion | VLIW | 615,263 | [
"return",
"true",
";"
] | [
"bool",
"TMS320C64XInstrInfo",
"::",
"getImmPredValue",
"(",
"const",
"MachineInstr",
"&",
"MI",
")",
"const",
"{",
"const",
"int",
"predIndex",
"=",
"MI",
".",
"findFirstPredOperandIdx",
"(",
")",
";",
"if",
"(",
"predIndex",
"==",
"-",
"<NUM_LIT>",
")",
"r... |
LLVM | Hexagon | TD | next_suggestion | DSP | 615,264 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] | [
"def",
"A4_cround_ri",
":",
"HInst",
"<",
"(",
"outs",
"IntRegs",
":",
"$",
"Rd32",
")",
",",
"(",
"ins",
"IntRegs",
":",
"$",
"Rs32",
",",
"u5_0Imm",
":",
"$",
"Ii",
")",
",",
"<STR_LIT>",
",",
"tc_002cb246",
",",
"TypeS_2op",
">",
",",
"Enc_a05677"... |
LLVM | X86 | CPP | stmt_completion | CPU | 615,265 | [
"Hi",
"=",
"Lo",
";"
] | [
"SDValue",
"&",
"TargetV",
"=",
"StartIdx",
"<",
"<NUM_LIT>",
"?",
"Hi",
":",
"Lo",
";",
"if",
"(",
"!",
"TargetV",
")",
"TargetV",
"=",
"MaskV",
";",
"else",
"if",
"(",
"TargetV",
"!=",
"MaskV",
")",
"return",
"-",
"<NUM_LIT>",
";",
"}",
"assert",
... |
LLVM | Patmos | CPP | stmt_completion | VLIW | 615,266 | [
")",
"{"
] | [
"void",
"ScheduleDAGPostRA",
"::",
"moveInstruction",
"(",
"MachineInstr",
"*",
"MI",
",",
"MachineBasicBlock",
"::",
"iterator",
"InsertPos",
")",
"{",
"if",
"(",
"&",
"*",
"RegionBegin",
"==",
"MI",
")",
"++",
"RegionBegin",
";",
"bool",
"InsideBundle",
"=",... |
GCC | arm | MD | stmt_completion | CPU | 615,267 | [
")",
")",
"]"
] | [
"[",
"(",
"use",
"(",
"match_operand",
":",
"V4SI",
"<NUM_LIT>",
"<STR_LIT>",
")",
")",
"(",
"unspec",
":",
"V16QI",
"[",
"(",
"use",
"(",
"match_operand",
":",
"V16QI",
"<NUM_LIT>",
"<STR_LIT>",
")",
")",
"(",
"use",
"(",
"match_operand",
":",
"V16QI",
... |
LLVM | ARM64 | TD | stmt_completion | CPU | 615,268 | [
"asm",
",",
"node",
">",
"{"
] | [
"def",
"Wr",
":",
"BaseOneOperandData",
"<",
"opc",
",",
"GPR32",
","
] |
LLVM | Hexagon | CPP | stmt_completion | DSP | 615,269 | [
"(",
"packetBeginIndex",
")",
";"
] | [
"std",
"::",
"bitset",
"<",
"<NUM_LIT>",
">",
"Bits",
"(",
"GetImplicitBits",
"(",
"*",
"this",
")",
")",
";",
"return",
"Bits",
".",
"test"
] |
LLVM | AArch64 | TD | next_suggestion | CPU | 615,270 | [
"}"
] | [
"def",
"roX",
":",
"BasePrefetchRO",
"<",
"sz",
",",
"V",
",",
"opc",
",",
"(",
"outs",
")",
",",
"(",
"ins",
"prfop",
":",
"$",
"Rt",
",",
"GPR64sp",
":",
"$",
"Rn",
",",
"GPR64",
":",
"$",
"Rm",
",",
"ro_Xextend64",
":",
"$",
"extend",
")",
... |
LLVM | X86 | CPP | stmt_completion | CPU | 615,271 | [
"return",
"NULL",
";"
] | [
"Value",
"*",
"X86IREmitter",
"::",
"visitVEXTRACT",
"(",
"const",
"SDNode",
"*",
"N",
")",
"{",
"llvm_unreachable",
"(",
"<STR_LIT>",
"visitVEXTRACT Unimplemented X86 visit...",
"<STR_LIT>",
")",
";"
] |
GCC | m68k | CPP | stmt_completion | MPU | 615,272 | [
"==",
"OP_TYPE_MEM1",
")",
"{"
] | [
"case",
"OPX_ACCESS_W",
":",
"return",
"OP_MEM_0I",
";",
"case",
"OPX_ACCESS_RW",
":",
"return",
"OP_MEM_I1",
";",
"default",
":",
"gcc_unreachable",
"(",
")",
";",
"}",
"}",
"if",
"(",
"opy",
"==",
"OP_TYPE_MEM1",
"&&",
"opx",
"==",
"OP_TYPE_RN",
")",
"re... |
GCC | i386 | CPP | next_suggestion | CPU | 615,273 | [
"}"
] | [
"static",
"_",
"_",
"inline",
"_",
"_",
"m128i",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"always_inline__",
")",
")",
"_",
"mm_loadu_si128",
"(",
"_",
"_",
"m128i",
"const",
"*",
"_",
"_",
"P",
")",
"{",
"return",
"(",
"_",
"_",
"m128i",
")"... |
LLVM | X86 | CPP | stmt_completion | CPU | 615,274 | [
"isOperationLegalOrCustom",
"(",
"Op",
",",
"VT",
")",
";"
] | [
"return",
"Op",
"!=",
"ISD",
"::",
"FP_TO_UINT_SAT",
"&&"
] |
GCC | aarch64 | MD | stmt_completion | CPU | 615,275 | [
")",
"]",
")"
] | [
"(",
"define_mode_attr",
"atomic_sfx",
"[",
"(",
"QI",
"<STR_LIT>",
")",
"(",
"HI",
"<STR_LIT>",
")",
"(",
"SI",
"<STR_LIT>",
")",
"(",
"DI",
"<STR_LIT>"
] |
LLVM | AArch64 | TD | next_suggestion | CPU | 615,276 | [
"let",
"Constraints",
"=",
"cstr",
";"
] | [
"let",
"TSFlags",
"{",
"<NUM_LIT>",
"}",
"=",
"isWhile",
";",
"let",
"TSFlags",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"FalseLanes",
".",
"Value",
";",
"let",
"TSFlags",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"DestructiveInstType",
".",
"Valu... |
GCC | aarch64 | CPP | next_suggestion | CPU | 615,277 | [
"}"
] | [
"if",
"(",
"flags",
"&",
"FLAG_READ_FPCR",
")",
"return",
"true",
";",
"return",
"flags",
"&",
"FLAG_READ_MEMORY",
";"
] |
LLVM | PowerPC | CPP | program_repair | CPU | 615,278 | [
"<FIXS>",
"MCSymbolRefExpr",
"::",
"VariantKind",
"Modifier",
"=",
"getAccessVariant",
"(",
"Target",
",",
"Fixup",
")",
";",
"<FIXE>"
] | [
"const",
"MCFixup",
"&",
"Fixup",
",",
"bool",
"IsPCRel",
")",
"const",
"{",
"<BUGS>",
"MCSymbolRefExpr",
"::",
"VariantKind",
"Modifier",
"=",
"getAccessVariant",
"(",
"Fixup",
")",
";",
"<BUGE>",
"unsigned",
"Type",
";"
] |
LLVM | ARM | CPP | next_suggestion | CPU | 615,279 | [
"O",
"<<",
"<STR_LIT>",
"#",
"<STR_LIT>",
"<<",
"<STR_LIT>",
"::",
"<STR_LIT>",
"(",
"MO2",
".",
"getImm",
"(",
")",
")",
";"
] | [
"const",
"MachineOperand",
"&",
"MO2",
"=",
"MI",
"->",
"getOperand",
"(",
"OpNum",
"+",
"<NUM_LIT>",
")",
";",
"unsigned",
"Reg",
"=",
"MO1",
".",
"getReg",
"(",
")",
";",
"assert",
"(",
"TargetRegisterInfo",
"::",
"isPhysicalRegister",
"(",
"Reg",
")",
... |
GCC | loongarch | CPP | code_generation | CPU | 615,280 | [
"bool",
"loongarch_split_move_p",
"(",
"rtx",
"dest",
",",
"rtx",
"src",
")",
"{",
"unsigned",
"int",
"size",
"=",
"GET_MODE_SIZE",
"(",
"GET_MODE",
"(",
"dest",
")",
")",
";",
"if",
"(",
"size",
"==",
"<NUM_LIT>",
"&&",
"FP_REG_RTX_P",
"(",
"src",
")",
... | [
"Return",
"true",
"if",
"a",
"move",
"from",
"SRC",
"to",
"DEST",
"should",
"be",
"split",
"into",
"two",
".",
"SPLIT_TYPE",
"describes",
"the",
"split",
"condition",
"."
] |
LLVM | Hexagon | TD | program_repair | DSP | 615,281 | [
"<FIXS>",
"[",
"(",
"set",
"IntRegs",
":",
"$",
"dst",
",",
"(",
"and",
"IntRegs",
":",
"$",
"src1",
",",
"(",
"xor",
"IntRegs",
":",
"$",
"src2",
",",
"IntRegs",
":",
"$",
"src3",
")",
")",
")",
"]",
",",
"<FIXE>"
] | [
"def",
"ANDr_XORrr_V4",
":",
"MInst_acc",
"(",
"outs",
"IntRegs",
":",
"$",
"dst",
")",
",",
"(",
"ins",
"IntRegs",
":",
"$",
"src1",
",",
"IntRegs",
":",
"$",
"src2",
",",
"IntRegs",
":",
"$",
"src3",
")",
",",
"<STR_LIT>",
",",
"<BUGS>",
"[",
"("... |
LLVM | WebAssembly | CPP | stmt_completion | Virtual ISA | 615,282 | [
"END_LOOP",
")",
")",
";"
] | [
"if",
"(",
"MI",
".",
"getOpcode",
"(",
")",
"==",
"WebAssembly",
"::",
"END_LOOP",
")",
"BeforeSet",
".",
"insert",
"(",
"&",
"MI",
")",
";",
"else",
"AfterSet",
".",
"insert",
"(",
"&",
"MI",
")",
";",
"}",
"auto",
"InsertPos",
"=",
"GetEarliestIns... |
LLVM | Hexagon | TD | stmt_completion | DSP | 615,283 | [
";"
] | [
"def",
"L4_iand_memoph_io",
":",
"HInst",
"<",
"(",
"outs",
")",
",",
"(",
"ins",
"IntRegs",
":",
"$",
"Rs32",
",",
"u31_1Imm",
":",
"$",
"Ii",
",",
"u5_0Imm",
":",
"$",
"II",
")",
",",
"<STR_LIT>",
",",
"tc_096199d3",
",",
"TypeV4LDST",
">",
",",
... |
LLVM | ARM | TD | stmt_completion | CPU | 615,284 | [
",",
"<NUM_LIT>",
">",
";"
] | [
"def",
"VACGEfq",
":",
"N3VQInt",
"<",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"N3RegFrm",
",",
"IIC_VBINQ",
",",
"<STR_LIT>",
",",
"<STR_LIT>",
",",
"v4i32",
",",
"v4f32",
",",
"int_arm_neon_vacge"
] |
LLVM | ARM | TD | next_suggestion | CPU | 615,285 | [
"}",
"]",
">",
";"
] | [
"return",
"cast",
"<",
"LoadSDNode",
">",
"(",
"N",
")",
"-",
">",
"getAlignment",
"(",
")",
">",
"=",
"<NUM_LIT>",
";",
"}",
"]",
">",
";",
"def",
"dword_alignedstore",
":",
"PatFrag",
"<",
"(",
"ops",
"node",
":",
"$",
"val",
",",
"node",
":",
... |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 615,286 | [
"Imm",
")",
";"
] | [
"return",
"Subtarget",
"->",
"getInstrInfo",
"(",
")",
"->",
"isInlineConstant",
"("
] |
LLVM | ARM | TD | next_suggestion | CPU | 615,287 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] | [
"def",
"STRBT_POST_IMM",
":",
"AI2ldstidx",
"<",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"(",
"outs",
"GPR",
":",
"$",
"Rn_wb",
")",
",",
"(",
"ins",
"GPR",
":",
"$",
"Rt",
",",
"addr_offset_none",
":",
"$",
"addr",
",",
"am2offset_imm",
... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 615,288 | [
"assert",
"(",
"ST",
"->",
"getWavefrontSize",
"(",
")",
"==",
"<NUM_LIT>",
")",
";"
] | [
"if",
"(",
"Opcode",
"==",
"<STR_LIT>",
"::",
"<STR_LIT>",
"&&",
"ST",
"->",
"hasCaymanISA",
"(",
")",
"&&",
"getLoopDepth",
"(",
")",
">",
"<NUM_LIT>",
")",
"return",
"true",
";",
"if",
"(",
"!",
"ST",
"->",
"hasCFAluBug",
"(",
")",
")",
"return",
"... |
LLVM | WebAssembly | CPP | next_suggestion | Virtual ISA | 615,289 | [
"BuildMI",
"(",
"&",
"MBB",
",",
"DL",
",",
"get",
"(",
"WebAssembly",
"::",
"BR",
")",
")",
".",
"addMBB",
"(",
"FBB",
")",
";"
] | [
"return",
"<NUM_LIT>",
";",
"}",
"BuildMI",
"(",
"&",
"MBB",
",",
"DL",
",",
"get",
"(",
"WebAssembly",
"::",
"BRIF",
")",
")",
".",
"addMBB",
"(",
"TBB",
")",
".",
"addOperand",
"(",
"Cond",
"[",
"<NUM_LIT>",
"]",
")",
";",
"if",
"(",
"!",
"FBB"... |
GCC | sh | CPP | stmt_completion | CPU | 615,290 | [
"SH_DWARF_FRAME_FPSCR",
"]",
".",
"how",
"=",
"REG_SAVED_OFFSET",
";"
] | [
"static",
"_",
"Unwind_Reason_Code",
"shmedia_fallback_frame_state",
"(",
"struct",
"_",
"Unwind_Context",
"*",
"context",
",",
"_",
"Unwind_FrameState",
"*",
"fs",
")",
"{",
"unsigned",
"char",
"*",
"pc",
"=",
"context",
"->",
"ra",
";",
"struct",
"sigcontext",... |
GCC | ia64 | CPP | stmt_completion | CPU | 615,291 | [
"unw_state_record",
"*",
"sr",
")",
"{"
] | [
"static",
"inline",
"void",
"desc_reg_gr",
"(",
"unsigned",
"char",
"reg",
",",
"unsigned",
"char",
"dst",
",",
"struct"
] |
LLVM | X86 | CPP | stmt_completion | CPU | 615,292 | [
")",
")",
"{"
] | [
"const",
"TargetMachine",
"&",
"TM",
"=",
"getTLI",
"(",
")",
"->",
"getTargetMachine",
"(",
")",
";",
"const",
"FeatureBitset",
"&",
"CallerBits",
"=",
"TM",
".",
"getSubtargetImpl",
"(",
"*",
"Caller",
")",
"->",
"getFeatureBits",
"(",
")",
";",
"const",... |
LLVM | PowerPC | CPP | stmt_completion | CPU | 615,293 | [
"(",
")",
")",
"return",
"<NUM_LIT>",
";"
] | [
"unsigned",
"PPCTargetLowering",
"::",
"getByValTypeAlignment",
"(",
"Type",
"*",
"Ty",
")",
"const",
"{",
"const",
"TargetMachine",
"&",
"TM",
"=",
"getTargetMachine",
"(",
")",
";",
"if",
"(",
"TM",
".",
"getSubtarget",
"<",
"PPCSubtarget",
">",
"(",
")",
... |
LLVM | AArch64 | CPP | next_suggestion | CPU | 615,294 | [
"return",
"Copy",
";"
] | [
"MachineRegisterInfo",
"&",
"RegInfo",
"=",
"MF",
"->",
"getRegInfo",
"(",
")",
";",
"*",
"TLSBaseAddrReg",
"=",
"RegInfo",
".",
"createVirtualRegister",
"(",
"&",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
";",
"MachineInstr",
"*",
"Next",
"=",
"I",
"->",
"getNex... |
LLVM | X86 | CPP | next_suggestion | CPU | 615,295 | [
"}"
] | [
"if",
"(",
"NumBytes",
")",
"*",
"NumBytes",
"-=",
"NI",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getImm",
"(",
")",
";",
"MBB",
".",
"erase",
"(",
"NI",
")",
";",
"MBBI",
"=",
"NI",
";",
"}",
"else",
"if",
"(",
"(",
"Opc",
"==",
"X86",... |
LLVM | AArch64 | CPP | stmt_completion | CPU | 615,296 | [
"::",
"<STR_LIT>",
";"
] | [
"static",
"unsigned",
"getDUPLANEOp",
"(",
"EVT",
"EltType",
")",
"{",
"if",
"(",
"EltType",
"==",
"MVT",
"::",
"i8",
")",
"return",
"<STR_LIT>",
"::",
"<STR_LIT>",
";",
"if",
"(",
"EltType",
"==",
"MVT",
"::",
"i16",
"||",
"EltType",
"==",
"MVT",
"::"... |
LLVM | Hexagon | TD | next_suggestion | DSP | 615,297 | [
"}"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"prefersSl... |
LLVM | ARM | CPP | next_suggestion | CPU | 615,298 | [
"}",
"else",
"if",
"(",
"Reg",
">=",
"ARM",
"::",
"S0",
"&&",
"Reg",
"<=",
"ARM",
"::",
"S31",
")",
"{"
] | [
"}",
"if",
"(",
"Reg",
">=",
"ARM",
"::",
"Q0",
"&&",
"Reg",
"<=",
"ARM",
"::",
"Q7",
")",
"{",
"int",
"R",
"=",
"Reg",
"-",
"ARM",
"::",
"Q0",
";",
"ClearRegs",
".",
"reset",
"(",
"R",
"*",
"<NUM_LIT>",
",",
"(",
"R",
"+",
"<NUM_LIT>",
")",
... |
LLVM | TVM | CPP | next_suggestion | Virtual ISA | 615,299 | [
"}"
] | [
"unsigned",
"IntNo",
"=",
"cast",
"<",
"ConstantSDNode",
">",
"(",
"Op",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
")",
"->",
"getZExtValue",
"(",
")",
";",
"SDLoc",
"DL",
"(",
"Op",
")",
";",
"switch",
"(",
"IntNo",
")",
"{",
"default",
":",
"break"... |
Subsets and Splits
No community queries yet
The top public SQL queries from the community will appear here once available.