Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
GCC
i386
CPP
stmt_completion
CPU
615,300
[ "CONST_SECTION_ASM_OP", ")", ";", "\\", "in_section", "=", "in_const", ";", "\\", "}", "\\", "}" ]
[ "void", "\\", "const_section", "(", ")", "\\", "{", "\\", "if", "(", "!", "USE_CONST_SECTION", ")", "\\", "text_section", "(", ")", ";", "\\", "else", "if", "(", "in_section", "!=", "in_const", ")", "\\", "{", "\\", "fprintf", "(", "asm_out_file", ",",...
LLVM
AMDGPU
CPP
next_suggestion
GPU
615,301
[ "}" ]
[ "StringRef", "getPassName", "(", ")", "const", "override", "{", "return", "<STR_LIT>", "AMDGPU Pre-RA optimizations", "<STR_LIT>", ";" ]
GCC
s390
MD
stmt_completion
MPU
615,302
[ ")", ")", "]" ]
[ "(", "compare", "(", "plus", ":", "DI", "(", "zero_extend", ":", "DI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "const_int", "<N...
LLVM
Hexagon
TD
next_suggestion
DSP
615,303
[ "let", "isPredicatedNew", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isTerminator", "=", "<NUM_LIT>", ";", "let",...
LLVM
X86
CPP
stmt_completion
CPU
615,304
[ "Opnd1", ";" ]
[ "static", "bool", "isFMAddSubOrFMSubAdd", "(", "const", "X86Subtarget", "&", "Subtarget", ",", "SelectionDAG", "&", "DAG", ",", "SDValue", "&", "Opnd0", ",", "SDValue", "&", "Opnd1", ",", "SDValue", "&", "Opnd2", ",", "unsigned", "ExpectedUses", ")", "{", "i...
LLVM
Hexagon
TD
next_suggestion
DSP
615,305
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "II", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
[ "class", "Enc_f0cca7", ":", "OpcodeHexagon", "{", "bits", "<", "<NUM_LIT>", ">", "Ii", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Ii", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "bits", "<", "<NUM_LIT>", ">", "II", ";" ]
GCC
nds32
CPP
next_suggestion
CPU
615,306
[ "}" ]
[ "static", "bool", "nds32_strict_argument_naming", "(", "cumulative_args_t", "ca", "ATTRIBUTE_UNUSED", ")", "{", "return", "true", ";" ]
GCC
v850
MD
stmt_completion
MPU
615,307
[ ")", ")", "]" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "unsigned_fix", ":", "SI", "(", "match_operand", ":", "SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
AArch64
TD
stmt_completion
CPU
615,308
[ "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Zd", ";", "bits", "<", "<NUM_LIT>", ">", "Zn", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "sz8_64", ";", "let", "Ins...
LLVM
ARM
CPP
next_suggestion
CPU
615,309
[ "MadeChange", "=", "true", ";" ]
[ "break", ";", "}", "if", "(", "NewOpc", ")", "{", "unsigned", "MaxOffs", "=", "(", "(", "<NUM_LIT>", "<<", "(", "Bits", "-", "<NUM_LIT>", ")", ")", "-", "<NUM_LIT>", ")", "*", "Scale", ";", "MachineBasicBlock", "*", "DestBB", "=", "Br", ".", "MI", ...
GCC
vax
MD
stmt_completion
CPU
615,310
[ "VAX_PSL_REGNUM", ")", ")", "]", ")", "]" ]
[ "(", "match_dup", "<NUM_LIT>", ")", ")", "(", "clobber", "(", "reg", ":", "CC" ]
LLVM
PowerPC
CPP
next_suggestion
CPU
615,311
[ "Inst", ".", "addOperand", "(", "MCOperand", "::", "createReg", "(", "VSRpRegs", "[", "RegNo", ">>", "<NUM_LIT>", "]", ")", ")", ";" ]
[ "static", "DecodeStatus", "decodeVSRpEvenOperands", "(", "MCInst", "&", "Inst", ",", "uint64_t", "RegNo", ",", "uint64_t", "Address", ",", "const", "void", "*", "Decoder", ")", "{", "if", "(", "RegNo", "&", "<NUM_LIT>", ")", "return", "MCDisassembler", "::", ...
LLVM
Hexagon
CPP
next_suggestion
DSP
615,312
[ "}" ]
[ "short", "changeAddrMode_abs_io", "(", "const", "MachineInstr", "&", "MI", ")", "const", "{", "return", "changeAddrMode_abs_io", "(", "MI", ".", "getOpcode", "(", ")", ")", ";" ]
LLVM
X86
CPP
next_suggestion
CPU
615,313
[ "SDValue", "Ops1", "[", "]", "=", "{", "Chain", ",", "DAG", ".", "getTargetExternalSymbol", "(", "<STR_LIT>", "__tls_get_addr", "<STR_LIT>", ",", "PtrVT", ")", ",", "DAG", ".", "getRegister", "(", "X86", "::", "RDI", ",", "PtrVT", ")", ",", "InFlag", "}"...
[ "InFlag", "=", "Result", ".", "getValue", "(", "<NUM_LIT>", ")", ";", "Chain", "=", "DAG", ".", "getCopyToReg", "(", "Chain", ",", "dl", ",", "X86", "::", "RDI", ",", "Result", ",", "InFlag", ")", ";", "InFlag", "=", "Chain", ".", "getValue", "(", ...
LLVM
AArch64
CPP
stmt_completion
CPU
615,314
[ ".", "getRegister", "(", "RegNo", ")", ";" ]
[ "static", "DecodeStatus", "DecodeZPR4RegisterClass", "(", "MCInst", "&", "Inst", ",", "unsigned", "RegNo", ",", "uint64_t", "Address", ",", "const", "void", "*", "Decoder", ")", "{", "if", "(", "RegNo", ">", "<NUM_LIT>", ")", "return", "Fail", ";", "unsigned...
LLVM
X86
CPP
stmt_completion
CPU
615,315
[ "DAG", ",", "DL", ",", "true", ")", ";" ]
[ "static", "SDValue", "lowerV16F32Shuffle", "(", "const", "SDLoc", "&", "DL", ",", "ArrayRef", "<", "int", ">", "Mask", ",", "const", "APInt", "&", "Zeroable", ",", "SDValue", "V1", ",", "SDValue", "V2", ",", "const", "X86Subtarget", "&", "Subtarget", ",", ...
GCC
i386
MD
stmt_completion
CPU
615,316
[ ")", "]", ")" ]
[ "(", "define_mode_attr", "pmov_suff_2", "[", "(", "V16QI", "<STR_LIT>", ")", "(", "V8HI", "<STR_LIT>", ")", "(", "V4SI", "<STR_LIT>" ]
LLVM
Hexagon
TD
next_suggestion
DSP
615,317
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isTerminator", "=", "<NUM_LIT>", ";", "let",...
GCC
mips
MD
stmt_completion
CPU
615,318
[ "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", "(" ]
LLVM
R600
CPP
program_repair
GPU
615,319
[ "<FIXS>", "if", "(", "checkPrivateAddress", "(", "N", "->", "getMemOperand", "(", ")", ")", ")", "{", "<FIXE>", "<FIXS>", "if", "(", "!", "checkType", "(", "N", "->", "getMemOperand", "(", ")", "->", "getValue", "(", ")", ",", "<STR_LIT>", "::", "<STR_...
[ "}", "bool", "AMDGPUDAGToDAGISel", "::", "isPrivateLoad", "(", "const", "LoadSDNode", "*", "N", ")", "const", "{", "<BUGS>", "if", "(", "checkType", "(", "N", "->", "getSrcValue", "(", ")", ",", "<STR_LIT>", "::", "<STR_LIT>", ")", ")", "{", "<BUGE>", "i...
LLVM
HSAIL
TD
stmt_completion
Virtual ISA
615,320
[ "NAME", "#", "<STR_LIT>", ",", "<NUM_LIT>", ">", ";" ]
[ "def", "_V2_U32", ":", "LD", "<", "opName", "#", "<STR_LIT>", ",", "BrigVal", ",", "(", "outs", "Vec2DestOp32", ":", "$", "dest", ")", ">", ",", "LdStVectorMap", "<" ]
LLVM
PowerPC
CPP
code_generation
CPU
615,321
[ "bool", "PPCAsmParser", "::", "ParseInstruction", "(", "ParseInstructionInfo", "&", "Info", ",", "StringRef", "Name", ",", "SMLoc", "NameLoc", ",", "OperandVector", "&", "Operands", ")", "{", "std", "::", "string", "NewOpcode", ";", "if", "(", "getLexer", "(",...
[ "ParseInstruction", "-", "Parse", "one", "assembly", "instruction", "." ]
GCC
mips
CPP
next_suggestion
CPU
615,322
[ "bsel", "=", "gen_rtx_IOR", "(", "vimode", ",", "gen_rtx_AND", "(", "vimode", ",", "gen_rtx_NOT", "(", "vimode", ",", "mask", ")", ",", "src2", ")", ",", "gen_rtx_AND", "(", "vimode", ",", "mask", ",", "src1", ")", ")", ";" ]
[ "if", "(", "operands", "[", "<NUM_LIT>", "]", "==", "CONSTM1_RTX", "(", "vimode", ")", "&&", "operands", "[", "<NUM_LIT>", "]", "==", "CONST0_RTX", "(", "vimode", ")", ")", "emit_move_insn", "(", "operands", "[", "<NUM_LIT>", "]", ",", "cmp_res", ")", ";...
LLVM
X86
CPP
code_generation
CPU
615,323
[ "bool", "X86InstructionSelector", "::", "select", "(", "MachineInstr", "&", "I", ")", "const", "{", "assert", "(", "I", ".", "getParent", "(", ")", "&&", "<STR_LIT>", "Instruction should be in a basic block!", "<STR_LIT>", ")", ";", "assert", "(", "I", ".", "g...
[ "Select", "the", "(", "possibly", "generic", ")", "instruction", "I", "to", "only", "use", "target-specific", "opcodes", "." ]
GCC
mn10300
CPP
code_generation
MPU
615,324
[ "static", "rtx", "F", "(", "rtx", "r", ")", "{", "RTX_FRAME_RELATED_P", "(", "r", ")", "=", "<NUM_LIT>", ";", "return", "r", ";", "}" ]
[ "We", "use", "this", "to", "wrap", "all", "emitted", "insns", "in", "the", "prologue", ",", "so", "they", "get", "the", "``", "frame-related", "''", "(", "/f", ")", "flag", "set", "." ]
GCC
rs6000
MD
next_suggestion
CPU
615,325
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", ")", "(", "unspec", "[", "(", "const_int", "<NUM_LIT>", ")", "]", "<NUM_LIT>", ")", "]", "<STR_LIT>", "<STR_LIT>" ]
LLVM
AArch64
TD
stmt_completion
CPU
615,326
[ "<STR_LIT>", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "label", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "page", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "label", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", ...
GCC
arm
CPP
stmt_completion
CPU
615,327
[ "_", "o", ")", ";" ]
[ "vst3_u32", "(", "uint32_t", "*", "_", "_", "a", ",", "uint32x2x3_t", "_", "_", "b", ")", "{", "union", "{", "uint32x2x3_t", "_", "_", "i", ";", "_", "_", "builtin_neon_ei", "_", "_", "o", ";", "}", "_", "_", "bu", "=", "{", "_", "_", "b", "}...
LLVM
Hexagon
TD
next_suggestion
DSP
615,328
[ "bits", "<", "<NUM_LIT>", ">", "Rtt", ";" ]
[ "class", "T_M2_vmpy_acc_sat", "<", "string", "opc", ",", "bits", "<", "<NUM_LIT>", ">", "MajOp", ",", "bits", "<", "<NUM_LIT>", ">", "MinOp", ",", "bit", "hasShift", ",", "bit", "isRnd", ">", ":", "MInst", "<", "(", "outs", "DoubleRegs", ":", "$", "Rxx...
LLVM
Hexagon
TD
next_suggestion
DSP
615,329
[ "let", "isCompare", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isCommuta...
GCC
aarch64
MD
stmt_completion
CPU
615,330
[ "]", ")" ]
[ "(", "define_int_iterator", "VSHL", "[", "UNSPEC_SSHL", "UNSPEC_USHL", "UNSPEC_SRSHL", "UNSPEC_URSHL" ]
LLVM
AArch64
CPP
stmt_completion
CPU
615,331
[ "true", ";" ]
[ "if", "(", "!", "isTypeLegal", "(", "I", "->", "getOperand", "(", "<NUM_LIT>", ")", "->", "getType", "(", ")", ",", "SrcVT", ")", ")", "return", "false", ";", "if", "(", "!", "isTypeLegal", "(", "I", "->", "getType", "(", ")", ",", "RetVT", ")", ...
LLVM
AArch64
TD
next_suggestion
CPU
615,332
[ "}", "]", ">", "{", "let", "ParserMatchClass", "=", "Imm0_63Operand", ";" ]
[ "def", "timm0_63", ":", "Operand", "<", "i64", ">", ",", "TImmLeaf", "<", "i64", ",", "[", "{", "return", "(", "(", "uint64_t", ")", "Imm", ")", "<", "<NUM_LIT>", ";" ]
LLVM
Mips
CPP
stmt_completion
CPU
615,333
[ "<NUM_LIT>", ";" ]
[ "int", "DefReg", "=", "<NUM_LIT>", ";", "for", "(", "unsigned", "i", "=", "<NUM_LIT>", ",", "e", "=", "II", "->", "getNumOperands", "(", ")", ";", "i", "!=", "e", ";", "++", "i", ")", "{", "MachineOperand", "&", "MO", "=", "II", "->", "getOperand",...
LLVM
AMDGPU
CPP
stmt_completion
GPU
615,334
[ "makeArrayRef", "(", "Slots", ",", "NumElements", ")", ")", ";" ]
[ "if", "(", "LoadNode", "->", "getAlignment", "(", ")", "<", "<NUM_LIT>", ")", "return", "SDValue", "(", ")", ";", "int", "ConstantBlock", "=", "ConstantAddressBlock", "(", "Block", ")", ";", "SDValue", "Slots", "[", "<NUM_LIT>", "]", ";", "for", "(", "un...
LLVM
Mips
CPP
next_suggestion
CPU
615,335
[ "if", "(", "Subtarget", "->", "isGP32bit", "(", ")", ")", "OutStreamer", ".", "EmitRawText", "(", "StringRef", "(", "<STR_LIT>", "\\t.section .gcc_compiled_long32", "<STR_LIT>", ")", ")", ";" ]
[ "void", "MipsAsmPrinter", "::", "EmitStartOfAsmFile", "(", "Module", "&", "M", ")", "{", "OutStreamer", ".", "EmitRawText", "(", "<STR_LIT>", "\\t.section .mdebug.", "<STR_LIT>", "+", "Twine", "(", "getCurrentABIString", "(", ")", ")", ")", ";", "if", "(", "Su...
LLVM
M88k
CPP
stmt_completion
MPU
615,336
[ "<NUM_LIT>", ")", ";" ]
[ "return", "isImm", "(", "-", "<NUM_LIT>", "," ]
LLVM
TPC
TD
next_suggestion
Virtual ISA
615,337
[ "let", "Constraints", "=", "<STR_LIT>", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "op1", ";", "bits", "<", "<NUM_LIT>", ">", "op2", ";", "bits", "<", "<NUM_LIT>", ">", "optype", ";", "bits", "<", "<NUM_LIT>", ">", "sw", ";", "bits", "<", "<NUM_LIT>", ">", "pred", ";", "let", "Dest", "=", "dest", ";...
LLVM
X86
CPP
stmt_completion
CPU
615,338
[ "(", ")", "{" ]
[ "Target", "&", "llvm", "::", "getTheX86_64Target" ]
LLVM
AArch64
TD
next_suggestion
CPU
615,339
[ "}" ]
[ "def", "A64FXWrite_ADDLV1", ":", "SchedWriteRes", "<", "[", "A64FXGI03", "]", ">", "{", "let", "Latency", "=", "<NUM_LIT>", ";", "let", "NumMicroOps", "=", "<NUM_LIT>", ";" ]
GCC
rs6000
CPP
stmt_completion
CPU
615,340
[ ")", "_", "mm_storeu_pd", "(", "double", "*", "_", "_", "P", ",", "_", "_", "m128d", "_", "_", "A", ")", "{" ]
[ "extern", "_", "_", "inline", "void", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")" ]
LLVM
Hexagon
TD
next_suggestion
DSP
615,341
[ "let", "isExtendable", "=", "<NUM_LIT>", ";" ]
[ "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", "CextOpcode", "=", "<STR_LIT>", ";", "let", "InputType", "=", "<STR_LIT>", ";", "let", "BaseOpcode", "=", "<STR_LIT>", ";", "let", "isPredicable", "=", "<NUM_LIT>", ";", "let", "isReMaterializable", "=", "<NUM...
GCC
i386
MD
stmt_completion
CPU
615,342
[ ")", ")" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "V4SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "vec_merge", ":", "V4SI", "(", "not", ":", "V4SI", "(", "match_operator", ":", "V4SI", "<NUM_LIT>", "<STR_LIT>", "[", "(", ...
GCC
sparc
MD
next_suggestion
CPU
615,343
[ "(", "sign_extend", ":", "DI" ]
[ "[", "(", "set", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "plus", ":", "DI", "(", "mult", ":", "DI", "(", "sign_extend", ":", "DI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")" ...
LLVM
AMDGPU
CPP
next_suggestion
GPU
615,344
[ "LLVM_DEBUG", "(", "dbgs", "(", ")", "<<", "CfCount", "<<", "<STR_LIT>", ":", "<STR_LIT>", ";", "MI", "->", "dump", "(", ")", ";", ")", ";" ]
[ "MI", "->", "setDesc", "(", "TII", "->", "get", "(", "<STR_LIT>", "::", "<STR_LIT>", ")", ")", ";", "CfCount", "++", ";", "CFStack", ".", "pushBranch", "(", "<STR_LIT>", "::", "<STR_LIT>", ")", ";", "}", "else", "CFStack", ".", "pushBranch", "(", "<STR...
LLVM
BPF
CPP
stmt_completion
Virtual ISA
615,345
[ "OptimizationLevel", ")", "{" ]
[ "FPM", ".", "addPass", "(", "BPFPreserveDITypePass", "(", ")", ")", ";", "FPM", ".", "addPass", "(", "BPFIRPeepholePass", "(", ")", ")", ";", "MPM", ".", "addPass", "(", "createModuleToFunctionPassAdaptor", "(", "std", "::", "move", "(", "FPM", ")", ")", ...
GCC
i386
MD
stmt_completion
CPU
615,346
[ ")", ")", ")", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>" ]
GCC
spu
MD
next_suggestion
MPU
615,347
[ "}", ")" ]
[ "(", "match_dup", ":", "SI", "<NUM_LIT>", ")", "(", "match_dup", ":", "SI", "<NUM_LIT>", ")", "]", "UNSPEC_CPAT", ")", ")", "(", "set", "(", "match_operand", ":", "V", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "unspec", ":", "V", "[", "(", "matc...
GCC
powerpcspe
MD
stmt_completion
CPU
615,348
[ "<STR_LIT>", ")", ")", ")", "]" ]
[ "(", "sign_extend", ":", "EXTHI", "(", "match_operand", ":", "HI", "<NUM_LIT>", "<STR_LIT>" ]
LLVM
Hexagon
TD
next_suggestion
DSP
615,349
[ "bits", "<", "<NUM_LIT>", ">", "Rs32", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "II", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "II", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
GCC
rs6000
MD
stmt_completion
CPU
615,350
[ "<NUM_LIT>", "]", ",", "operands", "[", "<NUM_LIT>", "]", ")", ")" ]
[ "{", "if", "(", "!", "TARGET_P8_VECTOR", ")", "{", "emit_insn", "(", "gen_fixuns_trunc", "<", "mode", ">", "si2_stfiwx", "(", "operands", "[" ]
LLVM
AArch64
CPP
next_suggestion
CPU
615,351
[ "}" ]
[ "const", "bool", "IsILP32", "=", "TheTriple", ".", "isArch32Bit", "(", ")", ";", "return", "new", "DarwinAArch64AsmBackend", "(", "T", ",", "TheTriple", ",", "MRI", ",", "IsILP32", ")", ";", "}", "if", "(", "TheTriple", ".", "isOSBinFormatCOFF", "(", ")", ...
LLVM
ARM
CPP
stmt_completion
CPU
615,352
[ "Ty", "->", "dump", "(", ")", ";", "dbgs", "(", ")", "<<", "<STR_LIT>", "\\n", "<STR_LIT>", ")", ";" ]
[ "uint64_t", "Members", "=", "<NUM_LIT>", ";", "bool", "result", "=", "isHomogeneousAggregate", "(", "Ty", ",", "Base", ",", "Members", ")", ";", "DEBUG", "(", "dbgs", "(", ")", "<<", "<STR_LIT>", "isHA: ", "<STR_LIT>", "<<", "result", "<<", "<STR_LIT>", "<...
GCC
epiphany
CPP
stmt_completion
MPU
615,353
[ ",", "attrs", ")", ")", "return", "true", ";" ]
[ "if", "(", "lookup_attribute", "(", "<STR_LIT>", "interrupt", "<STR_LIT>" ]
GCC
i386
CPP
next_suggestion
CPU
615,354
[ "}" ]
[ "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "_", "tzmsk_u32", "(", "unsigned", "int", "_", "_", "X", ")", "{", "return", "~", "_", "_", "X", "&", "("...
LLVM
Hexagon
CPP
code_generation
DSP
615,355
[ "unsigned", "HexagonMCCodeEmitter", "::", "getMachineOpValue", "(", "MCInst", "const", "&", "MI", ",", "MCOperand", "const", "&", "MO", ",", "SmallVectorImpl", "<", "MCFixup", ">", "&", "Fixups", ",", "MCSubtargetInfo", "const", "&", "STI", ")", "const", "{", ...
[ "getMachineOpValue", "-", "Return", "binary", "encoding", "of", "operand", "." ]
LLVM
ARM64
TD
stmt_completion
CPU
615,356
[ "<NUM_LIT>", ",", "<STR_LIT>", ">", ";" ]
[ "def", "HVC", ":", "ExceptionGeneration", "<", "<NUM_LIT>", "," ]
GCC
arm
CPP
next_suggestion
CPU
615,357
[ "}" ]
[ "upper_bound", "=", "build_int_cst", "(", "size_type_node", ",", "nelems", "-", "<NUM_LIT>", ")", ";", "array_type", "=", "build_array_type", "(", "elem_type", ",", "build_index_type", "(", "upper_bound", ")", ")", ";", "return", "fold_build2", "(", "MEM_REF", "...
LLVM
X86
CPP
program_repair
CPU
615,358
[ "<FIXS>", "if", "(", "X86ScalarSSE", ")", "{", "assert", "(", "Op1", ".", "getOpcode", "(", ")", "==", "ISD", "::", "LOAD", "&&", "<STR_LIT>", "SSE load not promoted", "<STR_LIT>", ")", ";", "Opc", "=", "X86", "::", "ADDSDrm", ";", "}", "else", "{", "O...
[ "case", "MVT", "::", "i8", ":", "Opc", "=", "X86", "::", "ADD8rm", ";", "break", ";", "case", "MVT", "::", "i16", ":", "Opc", "=", "X86", "::", "ADD16rm", ";", "break", ";", "case", "MVT", "::", "i32", ":", "Opc", "=", "X86", "::", "ADD32rm", "...
GCC
i386
MD
next_suggestion
CPU
615,359
[ "(", "rotatert", ":", "SWI48", "(", "match_dup", "<NUM_LIT>", ")", "(", "match_dup", "<NUM_LIT>", ")", ")", ")", "]", ")" ]
[ "(", "clobber", "(", "reg", ":", "CC", "FLAGS_REG", ")", ")", "]", "<STR_LIT>", "[", "(", "set", "(", "match_dup", "<NUM_LIT>", ")" ]
LLVM
Hexagon
TD
next_suggestion
DSP
615,360
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isFP", "=", "<NUM_LIT>", ";", "let", "Uses", "=", "[", "USR", "]", ";" ]
LLVM
Hexagon
CPP
stmt_completion
DSP
615,361
[ "<STR_LIT>", "BotQ", "<STR_LIT>", ")", "{" ]
[ "ConvergingVLIWScheduler", "(", ")", ":", "DAG", "(", "<NUM_LIT>", ")", ",", "SchedModel", "(", "<NUM_LIT>", ")", ",", "TRI", "(", "<NUM_LIT>", ")", ",", "Top", "(", "TopQID", ",", "<STR_LIT>", "TopQ", "<STR_LIT>", ")", ",", "Bot", "(", "BotQID", "," ]
GCC
i386
CPP
stmt_completion
CPU
615,362
[ "_", "m512i", "_", "_", "A", ")", "{" ]
[ "extern", "_", "_", "inline", "_", "_", "m512i", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm512_conflict_epi32", "(", "_" ]
LLVM
X86
CPP
program_repair
CPU
615,363
[ "<FIXS>", "Register", "LHS", "=", "I", ".", "getOperand", "(", "<NUM_LIT>", ")", ".", "getReg", "(", ")", ";", "Register", "RHS", "=", "I", ".", "getOperand", "(", "<NUM_LIT>", ")", ".", "getReg", "(", ")", ";", "<FIXE>" ]
[ "std", "::", "tie", "(", "CC", ",", "SwapArgs", ")", "=", "X86", "::", "getX86ConditionCode", "(", "(", "CmpInst", "::", "Predicate", ")", "I", ".", "getOperand", "(", "<NUM_LIT>", ")", ".", "getPredicate", "(", ")", ")", ";", "<BUGS>", "unsigned", "LH...
LLVM
TPC
TD
stmt_completion
Virtual ISA
615,364
[ "Pred", ")", ",", "<STR_LIT>", ")", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "op2", ";", "bits", "<", "<NUM_LIT>", ">", "optype", ";", "bits", "<", "<NUM_LIT>", ">", "sw", ";", "bits", "<", "<NUM_LIT>", ">", "pred", ";", "let", "Dest", "=", "dest", ";", "let", "SrcA", "=", "op1", ";", "let", ...
GCC
arm
CPP
stmt_completion
CPU
615,365
[ "_", "_", "b", ",", "_", "_", "p", ")", ";" ]
[ "return", "_", "_", "builtin_mve_vcmpcsq_m_uv4si", "(", "_", "_", "a", "," ]
LLVM
OR1K
CPP
next_suggestion
CPU
615,366
[ "return", "exitMBB", ";" ]
[ "unsigned", "Incr", "=", "MI", ".", "getOperand", "(", "<NUM_LIT>", ")", ".", "getReg", "(", ")", ";", "unsigned", "StoreVal", "=", "RegInfo", ".", "createVirtualRegister", "(", "RC", ")", ";", "unsigned", "AndRes", "=", "RegInfo", ".", "createVirtualRegiste...
GCC
alpha
MD
stmt_completion
MPU
615,367
[ ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>" ]
LLVM
VE
TD
next_suggestion
CPU
615,368
[ "let", "ParserMatchClass", "=", "VEMEMziAsmOperand", ";" ]
[ "def", "MEMziASX", ":", "Operand", "<", "iPTR", ">", "{", "let", "PrintMethod", "=", "<STR_LIT>", ";", "let", "MIOperandInfo", "=", "(", "ops", "i32imm", ",", "i32imm", ")", ";" ]
LLVM
ARM
CPP
stmt_completion
CPU
615,369
[ "(", "OpRegs", ")", ";" ]
[ "for", "(", "const", "MachineOperand", "&", "Op", ":", "MI", ".", "operands", "(", ")", ")", "{", "if", "(", "!", "Op", ".", "isReg", "(", ")", "||", "!", "Op", ".", "isUse", "(", ")", ")", "continue", ";", "OpRegs", ".", "push_back", "(", "Op"...
LLVM
XCore
CPP
code_generation
MPU
615,370
[ "void", "XCoreFrameLowering", "::", "eliminateCallFramePseudoInstr", "(", "MachineFunction", "&", "MF", ",", "MachineBasicBlock", "&", "MBB", ",", "MachineBasicBlock", "::", "iterator", "I", ")", "const", "{", "const", "XCoreInstrInfo", "&", "TII", "=", "*", "stat...
[ "This", "method", "is", "called", "during", "prolog/epilog", "code", "insertion", "to", "eliminate", "call", "frame", "setup", "and", "destroy", "pseudo", "instructions", "(", "but", "only", "if", "the", "Target", "is", "using", "them", ")", "." ]
GCC
arm
CPP
next_suggestion
CPU
615,371
[ "rtx", "src_mem", "=", "XEXP", "(", "SET_SRC", "(", "i_pat", ")", ",", "<NUM_LIT>", ")", ";" ]
[ "}", "}", "}", "if", "(", "REG_NOTE_KIND", "(", "link", ")", "==", "REG_DEP_ANTI", "||", "REG_NOTE_KIND", "(", "link", ")", "==", "REG_DEP_OUTPUT", ")", "return", "<NUM_LIT>", ";", "if", "(", "REG_NOTE_KIND", "(", "link", ")", "==", "<NUM_LIT>", "&&", "G...
LLVM
BPF
CPP
stmt_completion
Virtual ISA
615,372
[ "(", ")", ";" ]
[ "StringRef", "Name", "=", "getLexer", "(", ")", ".", "getTok", "(", ")", ".", "getIdentifier", "(", ")", ";", "if", "(", "!", "MatchRegisterName", "(", "Name", ")", ")", "{", "getParser", "(", ")", ".", "Lex" ]
GCC
rs6000
MD
stmt_completion
CPU
615,373
[ ")", "]", ")" ]
[ "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", "UNSPEC_VSLDOI", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>" ]
LLVM
Hexagon
TD
next_suggestion
DSP
615,374
[ "}" ]
[ "bits", "<", "<NUM_LIT>", ">", "Rd16", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rd16", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
LLVM
ARM64
TD
next_suggestion
CPU
615,375
[ "let", "ParserMatchClass", "=", "Imm1_32Operand", ";" ]
[ "let", "EncoderMethod", "=", "<STR_LIT>", ";", "let", "DecoderMethod", "=", "<STR_LIT>", ";" ]
GCC
c6x
MD
stmt_completion
VLIW
615,376
[ ")" ]
[ "(", "and", "(", "match_code", "<STR_LIT>" ]
GCC
i386
MD
stmt_completion
CPU
615,377
[ "<STR_LIT>", ")" ]
[ "(", "define_cpu_unit", "<STR_LIT>", "<STR_LIT>", ")", "(", "define_cpu_unit", "<STR_LIT>" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
615,378
[ ",", "<NUM_LIT>", ")", ";" ]
[ "const", "TargetRegisterClass", "*", "ArgRC", ";", "LLT", "ArgTy", ";", "CallingConv", "::", "ID", "CC", "=", "B", ".", "getMF", "(", ")", ".", "getFunction", "(", ")", ".", "getCallingConv", "(", ")", ";", "const", "ArgDescriptor", "WorkGroupIDX", "=", ...
LLVM
JVM
CPP
stmt_completion
Virtual ISA
615,379
[ "RegAllocPass", ")", ";" ]
[ "void", "JVMPassConfig", "::", "addOptimizedRegAlloc", "(", "FunctionPass", "*", "RegAllocPass", ")", "{", "disablePass", "(", "&", "RegisterCoalescerID", ")", ";", "TargetPassConfig", "::", "addOptimizedRegAlloc", "(" ]
GCC
mips
MD
next_suggestion
CPU
615,380
[ "{", "return", "mips_output_sync_loop", "(", "insn", ",", "operands", ")" ]
[ "[", "(", "minus", ":", "GPR", "(", "match_dup", "<NUM_LIT>", ")", "(", "match_operand", ":", "GPR", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "]", "UNSPEC_SYNC_OLD_OP", ")", ")", "]", "<STR_LIT>" ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
615,381
[ "BE", "=", "MF", ".", "end", "(", ")", ";" ]
[ "TII", "=", "ST", ".", "getInstrInfo", "(", ")", ";", "MDT", "=", "&", "getAnalysis", "<", "MachineDominatorTree", ">", "(", ")", ";", "for", "(", "MachineFunction", "::", "iterator", "BI", "=", "MF", ".", "begin", "(", ")", ",", "BE", "=", "MF", "...
LLVM
ARM
TD
stmt_completion
CPU
615,382
[ ")", ",", "$", "src", ")", ")", ">", ";" ]
[ "def", ":", "Pat", "<", "(", "i32", "(", "vecreduce_smax", "(", "v16i8", "MQPR", ":", "$", "src", ")", ")", ")", ",", "(", "i32", "(", "MVE_VMAXVs8", "(", "t2MVNi", "(", "i32", "<NUM_LIT>", ")" ]
LLVM
ARM
CPP
stmt_completion
CPU
615,383
[ "MVT", "::", "Glue", ",", "Cmp", ")", ";" ]
[ "assert", "(", "Subtarget", "->", "hasFP64", "(", ")", "||", "RHS", ".", "getValueType", "(", ")", "!=", "MVT", "::", "f64", ")", ";", "SDValue", "Cmp", ";", "if", "(", "!", "isFloatingPointZero", "(", "RHS", ")", ")", "Cmp", "=", "DAG", ".", "getN...
GCC
avr
CPP
stmt_completion
MPU
615,384
[ ")", "+", "avr_arch", "->", "sfr_offset", ";" ]
[ "avr_gasisr_prologues", "=", "<NUM_LIT>", ";", "if", "(", "!", "avr_set_core_architecture", "(", ")", ")", "return", ";", "gcc_assert", "(", "avr_long_double", ">=", "avr_double", "&&", "avr_double", ">=", "<NUM_LIT>", ")", ";", "avr_addr", ".", "sreg", "=", "...
LLVM
Hexagon
CPP
program_repair
DSP
615,385
[ "<FIXS>", "<FIXE>", "<FIXS>", "}", "static", "const", "NodeSet", "*", "node_class", "(", "GepNode", "*", "N", ",", "NodeSymRel", "&", "Rel", ")", "{", "<FIXE>", "<FIXS>", "return", "nullptr", ";", "}", "<FIXE>", "<FIXS>", "static", "NodePair", "node_pair", ...
[ "Nodes", ".", "insert", "(", "CF", "->", "second", ".", "begin", "(", ")", ",", "CF", "->", "second", ".", "end", "(", ")", ")", ";", "}", "}", "<BUGS>", "}", "<BUGE>", "}", "namespace", "{", "typedef", "std", "::", "set", "NodeSet", ">", "NodeSy...
LLVM
X86
TD
next_suggestion
CPU
615,386
[ "}" ]
[ "def", "BWWriteResGroup90", ":", "SchedWriteRes", "<", "[", "BWPort6", ",", "BWPort06", ",", "BWPort15", ",", "BWPort0156", "]", ">", "{", "let", "Latency", "=", "<NUM_LIT>", ";", "let", "NumMicroOps", "=", "<NUM_LIT>", ";", "let", "ResourceCycles", "=", "["...
GCC
aarch64
MD
stmt_completion
CPU
615,387
[ "]", ")", ")" ]
[ "(", "compare", ":", "CC", "(", "match_operand", ":", "GPI", "<NUM_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "GPI", "<NUM_LIT>", "<STR_LIT>", ")", ")", ")", "(", "set", "(", "match_operand", ":", "GPI", "<NUM_LIT>", "<STR_LIT>", ")", "(", "plus",...
LLVM
Hexagon
TD
stmt_completion
DSP
615,388
[ ";" ]
[ "def", "tc_1ad90acd", ":", "InstrItinClass" ]
LLVM
ARM
CPP
program_repair
CPU
615,389
[ "<FIXS>", "auto", "LRPos", "=", "llvm", "::", "find", "(", "UnspilledCS1GPRs", ",", "ARM", "::", "LR", ")", ";", "<FIXE>", "<FIXS>", "auto", "FPPos", "=", "llvm", "::", "find", "(", "UnspilledCS1GPRs", ",", "FramePtr", ")", ";", "<FIXE>" ]
[ "SavedRegs", ".", "set", "(", "ARM", "::", "LR", ")", ";", "LRSpilled", "=", "true", ";", "NumGPRSpills", "++", ";", "<BUGS>", "auto", "LRPos", "=", "find", "(", "UnspilledCS1GPRs", ",", "ARM", "::", "LR", ")", ";", "<BUGE>", "if", "(", "LRPos", "!="...
LLVM
AMDGPU
CPP
code_generation
GPU
615,390
[ "bool", "SIInsertWaits", "::", "runOnMachineFunction", "(", "MachineFunction", "&", "MF", ")", "{", "bool", "Changes", "=", "false", ";", "TII", "=", "static_cast", "<", "const", "SIInstrInfo", "*", ">", "(", "MF", ".", "getSubtarget", "(", ")", ".", "getI...
[ "runOnMachineFunction", "-", "Emit", "the", "function", "body", "." ]
LLVM
AArch64
TD
stmt_completion
CPU
615,391
[ "$", "nzcv", ")", ",", "(", "i32", "imm", ":", "$", "cond", ")", ",", "NZCV", ")", ")", "]", ">", "{" ]
[ "def", "Hrr", ":", "BaseFPCondComparison", "<", "signalAllNans", ",", "FPR16", ",", "mnemonic", ",", "[", "(", "set", "NZCV", ",", "(", "OpNode", "(", "f16", "FPR16", ":", "$", "Rn", ")", ",", "(", "f16", "FPR16", ":", "$", "Rm", ")", ",", "(", "...
GCC
m68hc11
CPP
next_suggestion
MPU
615,392
[ "if", "(", "return_size", ">", "HARD_REG_SIZE", ")", "emit_move_after_reload", "(", "gen_rtx", "(", "MEM", ",", "HImode", ",", "gen_rtx", "(", "PLUS", ",", "HImode", ",", "addr_reg", ",", "GEN_INT", "(", "<NUM_LIT>", ")", ")", ")", ",", "ix_reg", ",", "<...
[ "emit_move_after_reload", "(", "gen_rtx", "(", "REG", ",", "HImode", ",", "SOFT_SAVED_XY_REGNUM", ")", ",", "stack_pop_word", ",", "scratch", ")", ";", "emit_move_after_reload", "(", "gen_rtx", "(", "REG", ",", "HImode", ",", "SOFT_Z_REGNUM", ")", ",", "stack_po...
LLVM
ARM
CPP
stmt_completion
CPU
615,393
[ ";" ]
[ "bool", "ARMFastISel", "::", "TargetSelectInstruction", "(", "const", "Instruction", "*", "I", ")", "{", "switch", "(", "I", "->", "getOpcode", "(", ")", ")", "{", "case", "Instruction", "::", "Load", ":", "return", "SelectLoad", "(", "I", ")", ";", "cas...
GCC
spu
CPP
next_suggestion
MPU
615,394
[ "}" ]
[ "static", "int", "uses_ls_unit", "(", "rtx_insn", "*", "insn", ")", "{", "rtx", "set", "=", "single_set", "(", "insn", ")", ";", "if", "(", "set", "!=", "<NUM_LIT>", "&&", "(", "GET_CODE", "(", "SET_DEST", "(", "set", ")", ")", "==", "MEM", "||", "...
LLVM
X86
CPP
next_suggestion
CPU
615,395
[ "return", "<STR_LIT>", "::", "<STR_LIT>", "(", "RegNo", ",", "Start", ",", "End", ",", "true", ",", "OffsetOfLoc", ",", "Identifier", ",", "Info", ".", "OpDecl", ")", ";" ]
[ "StringRef", "Identifier", "=", "Tok", ".", "getString", "(", ")", ";", "if", "(", "ParseIntelIdentifier", "(", "Val", ",", "Identifier", ",", "Info", ",", "false", ",", "End", ")", ")", "return", "nullptr", ";", "InstInfo", "->", "AsmRewrites", "->", "p...
LLVM
Hexagon
TD
next_suggestion
DSP
615,396
[ "let", "prefersSlot3", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
GCC
arm
CPP
stmt_completion
CPU
615,397
[ "field", ")", ")", "{" ]
[ "int", "count", ";", "tree", "index", "=", "TYPE_DOMAIN", "(", "type", ")", ";", "if", "(", "!", "COMPLETE_TYPE_P", "(", "type", ")", "||", "TREE_CODE", "(", "TYPE_SIZE", "(", "type", ")", ")", "!=", "INTEGER_CST", ")", "return", "-", "<NUM_LIT>", ";",...
LLVM
ARM64
CPP
next_suggestion
CPU
615,398
[ "}" ]
[ "if", "(", "!", "MI", "->", "mayLoad", "(", ")", "&&", "!", "MI", "->", "mayStore", "(", ")", ")", "return", "false", ";", "MachineFunction", "&", "MF", "=", "*", "MI", "->", "getParent", "(", ")", "->", "getParent", "(", ")", ";", "const", "Targ...
LLVM
AArch64
TD
next_suggestion
CPU
615,399
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "offset", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "opc", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "V", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_L...