Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
GCC
sh
MD
program_repair
CPU
616,800
[ "<FIXS>", "[", "(", "set", "(", "match_operand", ":", "DF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "float_extend", ":", "DF", "(", "match_operand", ":", "SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>", "<FIXE>", "<FIXS>...
[ "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "(", "define_expand", "<STR_LIT>", "<BUGS>", "[", "(", "match_operand", ":", "DF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ...
GCC
m68k
MD
stmt_completion
MPU
616,801
[ "<STR_LIT>", ")", ")", ")", "]" ]
[ "(", "xor", ":", "QI", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>" ]
LLVM
TPC
TD
stmt_completion
Virtual ISA
616,802
[ "<NUM_LIT>", ";" ]
[ "let", "isNotUsedInDisasm", "=", "<NUM_LIT>", ";", "let", "hasSideEffects", "=", "<NUM_LIT>", ";", "bits", "<", "<NUM_LIT>", ">", "src", ";", "bits", "<", "<NUM_LIT>", ">", "sw", ";", "bits", "<", "<NUM_LIT>", ">", "pred", ";", "let", "SrcA", "=", "src",...
GCC
rs6000
MD
next_suggestion
CPU
616,803
[ "(", "gt", ":", "VEC_A", "(", "match_dup", "<NUM_LIT>", ")" ]
[ "(", "match_operand", ":", "VEC_A", "<NUM_LIT>", "<STR_LIT>", ")", ")", "]", "UNSPEC_PREDICATE", ")", ")", "(", "set", "(", "match_operand", ":", "VEC_A", "<NUM_LIT>", "<STR_LIT>", ")" ]
LLVM
X86
CPP
stmt_completion
CPU
616,804
[ "::", "RDI", ";" ]
[ "if", "(", "MI", ".", "getOpcode", "(", ")", "==", "X86", "::", "CALL64m_RVMARKER", ")", "Opc", "=", "X86", "::", "CALL64m", ";", "else", "if", "(", "MI", ".", "getOpcode", "(", ")", "==", "X86", "::", "CALL64r_RVMARKER", ")", "Opc", "=", "X86", ":...
LLVM
PowerPC
CPP
code_generation
CPU
616,805
[ "void", "PPCAIXAsmPrinter", "::", "emitEndOfAsmFile", "(", "Module", "&", "M", ")", "{", "if", "(", "M", ".", "empty", "(", ")", "&&", "TOCDataGlobalVars", ".", "empty", "(", ")", ")", "return", ";", "emitPGORefs", "(", ")", ";", "OutStreamer", "->", "...
[ "This", "virtual", "method", "can", "be", "overridden", "by", "targets", "that", "want", "to", "emit", "something", "at", "the", "end", "of", "their", "file", "." ]
GCC
alpha
CPP
program_repair
MPU
616,806
[ "<FIXS>", "static", "int", "vms_valid_decl_attribute_p", "PARAMS", "(", "(", "tree", ",", "tree", ",", "tree", ",", "tree", ")", ")", ";", "static", "unsigned", "int", "vms_section_type_flags", "PARAMS", "(", "(", "tree", ",", "const", "char", "*", ",", "i...
[ "#", "if", "TARGET_ABI_OPEN_VMS", "<BUGS>", "static", "int", "vms_valid_decl_attribute_p", "PARAMS", "(", "(", "tree", ",", "tree", ",", "tree", ",", "tree", ")", ")", ";", "#", "undef", "TARGET_VALID_DECL_ATTRIBUTE", "#", "define", "TARGET_VALID_DECL_ATTRIBUTE", ...
LLVM
ARM
CPP
next_suggestion
CPU
616,807
[ "}" ]
[ "if", "(", "GV", ")", "O", "<<", "GV", "->", "getName", "(", ")", ";", "else", "O", "<<", "S", ";", "if", "(", "isNonLazyPointer", "(", ")", ")", "O", "<<", "<STR_LIT>", "$non_lazy_ptr", "<STR_LIT>", ";", "else", "if", "(", "isStub", "(", ")", ")...
LLVM
CellSPU
CPP
stmt_completion
MPU
616,808
[ ")", "return", "N", ";" ]
[ "EVT", "vecVT", "=", "bvNode", "->", "getValueType", "(", "<NUM_LIT>", ")", ";", "DebugLoc", "dl", "=", "bvNode", "->", "getDebugLoc", "(", ")", ";", "if", "(", "(", "(", "vecVT", "==", "MVT", "::", "v8i16", ")", "&&", "(", "<STR_LIT>", "::", "<STR_L...
LLVM
AArch64
CPP
stmt_completion
CPU
616,809
[ ")", "==", "<NUM_LIT>", ")", "{" ]
[ "MulMCID", "=", "&", "TII", "->", "get", "(", "<STR_LIT>", "::", "<STR_LIT>", ")", ";", "break", ";", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "DupMCID", "=", "&", "TII", "->", "get", "(", "<STR_LIT>", "::", "<STR_LIT>", ")", ";", "MulMCID", "=", ...
LLVM
PowerPC
CPP
next_suggestion
CPU
616,810
[ "DAG", "->", "ReplaceAllUsesOfValueWith", "(", "SDValue", "(", "N", ",", "<NUM_LIT>", ")", ",", "N", "->", "getOperand", "(", "<NUM_LIT>", ")", ")", ";" ]
[ "V", "=", "V", "->", "getOperand", "(", "<NUM_LIT>", ")", ";", "}", "return", "V", ".", "hasOneUse", "(", ")", "?", "V", ":", "SDValue", "(", ")", ";", "}", ";", "SDValue", "VecOp", "=", "SkipRCCopy", "(", "N", "->", "getOperand", "(", "<NUM_LIT>",...
GCC
m68k
MD
stmt_completion
MPU
616,811
[ "gen_reg_rtx", "(", "SImode", ")" ]
[ "(", "zero_extend", ":", "DI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "(", "const_int", "<NUM_LIT>", ")", ")", ")", ")", "(", "clobber", "(", "match_dup", "<NUM_LIT>", ")", ")", "]", ")", "]", "<STR_LIT>", ...
GCC
aarch64
MD
stmt_completion
CPU
616,812
[ "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "[", "(", "set", "(", "match_operand", ":", "SVE_S", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "unspec", ":", "SVE_S", "[", "(", "match_operand", ":", "<", "VPRED", ">", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "DI" ]
LLVM
R600
CPP
stmt_completion
GPU
616,813
[ "Ptr", ",", "DAG", ".", "getConstant", "(", "PtrIncr", ",", "MVT", "::", "i32", ")", ")", ";" ]
[ "unsigned", "NumElements", "=", "<NUM_LIT>", ";", "if", "(", "VT", ".", "isVector", "(", ")", ")", "{", "NewVT", "=", "VT", ";", "NumElements", "=", "VT", ".", "getVectorNumElements", "(", ")", ";", "}", "Result", "=", "DAG", ".", "getNode", "(", "IS...
GCC
i386
CPP
next_suggestion
CPU
616,814
[ "}" ]
[ "if", "(", "mode", "!=", "QImode", ")", "{", "destexp", "=", "gen_rtx_ASHIFT", "(", "Pmode", ",", "countreg", ",", "GEN_INT", "(", "exact_log2", "(", "GET_MODE_SIZE", "(", "mode", ")", ")", ")", ")", ";", "destexp", "=", "gen_rtx_PLUS", "(", "Pmode", "...
GCC
gcn
MD
stmt_completion
GPU
616,815
[ "V64HI", "]", ")" ]
[ "(", "define_mode_iterator", "V_QIHI", "[", "V64QI" ]
LLVM
Hexagon
TD
next_suggestion
DSP
616,816
[ "let", "isExtentSigned", "=", "<NUM_LIT>", ";" ]
[ "let", "isPredicatedNew", "=", "<NUM_LIT>", ";", "let", "cofRelax1", "=", "<NUM_LIT>", ";", "let", "cofRelax2", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "Uses", "=", "[", "P1", "]", ";", "let", "Defs", "=", "[", "P1", ",",...
GCC
sparc
CPP
next_suggestion
CPU
616,817
[ "if", "(", "TARGET_VIS", "&&", "SCALAR_FLOAT_MODE_P", "(", "GET_MODE", "(", "x", ")", ")", "&&", "const_zero_operand", "(", "x", ",", "GET_MODE", "(", "x", ")", ")", ")", "return", "true", ";" ]
[ "case", "SYMBOL_REF", ":", "if", "(", "SYMBOL_REF_TLS_MODEL", "(", "x", ")", ")", "return", "false", ";", "break", ";", "case", "CONST", ":", "inner", "=", "XEXP", "(", "x", ",", "<NUM_LIT>", ")", ";", "if", "(", "GET_CODE", "(", "inner", ")", "==", ...
GCC
rs6000
MD
stmt_completion
CPU
616,818
[ "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "and", "(", "eq_attr" ]
LLVM
AArch64
TD
stmt_completion
CPU
616,819
[ "<STR_LIT>", ";" ]
[ "def", "sme_elm_idx0_0", ":", "Operand", "<", "i64", ">", ",", "ImmLeaf", "<", "i64", ",", "[", "{", "return", "(", "(", "uint64_t", ")", "Imm", ")", "=", "=", "<NUM_LIT>", ";", "}", "]", ">", "{", "let", "ParserMatchClass", "=", "Imm0_0Operand", ";"...
LLVM
X86
CPP
program_repair
CPU
616,820
[ "<FIXS>", "static", "SDValue", "PerformSETCCCombine", "(", "SDNode", "*", "N", ",", "SelectionDAG", "&", "DAG", ",", "TargetLowering", "::", "DAGCombinerInfo", "&", "DCI", ",", "const", "X86Subtarget", "*", "Subtarget", ")", "{", "<FIXE>" ]
[ "}", "<BUGS>", "static", "SDValue", "PerformSETCCCombine", "(", "SDNode", "*", "N", ",", "SelectionDAG", "&", "DAG", ")", "{", "<BUGE>", "DebugLoc", "DL", "=", "N", "->", "getDebugLoc", "(", ")", ";", "X86", "::", "CondCode", "CC", "=", "X86", "::", "C...
LLVM
MSP430
CPP
stmt_completion
MPU
616,821
[ "::", "<STR_LIT>", ")", ".", "addReg", "(", "<STR_LIT>", "::", "<STR_LIT>", ")", ".", "addImm", "(", "Amount", ")", ";" ]
[ "if", "(", "!", "TFI", "->", "hasReservedCallFrame", "(", "MF", ")", ")", "{", "MachineInstr", "*", "Old", "=", "I", ";", "uint64_t", "Amount", "=", "Old", "->", "getOperand", "(", "<NUM_LIT>", ")", ".", "getImm", "(", ")", ";", "if", "(", "Amount", ...
GCC
i386
CPP
code_generation
CPU
616,822
[ "static", "bool", "swap_top_of_ready_list", "(", "rtx_insn", "*", "*", "ready", ",", "int", "n_ready", ")", "{", "rtx_insn", "*", "top", "=", "ready", "[", "n_ready", "-", "<NUM_LIT>", "]", ";", "rtx_insn", "*", "next", "=", "ready", "[", "n_ready", "-",...
[ "Try", "to", "find", "the", "best", "candidate", "on", "the", "top", "of", "ready", "list", "if", "two", "insns", "have", "the", "same", "priority", "-", "candidate", "is", "best", "if", "its", "dependees", "were", "scheduled", "earlier", ".", "Applied", ...
LLVM
Mips
CPP
next_suggestion
CPU
616,823
[ "Hi", "=", "DAG", ".", "getNode", "(", "ISD", "::", "SELECT", ",", "DL", ",", "VT", ",", "Cond", ",", "IsSRA", "?", "Ext", ":", "DAG", ".", "getConstant", "(", "<NUM_LIT>", ",", "DL", ",", "VT", ")", ",", "ShiftRightHi", ")", ";" ]
[ "SDValue", "Cond", "=", "DAG", ".", "getNode", "(", "ISD", "::", "AND", ",", "DL", ",", "MVT", "::", "i32", ",", "Shamt", ",", "DAG", ".", "getConstant", "(", "VT", ".", "getSizeInBits", "(", ")", ",", "DL", ",", "MVT", "::", "i32", ")", ")", "...
LLVM
ARM
CPP
next_suggestion
CPU
616,824
[ "}" ]
[ "void", "ARMConstantPoolConstant", "::", "addSelectionDAGCSEId", "(", "FoldingSetNodeID", "&", "ID", ")", "{", "ID", ".", "AddPointer", "(", "CVal", ")", ";", "for", "(", "const", "auto", "*", "GV", ":", "GVars", ")", "ID", ".", "AddPointer", "(", "GV", ...
LLVM
SPIRV
CPP
next_suggestion
Virtual ISA
616,825
[ "return", "selectExtInst", "(", "ResVReg", ",", "ResType", ",", "I", ",", "CL", "::", "round", ",", "GL", "::", "Round", ")", ";" ]
[ "case", "TargetOpcode", "::", "G_BR", ":", "return", "selectBranch", "(", "I", ")", ";", "case", "TargetOpcode", "::", "G_BRCOND", ":", "return", "selectBranchCond", "(", "I", ")", ";", "case", "TargetOpcode", "::", "G_PHI", ":", "return", "selectPhi", "(", ...
GCC
powerpcspe
MD
stmt_completion
CPU
616,826
[ "<STR_LIT>", ")" ]
[ "(", "ior", "(", "match_operand", "<NUM_LIT>" ]
GCC
pdp11
MD
stmt_completion
MPU
616,827
[ ")", ")" ]
[ "(", "ior", "(", "match_test", "<STR_LIT>", ")", "(", "match_test", "<STR_LIT>", ")", ")" ]
LLVM
AMDGPU
CPP
program_repair
GPU
616,828
[ "<FIXS>", "void", "AMDGPUPALMetadata", "::", "setFunctionScratchSize", "(", "StringRef", "FnName", ",", "unsigned", "Val", ")", "{", "auto", "Node", "=", "getShaderFunction", "(", "FnName", ")", ";", "<FIXE>", "<FIXS>", "void", "AMDGPUPALMetadata", "::", "setFunct...
[ "}", "<BUGS>", "void", "AMDGPUPALMetadata", "::", "setFunctionScratchSize", "(", "const", "MachineFunction", "&", "MF", ",", "unsigned", "Val", ")", "{", "auto", "Node", "=", "getShaderFunction", "(", "MF", ".", "getFunction", "(", ")", ".", "getName", "(", ...
LLVM
ARM
CPP
next_suggestion
CPU
616,829
[ "SDValue", "CTLZ", "=", "DAG", ".", "getNode", "(", "ISD", "::", "CTLZ", ",", "dl", ",", "VT", ",", "LSB", ")", ";" ]
[ "assert", "(", "ST", "->", "hasNEON", "(", ")", ")", ";", "SDValue", "X", "=", "N", "->", "getOperand", "(", "<NUM_LIT>", ")", ";", "SDValue", "NX", "=", "DAG", ".", "getNode", "(", "ISD", "::", "SUB", ",", "dl", ",", "VT", ",", "getZeroVector", ...
GCC
sh
CPP
code_generation
CPU
616,830
[ "static", "int", "untangle_mova", "(", "int", "*", "num_mova", ",", "rtx_insn", "*", "*", "first_mova", ",", "rtx_insn", "*", "new", "_", "mova", ")", "{", "int", "n_addr", "=", "<NUM_LIT>", ";", "int", "f_target", ",", "n_target", "=", "<NUM_LIT>", ";",...
[ "NEW_MOVA", "is", "a", "mova", "we", "'ve", "just", "encountered", "while", "scanning", "forward", ".", "Update", "*", "num_mova", ",", "and", "check", "if", "the", "new", "mova", "is", "not", "nested", "within", "the", "first", "one", ".", "return", "0"...
LLVM
ARM
CPP
stmt_completion
CPU
616,831
[ ")", ",", "<STR_LIT>", "_GLOBAL_OFFSET_TABLE_", "<STR_LIT>", ",", "ARMPCLabelIndex", ",", "PCAdj", ")", ";" ]
[ "ARMFunctionInfo", "*", "AFI", "=", "MF", ".", "getInfo", "<", "ARMFunctionInfo", ">", "(", ")", ";", "unsigned", "ARMPCLabelIndex", "=", "AFI", "->", "createConstPoolEntryUId", "(", ")", ";", "EVT", "PtrVT", "=", "getPointerTy", "(", ")", ";", "DebugLoc", ...
LLVM
ARM
TD
next_suggestion
CPU
616,832
[ "let", "MIOperandInfo", "=", "(", "ops", "i32imm", ")", ";" ]
[ "def", "VectorIndex8Operand", ":", "AsmOperandClass", "{", "let", "Name", "=", "<STR_LIT>", ";", "}", "def", "VectorIndex16Operand", ":", "AsmOperandClass", "{", "let", "Name", "=", "<STR_LIT>", ";", "}", "def", "VectorIndex32Operand", ":", "AsmOperandClass", "{",...
GCC
i386
CPP
stmt_completion
CPU
616,833
[ "P", ",", "_", "_", "m64", "_", "_", "A", ")", "{" ]
[ "static", "_", "_", "inline", "void", "_", "_", "attribute__", "(", "(", "_", "_", "always_inline__", ")", ")", "_", "mm_stream_pi", "(", "_", "_", "m64", "*", "_", "_" ]
GCC
i386
CPP
next_suggestion
CPU
616,834
[ "}" ]
[ "_", "_", "m512", "_", "_", "W", ";", "return", "(", "_", "_", "m512", ")", "_", "_", "builtin_ia32_rsqrt28ps_mask", "(", "(", "_", "_", "v16sf", ")", "_", "_", "A", ",", "(", "_", "_", "v16sf", ")", "_", "_", "W", ",", "(", "_", "_", "mmas...
GCC
pa
CPP
next_suggestion
CPU
616,835
[ "use_reg", "(", "&", "CALL_INSN_FUNCTION_USAGE", "(", "call_insn", ")", ",", "gen_rtx_REG", "(", "SImode", ",", "<NUM_LIT>", ")", ")", ";" ]
[ "else", "emit_insn", "(", "gen_lcla1", "(", "gen_rtx_REG", "(", "SImode", ",", "<NUM_LIT>", ")", ",", "label_rtx", ")", ")", ";", "}", "if", "(", "!", "NO_DEFERRED_PROFILE_COUNTERS", ")", "{", "rtx", "count_label_rtx", ",", "addr", ",", "r24", ";", "char",...
LLVM
AMDGPU
CPP
code_generation
GPU
616,836
[ "bool", "R600Packetizer", "::", "runOnMachineFunction", "(", "MachineFunction", "&", "Fn", ")", "{", "const", "R600Subtarget", "&", "ST", "=", "Fn", ".", "getSubtarget", "<", "R600Subtarget", ">", "(", ")", ";", "const", "R600InstrInfo", "*", "TII", "=", "ST...
[ "runOnMachineFunction", "-", "Emit", "the", "function", "body", "." ]
LLVM
Mips
TD
next_suggestion
CPU
616,837
[ "list", "<", "dag", ">", "Pattern", "=", "[", "(", "set", "MSA128BOpnd", ":", "$", "wd", ",", "(", "vselect", "MSA128BOpnd", ":", "$", "wd_in", ",", "MSA128BOpnd", ":", "$", "wt", ",", "MSA128BOpnd", ":", "$", "ws", ")", ")", "]", ";" ]
[ "class", "BSEL_V_DESC", "{", "dag", "OutOperandList", "=", "(", "outs", "MSA128BOpnd", ":", "$", "wd", ")", ";", "dag", "InOperandList", "=", "(", "ins", "MSA128BOpnd", ":", "$", "wd_in", ",", "MSA128BOpnd", ":", "$", "ws", ",", "MSA128BOpnd", ":", "$", ...
GCC
rx
CPP
code_generation
CPU
616,838
[ "char", "*", "rx_gen_move_template", "(", "rtx", "*", "operands", ",", "bool", "is_movu", ")", "{", "static", "char", "out_template", "[", "<NUM_LIT>", "]", ";", "const", "char", "*", "extension", "=", "TARGET_AS100_SYNTAX", "?", "<STR_LIT>", ".L", "<STR_LIT>"...
[ "Returns", "an", "assembler", "template", "for", "a", "move", "instruction", "." ]
GCC
sparc
CPP
stmt_completion
CPU
616,839
[ "long long constant not a valid immediate operand", "<STR_LIT>", ")", ";" ]
[ "case", "LT", ":", "fputs", "(", "<STR_LIT>", "lz", "<STR_LIT>", ",", "file", ")", ";", "break", ";", "case", "LE", ":", "fputs", "(", "<STR_LIT>", "lez", "<STR_LIT>", ",", "file", ")", ";", "break", ";", "case", "GT", ":", "fputs", "(", "<STR_LIT>",...
LLVM
AArch64
TD
next_suggestion
CPU
616,840
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Zm", ";" ]
[ "def", "_S", ":", "sve_fp_fmul_by_indexed_elem", "<", "<NUM_LIT>", ",", "asm", ",", "ZPR32", ",", "ZPR3b32", ",", "VectorIndexS", ">", "{", "bits", "<", "<NUM_LIT>", ">", "Zm", ";", "bits", "<", "<NUM_LIT>", ">", "iop", ";", "let", "Inst", "{", "<NUM_LIT...
GCC
v850
MD
next_suggestion
MPU
616,841
[ "(", "match_test", "<STR_LIT>", ")", ")" ]
[ "(", "define_constraint", "<STR_LIT>", "<STR_LIT>" ]
LLVM
ARM64
TD
next_suggestion
CPU
616,842
[ "}" ]
[ "def", "movz_symbol_g1", ":", "Operand", "<", "i32", ">", "{", "let", "ParserMatchClass", "=", "MovZSymbolG1AsmOperand", ";" ]
LLVM
ARM
TD
next_suggestion
CPU
616,843
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "offset", "{", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "addr", ";", "let", "Inst", "{", "<NUM_LIT>", "...
LLVM
Hexagon
TD
next_suggestion
DSP
616,844
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "u11_3", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
616,845
[ "}" ]
[ "if", "(", "VT", "!=", "MVT", "::", "i64", ")", "break", ";", "KnownBits", "Known", "=", "DAG", ".", "computeKnownBits", "(", "X", ")", ";", "unsigned", "LZ", "=", "Known", ".", "countMinLeadingZeros", "(", ")", ";", "if", "(", "LZ", "<", "RHSVal", ...
GCC
tilepro
MD
stmt_completion
VLIW
616,846
[ ")", ")" ]
[ "(", "and", "(", "match_code", "<STR_LIT>", ")", "(", "match_test", "<STR_LIT>", ")" ]
GCC
ia64
CPP
stmt_completion
CPU
616,847
[ "mode", ")", ";" ]
[ "x", "=", "gen_rtx_NOT", "(", "mode", ",", "cmp", ")", ";", "x", "=", "gen_rtx_AND", "(", "mode", ",", "x", ",", "of", ")", ";", "emit_insn", "(", "gen_rtx_SET", "(", "VOIDmode", ",", "operands", "[", "<NUM_LIT>", "]", ",", "x", ")", ")", ";", "}...
LLVM
AArch64
TD
stmt_completion
CPU
616,848
[ "<", "i32", ">", "{" ]
[ "def", "arith_extend64", ":", "Operand" ]
LLVM
AArch64
CPP
next_suggestion
CPU
616,849
[ "return", "false", ";" ]
[ "bool", "CanNegateR", ";", "bool", "MustBeFirstR", ";", "if", "(", "!", "canEmitConjunction", "(", "O1", ",", "CanNegateR", ",", "MustBeFirstR", ",", "IsOR", ",", "Depth", "+", "<NUM_LIT>", ")", ")", "return", "false", ";", "if", "(", "MustBeFirstL", "&&",...
GCC
tilepro
MD
next_suggestion
VLIW
616,850
[ "(", "const_int", "<NUM_LIT>", ")" ]
[ "(", "define_expand", "<STR_LIT>", "[", "(", "prefetch", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
Hexagon
TD
next_suggestion
DSP
616,851
[ "}" ]
[ "let", "isPredicatedNew", "=", "<NUM_LIT>", ";", "let", "cofRelax1", "=", "<NUM_LIT>", ";", "let", "cofRelax2", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "Defs", "=", "[", "PC", "]", ";", "let", "isTaken", "=", "Inst", "{", ...
GCC
aarch64
MD
next_suggestion
CPU
616,852
[ "{" ]
[ "[", "(", "set", "(", "match_operand", ":", "GPF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "if_then_else", ":", "GPF", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "GPF", "<NUM_LIT>", "<STR_LIT>", "<STR_LI...
LLVM
X86
CPP
next_suggestion
CPU
616,853
[ "return", "MVT", "::", "Other", ";" ]
[ "nVT", "<=", "MVT", "::", "LAST_VECTOR_VALUETYPE", ";", "++", "nVT", ")", "{", "MVT", "SVT", "=", "(", "MVT", "::", "SimpleValueType", ")", "nVT", ";", "if", "(", "isTypeLegal", "(", "SVT", ")", "&&", "SVT", ".", "getVectorElementType", "(", ")", "==",...
LLVM
Hexagon
TD
next_suggestion
DSP
616,854
[ "let", "opExtentBits", "=", "<NUM_LIT>", ";" ]
[ "let", "isTerminator", "=", "<NUM_LIT>", ";", "let", "isBranch", "=", "<NUM_LIT>", ";", "let", "isPredicatedNew", "=", "<NUM_LIT>", ";", "let", "cofRelax1", "=", "<NUM_LIT>", ";", "let", "cofRelax2", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ...
GCC
m68k
MD
stmt_completion
MPU
616,855
[ "<STR_LIT>", ")", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "and", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "eq_attr",...
LLVM
AVR
CPP
next_suggestion
MPU
616,856
[ "}", "else", "if", "(", "RC", "->", "hasType", "(", "MVT", "::", "i16", ")", ")", "{" ]
[ "if", "(", "MI", "!=", "MBB", ".", "end", "(", ")", ")", "{", "DL", "=", "MI", "->", "getDebugLoc", "(", ")", ";", "}", "const", "MachineFrameInfo", "&", "MFI", "=", "MF", ".", "getFrameInfo", "(", ")", ";", "MachineMemOperand", "*", "MMO", "=", ...
LLVM
ARM
CPP
stmt_completion
CPU
616,857
[ ")", "const", "{" ]
[ "FastISel", "*", "ARMTargetLowering", "::", "createFastISel", "(", "FunctionLoweringInfo", "&", "funcInfo", ",", "const", "TargetLibraryInfo", "*", "libInfo" ]
LLVM
ARM
CPP
next_suggestion
CPU
616,858
[ "assert", "(", "(", "(", "isThumb2", "&&", "Opcode", "==", "ARM", "::", "t2LDMIA_UPD", ")", "||", "Opcode", "==", "ARM", "::", "LDMIA_UPD", ")", "&&", "<STR_LIT>", "Unsupported multiple load-return!", "<STR_LIT>", ")", ";" ]
[ "if", "(", "MBBI", "!=", "MBB", ".", "begin", "(", ")", "&&", "(", "MBBI", "->", "getOpcode", "(", ")", "==", "ARM", "::", "BX_RET", "||", "MBBI", "->", "getOpcode", "(", ")", "==", "ARM", "::", "tBX_RET", "||", "MBBI", "->", "getOpcode", "(", ")...
GCC
pa
MD
stmt_completion
CPU
616,859
[ "<STR_LIT>", ")", "]", ")" ]
[ "[", "(", "set", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "minus", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "(", "set", "(", "mat...
LLVM
AMDGPU
CPP
next_suggestion
GPU
616,860
[ "}" ]
[ "if", "(", "!", "STI", ".", "hasFlatInstOffsets", "(", ")", ")", "return", "Default", ";", "const", "MachineInstr", "*", "OpDef", "=", "MRI", "->", "getVRegDef", "(", "Root", ".", "getReg", "(", ")", ")", ";", "if", "(", "!", "OpDef", "||", "OpDef", ...
GCC
i386
CPP
stmt_completion
CPU
616,861
[ "_", "m128", ")", "_", "_", "A", ",", "<NUM_LIT>", ")", ";" ]
[ "extern", "_", "_", "inline", "_", "_", "m256h", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm256_zextph128_ph256", "(", "_", "_", "m128h", "_", "_", "...
LLVM
Hexagon
CPP
stmt_completion
DSP
616,862
[ ".", "isEHLabel", "(", ")", ")", "return", "true", ";" ]
[ "for", "(", "auto", "&", "I", ":", "*", "B", ")", "if", "(", "I" ]
LLVM
X86
CPP
code_generation
CPU
616,863
[ "const", "RegisterBankInfo", "::", "InstructionMapping", "&", "X86RegisterBankInfo", "::", "getInstrMapping", "(", "const", "MachineInstr", "&", "MI", ")", "const", "{", "const", "MachineFunction", "&", "MF", "=", "*", "MI", ".", "getParent", "(", ")", "->", "...
[ "Get", "the", "mapping", "of", "the", "different", "operands", "of", "MI", "on", "the", "register", "bank", "." ]
LLVM
ARM
CPP
next_suggestion
CPU
616,864
[ "else", "if", "(", "IDVal", "==", "<STR_LIT>", ".arch_extension", "<STR_LIT>", ")", "return", "parseDirectiveArchExtension", "(", "DirectiveID", ".", "getLoc", "(", ")", ")", ";" ]
[ "else", "if", "(", "IDVal", "==", "<STR_LIT>", ".unreq", "<STR_LIT>", ")", "return", "parseDirectiveUnreq", "(", "DirectiveID", ".", "getLoc", "(", ")", ")", ";", "else", "if", "(", "IDVal", "==", "<STR_LIT>", ".arch", "<STR_LIT>", ")", "return", "parseDirec...
GCC
msp430
MD
next_suggestion
MPU
616,865
[ ")" ]
[ "[", "(", "set", "(", "pc", ")", "(", "label_ref", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>", "<STR_LIT>" ]
LLVM
X86
TD
stmt_completion
CPU
616,866
[ "X86Mem512AsmOperand", ">", ";" ]
[ "def", "i512mem", ":", "X86MemOperand", "<", "<STR_LIT>", "," ]
GCC
h8300
MD
next_suggestion
MPU
616,867
[ "}", ")" ]
[ "(", "define_predicate", "<STR_LIT>", "(", "match_code", "<STR_LIT>", ")", "{", "return", "(", "GET_CODE", "(", "op", ")", "=", "=", "CONST_INT", "&", "&", "abs", "(", "INTVAL", "(", "op", ")", ")", ">", "=", "<NUM_LIT>", ")" ]
LLVM
ARM
CPP
next_suggestion
CPU
616,868
[ "}" ]
[ "Instruction", "*", "Mul", "=", "dyn_cast", "<", "Instruction", ">", "(", "Acc", "->", "getOperand", "(", "MulOpNum", ")", ")", ";", "LLVM_DEBUG", "(", "dbgs", "(", ")", "<<", "<STR_LIT>", "OK, found acc mul:\\t", "<STR_LIT>", ";", "Mul", "->", "dump", "("...
LLVM
Hexagon
TD
next_suggestion
DSP
616,869
[ "let", "InputType", "=", "<STR_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewVal...
LLVM
Hexagon
TD
stmt_completion
DSP
616,870
[ "=", "<NUM_LIT>", ";" ]
[ "def", "A2_subh_h16_sat_ll", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rt32", ",", "IntRegs", ":", "$", "Rs32", ")", ",", "<STR_LIT>", ",", "tc_779080bf", ",", "TypeALU64", ">", ",", "Enc...
GCC
avr
CPP
next_suggestion
MPU
616,871
[ "SET_DUMP_DETAIL", "(", "progmem", ")", ";" ]
[ "bool", "all", "=", "TARGET_ALL_DEBUG", "!=", "<NUM_LIT>", ";", "if", "(", "all", ")", "avr_log_details", "=", "<STR_LIT>", "all", "<STR_LIT>", ";", "if", "(", "all", "||", "avr_log_details", ")", "{", "char", "*", "str", "=", "(", "char", "*", ")", "a...
LLVM
WebAssembly
CPP
stmt_completion
Virtual ISA
616,872
[ ")", "+", "NumFixedArgs", ":", "OutVals", ".", "end", "(", ")", ")", ";" ]
[ "}", "bool", "HasSwiftSelfArg", "=", "false", ";", "bool", "HasSwiftErrorArg", "=", "false", ";", "unsigned", "NumFixedArgs", "=", "<NUM_LIT>", ";", "for", "(", "unsigned", "I", "=", "<NUM_LIT>", ";", "I", "<", "Outs", ".", "size", "(", ")", ";", "++", ...
LLVM
CAHP
CPP
stmt_completion
CPU
616,873
[ "const", "override", "{" ]
[ "bool", "isMem", "(", ")" ]
LLVM
Hexagon
TD
next_suggestion
DSP
616,874
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "prefersSlot3", "=", "<NUM_LIT>", ";" ]
GCC
rs6000
CPP
stmt_completion
CPU
616,875
[ ")", "_", "_", "B", ")", ";" ]
[ "return", "(", "_", "_", "m128", ")", "(", "(", "_", "_", "v4sf", ")", "_", "_", "A", "-", "(", "_", "_", "v4sf" ]
GCC
powerpcspe
MD
stmt_completion
CPU
616,876
[ "<STR_LIT>", "<STR_LIT>", ")", "]" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "V4SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "unspec", ":", "V4SF", "[", "(", "match_operand", ":", "SF", "<NUM_LIT>" ]
LLVM
ARM64
TD
next_suggestion
CPU
616,877
[ "}" ]
[ "let", "ParserMatchClass", "=", "MSRSystemRegisterOperand", ";", "let", "DecoderMethod", "=", "<STR_LIT>", ";", "let", "PrintMethod", "=", "<STR_LIT>", ";" ]
LLVM
AArch64
CPP
code_generation
CPU
616,878
[ "const", "char", "*", "getPassName", "(", ")", "const", "override", "{", "return", "<STR_LIT>", "AdvSIMD Scalar Operation Optimization", "<STR_LIT>", ";", "}" ]
[ "getPassName", "-", "Return", "a", "nice", "clean", "name", "for", "a", "pass", "." ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
616,879
[ "continue", ";" ]
[ "for", "(", "MachineBasicBlock", "*", "MBB", ":", "RPOT", ")", "{", "BlockInfo", "&", "BBI", "=", "Blocks", "[", "MBB", "]", ";", "for", "(", "MachineInstr", "&", "MI", ":", "*", "MBB", ")", "{", "InstrInfo", "&", "III", "=", "Instructions", "[", "...
LLVM
SystemZ
CPP
stmt_completion
CPU
616,880
[ ";" ]
[ "MI", ".", "removeOperand", "(", "<NUM_LIT>", ")", ";", "MI", ".", "setDesc", "(", "TII", "->", "get", "(", "Opcode", ")", ")", ";", "MachineInstrBuilder", "(", "*", "MI", ".", "getParent", "(", ")", "->", "getParent", "(", ")", ",", "&", "MI", ")"...
GCC
i386
CPP
next_suggestion
CPU
616,881
[ "}" ]
[ "extern", "_", "_", "inline", "_", "_", "m512i", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm512_mask_unpacklo_epi64", "(", "_", "_", "m512i", "_", "_",...
GCC
i386
MD
stmt_completion
CPU
616,882
[ "<STR_LIT>", ")" ]
[ "(", "define_automaton" ]
LLVM
Hexagon
TD
next_suggestion
DSP
616,883
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rx32", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Mu2", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "bits", "<", "<NUM_LIT>", ">", "Rt32", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rt32", "{", "<NUM_LIT>", "-", ...
GCC
arm
CPP
stmt_completion
CPU
616,884
[ "_", "addr", ")", "{" ]
[ "_", "_", "arm_vld2q", "(", "float32_t", "const", "*", "_" ]
LLVM
AArch64
CPP
stmt_completion
CPU
616,885
[ ")", ";" ]
[ "SMLoc", "Loc", "=", "DirectiveID", ".", "getLoc", "(", ")", ";", "if", "(", "IDVal", "==", "<STR_LIT>", ".hword", "<STR_LIT>", ")", "return", "parseDirectiveWord", "(", "<NUM_LIT>", ",", "Loc", ")", ";", "if", "(", "IDVal", "==", "<STR_LIT>", ".word", "...
GCC
sparc
MD
stmt_completion
CPU
616,886
[ "[", "<NUM_LIT>", "]", ",", "Pmode", ",", "<NUM_LIT>", ")" ]
[ "[", "(", "set", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "]", "<STR_LIT>", "{", "operands", "[", "<NUM_LIT>", "]", "=", "adjust_address", "(", "operands" ]
LLVM
Patmos
CPP
code_generation
VLIW
616,887
[ "void", "PatmosFrameLowering", "::", "emitEpilogue", "(", "MachineFunction", "&", "MF", ",", "MachineBasicBlock", "&", "MBB", ")", "const", "{", "MachineBasicBlock", "::", "iterator", "MBBI", "=", "MBB", ".", "getLastNonDebugInstr", "(", ")", ";", "MachineFrameInf...
[ "Insert", "epilog", "code", "into", "the", "function", "." ]
LLVM
X86
CPP
stmt_completion
CPU
616,888
[ "ReportError", ",", "MCSymbolRefExpr", "::", "VK_PLT", ",", "OutContext", ")", ")", ",", "STI", ")", ";" ]
[ "OutStreamer", "->", "emitInstruction", "(", "MCInstBuilder", "(", "X86", "::", "MOV64rr", ")", ".", "addReg", "(", "X86", "::", "RDI", ")", ".", "addReg", "(", "X86", "::", "NoRegister", "+", "Reg", ")", ",", "STI", ")", ";", "OutStreamer", "->", "emi...
GCC
arm
CPP
program_repair
CPU
616,889
[ "<FIXS>", "*", "cost", "+=", "rtx_cost", "(", "XVECEXP", "(", "x", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ")", ",", "VOIDmode", ",", "UNSPEC", ",", "<NUM_LIT>", ",", "speed_p", ")", ";", "<FIXE>" ]
[ "*", "cost", "+=", "(", "ARM_NUM_REGS", "(", "GET_MODE", "(", "x", ")", ")", "*", "extra_cost", "->", "ldst", ".", "store", "<BUGS>", "*", "cost", "+=", "rtx_cost", "(", "XVECEXP", "(", "x", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ")", ",", "UNSPEC", ","...
LLVM
Hexagon
TD
stmt_completion
DSP
616,890
[ "<STR_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredica...
LLVM
Hexagon
CPP
next_suggestion
DSP
616,891
[ "}" ]
[ "MI", "!=", "End", ";", ")", "{", "MachineInstr", "&", "I1", "=", "*", "MI", "++", ";", "if", "(", "I1", ".", "isDebugValue", "(", ")", ")", "continue", ";", "if", "(", "ShouldCombineAggressively", "&&", "PotentiallyNewifiableTFR", ".", "count", "(", "...
LLVM
AArch64
CPP
code_generation
CPU
616,892
[ "void", "AArch64FrameLowering", "::", "determineCalleeSaves", "(", "MachineFunction", "&", "MF", ",", "BitVector", "&", "SavedRegs", ",", "RegScavenger", "*", "RS", ")", "const", "{", "if", "(", "MF", ".", "getFunction", "(", ")", "->", "getCallingConv", "(", ...
[ "This", "method", "determines", "which", "of", "the", "registers", "reported", "by", "TargetRegisterInfo", ":", ":getCalleeSavedRegs", "(", ")", "should", "actually", "get", "saved", "." ]
LLVM
Hexagon
CPP
next_suggestion
DSP
616,893
[ "result", ">>=", "shift", ";" ]
[ "uint32_t", "alignment", "=", "<NUM_LIT>", ";", "switch", "(", "pReloc", ".", "type", "(", ")", ")", "{", "case", "llvm", "::", "ELF", "::", "R_HEX_GPREL16_0", ":", "break", ";", "case", "llvm", "::", "ELF", "::", "R_HEX_GPREL16_1", ":", "shift", "=", ...
LLVM
CellSPU
CPP
program_repair
MPU
616,894
[ "<FIXS>", "SDValue", "low", "=", "DAG", ".", "getLoad", "(", "vecVT", ",", "dl", ",", "the_chain", ",", "basePtr", ",", "lowMemPtr", ",", "SN", "->", "isVolatile", "(", ")", ",", "SN", "->", "isNonTemporal", "(", ")", ",", "<NUM_LIT>", ")", ";", "if"...
[ "DAG", ".", "getConstant", "(", "<NUM_LIT>", ",", "PtrVT", ")", ")", ";", "}", "<BUGS>", "alignLoadVec", "=", "DAG", ".", "getLoad", "(", "vecVT", ",", "dl", ",", "the_chain", ",", "basePtr", ",", "SN", "->", "getPointerInfo", "(", ")", ",", "SN", "-...
LLVM
ARM64
TD
next_suggestion
CPU
616,895
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "Q", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Vm", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "...
LLVM
Hexagon
TD
stmt_completion
DSP
616,896
[ "PostInc", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "addrMode", "=" ]
GCC
arm
CPP
stmt_completion
CPU
616,897
[ "a", ",", "_", "_", "b", ")", ";" ]
[ "return", "_", "_", "builtin_arm_uqadd8", "(", "_", "_" ]
GCC
alpha
MD
next_suggestion
MPU
616,898
[ "emit_move_insn", "(", "gen_lowpart", "(", "DImode", ",", "operands", "[", "<NUM_LIT>", "]", ")", ",", "l", ")" ]
[ "(", "mult", ":", "TI", "(", "zero_extend", ":", "TI", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", ")", ")", "(", "zero_extend", ":", "TI", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", ")", ")", ")", ")", "]", "<STR_LIT>", ...
LLVM
SystemZ
TD
stmt_completion
CPU
616,899
[ "V1", "{", "<NUM_LIT>", "}", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "op", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=",...