Compiler_Type stringclasses 2
values | Target stringclasses 176
values | Programming Language stringclasses 3
values | Task stringclasses 4
values | Target_Type stringclasses 7
values | Idx int64 0 636k | Ground_Truth listlengths 0 2.32k | Input listlengths 1 1.02k |
|---|---|---|---|---|---|---|---|
LLVM | X86 | CPP | stmt_completion | CPU | 617,000 | [
"i",
"*",
"<NUM_LIT>",
"]",
";"
] | [
"Item",
"=",
"DAG",
".",
"getNode",
"(",
"ISD",
"::",
"TRUNCATE",
",",
"dl",
",",
"MVT",
"::",
"i32",
",",
"Item",
")",
";",
"Item",
"=",
"DAG",
".",
"getNode",
"(",
"ISD",
"::",
"SCALAR_TO_VECTOR",
",",
"dl",
",",
"VecVT",
",",
"Item",
")",
";",... |
GCC | aarch64 | MD | stmt_completion | CPU | 617,001 | [
")",
"]",
")"
] | [
"(",
"define_mode_attr",
"got_modifier",
"[",
"(",
"SI",
"<STR_LIT>",
")",
"(",
"DI",
"<STR_LIT>"
] |
LLVM | CSKY | CPP | code_generation | CPU | 617,002 | [
"void",
"emitFill",
"(",
"const",
"MCExpr",
"&",
"NumBytes",
",",
"uint64_t",
"FillValue",
",",
"SMLoc",
"Loc",
")",
"override",
"{",
"EmitMappingSymbol",
"(",
"<STR_LIT>",
"$d",
"<STR_LIT>",
")",
";",
"MCObjectStreamer",
"::",
"emitFill",
"(",
"NumBytes",
","... | [
"Emit",
"Size",
"bytes",
"worth",
"of",
"the",
"value",
"specified",
"by",
"FillValue",
"."
] |
LLVM | X86 | CPP | stmt_completion | CPU | 617,003 | [
"VecA",
",",
"IdxA",
")",
";"
] | [
"else",
"LI",
"->",
"addTopLevelLoop",
"(",
"RowLoop",
")",
";",
"}",
"BasicBlock",
"*",
"RowBody",
"=",
"createLoop",
"(",
"Start",
",",
"End",
",",
"Row",
",",
"B",
".",
"getInt16",
"(",
"<NUM_LIT>",
")",
",",
"IntrinName",
"+",
"<STR_LIT>",
".scalariz... |
LLVM | PowerPC | CPP | stmt_completion | CPU | 617,004 | [
")",
";"
] | [
"if",
"(",
"MCID",
"&&",
"mustComeFirst",
"(",
"MCID",
",",
"NSlots",
")",
"&&",
"CurSlots",
")",
"return",
"true",
";",
"return",
"ScoreboardHazardRecognizer",
"::",
"ShouldPreferAnother",
"(",
"SU"
] |
GCC | m32r | MD | stmt_completion | MPU | 617,005 | [
"<STR_LIT>",
")",
"]",
")"
] | [
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"<NUM_LIT>",
"<NUM_LIT>",
"[",
"(",
"eq_attr",
"<STR_LIT>"
] |
GCC | powerpcspe | MD | stmt_completion | CPU | 617,006 | [
")",
")"
] | [
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>"
] |
LLVM | Hexagon | CPP | next_suggestion | DSP | 617,007 | [
"if",
"(",
"!",
"Op",
".",
"isReg",
"(",
")",
"||",
"!",
"Op",
".",
"isUse",
"(",
")",
")",
"continue",
";"
] | [
"if",
"(",
"TOI",
".",
"isPreserving",
"(",
"In",
",",
"OpN",
")",
")",
"Flags",
"|=",
"NodeAttrs",
"::",
"Preserving",
";",
"if",
"(",
"TOI",
".",
"isClobbering",
"(",
"In",
",",
"OpN",
")",
")",
"Flags",
"|=",
"NodeAttrs",
"::",
"Clobbering",
";",
... |
LLVM | SystemZ | TD | next_suggestion | CPU | 617,008 | [
"let",
"ValueCols",
"=",
"[",
"[",
"<STR_LIT>",
"]",
"]",
";"
] | [
"def",
"getTwoOperandOpcode",
":",
"InstrMapping",
"{",
"let",
"FilterClass",
"=",
"<STR_LIT>",
";",
"let",
"RowFields",
"=",
"[",
"<STR_LIT>",
"]",
";",
"let",
"ColFields",
"=",
"[",
"<STR_LIT>",
"]",
";",
"let",
"KeyCol",
"=",
"[",
"<STR_LIT>",
"]",
";"
... |
GCC | i386 | MD | program_repair | CPU | 617,009 | [
"<FIXS>",
"[",
"(",
"match_operand",
":",
"SF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"SF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"SF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
"<FIXE>",
... | [
"<STR_LIT>",
")",
"(",
"define_expand",
"<STR_LIT>",
"<BUGS>",
"[",
"(",
"parallel",
"[",
"(",
"set",
"(",
"match_operand",
":",
"SF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"unspec",
":",
"SF",
"[",
"(",
"match_operand",
":",
"SF",
"<NUM_LIT>",
... |
LLVM | AArch64 | TD | program_repair | CPU | 617,010 | [
"<FIXS>",
"class",
"sme_mem_ld_ss_inst",
"bit",
"Q",
",",
"bits",
"<NUM_LIT>",
">",
"msz",
",",
"string",
"mnemonic",
",",
"MatrixTileVectorOperand",
"tile_ty",
",",
"bit",
"is_col",
",",
"Operand",
"imm_ty",
",",
"RegisterOperand",
"gpr_ty",
">",
"<FIXE>",
"<FI... | [
"let",
"mayLoad",
"=",
"<NUM_LIT>",
";",
"}",
"<BUGS>",
"class",
"sme_mem_ld_ss_inst_BHSD",
"bits",
"<NUM_LIT>",
">",
"msz",
",",
"string",
"mnemonic",
",",
"MatrixTileVectorOperand",
"tile_ty",
",",
"bit",
"is_col",
",",
"Operand",
"imm_ty",
",",
"RegisterOperand... |
LLVM | AVR | CPP | next_suggestion | MPU | 617,011 | [
"MCOp",
"=",
"lowerSymbolOperand",
"(",
"MO",
",",
"Printer",
".",
"GetExternalSymbolSymbol",
"(",
"MO",
".",
"getSymbolName",
"(",
")",
")",
")",
";"
] | [
"void",
"AVRMCInstLower",
"::",
"lowerInstruction",
"(",
"const",
"MachineInstr",
"&",
"MI",
",",
"MCInst",
"&",
"OutMI",
")",
"const",
"{",
"OutMI",
".",
"setOpcode",
"(",
"MI",
".",
"getOpcode",
"(",
")",
")",
";",
"for",
"(",
"MachineOperand",
"const",
... |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 617,012 | [
"+",
"<NUM_LIT>",
")",
"/",
"<NUM_LIT>",
";"
] | [
"GISelChangeObserver",
"&",
"Observer",
"=",
"Helper",
".",
"Observer",
";",
"Register",
"Dst",
"=",
"MI",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getReg",
"(",
")",
";",
"LLT",
"Ty",
"=",
"B",
".",
"getMRI",
"(",
")",
"->",
"getType",
"(",
"... |
GCC | i386 | MD | program_repair | CPU | 617,013 | [
"<FIXS>",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"<FIXE>"
] | [
"<STR_LIT>",
")",
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"<BUGS>",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"<BUGE>",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"... |
LLVM | Kudeyar | CPP | stmt_completion | CPU | 617,014 | [
"Kind",
")",
"const",
"{"
] | [
"const",
"TargetRegisterClass",
"*",
"KudeyarRegisterInfo",
"::",
"getPointerRegClass",
"(",
"const",
"MachineFunction",
"&",
"MF",
",",
"unsigned"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 617,015 | [
"}"
] | [
"let",
"cofMax1",
"=",
"<NUM_LIT>",
";",
"let",
"Defs",
"=",
"[",
"PC",
"]",
";",
"let",
"InputType",
"=",
"<STR_LIT>",
";",
"let",
"BaseOpcode",
"=",
"<STR_LIT>",
";",
"let",
"isTaken",
"=",
"Inst",
"{",
"<NUM_LIT>",
"}",
";",
"let",
"isExtendable",
"... |
GCC | tilepro | MD | stmt_completion | VLIW | 617,016 | [
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"plus",
":",
"SI",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"SI... |
LLVM | SystemZ | CPP | program_repair | CPU | 617,017 | [
"<FIXS>",
"Count",
">=",
"RxSBG",
".",
"BitSize",
"||",
"!",
"refineRxSBGMask",
"(",
"RxSBG",
",",
"allOnes",
"(",
"RxSBG",
".",
"BitSize",
"-",
"Count",
")",
"<<",
"Count",
")",
")",
"<FIXE>",
"<FIXS>",
"RxSBG",
".",
"Rotate",
"=",
"(",
"RxSBG",
".",
... | [
"uint64_t",
"Count",
"=",
"CountNode",
"->",
"getZExtValue",
"(",
")",
";",
"if",
"(",
"Count",
"<NUM_LIT>",
"||",
"<BUGS>",
"Count",
">=",
"RISBG",
".",
"BitSize",
"||",
"!",
"refineRISBGMask",
"(",
"RISBG",
",",
"allOnes",
"(",
"RISBG",
".",
"BitSize",
... |
LLVM | SPIRV | CPP | program_repair | Virtual ISA | 617,018 | [
"<FIXS>",
"ModulePass",
"*",
"createSPIRVPrepareFunctionsPass",
"(",
"const",
"SPIRVTargetMachine",
"&",
"TM",
")",
";",
"<FIXE>"
] | [
"class",
"InstructionSelector",
";",
"class",
"RegisterBankInfo",
";",
"<BUGS>",
"ModulePass",
"*",
"createSPIRVPrepareFunctionsPass",
"(",
")",
";",
"<BUGE>",
"FunctionPass",
"*",
"createSPIRVRegularizerPass",
"(",
")",
";",
"FunctionPass",
"*",
"createSPIRVPreLegalizerP... |
GCC | or1k | CPP | next_suggestion | CPU | 617,019 | [
"}"
] | [
"static",
"rtx",
"gen_tls_get_addr",
"(",
"void",
")",
"{",
"if",
"(",
"!",
"gen_tls_tga",
")",
"gen_tls_tga",
"=",
"init_one_libfunc",
"(",
"<STR_LIT>",
"__tls_get_addr",
"<STR_LIT>",
")",
";",
"return",
"gen_tls_tga",
";"
] |
GCC | i386 | CPP | stmt_completion | CPU | 617,020 | [
"_",
"_",
"u",
".",
"_",
"_",
"b",
")",
";"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m512h",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm512_set1_pch",
"(",
"_",
"Float16",
"_",
"Complex",
"_",
... |
LLVM | Mips | CPP | code_generation | CPU | 617,021 | [
"bool",
"OptimizePICCall",
"::",
"runOnMachineFunction",
"(",
"MachineFunction",
"&",
"F",
")",
"{",
"if",
"(",
"static_cast",
"<",
"const",
"MipsSubtarget",
"&",
">",
"(",
"F",
".",
"getSubtarget",
"(",
")",
")",
".",
"inMips16Mode",
"(",
")",
")",
"retur... | [
"runOnMachineFunction",
"-",
"Emit",
"the",
"function",
"body",
"."
] |
GCC | sparc | MD | stmt_completion | CPU | 617,022 | [
"<STR_LIT>",
")",
"]",
")"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"DF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"div",
":",
"DF",
"(",
"match_operand",
":",
"DF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"DF"... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 617,023 | [
"}"
] | [
"LoopInfo",
"*",
"LI",
"=",
"&",
"getAnalysis",
"<",
"LoopInfoWrapperPass",
">",
"(",
")",
".",
"getLoopInfo",
"(",
")",
";",
"for",
"(",
"auto",
"&",
"L",
":",
"LI",
"->",
"getLoopsInPreorder",
"(",
")",
")",
"{",
"assert",
"(",
"L",
"->",
"isLCSSAF... |
GCC | arm | MD | next_suggestion | CPU | 617,024 | [
"<STR_LIT>"
] | [
"(",
"define_bypass",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"define_bypass",
"<NUM_LIT>",
"<STR_LIT>"
] |
LLVM | Mips | TD | stmt_completion | CPU | 617,025 | [
"SDT_MipsDPA",
">",
";"
] | [
"def",
"MipsMSUB_DSP",
":",
"MipsDSPBase",
"<",
"<STR_LIT>",
","
] |
LLVM | Patmos | CPP | stmt_completion | VLIW | 617,026 | [
"<STR_LIT>",
",",
"<STR_LIT>",
"Patmos",
"<STR_LIT>",
")",
";"
] | [
"RegisterTarget",
"<",
"Triple",
"::",
"patmos",
">",
"X",
"(",
"getThePatmosTarget",
"(",
")",
",",
"<STR_LIT>",
"patmos",
"<STR_LIT>",
",",
"<STR_LIT>",
"Patmos [experimental]"
] |
GCC | mips | MD | stmt_completion | CPU | 617,027 | [
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"(",
"and",
"("
] |
LLVM | AArch64 | TD | next_suggestion | CPU | 617,028 | [
"}"
] | [
"def",
"_H_fixed",
":",
"LDN_WBFx_Lane",
"<",
"r",
",",
"<NUM_LIT>",
",",
"op0",
",",
"!",
"cast",
"<",
"RegisterOperand",
">",
"(",
"List",
"#",
"<STR_LIT>",
")",
",",
"uimm_h",
",",
"neon_uimm3_bare",
",",
"asmop",
">",
"{",
"let",
"Inst",
"{",
"<NUM... |
LLVM | ARM | TD | stmt_completion | CPU | 617,029 | [
";"
] | [
"class",
"CDE_RegisterOperands",
"{",
"dag",
"Rd",
";",
"dag",
"Rd_src"
] |
LLVM | AArch64 | CPP | stmt_completion | CPU | 617,030 | [
"(",
")",
"==",
"Triple",
"::",
"GNUILP32",
";"
] | [
"bool",
"isTargetILP32",
"(",
")",
"const",
"{",
"return",
"TargetTriple",
".",
"isArch32Bit",
"(",
")",
"||",
"TargetTriple",
".",
"getEnvironment"
] |
GCC | aarch64 | CPP | stmt_completion | CPU | 617,031 | [
")",
"gcc_unreachable",
"(",
")",
";"
] | [
"int",
"factor",
";",
"unsigned",
"int",
"nelts_per_vq",
";",
"if",
"(",
"!",
"aarch64_sve_inc_dec_immediate_p",
"(",
"x",
",",
"&",
"factor",
",",
"&",
"nelts_per_vq",
")"
] |
LLVM | Mips | CPP | stmt_completion | CPU | 617,032 | [
"m_pRelocator",
";"
] | [
"assert",
"(",
"m_pRelocator",
"!=",
"NULL",
")",
";",
"return"
] |
GCC | m32c | CPP | stmt_completion | MPU | 617,033 | [
")",
";"
] | [
"int",
"m32c_function_arg_regno_p",
"(",
"int",
"r",
")",
"{",
"if",
"(",
"TARGET_A24",
")",
"return",
"(",
"r",
"==",
"R0_REGNO"
] |
LLVM | CellSPU | CPP | stmt_completion | MPU | 617,034 | [
")",
";"
] | [
"const",
"MachineFrameInfo",
"*",
"MFI",
"=",
"MF",
".",
"getFrameInfo",
"("
] |
LLVM | Nyuzi | CPP | code_generation | GPU | 617,035 | [
"unsigned",
"getNumFixupKinds",
"(",
")",
"const",
"override",
"{",
"return",
"<STR_LIT>",
"::",
"<STR_LIT>",
";",
"}"
] | [
"Get",
"the",
"number",
"of",
"target",
"specific",
"fixup",
"kinds",
"."
] |
GCC | sh | MD | stmt_completion | CPU | 617,036 | [
"\t",
"<STR_LIT>"
] | [
"[",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
"UNSPECV_CMPXCHG_1",
... |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 617,037 | [
")",
")",
";"
] | [
"if",
"(",
"STI",
".",
"hasUsableDSOffset",
"(",
")",
"||",
"STI",
".",
"unsafeDSOffsetFoldingEnabled",
"(",
")",
")",
"return",
"true",
";",
"return",
"KnownBits",
"->",
"signBitIsZero",
"(",
"Base",
".",
"getReg",
"("
] |
GCC | frv | MD | next_suggestion | VLIW | 617,038 | [
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")"
] | [
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
GCC | rs6000 | MD | program_repair | CPU | 617,039 | [
"<FIXS>",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"<FIXE>"
] | [
"<STR_LIT>",
")",
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"<BUGS>",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"<BUGE>",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"<STR_LIT>",
")"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 617,040 | [
"}"
] | [
"let",
"cofRelax1",
"=",
"<NUM_LIT>",
";",
"let",
"cofRelax2",
"=",
"<NUM_LIT>",
";",
"let",
"cofMax1",
"=",
"<NUM_LIT>",
";",
"let",
"Uses",
"=",
"[",
"P1",
"]",
";",
"let",
"Defs",
"=",
"[",
"P1",
",",
"PC",
"]",
";",
"let",
"BaseOpcode",
"=",
"<... |
LLVM | ARM | TD | next_suggestion | CPU | 617,041 | [
"}"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"Qm",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"Rda",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"U",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 617,042 | [
"}"
] | [
"let",
"isPredicatedNew",
"=",
"<NUM_LIT>",
";",
"let",
"cofRelax1",
"=",
"<NUM_LIT>",
";",
"let",
"cofRelax2",
"=",
"<NUM_LIT>",
";",
"let",
"cofMax1",
"=",
"<NUM_LIT>",
";",
"let",
"Uses",
"=",
"[",
"P1",
"]",
";",
"let",
"Defs",
"=",
"[",
"P1",
",",... |
LLVM | AArch64 | TD | program_repair | CPU | 617,043 | [
"<FIXS>",
"NoItinerary",
">",
",",
"Sched",
"[",
"WriteFPALU",
",",
"ReadFPALU",
"]",
">",
";",
"<FIXE>"
] | [
"asmop",
"#",
"<STR_LIT>",
",",
"[",
"(",
"set",
"(",
"v1i32",
"FPR32",
":",
"$",
"Rd",
")",
",",
"(",
"v1i32",
"(",
"opnode",
"(",
"v4i32",
"VPR128",
":",
"$",
"Rn",
")",
")",
")",
")",
"]",
",",
"<BUGS>",
"NoItinerary",
">",
";",
"<BUGE>",
"}... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 617,044 | [
"}"
] | [
"FI",
".",
"MemInstCost",
"+=",
"Loc",
"->",
"second",
".",
"MemInstCost",
";",
"FI",
".",
"InstCost",
"+=",
"Loc",
"->",
"second",
".",
"InstCost",
";",
"FI",
".",
"IAMInstCost",
"+=",
"Loc",
"->",
"second",
".",
"IAMInstCost",
";",
"FI",
".",
"LSMIns... |
LLVM | Hexagon | TD | next_suggestion | DSP | 617,045 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Rx16",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";"
] | [
"class",
"Enc_93af4c",
":",
"OpcodeHexagon",
"{",
"bits",
"<",
"<NUM_LIT>",
">",
"Ii",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Ii",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"Rx16",
";"
] |
LLVM | AArch64 | TD | stmt_completion | CPU | 617,046 | [
"(",
"!",
"cast",
"<",
"Instruction",
">",
"(",
"prefix",
"#",
"<STR_LIT>",
")",
"VPR128",
":",
"$",
"Rn",
",",
"<NUM_LIT>",
")",
">",
";"
] | [
"def",
":",
"Pat",
"<",
"(",
"v2i64",
"(",
"ExtOp",
"(",
"v2i32",
"(",
"Neon_High4S",
"VPR128",
":",
"$",
"Rn",
")",
")",
")",
")",
","
] |
LLVM | R600 | CPP | next_suggestion | GPU | 617,047 | [
"errs",
"(",
")",
"<<",
"<STR_LIT>",
"\\n",
"<STR_LIT>",
";"
] | [
"errs",
"(",
")",
"<<",
"<STR_LIT>",
", true = BB",
"<STR_LIT>",
"<<",
"trueBlk",
"->",
"getNumber",
"(",
")",
"<<",
"<STR_LIT>",
" size = ",
"<STR_LIT>",
"<<",
"trueBlk",
"->",
"size",
"(",
")",
"<<",
"<STR_LIT>",
" numPred = ",
"<STR_LIT>",
"<<",
"trueBlk",
... |
GCC | avr | MD | next_suggestion | MPU | 617,048 | [
"<STR_LIT>"
] | [
"(",
"match_operand",
":",
"HI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"(",
"clobber",
"(",
"match_scratch",
":",
"QI",
"<NUM_LIT>",
"<STR_LIT>",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>"
] |
LLVM | Hexagon | TD | stmt_completion | DSP | 617,049 | [
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] | [
"def",
"F2_conv_w2df",
":",
"HInst",
"<",
"(",
"outs",
"DoubleRegs",
":",
"$",
"Rdd32",
")",
",",
"(",
"ins",
"IntRegs",
":",
"$",
"Rs32",
")",
",",
"<STR_LIT>",
",",
"tc_3a867367",
",",
"TypeS_2op",
">",
",",
"Enc_3a3d62",
"{",
"let",
"Inst",
"{",
"... |
GCC | aarch64 | CPP | next_suggestion | CPU | 617,050 | [
"}"
] | [
"vreinterpret_f16_p64",
"(",
"poly64x1_t",
"_",
"_",
"a",
")",
"{",
"return",
"(",
"float16x4_t",
")",
"_",
"_",
"a",
";"
] |
LLVM | AArch64 | TD | stmt_completion | CPU | 617,051 | [
"=",
"<STR_LIT>",
";"
] | [
"let",
"PredicateMethod",
"=",
"<STR_LIT>",
";",
"let",
"RenderMethod"
] |
LLVM | AMDGPU | CPP | code_generation | GPU | 617,052 | [
"bool",
"SIInstrInfo",
"::",
"optimizeCompareInstr",
"(",
"MachineInstr",
"&",
"CmpInstr",
",",
"Register",
"SrcReg",
",",
"Register",
"SrcReg2",
",",
"int64_t",
"CmpMask",
",",
"int64_t",
"CmpValue",
",",
"const",
"MachineRegisterInfo",
"*",
"MRI",
")",
"const",
... | [
"optimizeCompareInstr",
"-",
"Check",
"if",
"there",
"exists",
"an",
"earlier",
"instruction",
"that",
"operates",
"on",
"the",
"same",
"source",
"operands",
"and",
"sets",
"flags",
"in",
"the",
"same",
"way",
"as",
"Compare",
";",
"remove",
"Compare",
"if",
... |
GCC | spu | CPP | code_generation | MPU | 617,053 | [
"void",
"spu_allocate_stack",
"(",
"rtx",
"op0",
",",
"rtx",
"op1",
")",
"{",
"HOST_WIDE_INT",
"v",
";",
"rtx",
"chain",
"=",
"gen_reg_rtx",
"(",
"V4SImode",
")",
";",
"rtx",
"stack_bot",
"=",
"gen_frame_mem",
"(",
"V4SImode",
",",
"stack_pointer_rtx",
")",
... | [
"We",
"need",
"to",
"correctly",
"update",
"the",
"back",
"chain",
"pointer",
"and",
"the",
"Available",
"Stack",
"Size",
"(",
"which",
"is",
"in",
"the",
"second",
"slot",
"of",
"the",
"sp",
"register",
".",
")"
] |
LLVM | X86 | CPP | next_suggestion | CPU | 617,054 | [
"}"
] | [
"case",
"X86",
"::",
"GR64_ABCDRegClassID",
":",
"case",
"X86",
"::",
"GR64_TCRegClassID",
":",
"case",
"X86",
"::",
"GR64_TCW64RegClassID",
":",
"case",
"X86",
"::",
"GR64_NOREXRegClassID",
":",
"case",
"X86",
"::",
"GR64_NOSPRegClassID",
":",
"case",
"X86",
":... |
GCC | rs6000 | MD | next_suggestion | CPU | 617,055 | [
"<STR_LIT>"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"VI2",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"umax",
":",
"VI2",
"(",
"match_operand",
":",
"VI2",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"VI2",
"<NUM_LIT>",
"<STR_LIT>",
... |
GCC | rs6000 | MD | next_suggestion | CPU | 617,056 | [
"<STR_LIT>",
")"
] | [
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")"
] |
LLVM | OR1K | CPP | next_suggestion | CPU | 617,057 | [
"const",
"MCExpr",
"*",
"EVal",
";"
] | [
"StringRef",
"Identifier",
";",
"if",
"(",
"Parser",
".",
"parseIdentifier",
"(",
"Identifier",
")",
")",
"return",
"true",
";",
"SMLoc",
"E",
"=",
"SMLoc",
"::",
"getFromPointer",
"(",
"Parser",
".",
"getTok",
"(",
")",
".",
"getLoc",
"(",
")",
".",
"... |
GCC | i386 | CPP | stmt_completion | CPU | 617,058 | [
"addr",
",",
"(",
"_",
"_",
"v8di",
")",
"_",
"_",
"index",
",",
"_",
"_",
"mask",
",",
"_",
"_",
"scale",
")",
";"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m512d",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm512_mask_i64gather_pd",
"(",
"_",
"_",
"m512d",
"_",
"_",
... |
GCC | rs6000 | MD | stmt_completion | CPU | 617,059 | [
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")",
"(",
"match_operand",
":",
"GPR",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"and",
":",
"GPR",
"(",
"match_operand",
":",
"GPR"
] |
GCC | aarch64 | MD | stmt_completion | CPU | 617,060 | [
"match_code",
"<STR_LIT>",
")"
] | [
"(",
"and",
"("
] |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 617,061 | [
"const",
"{"
] | [
"bool",
"hasPackedD16",
"(",
")"
] |
LLVM | SystemZ | TD | next_suggestion | CPU | 617,062 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"op",
";"
] | [
"class",
"InstRSI",
"<",
"bits",
"<",
"<NUM_LIT>",
">",
"op",
",",
"dag",
"outs",
",",
"dag",
"ins",
",",
"string",
"asmstr",
",",
"list",
"<",
"dag",
">",
"pattern",
">",
":",
"InstSystemZ",
"<",
"<NUM_LIT>",
",",
"outs",
",",
"ins",
",",
"asmstr",
... |
LLVM | X86 | CPP | next_suggestion | CPU | 617,063 | [
"llvm_unreachable",
"(",
"<STR_LIT>",
"TLS not implemented for this target.",
"<STR_LIT>",
")",
";"
] | [
"MFI",
"->",
"setAdjustsStack",
"(",
"true",
")",
";",
"unsigned",
"Reg",
"=",
"Subtarget",
"->",
"is64Bit",
"(",
")",
"?",
"X86",
"::",
"RAX",
":",
"X86",
"::",
"EAX",
";",
"return",
"DAG",
".",
"getCopyFromReg",
"(",
"Chain",
",",
"DL",
",",
"Reg",... |
LLVM | M68k | TD | stmt_completion | MPU | 617,064 | [
"MxARI",
">",
";"
] | [
"def",
"MxARI32",
":",
"MxMemOp",
"<",
"(",
"ops",
"AR32",
")",
",",
"MxSize32",
",",
"<STR_LIT>",
",",
"<STR_LIT>",
","
] |
LLVM | AArch64 | CPP | program_repair | CPU | 617,065 | [
"<FIXS>",
"static",
"DecodeStatus",
"DecodeFMOVLaneInstruction",
"(",
"MCInst",
"&",
"Inst",
",",
"unsigned",
"Insn",
",",
"<FIXE>"
] | [
"return",
"Success",
";",
"}",
"<BUGS>",
"static",
"DecodeStatus",
"DecodeFMOVLaneInstruction",
"(",
"llvm",
"::",
"MCInst",
"&",
"Inst",
",",
"unsigned",
"Insn",
",",
"<BUGE>",
"uint64_t",
"Address",
",",
"const",
"void",
"*",
"Decoder",
")",
"{"
] |
GCC | i386 | MD | program_repair | CPU | 617,066 | [
"<FIXS>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")",
"<FIXE>"
] | [
"[",
"(",
"match_operand",
":",
"V4SF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
"<NUM_LIT>",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>",
"<BUGS>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")",
"<BUGE>",
"(",
"define_insn",
"<STR_LIT>",
... |
GCC | i386 | MD | program_repair | CPU | 617,067 | [
"<FIXS>",
"(",
"define_insn",
"<STR_LIT>",
"<FIXE>",
"<FIXS>",
"(",
"vec_concat",
":",
"V4SF",
"<FIXE>"
] | [
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")",
"<BUGS>",
"(",
"define_insn",
"<STR_LIT>",
"<BUGE>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"V4SF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"<BUG... |
GCC | arm | MD | next_suggestion | CPU | 617,068 | [
"<STR_LIT>"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"and",
":",
"DI",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 617,069 | [
"if",
"(",
"N",
"->",
"getAddressSpace",
"(",
")",
"==",
"AMDGPUAS",
"::",
"CONSTANT_ADDRESS",
")",
"{"
] | [
"bool",
"AMDGPUDAGToDAGISel",
"::",
"isGlobalLoad",
"(",
"const",
"MemSDNode",
"*",
"N",
")",
"const",
"{",
"if",
"(",
"!",
"N",
"->",
"readMem",
"(",
")",
")",
"return",
"false",
";"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 617,070 | [
"}"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicated",
"=",
"<NUM_LIT>",
";",
"let",
"hasNewValue",
"=",
"<NUM_LIT>",
";",
"let",
... |
GCC | cris | CPP | code_generation | MPU | 617,071 | [
"static",
"void",
"cris_init_libfuncs",
"(",
"void",
")",
"{",
"set_optab_libfunc",
"(",
"smul_optab",
",",
"SImode",
",",
"<STR_LIT>",
"__Mul",
"<STR_LIT>",
")",
";",
"set_optab_libfunc",
"(",
"sdiv_optab",
",",
"SImode",
",",
"<STR_LIT>",
"__Div",
"<STR_LIT>",
... | [
"Rename",
"the",
"function",
"calls",
"for",
"integer",
"multiply",
"and",
"divide",
"."
] |
LLVM | R600 | CPP | stmt_completion | GPU | 617,072 | [
"RCP_A_E",
",",
"RCP_S_E",
",",
"ISD",
"::",
"SETEQ",
")",
";"
] | [
"SDValue",
"Num",
"=",
"Op",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
";",
"SDValue",
"Den",
"=",
"Op",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
";",
"SmallVector",
"<",
"SDValue",
",",
"<NUM_LIT>",
">",
"Results",
";",
"SDValue",
"RCP",
"=",
"DAG",
... |
LLVM | ARM64 | TD | next_suggestion | CPU | 617,073 | [
"}"
] | [
"let",
"Name",
"=",
"<STR_LIT>",
";",
"let",
"ParserMethod",
"=",
"<STR_LIT>",
";"
] |
LLVM | TPC | TD | next_suggestion | Virtual ISA | 617,074 | [
"}"
] | [
"let",
"Name",
"=",
"<STR_LIT>",
";",
"let",
"RenderMethod",
"=",
"<STR_LIT>",
";",
"let",
"PredicateMethod",
"=",
"<STR_LIT>",
";"
] |
LLVM | AAP | CPP | stmt_completion | MPU | 617,075 | [
"::",
"<STR_LIT>",
";"
] | [
"return",
"<STR_LIT>"
] |
GCC | loongarch | CPP | stmt_completion | CPU | 617,076 | [
"||",
"set1",
"->",
"fpu",
"==",
"ISA_EXT_FPU64",
";"
] | [
"switch",
"(",
"set2",
"->",
"fpu",
")",
"{",
"case",
"ISA_EXT_FPU64",
":",
"return",
"set1",
"->",
"fpu",
"==",
"ISA_EXT_FPU64",
";",
"case",
"ISA_EXT_FPU32",
":",
"return",
"set1",
"->",
"fpu",
"==",
"ISA_EXT_FPU32"
] |
LLVM | AArch64 | CPP | stmt_completion | CPU | 617,077 | [
";"
] | [
"if",
"(",
"F",
".",
"hasFnAttribute",
"(",
"<STR_LIT>",
"stack-probe-size",
"<STR_LIT>",
")",
")",
"F",
".",
"getFnAttribute",
"(",
"<STR_LIT>",
"stack-probe-size",
"<STR_LIT>",
")",
".",
"getValueAsString",
"(",
")",
".",
"getAsInteger",
"(",
"<NUM_LIT>",
",",... |
GCC | sh | MD | next_suggestion | CPU | 617,078 | [
"emit_insn",
"(",
"TARGET_SH2A",
"?",
"gen_bldsi_reg",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"const0_rtx",
")"
] | [
"(",
"and",
":",
"SI",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"const_int",
"<NUM_LIT>",
")",
"]",
"{"
] |
LLVM | FISC | CPP | stmt_completion | CPU | 617,079 | [
"::",
"SETGE",
":",
"TargetCCode",
"=",
"<STR_LIT>",
"::",
"<STR_LIT>",
";",
"break",
";"
] | [
"SDValue",
"LHS",
"=",
"N",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
";",
"SDValue",
"RHS",
"=",
"N",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
";",
"SDValue",
"Target",
"=",
"N",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
";",
"EVT",
"CompareTys",
... |
LLVM | AArch64 | TD | next_suggestion | CPU | 617,080 | [
"}"
] | [
"def",
"sve_preferred_logical_imm64",
":",
"Operand",
"<",
"i64",
">",
"{",
"let",
"ParserMatchClass",
"=",
"SVEPreferredLogicalImmOperand",
"<",
"<NUM_LIT>",
">",
";",
"let",
"PrintMethod",
"=",
"<STR_LIT>",
";",
"let",
"MCOperandPredicate",
"=",
"[",
"{",
"if",
... |
GCC | rs6000 | CPP | code_generation | CPU | 617,081 | [
"static",
"unsigned",
"int",
"rs6000_parm_start",
"(",
"machine_mode",
"mode",
",",
"const_tree",
"type",
",",
"unsigned",
"int",
"nwords",
")",
"{",
"unsigned",
"int",
"align",
";",
"align",
"=",
"rs6000_function_arg_boundary",
"(",
"mode",
",",
"type",
")",
... | [
"For",
"a",
"function",
"parm",
"of",
"MODE",
"and",
"TYPE",
",",
"return",
"the",
"starting",
"word",
"in",
"the",
"parameter",
"area",
".",
"NWORDS",
"of",
"the",
"parameter",
"area",
"are",
"already",
"used",
"."
] |
LLVM | Hexagon | CPP | next_suggestion | DSP | 617,082 | [
"}"
] | [
"IsSplat",
"=",
"false",
";",
"break",
";",
"}",
"if",
"(",
"IsSplat",
")",
"{",
"SDValue",
"S",
"=",
"ElemTy",
"==",
"MVT",
"::",
"f16",
"?",
"DAG",
".",
"getBitcast",
"(",
"MVT",
"::",
"i16",
",",
"Elem",
"[",
"First",
"]",
")",
":",
"Elem",
... |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 617,083 | [
".",
"size",
"(",
")",
")",
";"
] | [
"if",
"(",
"DumpCodeInstEmitter",
"&&",
"!",
"isBlockOnlyReachableByFallthrough",
"(",
"&",
"MBB",
")",
")",
"{",
"DisasmLines",
".",
"push_back",
"(",
"(",
"Twine",
"(",
"<STR_LIT>",
"BB",
"<STR_LIT>",
")",
"+",
"Twine",
"(",
"getFunctionNumber",
"(",
")",
... |
GCC | avr | MD | next_suggestion | MPU | 617,084 | [
"<STR_LIT>"
] | [
"[",
"(",
"set",
"(",
"reg",
":",
"MOVMODE",
"<NUM_LIT>",
")",
"(",
"mem",
":",
"MOVMODE",
"(",
"lo_sum",
":",
"PSI",
"(",
"reg",
":",
"QI",
"<NUM_LIT>",
")",
"(",
"reg",
":",
"HI",
"REG_Z",
")",
")",
")",
")",
"(",
"clobber",
"(",
"reg",
":",
... |
GCC | avr | MD | next_suggestion | MPU | 617,085 | [
"<STR_LIT>"
] | [
"(",
"mult",
":",
"SI",
"(",
"zero_extend",
":",
"SI",
"(",
"match_operand",
":",
"HI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"sign_extend",
":",
"SI",
"(",
"match_operand",
":",
"HI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
... |
GCC | sh | MD | stmt_completion | CPU | 617,086 | [
")",
"]"
] | [
"(",
"label_ref",
"(",
"match_operand",
"<NUM_LIT>",
")",
")",
"(",
"pc",
")",
")"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 617,087 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] | [
"def",
"A4_psxthfnew",
":",
"HInst",
"<",
"(",
"outs",
"IntRegs",
":",
"$",
"Rd32",
")",
",",
"(",
"ins",
"PredRegs",
":",
"$",
"Pu4",
",",
"IntRegs",
":",
"$",
"Rs32",
")",
",",
"<STR_LIT>",
",",
"tc_1ae57e39",
",",
"TypeALU32_2op",
">",
",",
"Enc_f... |
GCC | ia64 | MD | next_suggestion | CPU | 617,088 | [
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")"
] | [
"(",
"match_operator",
":",
"BI",
"<NUM_LIT>",
"<STR_LIT>",
"[",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")",
")",
"]",
"<STR_LIT>",
"<STR_LI... |
LLVM | Lanai | CPP | next_suggestion | CPU | 617,089 | [
"if",
"(",
"LPAC",
"::",
"isPostOp",
"(",
"AluCode",
")",
")",
"OS",
"<<",
"<STR_LIT>",
"*",
"<STR_LIT>",
";"
] | [
"assert",
"(",
"OffsetOp",
".",
"isReg",
"(",
")",
"&&",
"RegOp",
".",
"isReg",
"(",
")",
"&&",
"<STR_LIT>",
"Registers expected.",
"<STR_LIT>",
")",
";",
"OS",
"<<",
"<STR_LIT>",
"[",
"<STR_LIT>",
";",
"if",
"(",
"LPAC",
"::",
"isPreOp",
"(",
"AluCode",... |
LLVM | ARM | TD | next_suggestion | CPU | 617,090 | [
"list",
"<",
"string",
">",
"suffixes",
"=",
"!",
"foreach",
"(",
"letter",
",",
"types",
",",
"<STR_LIT>",
"#",
"letter",
"#",
"TypeBits",
")",
";"
] | [
"class",
"MVE_memsz",
"<",
"bits",
"<",
"<NUM_LIT>",
">",
"e",
",",
"int",
"s",
",",
"AddrMode",
"m",
",",
"string",
"mn",
",",
"list",
"<",
"string",
">",
"types",
">",
"{",
"bits",
"<",
"<NUM_LIT>",
">",
"encoding",
"=",
"e",
";",
"int",
"shift",... |
GCC | sparc | CPP | stmt_completion | CPU | 617,091 | [
"NULL_RTX",
")",
";"
] | [
"}",
"else",
"{",
"output_asm_insn",
"(",
"<STR_LIT>",
"call\\t%a0, 0",
"<STR_LIT>",
",",
"operands",
")",
";",
"if",
"(",
"final_sequence",
")",
"{",
"rtx_insn",
"*",
"delay",
";",
"rtx",
"pat",
";",
"delay",
"=",
"NEXT_INSN",
"(",
"insn",
")",
";",
"gc... |
GCC | i386 | CPP | next_suggestion | CPU | 617,092 | [
"if",
"(",
"*",
"clear",
")",
"*",
"clear",
"=",
"build2",
"(",
"COMPOUND_EXPR",
",",
"void_type_node",
",",
"*",
"clear",
",",
"ldmxcsr_clear_call",
")",
";"
] | [
"if",
"(",
"TARGET_SSE",
"&&",
"TARGET_SSE_MATH",
")",
"{",
"tree",
"mxcsr_orig_var",
"=",
"create_tmp_var_raw",
"(",
"unsigned_type_node",
")",
";",
"tree",
"mxcsr_mod_var",
"=",
"create_tmp_var_raw",
"(",
"unsigned_type_node",
")",
";",
"tree",
"stmxcsr",
"=",
"... |
LLVM | AArch64 | TD | stmt_completion | CPU | 617,093 | [
"#",
"<STR_LIT>",
")",
",",
"VectorIndexD",
">",
";"
] | [
"def",
":",
"SIMDInsElementMovAlias",
"<",
"<STR_LIT>",
",",
"!",
"cast",
"<",
"Instruction",
">",
"(",
"NAME"
] |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 617,094 | [
"for",
"(",
"auto",
"&",
"Instruction",
":",
"Instructions",
")",
"Instruction",
".",
"emit",
"(",
"SII",
")",
";"
] | [
"if",
"(",
"Instructions",
".",
"empty",
"(",
")",
"||",
"!",
"Instructions",
".",
"back",
"(",
")",
".",
"tryAddProducer",
"(",
"Position",
",",
"MI",
")",
")",
"{",
"Instructions",
".",
"push_back",
"(",
"SingleUseInstruction",
"(",
"Position",
",",
"M... |
LLVM | ARM | CPP | next_suggestion | CPU | 617,095 | [
"case",
"ISD",
"::",
"INTRINSIC_W_CHAIN",
":",
"{"
] | [
"if",
"(",
"!",
"isa",
"<",
"ConstantSDNode",
">",
"(",
"N",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
")",
")",
"return",
"SDValue",
"(",
")",
";",
"if",
"(",
"!",
"cast",
"<",
"ConstantSDNode",
">",
"(",
"N",
".",
"getOperand",
"(",
"<NUM_LIT>",
... |
GCC | aarch64 | CPP | program_repair | CPU | 617,096 | [
"<FIXS>",
"case",
"QImode",
":",
"idx",
"=",
"<NUM_LIT>",
";",
"break",
";",
"case",
"HImode",
":",
"idx",
"=",
"<NUM_LIT>",
";",
"break",
";",
"case",
"SImode",
":",
"idx",
"=",
"<NUM_LIT>",
";",
"break",
";",
"case",
"DImode",
":",
"idx",
"=",
"<NU... | [
"switch",
"(",
"mode",
")",
"{",
"<BUGS>",
"case",
"QImode",
":",
"gen",
"=",
"gen_atomic_compare_and_swapqi_1",
";",
"break",
";",
"case",
"HImode",
":",
"gen",
"=",
"gen_atomic_compare_and_swaphi_1",
";",
"break",
";",
"case",
"SImode",
":",
"gen",
"=",
"g... |
GCC | i386 | CPP | stmt_completion | CPU | 617,097 | [
"_",
"V",
")",
";"
] | [
"extern",
"_",
"_",
"inline",
"int",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm_testnzc_ps",
"(",
"_",
"_",
"m128",
"_",
"_",
"M",
",",
"_",
"_",
... |
GCC | avr | MD | stmt_completion | MPU | 617,098 | [
"]",
")"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"HI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"plus",
":",
"HI",
"(",
"match_operand",
":",
"HI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"HI",
"<NUM_LIT>",
"<STR_LIT>",
"<ST... |
GCC | rs6000 | CPP | stmt_completion | CPU | 617,099 | [
"_",
"m2",
")",
";"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m64",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm_and_si64",
"(",
"_",
"_",
"m64",
"_",
"_",
"m1",
",",
... |
Subsets and Splits
No community queries yet
The top public SQL queries from the community will appear here once available.