Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
LLVM
CellSPU
CPP
program_repair
MPU
617,200
[ "<FIXS>", "Base", "=", "N", ".", "getOperand", "(", "<NUM_LIT>", ")", ";", "Index", "=", "N", ".", "getOperand", "(", "<NUM_LIT>", ")", ";", "return", "true", ";", "<FIXE>" ]
[ "if", "(", "Opc", "==", "ISD", "::", "ADD", ")", "{", "SDOperand", "N1", "=", "N", ".", "getOperand", "(", "<NUM_LIT>", ")", ";", "SDOperand", "N2", "=", "N", ".", "getOperand", "(", "<NUM_LIT>", ")", ";", "<BUGS>", "unsigned", "N1Opc", "=", "N1", ...
GCC
i386
MD
program_repair
CPU
617,201
[ "<FIXS>", "(", "match_operand", ":", "VI48F_256_DQ", "<NUM_LIT>", "<STR_LIT>", ")", "<FIXE>", "<FIXS>", "<STR_LIT>", "<FIXE>" ]
[ "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "(", "define_expand", "<STR_LIT>", "[", "(", "match_operand", ":", "ssehalfvecmode", ">", "<NUM_LIT>", "<STR_LIT>", ")", "<BUGS>", "(", "match_operand", ":"...
GCC
h8300
MD
stmt_completion
MPU
617,202
[ "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "not", ":", "QI", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>", "...
GCC
msp430
CPP
next_suggestion
MPU
617,203
[ "for", "(", "i", "=", "ARRAY_SIZE", "(", "msp430_mcu_data", ")", ";", "i", "--", ";", ")", "if", "(", "strcasecmp", "(", "target_mcu", ",", "msp430_mcu_data", "[", "i", "]", ".", "name", ")", "==", "<NUM_LIT>", ")", "return", "cached_result", "=", "msp...
[ "if", "(", "target_mcu", "==", "NULL", "||", "msp430_hwmult_type", "!=", "MSP430_HWMULT_AUTO", ")", "return", "false", ";", "if", "(", "target_mcu", "==", "cached_match", ")", "return", "cached_result", ";", "cached_match", "=", "target_mcu", ";", "if", "(", "...
LLVM
ARM64
CPP
next_suggestion
CPU
617,204
[ "if", "(", "UseUnscaledOp", ")", "MI", ".", "setDesc", "(", "TII", "->", "get", "(", "UnscaledOp", ")", ")", ";" ]
[ "Offset", "=", "<NUM_LIT>", ";", "return", "true", ";", "}", "int", "NewOffset", ";", "unsigned", "UnscaledOp", ";", "bool", "UseUnscaledOp", ";", "int", "Status", "=", "isARM64FrameOffsetLegal", "(", "MI", ",", "Offset", ",", "&", "UseUnscaledOp", ",", "&",...
GCC
arm
MD
next_suggestion
CPU
617,205
[ "<STR_LIT>" ]
[ "[", "(", "parallel", "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", ")", "(", "unspec", ":", "SI", "[", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", ")", "]", "UNSPEC_SP_SET", ")", ")", "(", "clobber", "(", "...
GCC
arm
CPP
stmt_completion
CPU
617,206
[ "_", "_", "c", ")", ";" ]
[ "return", "_", "_", "builtin_neon_vfmsv8hf", "(", "_", "_", "a", ",", "_", "_", "b", "," ]
LLVM
WDC65816
TD
stmt_completion
MPU
617,207
[ "(", "load", "ADDRabsl", ":", "$", "src", ")", ")", "]", ">", ";" ]
[ "def", "LDAabsl", ":", "Group1", "<", "OpGrp1LDA", ",", "AddrModeGrp1AbsLong", ",", "(", "outs", "AccRegs", ":", "$", "dst", ")", ",", "(", "ins", "MEMabsl", ":", "$", "src", ")", ",", "<STR_LIT>", ",", "[", "(", "set", "AccRegs", ":", "$", "dst", ...
GCC
sparc
MD
stmt_completion
CPU
617,208
[ "<NUM_LIT>", ")" ]
[ "{", "if", "(", "flag_delayed_branch", ")", "return", "<STR_LIT>", "else", "return", "<STR_LIT>", "}", "[", "(", "set", "(", "attr", "<STR_LIT>", ")", "(", "const_string", "<STR_LIT>", ")", ")", "(", "set", "(", "attr", "<STR_LIT>", ")", "(", "if_then_else...
LLVM
Hexagon
TD
next_suggestion
DSP
617,209
[ "let", "InputType", "=", "<STR_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isTerminator", "=", "<NUM_LIT>", ";", "let", "isIndirectBranch", "=", "<NUM_LIT>", ";", "let", "isBranch", "=", "<NUM_LIT>", ...
LLVM
X86
CPP
next_suggestion
CPU
617,210
[ "return", "DAG", ".", "getNode", "(", "<STR_LIT>", "::", "<STR_LIT>", ",", "DL", ",", "MVT", "::", "v16i8", ",", "LoV", ",", "HiV", ")", ";" ]
[ "if", "(", "SDValue", "V", "=", "lowerShuffleWithUNPCK", "(", "DL", ",", "MVT", "::", "v16i8", ",", "Mask", ",", "V1", ",", "V2", ",", "DAG", ")", ")", "return", "V", ";", "if", "(", "SDValue", "V", "=", "lowerVectorShuffleAsByteShiftMask", "(", "DL", ...
GCC
i386
CPP
next_suggestion
CPU
617,211
[ "}" ]
[ "cur_isa", "=", "cur_opt", "->", "x_ix86_isa_flags", ";", "diff_isa", "=", "(", "prev_isa", "^", "cur_isa", ")", ";", "prev_arch", "=", "(", "enum", "processor_type", ")", "prev_opt", "->", "arch", ";", "prev_tune", "=", "(", "enum", "processor_type", ")", ...
GCC
fr30
MD
next_suggestion
DSP
617,212
[ "(", "compare", ":", "CC", "(", "match_dup", "<NUM_LIT>", ")" ]
[ "(", "define_expand", "<STR_LIT>", "[", "(", "set", "(", "reg", ":", "CC", "<NUM_LIT>", ")" ]
LLVM
AArch64
CPP
stmt_completion
CPU
617,213
[ "MCE", "->", "getValue", "(", ")", ")", ")", ";" ]
[ "const", "MCConstantExpr", "*", "MCE", "=", "cast", "<", "MCConstantExpr", ">", "(", "getImm", "(", ")", ")", ";", "Inst", ".", "addOperand", "(", "MCOperand", "::", "createImm", "(" ]
GCC
rs6000
MD
program_repair
CPU
617,214
[ "<FIXS>", "(", "use", "(", "reg", ":", "P", "<NUM_LIT>", ")", ")", "(", "set", "(", "match_operand", ":", "P", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "P", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "]", ")", "]", "...
[ "[", "(", "match_parallel", "<NUM_LIT>", "<STR_LIT>", "[", "(", "clobber", "(", "match_operand", ":", "P", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "use", "(", "match_operand", ":", "P", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "<BUGS>", ...
GCC
aarch64
CPP
next_suggestion
CPU
617,215
[ "}" ]
[ "vorn_s16", "(", "int16x4_t", "_", "_", "a", ",", "int16x4_t", "_", "_", "b", ")", "{", "return", "_", "_", "a", "|", "~", "_", "_", "b", ";" ]
GCC
i386
CPP
stmt_completion
CPU
617,216
[ ",", "NULL", ")", "?", "<NUM_LIT>", ":", "<NUM_LIT>", ";" ]
[ "if", "(", "InterlockedDecrement", "(", "&", "mutex", "->", "counter", ")", ">=", "<NUM_LIT>", ")", "return", "ReleaseSemaphore", "(", "mutex", "->", "sema", ",", "<NUM_LIT>" ]
GCC
i386
MD
stmt_completion
CPU
617,217
[ ")", ")", ")", ")", "]" ]
[ "[", "(", "set", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "zero_extend", ":", "DI", "(", "vec_select", ":", "SI", "(", "match_operand", ":", "V2SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "parallel", "[", ...
LLVM
AArch64
TD
next_suggestion
CPU
617,218
[ "def", ":", "Pat", "<", "(", "f32", "fpimm", ":", "$", "in", ")", ",", "(", "COPY_TO_REGCLASS", "(", "MOVi32imm", "(", "bitcast_fpimm_to_i32", "f32", ":", "$", "in", ")", ")", ",", "FPR32", ")", ">", ";" ]
[ "return", "CurDAG", "-", ">", "getTargetConstant", "(", "N", "-", ">", "getValueAPF", "(", ")", ".", "bitcastToAPInt", "(", ")", ".", "getZExtValue", "(", ")", ",", "SDLoc", "(", "N", ")", ",", "MVT", ":", ":", "i64", ")", ";", "}", "]", ">", ";"...
GCC
sh
MD
next_suggestion
CPU
617,219
[ "<STR_LIT>", "\t", "<STR_LIT>" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "reg", ":", "SI", "T_REG", ")", "(", "gtu", ":", "SI", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>...
LLVM
AMDGPU
CPP
stmt_completion
GPU
617,220
[ "(", "Src1Reg", ",", "*", "Src1RC", ",", "*", "MRI", ")", ")", "return", "false", ";" ]
[ "Register", "Src0Reg", "=", "I", ".", "getOperand", "(", "<NUM_LIT>", ")", ".", "getReg", "(", ")", ";", "Register", "Src1Reg", "=", "I", ".", "getOperand", "(", "<NUM_LIT>", ")", ".", "getReg", "(", ")", ";", "LLT", "Src1Ty", "=", "MRI", "->", "getT...
GCC
arm
MD
program_repair
CPU
617,221
[ "<FIXS>", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<FIXE>" ]
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "<BUGS>", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<BUGE>", "(", "define_insn", "<STR_LIT>", ...
LLVM
Patmos
CPP
program_repair
VLIW
617,222
[ "<FIXS>", "for", "(", "auto", "dep_write", ":", "last_dep_writes_after_write", ")", "{", "for", "(", "auto", "dep_node", ":", "dep_write", ".", "second", ")", "{", "node", "->", "preds", "[", "dep_node", "]", "|=", "instr", "->", "isCall", "(", ")", "?",...
[ "}", "}", "<BUGS>", "for", "(", "auto", "dep_write", ":", "last_dep_write_after_write", ")", "{", "node", "->", "preds", "[", "dep_write", ".", "second", "]", "|=", "instr", "->", "isCall", "(", ")", "?", "false", ":", "true", ";", "<BUGE>", "}" ]
LLVM
VideoCore4
TD
stmt_completion
DSP
617,223
[ ",", "[", "SDNPHasChain", ",", "SDNPOptInGlue", ",", "SDNPOutGlue", ",", "SDNPVariadic", "]", ">", ";" ]
[ "def", "call", ":", "SDNode", "<", "<STR_LIT>", ",", "SDTypeProfile", "<", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "[", "SDTCisVT", "<", "<NUM_LIT>", ",", "i32", ">", "]", ">" ]
GCC
sh
MD
stmt_completion
CPU
617,224
[ "<STR_LIT>", ")" ]
[ "(", "define_bypass", "<NUM_LIT>", "<STR_LIT>" ]
LLVM
ARM
CPP
stmt_completion
CPU
617,225
[ ")", "&&", "<STR_LIT>", "Invalid destination width", "<STR_LIT>", ")", ";" ]
[ "static", "void", "checkNeonReplicateArgs", "(", "unsigned", "FromW", ",", "unsigned", "ToW", ")", "{", "assert", "(", "(", "FromW", "==", "<NUM_LIT>", "||", "FromW", "==", "<NUM_LIT>", "||", "FromW", "==", "<NUM_LIT>", ")", "&&", "<STR_LIT>", "Invalid source ...
LLVM
Hexagon
TD
program_repair
DSP
617,226
[ "<FIXS>", "let", "mayStore", "=", "<NUM_LIT>", ",", "neverHasSideEffects", "=", "<NUM_LIT>", "in", "<FIXE>" ]
[ "Requires", "[", "HasV4T", "]", ">", ";", "<BUGS>", "let", "mayStore", "=", "<NUM_LIT>", ",", "neverHasSideEffects", "=", "<NUM_LIT>", ",", "isPredicated", "=", "<NUM_LIT>", "in", "<BUGE>", "def", "STrih_indexed_cdnNotPt_nv_V4", ":", "NVInst_V4", "(", "outs", ")...
LLVM
X86
CPP
next_suggestion
CPU
617,227
[ "return", "false", ";" ]
[ "baseRegNo", "=", "insn", ".", "prefixPresent", "[", "<NUM_LIT>", "]", "?", "X86", "::", "ESI", ":", "X86", "::", "SI", ";", "}", "MCOperand", "baseReg", "=", "MCOperand", "::", "CreateReg", "(", "baseRegNo", ")", ";", "mcInst", ".", "addOperand", "(", ...
GCC
v850
MD
stmt_completion
MPU
617,228
[ "CC", "CC_REGNUM", ")", ")", "]" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "ashift", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "...
LLVM
AMDGPU
CPP
next_suggestion
GPU
617,229
[ "const", "SIMachineFunctionInfo", "*", "MFI", "=", "LdSt", ".", "getParent", "(", ")", "->", "getParent", "(", ")", "->", "getInfo", "<", "SIMachineFunctionInfo", ">", "(", ")", ";" ]
[ "unsigned", "Opc", "=", "LdSt", ".", "getOpcode", "(", ")", ";", "OffsetIsScalable", "=", "false", ";", "const", "MachineOperand", "*", "BaseOp", ",", "*", "OffsetOp", ";", "int", "DataOpIdx", ";", "if", "(", "isDS", "(", "LdSt", ")", ")", "{", "BaseOp...
GCC
arm
MD
next_suggestion
CPU
617,230
[ ")" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "SF", "\t", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "abs", ":", "SF", "(", "match_operand", ":", "SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LI...
LLVM
AArch64
CPP
stmt_completion
CPU
617,231
[ "(", ")", ")", ";" ]
[ "MCSymbol", "*", "PCSym", "=", "getContext", "(", ")", ".", "CreateTempSymbol", "(", ")", ";", "Streamer", ".", "EmitLabel", "(", "PCSym", ")", ";", "const", "MCExpr", "*", "PC", "=", "MCSymbolRefExpr", "::", "Create", "(", "PCSym", ",", "getContext", "(...
LLVM
X86
CPP
stmt_completion
CPU
617,232
[ ")", "const", "{" ]
[ "unsigned", "getFramePtr", "(" ]
LLVM
ARM
CPP
stmt_completion
CPU
617,233
[ ")", ";" ]
[ "assert", "(", "Arg", "!=", "<NUM_LIT>", "&&", "<STR_LIT>", "Failed to emit a sext", "<STR_LIT>", ")", ";", "ArgVT", "=", "DestVT", ";", "break", ";", "}", "case", "CCValAssign", "::", "AExt", ":", "case", "CCValAssign", "::", "ZExt", ":", "{", "MVT", "Des...
GCC
rx
MD
next_suggestion
CPU
617,234
[ ")" ]
[ "(", "zero_extend", ":", "SI", "(", "match_operand", ":", "small_int_modes", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "(", "set", "(", "match_dup", "<NUM_LIT>", ")", "(", "smin", ":", "SI", "(", "match_dup", "<NUM_LIT>", ")", "(", "match_operand...
GCC
xtensa
MD
next_suggestion
MPU
617,235
[ "<STR_LIT>" ]
[ "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "unspec", ":", "SI", "[", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", "UNSPEC_TLS_FUNC", ")", ")", "]" ]
LLVM
Hexagon
TD
next_suggestion
DSP
617,236
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
LLVM
VE
CPP
code_generation
CPU
617,237
[ "Register", "VEInstrInfo", "::", "isStoreToStackSlot", "(", "const", "MachineInstr", "&", "MI", ",", "int", "&", "FrameIndex", ")", "const", "{", "if", "(", "MI", ".", "getOpcode", "(", ")", "==", "<STR_LIT>", "::", "<STR_LIT>", "||", "MI", ".", "getOpcode...
[ "isStoreToStackSlot", "-", "If", "the", "specified", "machine", "instruction", "is", "a", "direct", "store", "to", "a", "stack", "slot", ",", "return", "the", "virtual", "or", "physical", "register", "number", "of", "the", "source", "reg", "along", "with", "...
GCC
i386
CPP
program_repair
CPU
617,238
[ "<FIXS>", "rtx_insn", "*", "insn", ",", "*", "start", "=", "get_insns", "(", ")", ";", "<FIXE>" ]
[ "static", "voidix86_avoid_jump_mispredicts", "(", "void", ")", "{", "<BUGS>", "rtx", "insn", ",", "start", "=", "get_insns", "(", ")", ";", "<BUGE>", "int", "nbytes", "=", "<NUM_LIT>", ",", "njumps", "=", "<NUM_LIT>", ";", "int", "isjump", "=", "<NUM_LIT>", ...
LLVM
SPIRV
CPP
next_suggestion
Virtual ISA
617,239
[ "}" ]
[ "const", "MachineInstr", "*", "FunDefMI", "=", "FunDef", "->", "getParent", "(", ")", ";", "assert", "(", "FunDefMI", "->", "getOpcode", "(", ")", "==", "<STR_LIT>", "::", "<STR_LIT>", "&&", "<STR_LIT>", "Constant function pointer must refer to function definition", ...
LLVM
Mips
CPP
next_suggestion
CPU
617,240
[ "const", "TargetRegisterClass", "*", "RC", "=", "TRI", "->", "getMinimalPhysRegClass", "(", "Reg", ")", ";" ]
[ "MachineBasicBlock", "*", "EntryBlock", "=", "MF", "->", "begin", "(", ")", ";", "const", "TargetInstrInfo", "&", "TII", "=", "*", "MF", "->", "getTarget", "(", ")", ".", "getInstrInfo", "(", ")", ";", "for", "(", "unsigned", "i", "=", "<NUM_LIT>", ","...
LLVM
PowerPC
CPP
stmt_completion
CPU
617,241
[ "PtrVT", ",", "<NUM_LIT>", ",", "MOLoFlag", ")", ";" ]
[ "setUsesTOCBasePtr", "(", "DAG", ")", ";", "SDValue", "GA", "=", "DAG", ".", "getTargetBlockAddress", "(", "BA", ",", "PtrVT", ",", "BASDN", "->", "getOffset", "(", ")", ")", ";", "return", "getTOCEntry", "(", "DAG", ",", "SDLoc", "(", "BASDN", ")", ",...
LLVM
AArch64
TD
next_suggestion
CPU
617,242
[ "}" ]
[ "def", "Wrx", ":", "BaseAddSubEReg", "<", "isSub", ",", "<NUM_LIT>", ",", "GPR32sp", ",", "GPR32sp", ",", "arith_extended_reg32_i32", ",", "mnemonic", ",", "OpNode", ">", "{", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
LLVM
Hexagon
TD
stmt_completion
DSP
617,243
[ ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", ...
GCC
arm
CPP
stmt_completion
CPU
617,244
[ ")", "save_reg_mask", "|=", "(", "<NUM_LIT>", "<<", "reg", ")", ";" ]
[ "for", "(", "reg", "=", "<NUM_LIT>", ";", "reg", "<=", "max_reg", ";", "reg", "++", ")", "if", "(", "df_regs_ever_live_p", "(", "reg", ")", "||", "(", "!", "crtl", "->", "is_leaf", "&&", "call_used_regs", "[", "reg", "]", ")", ")", "save_reg_mask", "...
GCC
aarch64
CPP
stmt_completion
CPU
617,245
[ ";" ]
[ "rtx", "function_expander", "::", "convert_to_pmode", "(", "rtx", "x", ")", "{", "if", "(", "ptr_mode", "==", "SImode", ")", "x", "=", "simplify_gen_unary", "(", "ZERO_EXTEND", ",", "DImode", ",", "x", ",", "SImode", ")", ";", "return", "x" ]
GCC
i386
CPP
program_repair
CPU
617,246
[ "<FIXS>", "||", "!", "CONST_VECTOR_P", "(", "x", ")", "<FIXE>" ]
[ "ix86_gen_bcst_mem", "(", "machine_mode", "mode", ",", "rtx", "x", ")", "{", "if", "(", "!", "TARGET_AVX512F", "<BUGS>", "||", "GET_CODE", "(", "x", ")", "!=", "CONST_VECTOR", "<BUGE>", "||", "(", "!", "TARGET_AVX512VL", "&&", "(", "GET_MODE_SIZE", "(", "m...
LLVM
AArch64
CPP
next_suggestion
CPU
617,247
[ "LLVM_DEBUG", "(", "dbgs", "(", ")", "<<", "<STR_LIT>", "Creating pair load/store. Replacing instructions:\\n ", "<STR_LIT>", ")", ";" ]
[ "}", "int", "OffsetImm", "=", "getLdStOffsetOp", "(", "*", "RtMI", ")", ".", "getImm", "(", ")", ";", "if", "(", "TII", "->", "isUnscaledLdSt", "(", "RtMI", "->", "getOpcode", "(", ")", ")", ")", "{", "assert", "(", "!", "(", "OffsetImm", "%", "get...
GCC
aarch64
MD
stmt_completion
CPU
617,248
[ ")", "]", ")" ]
[ "(", "define_mode_attr", "stype", "[", "(", "V8QI", "<STR_LIT>", ")", "(", "V16QI", "<STR_LIT>", ")", "(", "V4HI", "<STR_LIT>", ")", "(", "V8HI", "<STR_LIT>", ")", "(", "V2SI", "<STR_LIT>", ")", "(", "V4SI", "<STR_LIT>", ")", "(", "V2DI", "<STR_LIT>", ")...
LLVM
AArch64
TD
stmt_completion
CPU
617,249
[ ")", ",", "<NUM_LIT>", ">", ";" ]
[ "def", ":", "InstAlias", "<", "<STR_LIT>", "#", "<STR_LIT>", ",", "(", "FCMGTv2f32", "V64", ":", "$", "dst", ",", "V64", ":", "$", "src2", ",", "V64", ":", "$", "src1" ]
LLVM
X86
TD
stmt_completion
CPU
617,250
[ ">", ";" ]
[ "def", "X86cmp", ":", "SDNode", "<", "<STR_LIT>", ",", "SDTX86CmpTest" ]
GCC
sh
CPP
next_suggestion
CPU
617,251
[ "if", "(", "TARGET_FDPIC", ")", "{" ]
[ "case", "PROCESSOR_SH2", ":", "builtin_define", "(", "<STR_LIT>", "__sh2__", "<STR_LIT>", ")", ";", "builtin_define", "(", "<STR_LIT>", "__SH2__", "<STR_LIT>", ")", ";", "break", ";", "case", "PROCESSOR_SH2E", ":", "builtin_define", "(", "<STR_LIT>", "__SH2E__", "...
GCC
rs6000
MD
stmt_completion
CPU
617,252
[ "]", ")" ]
[ "(", "define_mode_attr", "scc_eq_op2", "[", "(", "SI", "<STR_LIT>", ")", "(", "DI", "<STR_LIT>", ")" ]
GCC
i386
CPP
stmt_completion
CPU
617,253
[ "<STR_LIT>", "\\t.previous\\n", "<STR_LIT>", ")", ";" ]
[ "}", "}", "else", "x86_print_call_or_nop", "(", "file", ",", "mcount_name", ")", ";", "}", "else", "if", "(", "flag_pic", ")", "{", "fprintf", "(", "file", ",", "<STR_LIT>", "\\tleal\\t%sP%d@GOTOFF(%%ebx),%%", "<STR_LIT>", "PROFILE_COUNT_REGISTER", "<STR_LIT>", "\...
LLVM
X86
CPP
next_suggestion
CPU
617,254
[ "MI", "->", "setDesc", "(", "get", "(", "X86", "::", "TEST8ri", ")", ")", ";" ]
[ "case", "X86", "::", "FsFLD0SD", ":", "return", "Expand2AddrUndef", "(", "MI", ",", "get", "(", "HasAVX", "?", "X86", "::", "VXORPSrr", ":", "X86", "::", "XORPSrr", ")", ")", ";", "case", "X86", "::", "TEST8ri_NOREX", ":" ]
GCC
rs6000
MD
stmt_completion
CPU
617,255
[ ")" ]
[ "(", "define_predicate", "<STR_LIT>", "(", "ior", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", ")", "(", "and", "(", "match_code", "<STR_LIT>", ")", "(", "match_test", "<STR_LIT>", ")", ")", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", ")", "(", "match_ope...
GCC
i386
MD
stmt_completion
CPU
617,256
[ "]", ")" ]
[ "(", "define_mode_attr", "sselongvecmodelower", "[", "(", "V8SF", "<STR_LIT>", ")", "(", "V4SF", "<STR_LIT>", ")" ]
LLVM
AArch64
TD
stmt_completion
CPU
617,257
[ ":", "$", "LHS", ",", "V64", ":", "$", "MHS", ",", "V64", ":", "$", "RHS", ")", ">", ";" ]
[ "def", ":", "Pat", "<", "(", "v1i64", "(", "OpNode", "(", "v1i64", "V64", ":", "$", "LHS", ")", ",", "(", "v1i64", "V64", ":", "$", "MHS", ")", ",", "(", "v1i64", "V64", ":", "$", "RHS", ")", ")", ")", ",", "(", "!", "cast", "<", "Instructi...
GCC
arm
CPP
next_suggestion
CPU
617,258
[ "}" ]
[ "vreinterpret_bf16_p8", "(", "poly8x8_t", "_", "_", "a", ")", "{", "return", "(", "bfloat16x4_t", ")", "_", "_", "a", ";" ]
GCC
m32c
MD
next_suggestion
MPU
617,259
[ "(", "UNS_FREIT", "<NUM_LIT>", ")" ]
[ "[", "(", "UNS_PROLOGUE_END", "<NUM_LIT>", ")", "(", "UNS_EPILOGUE_START", "<NUM_LIT>", ")", "(", "UNS_EH_EPILOGUE", "<NUM_LIT>", ")", "(", "UNS_PUSHM", "<NUM_LIT>", ")", "(", "UNS_POPM", "<NUM_LIT>", ")", "(", "UNS_SMOVF", "<NUM_LIT>", ")", "(", "UNS_SSTR", "<N...
LLVM
DirectX
CPP
next_suggestion
Virtual ISA
617,260
[ "}" ]
[ "const", "DirectXTargetLowering", "*", "getTargetLowering", "(", ")", "const", "override", "{", "return", "&", "TL", ";" ]
LLVM
Hexagon
CPP
program_repair
DSP
617,261
[ "<FIXS>", "SDValue", "Val", "=", "CurDAG", "->", "getTargetConstant", "(", "-", "ValConst", ",", "dl", ",", "MVT", "::", "i32", ")", ";", "<FIXE>" ]
[ "int32_t", "Shl2Const", "=", "cast", "ConstantSDNode", ">", "(", "Shl2_1", ".", "getNode", "(", ")", ")", "->", "getSExtValue", "(", ")", ";", "int32_t", "ValConst", "=", "<NUM_LIT>", "<<", "(", "ShlConst", "+", "Shl2Const", ")", ";", "<BUGS>", "SDValue", ...
LLVM
ARM
CPP
next_suggestion
CPU
617,262
[ "}" ]
[ "static", "void", "addAndInterleaveWithUnsupported", "(", "LegacyLegalizerInfo", "::", "SizeAndActionsVec", "&", "result", ",", "const", "LegacyLegalizerInfo", "::", "SizeAndActionsVec", "&", "v", ")", "{", "for", "(", "unsigned", "i", "=", "<NUM_LIT>", ";", "i", ...
LLVM
AArch64
TD
next_suggestion
CPU
617,263
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "S", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Zn", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "u0", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst",...
LLVM
Hexagon
TD
stmt_completion
DSP
617,264
[ "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
[ "class", "Enc_770858", ":", "OpcodeHexagon", "{", "bits", "<", "<NUM_LIT>", ">", "Ps4", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Ps4", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "bits", "<", "<NUM_LIT>", ">", "Vu32", ";", "...
LLVM
X86
CPP
next_suggestion
CPU
617,265
[ "FnStubs", ".", "insert", "(", "Name", ")", ";" ]
[ "FnStubs", ".", "insert", "(", "Name", ")", ";", "printSuffixedName", "(", "Name", ",", "<STR_LIT>", "$stub", "<STR_LIT>", ")", ";", "}", "}", "else", "if", "(", "GV", "->", "hasHiddenVisibility", "(", ")", ")", "{", "if", "(", "!", "GV", "->", "isDe...
LLVM
AMDGPU
CPP
next_suggestion
GPU
617,266
[ "unsigned", "Reg", "=", "MRI", ".", "createVirtualRegister", "(", "&", "AMDGPU", "::", "SReg_32_XM0RegClass", ")", ";" ]
[ "unsigned", "Opc", "=", "MI", ".", "getOpcode", "(", ")", ";", "const", "MCInstrDesc", "&", "InstrDesc", "=", "get", "(", "Opc", ")", ";", "int", "Src1Idx", "=", "AMDGPU", "::", "getNamedOperandIdx", "(", "Opc", ",", "AMDGPU", "::", "OpName", "::", "sr...
LLVM
ARM
TD
next_suggestion
CPU
617,267
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "shift", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Rt", ";", "bits", "<", "<NUM_LIT>", ">", "shift", ";", "let", "shift", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "shift", "{", "<NUM_LIT>", "}", ";", "let", "Inst", "{", ...
LLVM
Mips
TD
stmt_completion
CPU
617,268
[ "=", "instr_asm", ";" ]
[ "dag", "OutOperandList", "=", "(", "outs", "RO", ":", "$", "rd", ")", ";", "dag", "InOperandList", "=", "(", "ins", "RO", ":", "$", "rt", ",", "ImmOpnd", ":", "$", "rs_sa", ")", ";", "string", "AsmString", "=", "!", "strconcat", "(", "instr_asm", "...
LLVM
MBlaze
TD
stmt_completion
MPU
617,269
[ ":", "$", "CMP", ",", "i32imm", ":", "$", "CC", ")", ",", "<STR_LIT>", ",", "[", "]", ">", ";" ]
[ "def", "Select_FCC", ":", "MBlazePseudo", "<", "(", "outs", "GPR", ":", "$", "dst", ")", ",", "(", "ins", "GPR", ":", "$", "T", ",", "GPR", ":", "$", "F", ",", "GPR" ]
GCC
microblaze
CPP
stmt_completion
MPU
617,270
[ "SUBREG", ")", "x", "=", "SUBREG_REG", "(", "x", ")", ";" ]
[ "if", "(", "!", "strict", "&&", "GET_CODE", "(", "x", ")", "==" ]
GCC
rs6000
CPP
code_generation
CPU
617,271
[ "static", "basic_block", "add_condition_to_bb", "(", "tree", "function_decl", ",", "tree", "version_decl", ",", "int", "clone_isa", ",", "basic_block", "new", "_", "bb", ")", "{", "push_cfun", "(", "DECL_STRUCT_FUNCTION", "(", "function_decl", ")", ")", ";", "gc...
[ "This", "adds", "a", "condition", "to", "the", "basic_block", "NEW_BB", "in", "function", "FUNCTION_DECL", "to", "return", "a", "pointer", "to", "VERSION_DECL", "if", "we", "are", "running", "on", "a", "machine", "that", "supports", "the", "index", "CLONE_ISA"...
GCC
i386
CPP
code_generation
CPU
617,272
[ "static", "rtx", "ix86_delegitimize_tls_address", "(", "rtx", "or", "ig_x", ")", "{", "rtx", "x", "=", "or", "ig_x", ",", "unspec", ";", "struct", "ix86_address", "addr", ";", "if", "(", "!", "TARGET_TLS_DIRECT_SEG_REFS", ")", "return", "or", "ig_x", ";", ...
[ "Helper", "function", "for", "ix86_delegitimize_address", ".", "Attempt", "to", "delegitimize", "TLS", "local-exec", "accesses", "." ]
LLVM
X86
CPP
stmt_completion
CPU
617,273
[ "(", ")", ",", "*", "this", ",", "Fast", ")", ")", ";" ]
[ "if", "(", "DumpAsm", ")", "{", "assert", "(", "AsmPrinterCtor", "&&", "<STR_LIT>", "AsmPrinter was not linked in", "<STR_LIT>", ")", ";", "if", "(", "AsmPrinterCtor", ")", "PM", ".", "add", "(", "AsmPrinterCtor", "(", "errs" ]
LLVM
AMDGPU
TD
stmt_completion
GPU
617,274
[ "inst", ",", "<STR_LIT>", ",", "AMDGPUrsq", ">", "{" ]
[ "class", "RECIPSQRT_IEEE_Common", "<", "bits", "<", "<NUM_LIT>", ">", "inst", ">", ":", "R600_1OP_Helper", "<" ]
LLVM
Hexagon
TD
next_suggestion
DSP
617,275
[ "}" ]
[ "def", "A2_asrh", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rs32", ")", ",", "<STR_LIT>", ",", "tc_57890846", ",", "TypeALU32_2op", ">", ",", "Enc_5e2823", ",", "PredNewRel", "{", "let", ...
LLVM
R600
CPP
next_suggestion
GPU
617,276
[ "InVals", ".", "push_back", "(", "Arg", ")", ";" ]
[ "unsigned", "ArgBytes", "=", "ArgSizeInBits", ">>", "<NUM_LIT>", ";", "EVT", "ArgVT", ";", "if", "(", "ArgSizeInBits", "<", "VT", ".", "getSizeInBits", "(", ")", ")", "{", "assert", "(", "!", "ArgType", "->", "isFloatTy", "(", ")", "&&", "<STR_LIT>", "Ex...
LLVM
Hexagon
TD
next_suggestion
DSP
617,277
[ "let", "Defs", "=", "[", "P1", ",", "PC", "]", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isTerminator", "=", "<NUM_LIT>", ";", "let", "isBranch", "=", "<NUM_LIT>", ";", "let", "isPredicatedNew", "=", "<NUM_LIT>", "...
LLVM
Mips
CPP
stmt_completion
CPU
617,278
[ "Base", ",", "Offset", ")", ";" ]
[ "bool", "MipsSEDAGToDAGISel", "::", "selectIntAddr12MM", "(", "SDValue", "Addr", ",", "SDValue", "&", "Base", ",", "SDValue", "&", "Offset", ")", "const", "{", "return", "selectAddrRegImm12", "(", "Addr", ",", "Base", ",", "Offset", ")", "||", "selectAddrDefau...
GCC
rs6000
CPP
next_suggestion
CPU
617,279
[ "}" ]
[ "extern", "_", "_", "inline", "_", "_", "m128i", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_max_epi16", "(", "_", "_", "m128i", "_", "_", "A", ","...
GCC
tilepro
CPP
code_generation
VLIW
617,280
[ "const", "char", "*", "tilepro_output_cbranch_with_opcode", "(", "rtx_insn", "*", "insn", ",", "rtx", "*", "operands", ",", "const", "char", "*", "opcode", ",", "const", "char", "*", "rev_opcode", ",", "int", "regop", ",", "bool", "netreg_p", ")", "{", "co...
[ "Output", "assembly", "code", "for", "a", "specific", "branch", "instruction", ",", "appending", "the", "branch", "prediction", "flag", "to", "the", "opcode", "if", "appropriate", "." ]
LLVM
Hexagon
TD
next_suggestion
DSP
617,281
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "def", "A4_cmphgt", ":", "HInst", "<", "(", "outs", "PredRegs", ":", "$", "Pd4", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rs32", ",", "IntRegs", ":", "$", "Rt32", ")", ",", "<STR_LIT>", ",", "tc_85d5d03f", ",", "TypeS_3op", ">", ",", "Enc_c2b48e",...
LLVM
AMDGPU
TD
program_repair
GPU
617,282
[ "<FIXS>", "(", "ins", "getLdStRegisterOperand", "rc", ">", ".", "ret", ":", "$", "data0", ",", "Offset", ":", "$", "offset", ",", "gds", ":", "$", "gds", ")", ",", "<FIXE>" ]
[ "class", "DS_0A1D_NORET", "string", "opName", ",", "RegisterClass", "rc", "=", "VGPR_32", ">", ":", "DS_Pseudo", "opName", ",", "(", "outs", ")", ",", "<BUGS>", "(", "ins", "getLdStRegisterOperand", "rc", ">", ".", "ret", ":", "$", "data0", ",", "offset", ...
LLVM
BPF
CPP
stmt_completion
Virtual ISA
617,283
[ ")", ";" ]
[ "return", "new", "BPFMIPreEmitChecking", "(" ]
LLVM
AArch64
CPP
code_generation
CPU
617,284
[ "unsigned", "AArch64Subtarget", "::", "classifyGlobalFunctionReference", "(", "const", "GlobalValue", "*", "GV", ",", "const", "TargetMachine", "&", "TM", ")", "const", "{", "if", "(", "TM", ".", "getCodeModel", "(", ")", "==", "CodeModel", "::", "Large", "&&"...
[ "Classify", "a", "global", "function", "reference", "for", "the", "current", "subtarget", "." ]
GCC
aarch64
CPP
next_suggestion
CPU
617,285
[ "return", "instance", ".", "elements_per_vq", "(", "<NUM_LIT>", ")", ";" ]
[ "if", "(", "format", "[", "<NUM_LIT>", "]", "==", "'", "*", "'", "&&", "format", "[", "<NUM_LIT>", "]", "==", "'", "q", "'", ")", "{", "format", "+=", "<NUM_LIT>", ";" ]
GCC
rs6000
CPP
stmt_completion
CPU
617,286
[ "_", "_", "vc16", ")", ";" ]
[ "_", "_", "vector", "signed", "int", "_", "_", "vi4", ";", "_", "_", "vector", "float", "_", "_", "vf1", ";", "_", "_", "vc16", "=", "(", "_", "_", "vector", "signed", "char", ")", "(", "_", "_", "vector", "unsigned", "long", "long", ")", "{", ...
LLVM
ARM
CPP
next_suggestion
CPU
617,287
[ "return", "MBB", ";" ]
[ "case", "CodeModel", "::", "Medium", ":", "case", "CodeModel", "::", "Default", ":", "case", "CodeModel", "::", "Kernel", ":", "BuildMI", "(", "*", "MBB", ",", "MI", ",", "DL", ",", "TII", ".", "get", "(", "ARM", "::", "tBL", ")", ")", ".", "addImm...
GCC
rs6000
MD
stmt_completion
CPU
617,288
[ "]" ]
[ "(", "mem", ":", "V16QI", "(", "match_dup", "<NUM_LIT>", ")", ")", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", "UNSPEC_LXVL", ")", ")" ]
GCC
rs6000
MD
stmt_completion
CPU
617,289
[ ")" ]
[ "(", "define_mode_iterator", "FP", "[", "(", "SF", "<STR_LIT>", ")", "(", "DF", "<STR_LIT>", ")", "(", "TF", "<STR_LIT>" ]
GCC
mmix
CPP
stmt_completion
CPU
617,290
[ ")", "+", "argsp", "->", "regs", ")", ":", "NULL_RTX", ";" ]
[ "CUMULATIVE_ARGS", "*", "argsp", "=", "get_cumulative_args", "(", "argsp_v", ")", ";", "machine_mode", "mode", "=", "arg", ".", "mode", "==", "VOIDmode", "?", "DImode", ":", "arg", ".", "mode", ";", "if", "(", "arg", ".", "end_marker_p", "(", ")", ")", ...
LLVM
AArch64
CPP
stmt_completion
CPU
617,291
[ ")", ";" ]
[ "MCAsmParser", "&", "Parser", "=", "getParser", "(", ")", ";", "SMLoc", "S", "=", "getLoc", "(", ")", ";", "const", "AsmToken", "&", "Tok", "=", "Parser", ".", "getTok", "(", ")", ";", "assert", "(", "Tok", ".", "is", "(", "AsmToken", "::", "Identi...
LLVM
AArch64
CPP
stmt_completion
CPU
617,292
[ ")", ")", ";" ]
[ "static", "SDValue", "performAddCSelIntoCSinc", "(", "SDNode", "*", "N", ",", "SelectionDAG", "&", "DAG", ")", "{", "EVT", "VT", "=", "N", "->", "getValueType", "(", "<NUM_LIT>", ")", ";", "if", "(", "!", "VT", ".", "isScalarInteger", "(", ")", "||", "...
GCC
aarch64
MD
next_suggestion
CPU
617,293
[ "(", "const_int", "<NUM_LIT>", ")", ")" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "GPI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "ior", ":", "GPI", "(", "and", ":", "GPI", "(", "ashift", ":", "GPI", "(", "match_operand", ":", "GPI", "<NUM_LIT>", "<ST...
GCC
tilegx
MD
next_suggestion
VLIW
617,294
[ "<STR_LIT>", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
GCC
i386
CPP
stmt_completion
CPU
617,295
[ ")", "_", "_", "U", ")", ";" ]
[ "extern", "_", "_", "inline", "_", "_", "m128", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_maskz_expand_ps", "(", "_", "_", "mmask8", "_", "_", "U",...
GCC
nios2
CPP
code_generation
MPU
617,296
[ "static", "void", "nios2_function_arg_advance", "(", "cumulative_args_t", "cum_v", ",", "machine_mode", "mode", ",", "const_tree", "type", "ATTRIBUTE_UNUSED", ",", "bool", "named", "ATTRIBUTE_UNUSED", ")", "{", "CUMULATIVE_ARGS", "*", "cum", "=", "get_cumulative_args", ...
[ "Update", "the", "data", "in", "CUM", "to", "advance", "over", "an", "argument", "of", "mode", "MODE", "and", "data", "type", "TYPE", ";", "TYPE", "is", "null", "for", "libcalls", "where", "that", "information", "may", "not", "be", "available", "." ]
GCC
rs6000
CPP
program_repair
CPU
617,297
[ "<FIXS>", "rtx", "lo", "=", "gen_rtx_UNSPEC_VOLATILE", "(", "Pmode", ",", "gen_rtvec", "(", "<NUM_LIT>", ",", "reg", ",", "call_ref", ",", "arg", ")", ",", "UNSPECV_PLT16_LO", ")", ";", "<FIXE>" ]
[ "rtx", "reg", "=", "gen_rtx_REG", "(", "Pmode", ",", "regno", ")", ";", "rtx", "hi", "=", "gen_rtx_UNSPEC", "(", "Pmode", ",", "gen_rtvec", "(", "<NUM_LIT>", ",", "base", ",", "call_ref", ",", "arg", ")", ",", "UNSPEC_PLT16_HA", ")", ";", "<BUGS>", "rt...
GCC
s390
CPP
stmt_completion
MPU
617,298
[ "TP_REGNUM", ")", ")", ";" ]
[ "emit_move_insn", "(", "tp", ",", "gen_rtx_REG", "(", "Pmode", "," ]
LLVM
Mips
CPP
program_repair
CPU
617,299
[ "<FIXS>", "int64_t", "Offset", "=", "Addr", ".", "getOffset", "(", ")", ";", "<FIXE>" ]
[ "if", "(", "Addr", ".", "isFIBase", "(", ")", ")", "{", "unsigned", "FI", "=", "Addr", ".", "getFI", "(", ")", ";", "unsigned", "Align", "=", "<NUM_LIT>", ";", "<BUGS>", "unsigned", "Offset", "=", "Addr", ".", "getOffset", "(", ")", ";", "<BUGE>", ...