Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
LLVM
Mips
TD
stmt_completion
CPU
617,300
[ "=", "<STR_LIT>", ";" ]
[ "let", "PrintMethod", "=", "<STR_LIT>", ";", "let", "MIOperandInfo", "=", "(", "ops", "GPR32", ",", "simm12", ")", ";", "let", "EncoderMethod", "=", "<STR_LIT>", ";", "let", "ParserMatchClass", "=", "MipsMemAsmOperand", ";", "let", "OperandType" ]
LLVM
Hexagon
TD
next_suggestion
DSP
617,301
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "src1", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "dst", ";", "bits", "<", "<NUM_LIT>", ">", "src1", ";", "bits", "<", "<NUM_LIT>", ">", "offset", ";", "bits", "<", "<NUM_LIT>", ">", "offsetBits", ";", "string", "ImmOpStr", "=", "!", "cast", "<", "string", ">", "(", "I...
LLVM
WebAssembly
CPP
next_suggestion
Virtual ISA
617,302
[ "}" ]
[ "const", "WebAssemblyTargetLowering", "&", "TLI", "=", "*", "TM", ".", "getSubtarget", "<", "WebAssemblySubtarget", ">", "(", "F", ")", ".", "getTargetLowering", "(", ")", ";", "computeLegalValueVTs", "(", "TLI", ",", "F", ".", "getContext", "(", ")", ",", ...
GCC
arm
CPP
stmt_completion
CPU
617,303
[ "return", "all_fpus", "[", "i", "]", ".", "name", ";" ]
[ "auto_sbitmap", "fpubits", "(", "isa_num_bits", ")", ";", "auto_sbitmap", "cand_fpubits", "(", "isa_num_bits", ")", ";", "bitmap_and", "(", "fpubits", ",", "isa", ",", "isa_all_fpubits", ")", ";", "if", "(", "bitmap_empty_p", "(", "fpubits", ")", ")", "return"...
LLVM
Hexagon
TD
next_suggestion
DSP
617,304
[ "let", "isPredicatedFalse", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredica...
GCC
i386
CPP
program_repair
CPU
617,305
[ "<FIXS>", "for", "(", "ix", "=", "<NUM_LIT>", ";", "fndecls", "->", "iterate", "(", "ix", ",", "&", "ele", ")", ";", "++", "ix", ")", "<FIXE>" ]
[ "pop_cfun", "(", ")", ";", "<BUGS>", "for", "(", "ix", "=", "<NUM_LIT>", ";", "VEC_iterate", "(", "tree", ",", "fndecls", ",", "ix", ",", "ele", ")", ";", "++", "ix", ")", "<BUGE>", "{", "tree", "version_decl", "=", "ele", ";", "tree", "predicate_cha...
LLVM
Patmos
CPP
code_generation
VLIW
617,306
[ "StringRef", "getPassName", "(", ")", "const", "override", "{", "return", "<STR_LIT>", "Patmos Single-Path Mark (machine code)", "<STR_LIT>", ";", "}" ]
[ "getPassName", "-", "Return", "a", "nice", "clean", "name", "for", "a", "pass", "." ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
617,307
[ "false", ";" ]
[ "if", "(", "VT", "==", "MVT", "::", "Other", "||", "(", "VT", "!=", "MVT", "::", "Other", "&&", "VT", ".", "getSizeInBits", "(", ")", ">", "<NUM_LIT>", "&&", "VT", ".", "getStoreSize", "(", ")", ">", "<NUM_LIT>", ")", ")", "{", "return" ]
GCC
sh
CPP
program_repair
CPU
617,308
[ "<FIXS>", "<FIXE>", "<FIXS>", "add_compiler_branch_island", "(", "labelname", ",", "funname", ",", "insn_line", "(", "insn", ")", ")", ";", "<FIXE>" ]
[ "if", "(", "no_previous_def", "(", "funname", ")", ")", "{", "<BUGS>", "int", "line_number", "=", "<NUM_LIT>", ";", "<BUGE>", "rtx", "label_rtx", "=", "gen_label_rtx", "(", ")", ";", "char", "*", "label_buf", ",", "temp_buf", "[", "<NUM_LIT>", "]", ";", ...
LLVM
PowerPC
TD
next_suggestion
CPU
617,309
[ "dag", "BE_VARIABLE_DOUBLE", "=", "(", "COPY_TO_REGCLASS", "BE_VDOUBLE_PERMUTE", ",", "VSRC", ")", ";" ]
[ "dag", "LE_VARIABLE_BYTE", "=", "(", "EXTRACT_SUBREG", "(", "SRD", "LE_MV_VBYTE", ",", "LE_VBYTE_SHIFT", ")", ",", "sub_32", ")", ";", "dag", "LE_VHALF_PERM_VEC", "=", "(", "v16i8", "(", "LVSL", "ZERO8", ",", "(", "RLDICR", "(", "ANDC8", "(", "LI8", "<NUM_...
LLVM
PowerPC
CPP
code_generation
CPU
617,310
[ "SDValue", "PPCTargetLowering", "::", "LowerCall", "(", "TargetLowering", "::", "CallLoweringInfo", "&", "CLI", ",", "SmallVectorImpl", "<", "SDValue", ">", "&", "InVals", ")", "const", "{", "SelectionDAG", "&", "DAG", "=", "CLI", ".", "DAG", ";", "SDLoc", "...
[ "This", "hook", "must", "be", "implemented", "to", "lower", "calls", "into", "the", "specified", "DAG", "." ]
LLVM
X86
CPP
next_suggestion
CPU
617,311
[ "SDValue", "VecCstLowBitcast", "=", "DAG", ".", "getBitcast", "(", "VecI16VT", ",", "VecCstLow", ")", ";" ]
[ "SDLoc", "DL", "(", "Op", ")", ";", "SDValue", "V", "=", "Op", "->", "getOperand", "(", "<NUM_LIT>", ")", ";", "MVT", "VecIntVT", "=", "V", ".", "getSimpleValueType", "(", ")", ";", "bool", "Is128", "=", "VecIntVT", "==", "MVT", "::", "v4i32", ";", ...
LLVM
Hexagon
TD
stmt_completion
DSP
617,312
[ "<NUM_LIT>", ";" ]
[ "let", "isRestrictNoSlot1Store", "=", "<NUM_LIT>", ";", "let", "Defs", "=", "[", "PC", "]", ";", "let", "BaseOpcode", "=", "<STR_LIT>", ";", "let", "isTaken", "=", "Inst", "{", "<NUM_LIT>", "}", ";", "let", "isExtendable", "=", "<NUM_LIT>", ";", "let", "...
LLVM
ARM
CPP
stmt_completion
CPU
617,313
[ "STI", ",", "raw_ostream", "&", "O", ")", "{" ]
[ "void", "ARMInstPrinter", "::", "printPCLabel", "(", "const", "MCInst", "*", "MI", ",", "unsigned", "OpNum", ",", "const", "MCSubtargetInfo", "&" ]
LLVM
WebAssembly
CPP
next_suggestion
Virtual ISA
617,314
[ "MF", ".", "RenumberBlocks", "(", ")", ";" ]
[ "while", "(", "!", "Worklist", ".", "empty", "(", ")", ")", "{", "MachineLoop", "*", "CurLoop", "=", "Worklist", ".", "pop_back_val", "(", ")", ";", "Worklist", ".", "append", "(", "CurLoop", "->", "begin", "(", ")", ",", "CurLoop", "->", "end", "(",...
LLVM
ARM
TD
next_suggestion
CPU
617,315
[ "}" ]
[ "let", "ParserMatchClass", "=", "AdrLabelAsmOperand", ";", "let", "PrintMethod", "=", "<STR_LIT>", ";" ]
GCC
nds32
CPP
code_generation
CPU
617,316
[ "bool", "n10_consumed_by_ex_dep_p", "(", "rtx_insn", "*", "consumer", ",", "rtx", "def_reg", ")", "{", "rtx", "use_rtx", ";", "switch", "(", "get_attr_type", "(", "consumer", ")", ")", "{", "case", "TYPE_ALU", ":", "case", "TYPE_PBSAD", ":", "case", "TYPE_MU...
[ "Check", "the", "dependency", "between", "the", "producer", "defining", "DEF_REG", "and", "CONSUMER", "requiring", "input", "operand", "at", "EX", "." ]
LLVM
Hexagon
TD
next_suggestion
DSP
617,317
[ "let", "InputType", "=", "<STR_LIT>", ";" ]
[ "def", "C2_cmpgtu", ":", "HInst", "<", "(", "outs", "PredRegs", ":", "$", "Pd4", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rs32", ",", "IntRegs", ":", "$", "Rt32", ")", ",", "<STR_LIT>", ",", "tc_de4df740", ",", "TypeALU32_3op", ">", ",", "Enc_c2b4...
LLVM
Mips
CPP
stmt_completion
CPU
617,318
[ ")", ")", ";" ]
[ "Subtarget", "=", "const_cast", "<", "MipsSubtarget", "*", ">", "(", "getSubtargetImpl", "(", "MF", "->", "getFunction", "(", ")" ]
LLVM
AArch64
TD
next_suggestion
CPU
617,319
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rt", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "L", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "offset", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NU...
GCC
csky
CPP
code_generation
CPU
617,320
[ "static", "void", "csky_output_pic_addr_const", "(", "FILE", "*", "stream", ",", "rtx", "x", ",", "int", "code", ")", "{", "if", "(", "GET_CODE", "(", "x", ")", "!=", "UNSPEC", ")", "return", ";", "if", "(", "UNSPEC_TLS", "==", "XINT", "(", "x", ",",...
[ "Print", "the", "UNSPEC", "operand", "in", "X", "to", "the", "STREAM", "." ]
LLVM
ARM
CPP
stmt_completion
CPU
617,321
[ "s", ")", "{" ]
[ "void", "setFrameRecordSavedAreaSize", "(", "unsigned" ]
LLVM
X86
CPP
next_suggestion
CPU
617,322
[ "V1Blend", "=", "DAG", ".", "getVectorShuffle", "(", "SplitVT", ",", "DL", ",", "LoV1", ",", "HiV1", ",", "V1BlendMask", ")", ";" ]
[ "assert", "(", "VT", ".", "getSizeInBits", "(", ")", ">=", "<NUM_LIT>", "&&", "<STR_LIT>", "Only for 256-bit or wider vector shuffles!", "<STR_LIT>", ")", ";", "assert", "(", "V1", ".", "getSimpleValueType", "(", ")", "==", "VT", "&&", "<STR_LIT>", "Bad operand ty...
LLVM
SystemZ
CPP
stmt_completion
CPU
617,323
[ "<STR_LIT>", "::", "<STR_LIT>", ",", "<NUM_LIT>", ")", ";" ]
[ "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "emitCondStore", "(", "MI", ",", "MBB", ",", "<STR_LIT>", "::", "<STR_LIT>", ",", "<NUM_LIT>", ",", "true", ")", ";", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "emitCondStore", "(", "MI", ...
LLVM
X86
CPP
stmt_completion
CPU
617,324
[ "[", "<NUM_LIT>", "]", ",", "ArrayRef", "<", "int", ">", "{", "<NUM_LIT>", ",", "<NUM_LIT>", "}", ")", ";" ]
[ "NumElts", "=", "<NUM_LIT>", ";", "}", "Type", "*", "I32Ty", "=", "VectorType", "::", "get", "(", "Builder", ".", "getInt32Ty", "(", ")", ",", "IntrinsicNumElts", "/", "<NUM_LIT>", ")", ";", "assert", "(", "NumElts", "%", "IntrinsicNumElts", "==", "<NUM_LI...
LLVM
WebAssembly
CPP
stmt_completion
Virtual ISA
617,325
[ ")", ";" ]
[ "case", "ISD", "::", "BlockAddress", ":", "case", "ISD", "::", "BRIND", ":", "fail", "(", "DL", ",", "DAG", ",", "<STR_LIT>", "WebAssembly hasn't implemented computed gotos", "<STR_LIT>", ")", ";", "return", "SDValue", "(", ")", ";", "case", "ISD", "::", "RE...
LLVM
ARM64
TD
stmt_completion
CPU
617,326
[ "(", "(", "uint32_t", ")", "Imm", ")", "<", "<NUM_LIT>", ")", ";" ]
[ "return", "(", "(", "(", "uint32_t", ")", "Imm", ")", ">", "<NUM_LIT>", ")", "&", "&", "(" ]
LLVM
X86
CPP
next_suggestion
CPU
617,327
[ "}" ]
[ "Index", "=", "DAG", ".", "getSExtOrTrunc", "(", "Index", ",", "DL", ",", "IndexVT", ")", ";", "SmallVector", "<", "SDValue", ",", "<NUM_LIT>", ">", "NewOps", "(", "N", "->", "op_begin", "(", ")", ",", "N", "->", "op_end", "(", ")", ")", ";", "NewO...
GCC
i386
MD
next_suggestion
CPU
617,328
[ "<STR_LIT>" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "rotate", ":", "QI", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "...
LLVM
AArch64
CPP
stmt_completion
CPU
617,329
[ "+", "WhichResult", ")", ")", "return", "false", ";" ]
[ "for", "(", "unsigned", "i", "=", "<NUM_LIT>", ";", "i", "<", "NumElts", ";", "i", "+=", "<NUM_LIT>", ")", "{", "if", "(", "(", "M", "[", "i", "]", ">=", "<NUM_LIT>", "&&", "(", "unsigned", ")", "M", "[", "i", "]", "!=", "i", "+", "WhichResult"...
LLVM
XCore
CPP
stmt_completion
MPU
617,330
[ "copy0MBB", ";" ]
[ "MachineFunction", "::", "iterator", "It", "=", "BB", ";", "++", "It", ";", "MachineBasicBlock", "*", "thisMBB", "=", "BB", ";", "MachineFunction", "*", "F", "=", "BB", "->", "getParent", "(", ")", ";", "MachineBasicBlock", "*", "copy0MBB", "=", "F", "->...
LLVM
Hexagon
CPP
stmt_completion
DSP
617,331
[ ";" ]
[ "MIB", ".", "add", "(", "OldMI", "->", "getOperand", "(", "<NUM_LIT>", ")", ")", ";", "MIB", ".", "add", "(", "OldMI", "->", "getOperand", "(", "<NUM_LIT>", ")", ")", ";", "MIB", ".", "add", "(", "ImmOp", ")", ";", "OpStart", "=", "<NUM_LIT>", ";",...
LLVM
ARM
CPP
stmt_completion
CPU
617,332
[ "true", ";" ]
[ "if", "(", "Mnemonic", "==", "<STR_LIT>", "cbnz", "<STR_LIT>", "||", "Mnemonic", "==", "<STR_LIT>", "setend", "<STR_LIT>", "||", "Mnemonic", "==", "<STR_LIT>", "dmb", "<STR_LIT>", "||", "Mnemonic", "==", "<STR_LIT>", "cps", "<STR_LIT>", "||", "Mnemonic", "==", ...
GCC
bfin
CPP
program_repair
DSP
617,333
[ "<FIXS>", "if", "(", "!", "ENABLE_WA_SPECULATIVE_SYNCS", ")", "<FIXE>" ]
[ "}", "<BUGS>", "if", "(", "!", "TARGET_CSYNC_ANOMALY", ")", "<BUGE>", "return", ";", "for", "(", "insn", "=", "get_insns", "(", ")", ";", "insn", ";", "insn", "=", "NEXT_INSN", "(", "insn", ")", ")" ]
LLVM
ARM
TD
next_suggestion
CPU
617,334
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "shift", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Rn", ";", "bits", "<", "<NUM_LIT>", ">", "shift", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<N...
LLVM
Hexagon
TD
stmt_completion
DSP
617,335
[ "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredica...
LLVM
ARM
TD
program_repair
CPU
617,336
[ "<FIXS>", "def", "BX", ":", "ABXIx2", "(", "outs", ")", ",", "(", "ins", "tGPR", ":", "$", "func", ",", "variable_ops", ")", ",", "<FIXE>", "<FIXS>", "[", "(", "ARMcall_nolink", "tGPR", ":", "$", "func", ")", "]", ">", ",", "<FIXE>" ]
[ "}", "<BUGS>", "def", "BX", ":", "ABXIx2", "(", "outs", ")", ",", "(", "ins", "GPR", ":", "$", "func", ",", "variable_ops", ")", ",", "<BUGE>", "IIC_Br", ",", "<STR_LIT>", ",", "<BUGS>", "[", "(", "ARMcall_nolink", "GPR", ":", "$", "func", ")", "]"...
GCC
i386
MD
program_repair
CPU
617,337
[ "<FIXS>", "(", "define_insn", "<STR_LIT>", "<FIXE>", "<FIXS>", "<STR_LIT>", "<FIXE>" ]
[ "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<BUGS>", "(", "define_insn", "<STR_LIT>", "<BUGE>", "[", "(", "set", "(", "match_operand", ":", "SSEMODEF2P", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ...
LLVM
SystemZ
TD
stmt_completion
CPU
617,338
[ ";" ]
[ "class", "InstRIS", "<", "bits", "<", "<NUM_LIT>", ">", "op", ",", "dag", "outs", ",", "dag", "ins", ",", "string", "asmstr", ",", "list", "<", "dag", ">", "pattern", ">", ":", "InstSystemZ", "<", "<NUM_LIT>", ",", "outs", ",", "ins", ",", "asmstr", ...
LLVM
Hexagon
TD
stmt_completion
DSP
617,339
[ ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredica...
LLVM
Mips
TD
stmt_completion
CPU
617,340
[ "<NUM_LIT>", ",", "<NUM_LIT>", ">", ";" ]
[ "class", "FSQRT_D_ENC", ":", "MSA_2RF_FMT", "<", "<NUM_LIT>", "," ]
LLVM
AArch64
TD
stmt_completion
CPU
617,341
[ ")", ")", ")", ")", ",", "(", "INST", "(", "SUBREG_TO_REG", "(", "i64", "<NUM_LIT>", ")", ",", "VPR64", ":", "$", "src", ",", "sub_64", ")", ",", "VPR128", ":", "$", "Rn", ",", "VPR128", ":", "$", "Rm", ")", ">", ";" ]
[ "class", "NarrowHighHalfPat", "<", "Instruction", "INST", ",", "ValueType", "DstTy", ",", "ValueType", "SrcTy", ",", "SDPatternOperator", "coreop", ">", ":", "Pat", "<", "(", "Neon_combine_2D", "(", "v1i64", "VPR64", ":", "$", "src", ")", ",", "(", "v1i64", ...
GCC
arm
CPP
next_suggestion
CPU
617,342
[ "else", "{" ]
[ "rtx", "x", "=", "gen_rtx_SET", "(", "destlo", ",", "operands", "[", "<NUM_LIT>", "]", ")", ";", "rtx", "y", "=", "gen_rtx_SET", "(", "desthi", ",", "operands", "[", "<NUM_LIT>", "]", ")", ";", "emit_insn", "(", "gen_rtx_PARALLEL", "(", "VOIDmode", ",", ...
LLVM
SystemZ
TD
next_suggestion
CPU
617,343
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "V3", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
[ "class", "InstVRIc", "<", "bits", "<", "<NUM_LIT>", ">", "op", ",", "dag", "outs", ",", "dag", "ins", ",", "string", "asmstr", ",", "list", "<", "dag", ">", "pattern", ">", ":", "InstSystemZ", "<", "<NUM_LIT>", ",", "outs", ",", "ins", ",", "asmstr",...
LLVM
AMDGPU
CPP
next_suggestion
GPU
617,344
[ "}" ]
[ "MachineInstr", "*", "MI", "=", "&", "*", "It", ";", "if", "(", "MI", ")", "{", "if", "(", "isCondBranch", "(", "MI", ")", "||", "isUncondBranch", "(", "MI", ")", ")", "return", "MI", ";", "else", "if", "(", "!", "TII", "->", "isMov", "(", "MI"...
GCC
rs6000
CPP
next_suggestion
CPU
617,345
[ "}" ]
[ "static", "_", "_", "inline__", "double", "_", "_", "fmadd", "(", "double", "x", ",", "double", "y", ",", "double", "z", ")", "{", "double", "r", ";", "_", "_", "asm__", "(", "<STR_LIT>", "fmadd %0,%1,%2,%3", "<STR_LIT>", ":", "<STR_LIT>", "=d", "<STR_...
LLVM
PowerPC
CPP
next_suggestion
CPU
617,346
[ "unsigned", "NewVR", "=", "MRI", "->", "createVirtualRegister", "(", "RC", ")", ";" ]
[ "const", "TargetInstrInfo", "*", "TII", "=", "Subtarget", ".", "getInstrInfo", "(", ")", ";", "MachineRegisterInfo", "*", "MRI", "=", "&", "Entry", "->", "getParent", "(", ")", "->", "getRegInfo", "(", ")", ";", "MachineBasicBlock", "::", "iterator", "MBBI",...
GCC
c4x
MD
stmt_completion
DSP
617,347
[ "<STR_LIT>", ")" ]
[ "(", "compare", ":", "CC", "(", "match_operand", ":", "HF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "HF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "(", "set", "(", "match_operand", ":", "HF", "<NUM_LIT>", "<STR_LIT...
GCC
mips
MD
next_suggestion
CPU
617,348
[ "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
GCC
nds32
MD
next_suggestion
CPU
617,349
[ "<STR_LIT>" ]
[ "[", "(", "unspec_volatile", "[", "(", "const_int", "<NUM_LIT>", ")", "]", "UNSPEC_VOLATILE_MSYNC_STORE", ")", "]", "<STR_LIT>" ]
LLVM
ARM
TD
stmt_completion
CPU
617,350
[ ">", ",", "SDTCisPtrTy", "<", "<NUM_LIT>", ">", ",", "SDTCisInt", "<", "<NUM_LIT>", ">", "]", ">", ";" ]
[ "def", "SDT_ARMEH_SJLJ_Setjmp", ":", "SDTypeProfile", "<", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "[", "SDTCisInt", "<", "<NUM_LIT>" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
617,351
[ ",", "RegState", "::", "Define", ")", ";" ]
[ "}", "MachineInstrBuilder", "Spill", "=", "BuildMI", "(", "MBB", ",", "MI", ",", "DL", ",", "OpDesc", ")", ".", "addReg", "(", "SrcReg", ",", "getKillRegState", "(", "isKill", ")", ")", ".", "addFrameIndex", "(", "FrameIndex", ")", ".", "addMemOperand", ...
GCC
alpha
MD
stmt_completion
MPU
617,352
[ "<STR_LIT>", ")", ")", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>" ]
LLVM
AArch64
CPP
next_suggestion
CPU
617,353
[ "return", "true", ";" ]
[ "MCOp", "=", "LowerSymbolOperand", "(", "MO", ",", "Printer", ".", "GetJTISymbol", "(", "MO", ".", "getIndex", "(", ")", ")", ")", ";", "break", ";", "case", "MachineOperand", "::", "MO_ConstantPoolIndex", ":", "MCOp", "=", "LowerSymbolOperand", "(", "MO", ...
LLVM
Hexagon
TD
stmt_completion
DSP
617,354
[ "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "def", "J4_cmpgtui_fp1_jump_nt", ":", "HInst", "<", "(", "outs", ")", ",", "(", "ins", "GeneralSubRegs", ":", "$", "Rs16", ",", "u5_0Imm", ":", "$", "II", ",", "b30_2Imm", ":", "$", "Ii", ")", ",", "<STR_LIT>", ",", "tc_3d495a39", ",", "TypeCJ", ">", ...
LLVM
Patmos
CPP
stmt_completion
VLIW
617,355
[ ";" ]
[ "if", "(", "Val", ".", "Symbol", ".", "empty", "(", ")", "&&", "(", "Val", ".", "Max", "-", "Val", ".", "Min", ">", "(", "<NUM_LIT>", "<<", "BypassRangeThreshold", ")", ")", ")", "{", "return", "true", ";", "}", "}", "return", "false" ]
LLVM
Hexagon
CPP
next_suggestion
DSP
617,356
[ "}" ]
[ "setOperationAction", "(", "ISD", "::", "STORE", ",", "VT", ",", "Promote", ")", ";", "AddPromotedToType", "(", "ISD", "::", "STORE", ",", "VT", ",", "PromotedLdStVT", ")", ";", "}" ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
617,357
[ "SmallVector", "<", "unsigned", ",", "<NUM_LIT>", ">", "Sources", ";" ]
[ "void", "AMDGPUMachineCFGStructurizer", "::", "rewriteLiveOutRegs", "(", "MachineBasicBlock", "*", "IfBB", ",", "MachineBasicBlock", "*", "CodeBB", ",", "MachineBasicBlock", "*", "MergeBB", ",", "LinearizedRegion", "*", "InnerRegion", ",", "LinearizedRegion", "*", "LReg...
GCC
sh
MD
program_repair
CPU
617,358
[ "<FIXS>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<FIXE>" ]
[ "<STR_LIT>", "<BUGS>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<BUGE>" ]
GCC
i386
MD
stmt_completion
CPU
617,359
[ ")", ")" ]
[ "(", "match_test", "<STR_LIT>", ")", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", ")" ]
GCC
powerpcspe
CPP
next_suggestion
CPU
617,360
[ "else", "if", "(", "mode0", "==", "V2SImode", "&&", "GET_MODE_CLASS", "(", "mode1", ")", "==", "MODE_INT", "&&", "mode2", "==", "QImode", ")", "{" ]
[ "size_t", "i", ";", "tree", "opaque_ftype_opaque", "=", "NULL_TREE", ";", "tree", "opaque_ftype_opaque_opaque", "=", "NULL_TREE", ";", "tree", "opaque_ftype_opaque_opaque_opaque", "=", "NULL_TREE", ";", "tree", "v2si_ftype", "=", "NULL_TREE", ";", "tree", "v2si_ftype_...
LLVM
X86
CPP
next_suggestion
CPU
617,361
[ "}" ]
[ "if", "(", "Mask", "[", "i", "]", "<", "<NUM_LIT>", ")", "continue", ";", "int", "j", "=", "i", "/", "LaneSize", ";", "if", "(", "Lanes", "[", "j", "]", "<", "<NUM_LIT>", ")", "{", "Lanes", "[", "j", "]", "=", "Mask", "[", "i", "]", "/", "L...
GCC
i386
CPP
stmt_completion
CPU
617,362
[ "B", ",", "(", "_", "_", "mmask8", ")", "_", "_", "U", ",", "_", "MM_FROUND_CUR_DIRECTION", ")", ";" ]
[ "return", "(", "_", "_", "m128", ")", "_", "_", "builtin_ia32_vfmsubss3_mask3", "(", "(", "_", "_", "v4sf", ")", "_", "_", "W", ",", "(", "_", "_", "v4sf", ")", "_", "_", "A", ",", "(", "_", "_", "v4sf", ")", "_", "_" ]
LLVM
AArch64
TD
stmt_completion
CPU
617,363
[ "(", "LDRBui", "GPR64sp", ":", "$", "Rn", ",", "uimm12s1", ":", "$", "offset", ")", ",", "bsub", ")", ">", ";" ]
[ "def", ":", "Pat", "<", "(", "v8i8", "(", "scalar_to_vector", "(", "i32", "(", "extloadi8", "(", "am_indexed8", "GPR64sp", ":", "$", "Rn", ",", "uimm12s1", ":", "$", "offset", ")", ")", ")", ")", ")", ",", "(", "INSERT_SUBREG", "(", "v8i8", "(", "I...
LLVM
Hexagon
TD
stmt_completion
DSP
617,364
[ "<NUM_LIT>", ";" ]
[ "let", "isBranch", "=", "<NUM_LIT>", ";", "let", "cofRelax1", "=", "<NUM_LIT>", ";", "let", "cofRelax2", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "Defs", "=", "[", "PC", "]", ";", "let", "InputType", "=", "<STR_LIT>", ";", ...
GCC
aarch64
MD
next_suggestion
CPU
617,365
[ "(", "VNx24HI", "<STR_LIT>", ")", "(", "VNx24HF", "<STR_LIT>", ")" ]
[ "(", "define_mode_attr", "vsingle", "[", "(", "VNx32QI", "<STR_LIT>", ")", "(", "VNx16HI", "<STR_LIT>", ")", "(", "VNx16HF", "<STR_LIT>", ")", "(", "VNx16BF", "<STR_LIT>", ")", "(", "VNx8SI", "<STR_LIT>", ")", "(", "VNx8SF", "<STR_LIT>", ")", "(", "VNx4DI", ...
LLVM
AMDGPU
TD
stmt_completion
GPU
617,366
[ "pred_sel", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "src0_chan", "=", "src0", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "bits", "<", "<NUM_LIT>", ">", "src1_sel", "=", "src1", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "bits", "<", "<NUM_LIT>", ">", "src1_chan", "=", ...
LLVM
Hexagon
TD
next_suggestion
DSP
617,367
[ "let", "Defs", "=", "[", "P1", ",", "PC", "]", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isTerminator", "=", "<NUM_LIT>", ";", "let",...
GCC
arm
MD
stmt_completion
CPU
617,368
[ ")", "(", "V4SF", "<STR_LIT>", ")", "]", ")" ]
[ "(", "define_mode_attr", "pf", "[", "(", "V8QI", "<STR_LIT>", ")", "(", "V16QI", "<STR_LIT>", ")", "(", "V2SF", "<STR_LIT>" ]
LLVM
Hexagon
TD
next_suggestion
DSP
617,369
[ "let", "opExtentAlign", "=", "<NUM_LIT>", ";" ]
[ "let", "isPredicatedNew", "=", "<NUM_LIT>", ";", "let", "cofRelax1", "=", "<NUM_LIT>", ";", "let", "cofRelax2", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "Uses", "=", "[", "P0", "]", ";", "let", "Defs", "=", "[", "P0", ",",...
LLVM
X86
CPP
stmt_completion
CPU
617,370
[ ",", "MMO", ")", ";" ]
[ "if", "(", "!", "Subtarget", ".", "hasDQI", "(", ")", "&&", "BitcastVT", "==", "MVT", "::", "v8i1", "&&", "LoadVT", "==", "MVT", "::", "i8", ")", "return", "false", ";", "if", "(", "LoadVT", ".", "isVector", "(", ")", "&&", "BitcastVT", ".", "isVec...
LLVM
SystemZ
TD
next_suggestion
CPU
617,371
[ "let", "DisableEncoding", "=", "<STR_LIT>", ";" ]
[ "class", "SideEffectTernaryMemMemRRFa", "<", "string", "mnemonic", ",", "bits", "<", "<NUM_LIT>", ">", "opcode", ",", "RegisterOperand", "cls1", ",", "RegisterOperand", "cls2", ",", "RegisterOperand", "cls3", ">", ":", "InstRRFa", "<", "opcode", ",", "(", "outs"...
LLVM
Mips
TD
stmt_completion
CPU
617,372
[ ",", "<NUM_LIT>", ">", ";" ]
[ "class", "DPADD_U_D_ENC", ":", "MSA_3R_FMT", "<", "<NUM_LIT>", ",", "<NUM_LIT>" ]
GCC
sparc
MD
program_repair
CPU
617,373
[ "<FIXS>", "[", "(", "set", "(", "reg", ":", "CCNZ", "CC_REG", ")", "(", "compare", ":", "CCNZ", "(", "minus", ":", "P", "(", "match_operand", ":", "P", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "P", "<NUM_LIT>", "<STR_LIT>", ...
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "(", "define_insn", "<STR_LIT>", "<BUGS>", "[", "(", "set", "(", "reg", ":", "CC_NOOV", "CC_REG", ")", "(", "compare", ":", "CC_NOOV", "(", "minus", ":", "P", "(", "match_operand", ":", "P"...
LLVM
SNES
TD
stmt_completion
DSP
617,374
[ "[", "SDNPHasChain", ",", "SDNPOutGlue", "]", ">", ";" ]
[ "def", "SNEScallseq_start", ":", "SDNode", "<", "<STR_LIT>", ",", "SDT_SNESCallSeqStart", "," ]
GCC
aarch64
MD
stmt_completion
CPU
617,375
[ "UNSPEC_ZIPQ", "UNSPEC_UZPQ", "]", ")" ]
[ "(", "define_int_iterator", "SVE2_x24_PERMUTE", "[", "UNSPEC_ZIP", "UNSPEC_UZP", "]", ")", "(", "define_int_iterator", "SVE2_x24_PERMUTEQ", "[" ]
LLVM
X86
CPP
next_suggestion
CPU
617,376
[ "SDValue", "Result", ";" ]
[ "if", "(", "VT", ".", "is256BitVector", "(", ")", "||", "VT", ".", "is512BitVector", "(", ")", ")", "{", "SmallVector", "<", "SDValue", ",", "<NUM_LIT>", ">", "V", ";", "for", "(", "unsigned", "i", "=", "<NUM_LIT>", ";", "i", "!=", "NumElems", ";", ...
GCC
tilegx
MD
stmt_completion
VLIW
617,377
[ ")" ]
[ "(", "plus", ":", "DI", "(", "mult", ":", "DI", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")" ]
GCC
tilegx
CPP
program_repair
VLIW
617,378
[ "<FIXS>", "return", "can_create_pseudo_p", "(", ")", "?", "gen_reg_rtx", "(", "mode", ")", ":", "default_reg", ";", "<FIXE>" ]
[ "static", "rtxcreate_temp_reg_if_possible", "(", "enum", "machine_mode", "mode", ",", "rtx", "default_reg", ")", "{", "<BUGS>", "return", "can_create_pseudo_p", "(", ")", "?", "gen_reg_rtx", "(", "mode", ")", ":", "default_reg", ";", "<BUGE>", "}" ]
GCC
pa
CPP
program_repair
CPU
617,379
[ "<FIXS>", "unsigned", "HOST_WIDE_INT", "mask", ";", "<FIXE>" ]
[ "intior_mask_p", "(", "mask", ")", "<BUGS>", "unsigned", "mask", ";", "<BUGE>", "{", "mask", "+=", "mask", "&", "-", "mask", ";", "return", "(", "mask", "&", "(", "mask", "-", "<NUM_LIT>", ")", ")", "==", "<NUM_LIT>", ";" ]
GCC
microblaze
CPP
stmt_completion
MPU
617,380
[ ";" ]
[ "rtx", "call", ";", "call", "=", "XVECEXP", "(", "PATTERN", "(", "branch", ")", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ")", ";", "if", "(", "GET_CODE", "(", "call", ")", "==", "SET", ")", "call", "=", "SET_SRC", "(", "call", ")", ";", "if", "(", "GE...
GCC
ia64
CPP
program_repair
CPU
617,381
[ "<FIXS>", "ia64_invalid_unary_op", "(", "int", "op", ",", "const_tree", "type", ")", "<FIXE>" ]
[ "static", "const", "char", "*", "<BUGS>", "ia64_invalid_unary_op", "(", "int", "op", ",", "tree", "type", ")", "<BUGE>", "{", "if", "(", "TYPE_MODE", "(", "type", ")", "==", "RFmode" ]
GCC
alpha
MD
next_suggestion
MPU
617,382
[ "(", "not", ":", "I48MODE", "(", "xor", ":", "I48MODE" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "I48MODE", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
GCC
rs6000
MD
program_repair
CPU
617,383
[ "<FIXS>", "<STR_LIT>", ")", "<FIXE>" ]
[ "fpstore", ",", "fpstore", ",", "fpstore", ",", "mftgpr", ",", "fp", ",", "mffgpr", "<STR_LIT>", "length", "<STR_LIT>", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ...
LLVM
Hexagon
TD
stmt_completion
DSP
617,384
[ "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Qs4" ]
LLVM
AArch64
TD
next_suggestion
CPU
617,385
[ "let", "DecoderMethod", "=", "<STR_LIT>", ";" ]
[ "return", "(", "(", "(", "uint32_t", ")", "Imm", ")", "<", "<NUM_LIT>", ")", ";", "}", "]", ">", "{", "let", "EncoderMethod", "=", "<STR_LIT>", ";" ]
GCC
sh
MD
program_repair
CPU
617,386
[ "<FIXS>", "<STR_LIT>", "<FIXE>" ]
[ "(", "plus", ":", "DF", "(", "match_operand", ":", "DF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "DF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "(", "use", "(", "match_operand", ":", "PSI", "<NUM_LIT>", "<STR_LIT>"...
LLVM
Hexagon
TD
next_suggestion
DSP
617,387
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isCommuta...
LLVM
X86
CPP
stmt_completion
CPU
617,388
[ "getValueSizeInBits", "(", ")", ";" ]
[ "SDValue", "VOp0", "=", "V", ".", "getOperand", "(", "<NUM_LIT>", ")", ";", "unsigned", "InBits", "=", "VOp0", ".", "getValueSizeInBits", "(", ")", ";", "unsigned", "Bits", "=", "V", "." ]
LLVM
AArch64
TD
stmt_completion
CPU
617,389
[ "$", "Rn", ",", "uimm12s2", ":", "$", "offset", ")", ",", "hsub", ")", ")", ">", ";" ]
[ "def", ":", "Pat", "<", "(", "f64", "(", "uint_to_fp", "(", "i32", "(", "zextloadi16", "(", "am_indexed16", "GPR64sp", ":", "$", "Rn", ",", "uimm12s2", ":", "$", "offset", ")", ")", ")", ")", ")", ",", "(", "UCVTFv1i64", "(", "INSERT_SUBREG", "(", ...
GCC
rs6000
CPP
stmt_completion
CPU
617,390
[ ")", "_", "mm_add_epi32", "(", "_", "_", "m128i", "_", "_", "A", ",", "_", "_", "m128i", "_", "_", "B", ")", "{" ]
[ "extern", "_", "_", "inline", "_", "_", "m128i", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")" ]
GCC
tilegx
MD
program_repair
VLIW
617,391
[ "<FIXS>", "[", "(", "set", "(", "match_operand", ":", "I48MODE", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "plus", ":", "I48MODE", "(", "match_operand", ":", "I48MODE", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "I48MODE", "<...
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "(", "define_insn", "<STR_LIT>", "<BUGS>", "[", "(", "set", "(", "match_operand", ":", "I48MODE", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "plus", ":", "I48MODE", "(", "match_operand", "<...
LLVM
AMDGPU
CPP
stmt_completion
GPU
617,392
[ ",", "createAMDGPUAsmPrinterPass", ")", ";" ]
[ "LLVM_EXTERNAL_VISIBILITY", "void", "LLVMInitializeAMDGPUAsmPrinter", "(", ")", "{", "TargetRegistry", "::", "RegisterAsmPrinter", "(", "getTheR600Target", "(", ")", ",", "llvm", "::", "createR600AsmPrinterPass", ")", ";", "TargetRegistry", "::", "RegisterAsmPrinter", "("...
LLVM
ARM
CPP
code_generation
CPU
617,393
[ "bool", "ARMFrameInfo", "::", "hasReservedCallFrame", "(", "const", "MachineFunction", "&", "MF", ")", "const", "{", "const", "MachineFrameInfo", "*", "FFI", "=", "MF", ".", "getFrameInfo", "(", ")", ";", "unsigned", "CFSize", "=", "FFI", "->", "getMaxCallFram...
[ "hasReservedCallFrame", "-", "Under", "normal", "circumstances", ",", "when", "a", "frame", "pointer", "is", "not", "required", ",", "we", "reserve", "argument", "space", "for", "call", "sites", "in", "the", "function", "immediately", "on", "entry", "to", "the...
LLVM
Mips
CPP
next_suggestion
CPU
617,394
[ "if", "(", "Result", "!=", "MCDisassembler", "::", "Fail", ")", "{" ]
[ "Result", "=", "decodeInstruction", "(", "DecoderTableMicroMips32", ",", "Instr", ",", "Insn", ",", "Address", ",", "this", ",", "STI", ")", ";", "if", "(", "Result", "!=", "MCDisassembler", "::", "Fail", ")", "{", "Size", "=", "<NUM_LIT>", ";", "return", ...
LLVM
Hexagon
TD
next_suggestion
DSP
617,395
[ "let", "isTaken", "=", "Inst", "{", "<NUM_LIT>", "}", ";" ]
[ "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isPredicatedFalse", "=", "<NUM_LIT>", ";", "let", "isTerminator", "=", "<NUM_LIT>", ";", "let", "isBranch", "=", "<NUM_LIT>", ";", "let", "isNewValue", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LI...
LLVM
ARM64
TD
stmt_completion
CPU
617,396
[ ";" ]
[ "class", "BaseIntegerToFP", "<", "bit", "isUnsigned", ",", "RegisterClass", "srcType", ",", "RegisterClass", "dstType", ",", "Operand", "immType", ",", "string", "asm", ",", "list", "<", "dag", ">", "pattern", ">", ":", "I", "<", "(", "outs", "dstType", ":...
LLVM
ARM
CPP
next_suggestion
CPU
617,397
[ "}" ]
[ "if", "(", "Val", ")", "Inst", ".", "addOperand", "(", "MCOperand", "::", "CreateReg", "(", "ARM", "::", "CPSR", ")", ")", ";", "else", "Inst", ".", "addOperand", "(", "MCOperand", "::", "CreateReg", "(", "<NUM_LIT>", ")", ")", ";", "return", "MCDisass...
LLVM
PowerPC
CPP
stmt_completion
CPU
617,398
[ ")", ".", "getFrameInfo", "(", ")", ";" ]
[ "SDValue", "StoreChain", "=", "SN", "->", "getChain", "(", ")", ";", "SDValue", "BasePtr", "=", "SN", "->", "getBasePtr", "(", ")", ";", "SDValue", "Value", "=", "SN", "->", "getValue", "(", ")", ";", "if", "(", "Value", ".", "getValueType", "(", ")"...
GCC
arm
CPP
next_suggestion
CPU
617,399
[ "}" ]
[ "_", "_", "arm_vqrdmlsdhxq_m_s8", "(", "int8x16_t", "_", "_", "inactive", ",", "int8x16_t", "_", "_", "a", ",", "int8x16_t", "_", "_", "b", ",", "mve_pred16_t", "_", "_", "p", ")", "{", "return", "_", "_", "builtin_mve_vqrdmlsdhxq_m_sv16qi", "(", "_", "_...