Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
LLVM
ARM
CPP
next_suggestion
CPU
617,600
[ "setAction", "(", "{", "G_STORE", ",", "s64", "}", ",", "Legal", ")", ";" ]
[ "const", "LLT", "s32", "=", "LLT", "::", "scalar", "(", "<NUM_LIT>", ")", ";", "const", "LLT", "s64", "=", "LLT", "::", "scalar", "(", "<NUM_LIT>", ")", ";", "setAction", "(", "{", "G_FRAME_INDEX", ",", "p0", "}", ",", "Legal", ")", ";", "for", "("...
LLVM
X86
TD
next_suggestion
CPU
617,601
[ "let", "ResourceCycles", "=", "[", "<NUM_LIT>", ",", "<NUM_LIT>", "]", ";" ]
[ "let", "Latency", "=", "<NUM_LIT>", ";", "let", "NumMicroOps", "=", "<NUM_LIT>", ";" ]
LLVM
Comet2
CPP
code_generation
CPU
617,602
[ "void", "Comet2DAGToDAGISel", "::", "Select", "(", "SDNode", "*", "Node", ")", "{", "LLVM_DEBUG", "(", "dbgs", "(", ")", "<<", "<STR_LIT>", "### Select\\n", "<STR_LIT>", ")", ";", "if", "(", "Node", "->", "isMachineOpcode", "(", ")", ")", "{", "LLVM_DEBUG"...
[ "Main", "hook", "for", "targets", "to", "transform", "nodes", "into", "machine", "nodes", "." ]
LLVM
SPIRV
CPP
program_repair
Virtual ISA
617,603
[ "<FIXS>", "if", "(", "MI", "->", "getOpcode", "(", ")", "==", "<STR_LIT>", "::", "<STR_LIT>", "&&", "i", "==", "<NUM_LIT>", ")", "{", "Register", "Reg", "=", "MAI", "->", "getExtInstSetReg", "(", "MO", ".", "getImm", "(", ")", ")", ";", "MCOp", "=", ...
[ "break", ";", "}", "case", "MachineOperand", "::", "MO_Immediate", ":", "<BUGS>", "MCOp", "=", "MCOperand", "::", "createImm", "(", "MO", ".", "getImm", "(", ")", ")", ";", "<BUGE>", "break", ";", "case", "MachineOperand", "::", "MO_FPImmediate", ":", "MCO...
LLVM
R600
CPP
next_suggestion
GPU
617,604
[ "setLoopLandBlock", "(", "loopRep", ",", "new", "LandBlk", ")", ";" ]
[ "CFGTraits", "::", "replaceInstrUseOfBlockWith", "(", "curBlk", ",", "landBlk", ",", "new", "LandBlk", ")", ";", "curBlk", "->", "removeSuccessor", "(", "landBlk", ")", ";", "curBlk", "->", "addSuccessor", "(", "new", "LandBlk", ")", ";", "}", "for", "(", ...
GCC
pa
CPP
program_repair
CPU
617,605
[ "<FIXS>", "return", "pa_output_lbranch", "(", "operands", "[", "<NUM_LIT>", "]", ",", "insn", ",", "<NUM_LIT>", ")", ";", "<FIXE>" ]
[ "operands", "[", "<NUM_LIT>", "]", "=", "GEN_INT", "(", "length", ")", ";", "output_asm_insn", "(", "<STR_LIT>", "{comb|cmpb},%B2 %%r0,%1,.+%4\\n\\tstw %1,%0", "<STR_LIT>", ",", "operands", ")", ";", "<BUGS>", "return", "output_lbranch", "(", "operands", "[", "<NUM_...
LLVM
ARM
TD
stmt_completion
CPU
617,606
[ "(", "Inst", "$", "v", ")", ")", ">", ";" ]
[ "def", ":", "Pat", "<", "(", "VTI", ".", "Vec", "(", "unpred_op", "(", "VTI", ".", "Vec", "MQPR", ":", "$", "v", ")", ")", ")", ",", "(", "VTI", ".", "Vec" ]
LLVM
XCore
CPP
stmt_completion
MPU
617,607
[ ")", ";" ]
[ "AtomicSDNode", "*", "N", "=", "cast", "<", "AtomicSDNode", ">", "(", "Op", ")", ";", "assert", "(", "N", "->", "getOpcode", "(", ")", "==", "ISD", "::", "ATOMIC_STORE", "&&", "<STR_LIT>", "Bad Atomic OP", "<STR_LIT>", ")", ";", "assert", "(", "(", "N"...
LLVM
Sparc
TD
program_repair
CPU
617,608
[ "<FIXS>", "(", "outs", "RC", ":", "$", "rd", ")", ",", "(", "ins", "(", "MEMrr", "$", "rs1", ",", "$", "rs2", ")", ":", "$", "addr", ")", ",", "!", "strconcat", "(", "OpcStr", ",", "<STR_LIT>", ")", ",", "[", "(", "set", "Ty", ":", "$", "rd...
[ "multiclass", "Load", "string", "OpcStr", ",", "bits", "<NUM_LIT>", ">", "Op3Val", ",", "SDPatternOperator", "OpNode", ",", "RegisterClass", "RC", ",", "ValueType", "Ty", ",", "InstrItinClass", "itin", "=", "IIC_iu_instr", ">", "{", "def", "rr", ":", "F3_1", ...
GCC
rs6000
CPP
code_generation
CPU
617,609
[ "static", "int", "get_element_number", "(", "tree", "vec_type", ",", "tree", "arg", ")", "{", "unsigned", "HOST_WIDE_INT", "elt", ",", "max", "=", "TYPE_VECTOR_SUBPARTS", "(", "vec_type", ")", "-", "<NUM_LIT>", ";", "if", "(", "!", "tree_fits_uhwi_p", "(", "...
[ "Return", "the", "integer", "constant", "in", "ARG", ".", "Constrain", "it", "to", "be", "in", "the", "range", "of", "the", "subparts", "of", "VEC_TYPE", ";", "issue", "an", "error", "if", "not", "." ]
GCC
visium
CPP
next_suggestion
Virtual ISA
617,610
[ "t", "=", "build2", "(", "MODIFY_EXPR", ",", "TREE_TYPE", "(", "bytes", ")", ",", "unshare_expr", "(", "bytes", ")", ",", "t", ")", ";" ]
[ "const", "int", "max_save_area_size", "=", "(", "float_reg_arg_p", "?", "MAX_ARGS_IN_FP_REGISTERS", "*", "UNITS_PER_HWFPVALUE", ":", "MAX_ARGS_IN_GP_REGISTERS", "*", "UNITS_PER_WORD", ")", ";", "tree", "t", ",", "u", ",", "offs", ";", "tree", "lab_false", ",", "la...
GCC
mips
MD
stmt_completion
CPU
617,611
[ ")" ]
[ "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
AArch64
TD
stmt_completion
CPU
617,612
[ "}", "=", "iop", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Zm", ";", "bits", "<", "<NUM_LIT>", ">", "iop", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>" ]
LLVM
SystemZ
CPP
stmt_completion
CPU
617,613
[ ")", ";" ]
[ "const", "MachineFunction", "*", "MF", "=", "MI", ".", "getParent", "(", ")", "->", "getParent", "(", ")", ";", "const", "char", "*", "AsmStr", "=", "MI", ".", "getOperand", "(", "<NUM_LIT>", ")", ".", "getSymbolName", "(", ")", ";", "return", "getInli...
LLVM
AArch64
TD
stmt_completion
CPU
617,614
[ ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "Neon_fmls", ">", ";" ]
[ "def", "FMLSvvv_2S", ":", "NeonI_3VSame_Constraint_impl", "<", "<STR_LIT>", ",", "<STR_LIT>", ",", "VPR64", ",", "v2f32" ]
GCC
sparc
MD
next_suggestion
CPU
617,615
[ "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "reg", ":", "CC_NOOV", "<NUM_LIT>", ")", "(", "compare", ":", "CC_NOOV", "(", "minus", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
GCC
mips
MD
stmt_completion
CPU
617,616
[ ")", "(", "DA", "<STR_LIT>", ")" ]
[ "(", "define_mode_attr", "d", "[", "(", "SI", "<STR_LIT>", ")", "(", "DI", "<STR_LIT>", ")", "(", "QQ", "<STR_LIT>", ")", "(", "HQ", "<STR_LIT>", ")", "(", "SQ", "<STR_LIT>", ")", "(", "DQ", "<STR_LIT>", ")", "(", "UQQ", "<STR_LIT>", ")", "(", "UHQ",...
LLVM
Hexagon
TD
next_suggestion
DSP
617,617
[ "let", "opNewValue", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isTerminator", "=", "<NUM_LIT>", ";", "let", "isBranch", "=", "<NUM_LIT>", ";", "let", "isNewValue", "=", "<NUM_LIT>", ";", ...
LLVM
Hexagon
TD
stmt_completion
DSP
617,618
[ "<NUM_LIT>", ",", "<NUM_LIT>", ">", ";" ]
[ "def", "L2_p", "#", "NAME", "#", "t_io", ":", "T_pload_io", "<", "mnemonic", ",", "RC", ",", "MajOp", ",", "predImmOp", "," ]
LLVM
ARM
CPP
next_suggestion
CPU
617,619
[ "if", "(", "Inv", ")", "Value", "=", "~", "Value", ";" ]
[ "void", "addNEONi8ReplicateOperands", "(", "MCInst", "&", "Inst", ",", "bool", "Inv", ")", "const", "{", "const", "MCConstantExpr", "*", "CE", "=", "cast", "<", "MCConstantExpr", ">", "(", "getImm", "(", ")", ")", ";", "assert", "(", "(", "Inst", ".", ...
LLVM
ARM
TD
next_suggestion
CPU
617,620
[ "let", "RenderMethod", "=", "<STR_LIT>", ";" ]
[ "let", "Name", "=", "<STR_LIT>", ";", "let", "ParserMethod", "=", "<STR_LIT>", ";" ]
GCC
nds32
MD
stmt_completion
CPU
617,621
[ "(", "match_dup", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", ")", ")" ]
[ "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "set", "(", "mem", ":", "SI", "(", "plus", ":", "SI", "(", "match_dup", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", ")", ")", "(", "match_operand", ":", "S...
GCC
rs6000
MD
stmt_completion
CPU
617,622
[ "<STR_LIT>", ")", ")" ]
[ "(", "define_function_unit", "<STR_LIT>", "<NUM_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>" ]
LLVM
ARM
TD
stmt_completion
CPU
617,623
[ "imm", ",", "[", "{" ]
[ "}", "]", ">", ";", "def", "DSubReg_f64_reg", ":", "SDNodeXForm", "<", "imm", ",", "[", "{", "assert", "(", "ARM", ":", ":", "dsub_7", "=", "=", "ARM", ":", ":", "dsub_0", "+", "<NUM_LIT>", "&", "&", "<STR_LIT>", ")", ";", "return", "CurDAG", "-", ...
LLVM
XCore
TD
stmt_completion
MPU
617,624
[ "val", ")", "]", ">", ";" ]
[ "def", "SETTW_l2r", ":", "_FLR2R", "<", "<NUM_LIT>", ",", "(", "outs", ")", ",", "(", "ins", "GRRegs", ":", "$", "r", ",", "GRRegs", ":", "$", "val", ")", ",", "<STR_LIT>", ",", "[", "(", "int_xcore_settw", "GRRegs", ":", "$", "r", ",", "GRRegs", ...
LLVM
Z80
CPP
stmt_completion
MPU
617,625
[ "(", "Size", ")", ";" ]
[ "if", "(", "GVSym", "->", "isDefined", "(", ")", "||", "GVSym", "->", "isVariable", "(", ")", ")", "report_fatal_error", "(", "<STR_LIT>", "symbol '", "<STR_LIT>", "+", "Twine", "(", "GVSym", "->", "getName", "(", ")", ")", "+", "<STR_LIT>", "' is already ...
LLVM
MSP430
CPP
stmt_completion
MPU
617,626
[ "RetCC_MSP430", ")", ";" ]
[ "State", ".", "AnalyzeReturn", "(", "Outs", "," ]
GCC
visium
CPP
code_generation
Virtual ISA
617,627
[ "static", "void", "visium_init_libfuncs", "(", "void", ")", "{", "if", "(", "!", "TARGET_BMI", ")", "long_int_memcpy_libfunc", "=", "init_one_libfunc", "(", "<STR_LIT>", "__long_int_memcpy", "<STR_LIT>", ")", ";", "wrd_memcpy_libfunc", "=", "init_one_libfunc", "(", ...
[ "Register", "the", "Visium-specific", "libfuncs", "with", "the", "middle-end", "." ]
LLVM
X86
CPP
stmt_completion
CPU
617,628
[ "BUILD_VECTOR", ",", "DL", ",", "VT", ",", "MaskOps", ")", ";" ]
[ "assert", "(", "VT", ".", "isInteger", "(", ")", "&&", "<STR_LIT>", "Only supports integer vector types!", "<STR_LIT>", ")", ";", "MVT", "EltVT", "=", "VT", ".", "getScalarType", "(", ")", ";", "int", "NumEltBits", "=", "EltVT", ".", "getSizeInBits", "(", ")...
GCC
sh
MD
program_repair
CPU
617,629
[ "<FIXS>", "(", "clobber", "(", "match_scratch", ":", "SI", "<NUM_LIT>", "<STR_LIT>", ")", ")", "]", "<FIXE>" ]
[ "[", "(", "set", "(", "match_operand", ":", "SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "use", "(", "match_operand", ":", "PSI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>",...
LLVM
Hexagon
TD
stmt_completion
DSP
617,630
[ ";" ]
[ "def", "L2_ploadritnew_io", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "PredRegs", ":", "$", "Pt4", ",", "IntRegs", ":", "$", "Rs32", ",", "u30_2Imm", ":", "$", "Ii", ")", ",", "<STR_LIT>", ",", "tc_44d3da28", ...
GCC
rs6000
MD
stmt_completion
CPU
617,631
[ "V8HI", "V4SI", "V2DI", "]", ")" ]
[ "(", "define_mode_iterator", "VEC_I", "[", "V16QI" ]
LLVM
ARM
CPP
next_suggestion
CPU
617,632
[ "RevertDoLoopStart", "(", "MI", ",", "TII", ")", ";" ]
[ "void", "ARMLowOverheadLoops", "::", "RevertDo", "(", "MachineInstr", "*", "MI", ")", "const", "{", "LLVM_DEBUG", "(", "dbgs", "(", ")", "<<", "<STR_LIT>", "ARM Loops: Reverting to mov: ", "<STR_LIT>", "<<", "*", "MI", ")", ";" ]
LLVM
AArch64
CPP
next_suggestion
CPU
617,633
[ "}" ]
[ "const", "Function", "&", "F", "=", "MF", "->", "getFunction", "(", ")", ";", "return", "isa", "<", "ScalableVectorType", ">", "(", "F", ".", "getReturnType", "(", ")", ")", "||", "any_of", "(", "F", ".", "args", "(", ")", ",", "[", "]", "(", "co...
GCC
i386
CPP
next_suggestion
CPU
617,634
[ "}" ]
[ "_", "kortestz_mask8_u8", "(", "_", "_", "mmask8", "_", "_", "A", ",", "_", "_", "mmask8", "_", "_", "B", ")", "{", "return", "(", "unsigned", "char", ")", "_", "_", "builtin_ia32_kortestzqi", "(", "_", "_", "A", ",", "_", "_", "B", ")", ";" ]
LLVM
PowerPC
CPP
next_suggestion
CPU
617,635
[ "if", "(", "EnableExtraTOCRegDeps", ")", "addPass", "(", "createPPCTOCRegDepsPass", "(", ")", ")", ";" ]
[ "if", "(", "getPPCTargetMachine", "(", ")", ".", "getRelocationModel", "(", ")", "==", "Reloc", "::", "PIC_", ")", "{", "addPass", "(", "&", "LiveVariablesID", ",", "false", ")", ";", "addPass", "(", "createPPCTLSDynamicCallPass", "(", ")", ")", ";", "}" ]
LLVM
AArch64
TD
stmt_completion
CPU
617,636
[ "node", ":", "$", "Rm", ")", ")", ">", ";" ]
[ "def", "Neon_umlal", ":", "PatFrag", "<", "(", "ops", "node", ":", "$", "Rd", ",", "node", ":", "$", "Rn", ",", "node", ":", "$", "Rm", ")", ",", "(", "add", "node", ":", "$", "Rd", ",", "(", "int_arm_neon_vmullu", "node", ":", "$", "Rn", "," ]
LLVM
Mips
CPP
next_suggestion
CPU
617,637
[ "BuildMI", "(", "MBB", ",", "I", ",", "DL", ",", "TII", ".", "get", "(", "Mips", "::", "PseudoPccRelativeAddressPostRA", ")", ",", "Tmp", ")", ".", "add", "(", "MBBSym", ")", ".", "addReg", "(", "Scratch", ",", "RegState", "::", "Define", "|", "RegSt...
[ "assert", "(", "ABI", ".", "IsCheriPureCap", "(", ")", ")", ";", "MachineBasicBlock", "&", "MBB", "=", "MF", ".", "front", "(", ")", ";", "Register", "Tmp", "=", "MF", ".", "getRegInfo", "(", ")", ".", "createVirtualRegister", "(", "&", "Mips", "::", ...
GCC
mips
MD
stmt_completion
CPU
617,638
[ "<STR_LIT>", ")" ]
[ "[", "(", "set", "(", "match_operand", ":", "GPR2", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "any_ge", ":", "GPR2", "(", "match_operand", ":", "GPR", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", ")", ")", "]", "<S...
LLVM
AArch64
CPP
stmt_completion
CPU
617,639
[ ";" ]
[ "for", "(", "const", "auto", "&", "IPI", ":", "InsertPts", ")", "{", "IRBuilder", "<", ">", "Builder", "(", "IPI", ".", "first", "->", "getParent", "(", ")", ",", "IPI", ".", "first", ")", ";", "LoadInst", "*", "LoadedCst", "=", "Builder", ".", "Cr...
LLVM
X86
CPP
stmt_completion
CPU
617,640
[ "byte ptr ", "<STR_LIT>", ";" ]
[ "void", "printDstIdx8", "(", "const", "MCInst", "*", "MI", ",", "unsigned", "OpNo", ",", "raw_ostream", "&", "O", ")", "{", "O", "<<", "<STR_LIT>" ]
LLVM
AArch64
TD
next_suggestion
CPU
617,641
[ "}" ]
[ "def", "UWDr", ":", "BaseFPToIntegerUnscaled", "<", "<NUM_LIT>", ",", "rmode", ",", "opcode", ",", "FPR64", ",", "GPR32", ",", "asm", ",", "[", "(", "set", "GPR32", ":", "$", "Rd", ",", "(", "OpN", "(", "f64", "FPR64", ":", "$", "Rn", ")", ")", "...
LLVM
Hexagon
TD
next_suggestion
DSP
617,642
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", ...
LLVM
AArch64
CPP
code_generation
CPU
617,643
[ "void", "AArch64TargetLowering", "::", "computeKnownBitsForTargetNode", "(", "const", "SDValue", "Op", ",", "APInt", "&", "KnownZero", ",", "APInt", "&", "KnownOne", ",", "const", "SelectionDAG", "&", "DAG", ",", "unsigned", "Depth", ")", "const", "{", "switch",...
[ "Determine", "which", "of", "the", "bits", "specified", "in", "Mask", "are", "known", "to", "be", "either", "zero", "or", "one", "and", "return", "them", "in", "the", "KnownZero/KnownOne", "bitsets", "." ]
LLVM
ARM64
TD
stmt_completion
CPU
617,644
[ "=", "Ra", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Rm", ";", "bits", "<", "<NUM_LIT>", ">", "Ra", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "isNegated", ";", "let", "Inst", "{", "<NUM_...
GCC
pru
CPP
code_generation
CPU
617,645
[ "static", "bool", "pru_assemble_integer", "(", "rtx", "x", ",", "unsigned", "int", "size", ",", "int", "aligned_p", ")", "{", "if", "(", "size", "==", "POINTER_SIZE", "/", "BITS_PER_UNIT", "&&", "aligned_p", "&&", "text_segment_operand", "(", "x", ",", "VOID...
[ "Implement", "`", "TARGET_ASM_INTEGER", "'", ".", "Target", "hook", "for", "assembling", "integer", "objects", ".", "PRU", "version", "needs", "special", "handling", "for", "references", "to", "pmem", ".", "Code", "copied", "from", "AVR", "." ]
GCC
arm
MD
stmt_completion
CPU
617,646
[ ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "unspec", ":", "SI", "[", "(", "match_operand" ]
LLVM
PowerPC
CPP
stmt_completion
CPU
617,647
[ "FPReg", ";" ]
[ "if", "(", "isSVR4ABI", ")", "{", "int", "FPIndex", "=", "FI", "->", "getFramePointerSaveIndex", "(", ")", ";", "assert", "(", "FPIndex", "&&", "<STR_LIT>", "No Frame Pointer Save Slot!", "<STR_LIT>", ")", ";", "FPOffset", "=", "MFI", ".", "getObjectOffset", "...
GCC
nds32
MD
next_suggestion
CPU
617,648
[ "{" ]
[ "(", "call", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", ")", ")", "(", "clobber", "(", "reg", ":", "SI", "TA_REGNUM", ")", ")", "(", "return", ")", "]", ")", "]", "<STR_LIT>" ]
GCC
arm
CPP
stmt_completion
CPU
617,649
[ ";" ]
[ "int", "j", ";", "for", "(", "j", "=", "XVECLEN", "(", "x", ",", "i", ")", "-", "<NUM_LIT>", ";", "j", ">=", "<NUM_LIT>", ";", "j", "--", ")", "if", "(", "label_mentioned_p", "(", "XVECEXP", "(", "x", ",", "i", ",", "j", ")", ")", ")", "retur...
GCC
rs6000
MD
next_suggestion
CPU
617,650
[ "(", "simple_return", ")", "]" ]
[ "(", "call", "(", "mem", ":", "SI", "(", "match_operand", ":", "P", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "match_operand", "<NUM_LIT>", ")", ")", ")", "(", "use", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ...
LLVM
Hexagon
TD
next_suggestion
DSP
617,651
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "offsetBits", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
[ "class", "T_load_io", "<", "string", "mnemonic", ",", "RegisterClass", "RC", ",", "bits", "<", "<NUM_LIT>", ">", "MajOp", ",", "Operand", "ImmOp", ">", ":", "LDInst", "<", "(", "outs", "RC", ":", "$", "dst", ")", ",", "(", "ins", "IntRegs", ":", "$",...
LLVM
Hexagon
TD
next_suggestion
DSP
617,652
[ "let", "isCompare", "=", "<NUM_LIT>", ";" ]
[ "def", "C2_cmpgt", ":", "HInst", "<", "(", "outs", "PredRegs", ":", "$", "Pd4", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rs32", ",", "IntRegs", ":", "$", "Rt32", ")", ",", "<STR_LIT>", ",", "tc_de4df740", ",", "TypeALU32_3op", ">", ",", "Enc_c2b48...
LLVM
PowerPC
CPP
stmt_completion
CPU
617,653
[ ")", ";" ]
[ "SmallString", "<", "<NUM_LIT>", ">", "Str", ";", "raw_svector_ostream", "O", "(", "Str", ")", ";", "unsigned", "NOps", "=", "MI", "->", "getNumOperands", "(", ")", ";", "assert", "(", "NOps", "==", "<NUM_LIT>", ")", ";", "O", "<<", "'", "\\t", "'", ...
GCC
rl78
MD
next_suggestion
MPU
617,654
[ "<STR_LIT>" ]
[ "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>" ]
LLVM
X86
CPP
next_suggestion
CPU
617,655
[ "}" ]
[ "const", "X86TargetLowering", "&", "TLI", "=", "*", "getTLI", "<", "X86TargetLowering", ">", "(", ")", ";", "LLVMContext", "&", "Context", "=", "OrigArg", ".", "Ty", "->", "getContext", "(", ")", ";", "EVT", "VT", "=", "TLI", ".", "getValueType", "(", ...
GCC
rl78
MD
next_suggestion
MPU
617,656
[ "<STR_LIT>" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "minus", ":", "HI", "(", "match_operand", ":", "HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "H...
LLVM
AArch64
TD
stmt_completion
CPU
617,657
[ "=", "<NUM_LIT>", ";" ]
[ "let", "IssueWidth", "=", "<NUM_LIT>", ";", "let", "MicroOpBufferSize", "=", "<NUM_LIT>", ";", "let", "LoadLatency" ]
LLVM
Mips
CPP
program_repair
CPU
617,658
[ "<FIXS>", "int64_t", "Imm", "=", "SignExtend64", "(", "fieldFromInstruction", "(", "insn", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ")", ",", "<NUM_LIT>", ")", "*", "<NUM_LIT>", "+", "<NUM_LIT>", ";", "<FIXE>" ]
[ "InsnType", "Rs", "=", "fieldFromInstruction", "(", "insn", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ")", ";", "InsnType", "Rt", "=", "fieldFromInstruction", "(", "insn", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ")", ";", "<BUGS>", "InsnType", "Imm", "=", "SignExtend64"...
LLVM
ARM64
TD
next_suggestion
CPU
617,659
[ "let", "DecoderMethod", "=", "<STR_LIT>", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Rm", ";", "bits", "<", "<NUM_LIT>", ">", "ext", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "isSub", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "setFlags", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>...
LLVM
Hexagon
TD
stmt_completion
DSP
617,660
[ "{", "<NUM_LIT>", "}", ";" ]
[ "let", "isTerminator", "=", "<NUM_LIT>", ";", "let", "isBranch", "=", "<NUM_LIT>", ";", "let", "isPredicatedNew", "=", "<NUM_LIT>", ";", "let", "cofRelax1", "=", "<NUM_LIT>", ";", "let", "cofRelax2", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ...
LLVM
AArch64
CPP
stmt_completion
CPU
617,661
[ ")", ")", "return", "MBBI", ";" ]
[ "const", "MachineFunction", "&", "MF", "=", "*", "MemMI", "->", "getParent", "(", ")", "->", "getParent", "(", ")", ";", "unsigned", "DestReg", "=", "getLdStRegOp", "(", "MemMI", ")", ".", "getReg", "(", ")", ";", "unsigned", "BaseReg", "=", "getLdStBase...
LLVM
Mips
CPP
stmt_completion
CPU
617,662
[ ";" ]
[ "OS", "<<", "<STR_LIT>", "\\t.set\\tnoginv\\n", "<STR_LIT>", ";", "MipsTargetStreamer", "::", "emitDirectiveSetNoGINV", "(", ")" ]
LLVM
ARM
TD
stmt_completion
CPU
617,663
[ "}", ",", "<STR_LIT>", ">", ";" ]
[ "def", "VST3q16_UPD", ":", "VST3DWB", "<", "<NUM_LIT>", ",", "{", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "?" ]
LLVM
Alpha
CPP
stmt_completion
MPU
617,664
[ "<STR_LIT>", ";" ]
[ "unsigned", "AlphaRegisterInfo", "::", "getRARegister", "(", ")", "const", "{", "return", "<STR_LIT>", "::" ]
GCC
aarch64
MD
next_suggestion
CPU
617,665
[ "(", "and", "(", "match_code", "<STR_LIT>", ")" ]
[ "(", "define_constraint", "<STR_LIT>", "<STR_LIT>" ]
LLVM
AVR
CPP
stmt_completion
MPU
617,666
[ ";" ]
[ "Reserved", ".", "set", "(", "<STR_LIT>", "::", "<STR_LIT>", ")", ";", "Reserved", ".", "set", "(", "<STR_LIT>", "::", "<STR_LIT>", ")", ";", "Reserved", ".", "set", "(", "<STR_LIT>", "::", "<STR_LIT>", ")", ";", "Reserved", ".", "set", "(", "<STR_LIT>",...
LLVM
Hexagon
CPP
stmt_completion
DSP
617,667
[ ")", ";" ]
[ "EVT", "SVT", "=", "N", "->", "getOperand", "(", "<NUM_LIT>", ")", ".", "getValueType", "(", ")", ";", "EVT", "DVT", "=", "N", "->", "getValueType", "(", "<NUM_LIT>", ")", ";", "if", "(", "!", "SVT", ".", "isVector", "(", ")", "||", "!", "DVT", "...
LLVM
X86
CPP
next_suggestion
CPU
617,668
[ "break", ";" ]
[ "int", "HalfSize", "=", "VT", ".", "getVectorNumElements", "(", ")", "/", "<NUM_LIT>", ";", "bool", "MatchA", "=", "false", ",", "MatchB", "=", "false", ";", "for", "(", "int", "Half", "=", "<NUM_LIT>", ";", "Half", "<", "<NUM_LIT>", ";", "++", "Half",...
GCC
arm
MD
stmt_completion
CPU
617,669
[ ")", "(", "UNSPEC_BFMAT", "<STR_LIT>", ")", "]", ")" ]
[ "(", "define_int_attr", "bt", "[", "(", "UNSPEC_BFMAB", "<STR_LIT>" ]
LLVM
Mips
CPP
stmt_completion
CPU
617,670
[ "{" ]
[ "else", "rs", ".", "setUsed", "(", "Reg", ")", ";", "BuildMI", "(", "MBB", ",", "II", ",", "DL", ",", "get", "(", "Mips", "::", "LiRxImmX16", ")", ",", "Reg", ")", ".", "addImm", "(", "hi", ")", ";", "BuildMI", "(", "MBB", ",", "II", ",", "DL...
LLVM
Hexagon
TD
stmt_completion
DSP
617,671
[ "USR_OVF", "]", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "prefersSlot3", "=", "<NUM_LIT>", ";", "let", "Defs", "=", "[" ]
GCC
msp430
MD
stmt_completion
MPU
617,672
[ ")", ")", ")" ]
[ "(", "match_code", "<STR_LIT>", ")", ")", "(", "match_code", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
LLVM
X86
CPP
code_generation
CPU
617,673
[ "TargetLowering", "::", "AtomicExpansionKind", "X86TargetLowering", "::", "shouldExpandAtomicLoadInIR", "(", "LoadInst", "*", "LI", ")", "const", "{", "Type", "*", "MemType", "=", "LI", "->", "getType", "(", ")", ";", "bool", "NoImplicitFloatOps", "=", "LI", "->...
[ "Returns", "how", "the", "given", "(", "atomic", ")", "load", "should", "be", "expanded", "by", "the", "IR-level", "AtomicExpand", "pass", "." ]
LLVM
AArch64
CPP
next_suggestion
CPU
617,674
[ "DecodeGPR64RegisterClass", "(", "Inst", ",", "Rt", ",", "address", ",", "Decoder", ")", ";" ]
[ "unsigned", "Rn", "=", "fieldFromInstruction", "(", "insn", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ")", ";", "unsigned", "Rt", "=", "fieldFromInstruction", "(", "insn", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ")", ";", "DecodeGPR64spRegisterClass", "(", "Inst", ",", ...
GCC
arm
MD
stmt_completion
CPU
617,675
[ "<STR_LIT>", ")" ]
[ "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "neg", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr",...
GCC
rs6000
CPP
stmt_completion
CPU
617,676
[ "_", "m64", "_", "_", "m", ",", "_", "_", "m64", "_", "_", "count", ")", "{" ]
[ "extern", "_", "_", "inline", "_", "_", "m64", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_srl_si64", "(", "_" ]
LLVM
ARM
CPP
next_suggestion
CPU
617,677
[ "}" ]
[ "bool", "ARMFrameLowering", "::", "assignCalleeSavedSpillSlots", "(", "MachineFunction", "&", "MF", ",", "const", "TargetRegisterInfo", "*", "TRI", ",", "std", "::", "vector", "<", "CalleeSavedInfo", ">", "&", "CSI", ")", "const", "{", "if", "(", "STI", ".", ...
LLVM
R600
CPP
code_generation
GPU
617,678
[ "unsigned", "R600InstrInfo", "::", "calculateIndirectAddress", "(", "unsigned", "RegIndex", ",", "unsigned", "Channel", ")", "const", "{", "assert", "(", "Channel", "==", "<NUM_LIT>", ")", ";", "return", "RegIndex", ";", "}" ]
[ "Calculate", "the", "``", "Indirect", "Address", "''", "for", "the", "given", "RegIndex", "and", "Channel", "." ]
GCC
i386
CPP
next_suggestion
CPU
617,679
[ "cum", "->", "maybe_vaarg", "=", "(", "fntype", "?", "(", "!", "prototype_p", "(", "fntype", ")", "||", "stdarg_p", "(", "fntype", ")", ")", ":", "!", "libname", ")", ";" ]
[ "void", "init_cumulative_args", "(", "CUMULATIVE_ARGS", "*", "cum", ",", "tree", "fntype", ",", "rtx", "libname", ",", "tree", "fndecl", ",", "int", "caller", ")", "{", "struct", "cgraph_local_info", "*", "i", "=", "NULL", ";", "struct", "cgraph_node", "*", ...
GCC
nds32
CPP
stmt_completion
CPU
617,680
[ ",", "operands", ")", ";" ]
[ "code", "=", "GET_CODE", "(", "operands", "[", "<NUM_LIT>", "]", ")", ";", "switch", "(", "code", ")", "{", "case", "EQ", ":", "case", "NE", ":", "output_cond_branch", "(", "code", ",", "<STR_LIT>", "<STR_LIT>", ",", "r5_p", ",", "long_jump_p" ]
LLVM
HSAIL
TD
next_suggestion
Virtual ISA
617,681
[ "let", "TSFlags", "{", "<NUM_LIT>", "}", "=", "InstLane", ";" ]
[ "bit", "InstQueryImage", "=", "<NUM_LIT>", ";", "bit", "InstQuerySampler", "=", "<NUM_LIT>", ";", "bit", "InstQueue", "=", "<NUM_LIT>", ";", "bit", "InstSeg", "=", "<NUM_LIT>", ";", "bit", "InstSegCvt", "=", "<NUM_LIT>", ";", "bit", "InstSignal", "=", "<NUM_LI...
LLVM
CellSPU
TD
stmt_completion
MPU
617,682
[ "R32C", ">", ";" ]
[ "def", "r32", ":", "BGRegInst", "<" ]
GCC
mips
MD
next_suggestion
CPU
617,683
[ "(", "match_test", "<STR_LIT>", ")", ")", ")" ]
[ "(", "define_constraint", "<STR_LIT>", "<STR_LIT>", "(", "and", "(", "match_code", "<STR_LIT>", ")" ]
LLVM
AArch64
CPP
next_suggestion
CPU
617,684
[ "}" ]
[ "bool", "lowerCall", "(", "MachineIRBuilder", "&", "MIRBuilder", ",", "CallingConv", "::", "ID", "CallConv", ",", "const", "MachineOperand", "&", "Callee", ",", "const", "ArgInfo", "&", "OrigRet", ",", "ArrayRef", "<", "ArgInfo", ">", "OrigArgs", ")", "const",...
LLVM
LoongArch
CPP
stmt_completion
CPU
617,685
[ "(", ")", ")", ")", ";" ]
[ "bool", "LoongArchPassConfig", "::", "addInstSelector", "(", ")", "{", "addPass", "(", "createLoongArchISelDag", "(", "getLoongArchTargetMachine" ]
LLVM
ARM64
TD
stmt_completion
CPU
617,686
[ "<STR_LIT>", ",", "bswap", ">", ";" ]
[ "def", "REVXr", ":", "OneXRegData", "<", "<NUM_LIT>", "," ]
LLVM
Hexagon
TD
stmt_completion
DSP
617,687
[ "<NUM_LIT>", "}", ";" ]
[ "let", "isBranch", "=", "<NUM_LIT>", ";", "let", "isPredicatedNew", "=", "<NUM_LIT>", ";", "let", "cofRelax1", "=", "<NUM_LIT>", ";", "let", "cofRelax2", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "Uses", "=", "[", "P0", "]", ...
GCC
i386
CPP
next_suggestion
CPU
617,688
[ "return", "<NUM_LIT>", ";" ]
[ "case", "PROCESSOR_PENTIUM", ":", "return", "<NUM_LIT>", ";", "case", "PROCESSOR_PENTIUMPRO", ":", "case", "PROCESSOR_K6", ":", "return", "<NUM_LIT>", ";", "case", "PROCESSOR_BDVER1", ":", "case", "PROCESSOR_BDVER2", ":", "case", "PROCESSOR_BDVER3", ":", "case", "PR...
LLVM
SIC
CPP
stmt_completion
CPU
617,689
[ "VarArgsFrameIndex", ";" ]
[ "int", "getVarArgsFrameIndex", "(", ")", "const", "{", "return" ]
GCC
s390
MD
stmt_completion
MPU
617,690
[ "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "and", "(" ]
LLVM
Mips
CPP
program_repair
CPU
617,691
[ "<FIXS>", "unsigned", "OptLevel", ",", "bool", "verbose", ")", "{", "return", "new", "MipsAsmPrinter", "(", "o", ",", "tm", ",", "tm", ".", "getTargetAsmInfo", "(", ")", ",", "OptLevel", ",", "verbose", ")", ";", "<FIXE>" ]
[ "FunctionPass", "*", "llvm", "::", "createMipsCodePrinterPass", "(", "raw_ostream", "&", "o", ",", "MipsTargetMachine", "&", "tm", ",", "<BUGS>", "bool", "fast", ",", "bool", "verbose", ")", "{", "return", "new", "MipsAsmPrinter", "(", "o", ",", "tm", ",", ...
LLVM
AArch64
CPP
stmt_completion
CPU
617,692
[ "&&", "(", "(", "Imm", "&", "<NUM_LIT>", "ULL", ")", "==", "<NUM_LIT>", ")", ";" ]
[ "uint64_t", "BString", "=", "(", "Imm", "&", "<NUM_LIT>", "ULL", ")", ">>", "<NUM_LIT>", ";", "return", "(", "(", "Imm", ">>", "<NUM_LIT>", ")", "==", "(", "Imm", "&", "<NUM_LIT>", "ULL", ")", ")", "&&", "(", "BString", "==", "<NUM_LIT>", "||", "BStr...
LLVM
Sparc
CPP
next_suggestion
CPU
617,693
[ "}" ]
[ "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "if", "(", "Target", ".", "getSymA", "(", ")", "->", "getSymbol", "(", ")", ".", "isTemporary", "(", ")", ")", "return", "false", ";", "LLVM_FALLTHROUGH", ";", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "cas...
LLVM
AArch64
TD
next_suggestion
CPU
617,694
[ "let", "Constraints", "=", "<STR_LIT>", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Rt", ";", "bits", "<", "<NUM_LIT>", ">", "Rn", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Ws", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rn", ";", "let", "Inst", "{", ...
LLVM
ARM
CPP
stmt_completion
CPU
617,695
[ ")", "*", "<NUM_LIT>", ":", "<NUM_LIT>", ";" ]
[ "unsigned", "ARMBaseInstrInfo", "::", "extraSizeToPredicateInstructions", "(", "const", "MachineFunction", "&", "MF", ",", "unsigned", "NumInsts", ")", "const", "{", "return", "Subtarget", ".", "isThumb2", "(", ")", "?", "divideCeil", "(", "NumInsts", ",", "<NUM_L...
LLVM
PTX
CPP
stmt_completion
GPU
617,696
[ ")", ";" ]
[ "unsigned", "PTXParamManager", "::", "addReturnParam", "(", "unsigned", "Size", ")", "{", "PTXParam", "Param", ";", "Param", ".", "Type", "=", "PTX_PARAM_TYPE_RETURN", ";", "Param", ".", "Size", "=", "Size", ";", "std", "::", "string", "Name", ";", "Name", ...
LLVM
AArch64
CPP
next_suggestion
CPU
617,697
[ "unsigned", "EltBits", "=", "EltVT", ".", "getSizeInBits", "(", ")", ";" ]
[ "void", "AArch64TargetLowering", "::", "ReplaceFP_EXTENDResults", "(", "SDNode", "*", "N", ",", "SmallVectorImpl", "<", "SDValue", ">", "&", "Results", ",", "SelectionDAG", "&", "DAG", ")", "const", "{", "EVT", "VT", "=", "N", "->", "getOperand", "(", "<NUM_...
LLVM
ARM
TD
stmt_completion
CPU
617,698
[ "imm", ")", ")", ")", "]", ">", ";" ]
[ "def", "MVE_ASRLi", ":", "MVE_ScalarShiftDRegImm", "<", "<STR_LIT>", ",", "<NUM_LIT>", ",", "?", ",", "[", "(", "set", "tGPREven", ":", "$", "RdaLo", ",", "tGPROdd", ":", "$", "RdaHi", ",", "(", "ARMasrl", "tGPREven", ":", "$", "RdaLo_src", ",", "tGPROdd...
LLVM
X86
CPP
stmt_completion
CPU
617,699
[ "return", "CSR_32EHRet_SaveList", ";" ]
[ "case", "CallingConv", "::", "PreserveAll", ":", "if", "(", "HasAVX", ")", "return", "CSR_64_RT_AllRegs_AVX_SaveList", ";", "return", "CSR_64_RT_AllRegs_SaveList", ";", "case", "CallingConv", "::", "Intel_OCL_BI", ":", "{", "if", "(", "HasAVX512", "&&", "IsWin64", ...