Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
LLVM
X86
CPP
next_suggestion
CPU
617,800
[ "std", "::", "memcpy", "(", "reinterpret_cast", "<", "char", "*", ">", "(", "Pos", ")", ",", "reinterpret_cast", "<", "char", "*", ">", "(", "&", "Value", ")", ",", "sizeof", "(", "T", ")", ")", ";" ]
[ "std", "::", "memcpy", "(", "reinterpret_cast", "<", "char", "*", ">", "(", "&", "Value", ")", ",", "reinterpret_cast", "<", "char", "*", ">", "(", "Pos", ")", ",", "sizeof", "(", "T", ")", ")", ";", "Value", "+=", "Delta", ";" ]
LLVM
DirectX
CPP
stmt_completion
Virtual ISA
617,801
[ "OS", ")", ";" ]
[ "return", "new", "DXILPrettyPrinter", "(" ]
GCC
epiphany
MD
stmt_completion
MPU
617,802
[ "<STR_LIT>", ")", "]", ")" ]
[ "[", "(", "set", "(", "pc", ")", "(", "if_then_else", "(", "match_operator", "<NUM_LIT>", "<STR_LIT>", "[", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", "]", ")", "(", "label_ref", "(", "match_operand", "<NUM_LIT>", ...
LLVM
Hexagon
TD
next_suggestion
DSP
617,803
[ "let", "prefersSlot3", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
LLVM
X86
CPP
next_suggestion
CPU
617,804
[ "if", "(", "CallRequiresFnAddressInReg", "(", "Is64Bit", ",", "IsTailCall", ")", ")", "{" ]
[ "}", "Chain", "=", "DAG", ".", "getCALLSEQ_START", "(", "Chain", ",", "DAG", ".", "getIntPtrConstant", "(", "NumBytes", ",", "true", ")", ")", ";", "SDValue", "RetAddrFrIdx", ";", "Chain", "=", "EmitTailCallLoadRetAddr", "(", "DAG", ",", "RetAddrFrIdx", ",",...
GCC
spu
CPP
stmt_completion
MPU
617,805
[ "lab", ")", "{" ]
[ "static", "rtx", "get_branch_target", "(", "rtx_insn", "*", "branch", ")", "{", "if", "(", "JUMP_P", "(", "branch", ")", ")", "{", "rtx", "set", ",", "src", ";", "if", "(", "GET_CODE", "(", "PATTERN", "(", "branch", ")", ")", "==", "RETURN", ")", "...
LLVM
WebAssembly
CPP
next_suggestion
Virtual ISA
617,806
[ "}" ]
[ "if", "(", "TII", "->", "findCommutedOpIndices", "(", "Insert", ",", "Operand0", ",", "Operand1", ")", ")", "{", "TII", "->", "commuteInstruction", "(", "Insert", ",", "false", ",", "Operand0", ",", "Operand1", ")", ";", "TreeWalker", ".", "ResetTopOperands"...
LLVM
AMDGPU
CPP
stmt_completion
GPU
617,807
[ ">", "PHIRegionIndices", ",", "unsigned", "Index", ")", "{" ]
[ "static", "bool", "isPHIRegionIndex", "(", "SmallVector", "<", "unsigned", ",", "<NUM_LIT>" ]
LLVM
ARM
CPP
code_generation
CPU
617,808
[ "MachineInstr", "*", "ARMBaseInstrInfo", "::", "optimizeSelect", "(", "MachineInstr", "*", "MI", ",", "SmallPtrSetImpl", "<", "MachineInstr", "*", ">", "&", "SeenMIs", ",", "bool", "PreferFalse", ")", "const", "{", "assert", "(", "(", "MI", "->", "getOpcode", ...
[ "Given", "a", "select", "instruction", "that", "was", "understood", "by", "analyzeSelect", "and", "returned", "Optimizable", "=", "true", ",", "attempt", "to", "optimize", "MI", "by", "merging", "it", "with", "one", "of", "its", "operands", "." ]
LLVM
PowerPC
CPP
stmt_completion
CPU
617,809
[ "SE", ",", "PP", ")", ";" ]
[ "void", "PPCTTIImpl", "::", "getPeelingPreferences", "(", "Loop", "*", "L", ",", "ScalarEvolution", "&", "SE", ",", "TTI", "::", "PeelingPreferences", "&", "PP", ")", "{", "BaseT", "::", "getPeelingPreferences", "(", "L", "," ]
LLVM
AArch64
TD
stmt_completion
CPU
617,810
[ ">", ";" ]
[ "def", "am_indexed7s128", ":", "ComplexPattern", "<", "i64", ",", "<NUM_LIT>", ",", "<STR_LIT>", ",", "[", "]" ]
LLVM
Mips
TD
next_suggestion
CPU
617,811
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "hint", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "addr", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", ...
LLVM
AMDGPU
CPP
stmt_completion
GPU
617,812
[ ",", "<NUM_LIT>", ",", "false", ")", ";" ]
[ "const", "SIRegisterInfo", "*", "TRI", "=", "ST", ".", "getRegisterInfo", "(", ")", ";", "SIMachineFunctionInfo", "*", "FuncInfo", "=", "MF", ".", "getInfo", "<", "SIMachineFunctionInfo", ">", "(", ")", ";", "FuncInfo", "->", "removeDeadFrameIndices", "(", "MF...
GCC
vax
MD
next_suggestion
CPU
617,813
[ "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "pc", ")", "(", "if_then_else", "(", "eq", "(", "zero_extract", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")" ]
GCC
i386
CPP
stmt_completion
CPU
617,814
[ "_", "_", "artificial__", ")", ")", "_", "mm_castpd_ph", "(", "_", "_", "m128d", "_", "_", "a", ")", "{" ]
[ "extern", "_", "_", "inline", "_", "_", "m128h", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", "," ]
LLVM
X86
CPP
program_repair
CPU
617,815
[ "<FIXS>", "MachineInstrBuilder", "MIB", "=", "BuildMI", "(", "MF", ",", "MI", ".", "getDebugLoc", "(", ")", ",", "get", "(", "Opc", ")", ")", ".", "addOperand", "(", "Dest", ")", ".", "addReg", "(", "SrcReg", ",", "getUndefRegState", "(", "isUndef", ")...
[ "SrcReg", ",", "isKill", ",", "isUndef", ",", "ImplicitOp", ")", ")", "return", "nullptr", ";", "<BUGS>", "MachineInstrBuilder", "MIB", "=", "BuildMI", "(", "MF", ",", "MI", "->", "getDebugLoc", "(", ")", ",", "get", "(", "Opc", ")", ")", ".", "addOper...
GCC
rs6000
CPP
code_generation
CPU
617,816
[ "static", "unsigned", "int", "insn_is_swappable_p", "(", "swap_web_entry", "*", "insn_entry", ",", "rtx", "insn", ",", "unsigned", "int", "*", "special", ")", "{", "if", "(", "GET_CODE", "(", "insn", ")", "==", "CALL_INSN", ")", "return", "<NUM_LIT>", ";", ...
[ "Return", "1", "iff", "INSN", "is", "an", "operand", "that", "will", "not", "be", "affected", "by", "having", "vector", "doublewords", "swapped", "in", "memory", "(", "in", "which", "case", "*", "SPECIAL", "is", "unchanged", ")", ",", "or", "that", "can"...
LLVM
PowerPC
CPP
stmt_completion
CPU
617,817
[ ")", ")", ";" ]
[ "void", "eraseMatchingBitGroups", "(", "function_ref", "<", "bool", "(", "const", "BitGroup", "&", ")", ">", "F", ")", "{", "BitGroups", ".", "erase", "(", "remove_if", "(", "BitGroups", ",", "F", ")", ",", "BitGroups", ".", "end", "(" ]
GCC
i386
CPP
stmt_completion
CPU
617,818
[ "record_p", ")", "{" ]
[ "void", "ix86_print_patchable_function_entry", "(", "FILE", "*", "file", ",", "unsigned", "HOST_WIDE_INT", "patch_area_size", ",", "bool" ]
LLVM
Hexagon
TD
stmt_completion
DSP
617,819
[ ">", ";" ]
[ "def", "M2_mmaculs_s1", ":", "T_M2_vmpy_acc_sat", "<", "<STR_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>" ]
LLVM
AMDGPU
TD
program_repair
GPU
617,820
[ "<FIXS>", "let", "SubtargetPredicate", "=", "isVI", ",", "DisableSIDecoder", "=", "<NUM_LIT>", "in", "{", "<FIXE>" ]
[ "}", "<BUGS>", "let", "SubtargetPredicate", "=", "isVI", "in", "{", "<BUGE>", "defm", "V_LSHLREV_B64", ":", "VOP3Inst", "vop3", "<NUM_LIT>", ",", "<NUM_LIT>", ">", ",", "<STR_LIT>", ",", "VOP_I64_I32_I64" ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
617,821
[ "}" ]
[ "bool", "defaultTokenHasSuffix", "(", ")", "const", "{", "StringRef", "Token", "(", "Tok", ".", "Data", ",", "Tok", ".", "Length", ")", ";", "return", "Token", ".", "endswith", "(", "<STR_LIT>", "_e32", "<STR_LIT>", ")", "||", "Token", ".", "endswith", "...
LLVM
Hexagon
TD
stmt_completion
DSP
617,822
[ "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "def", "A2_vaddubs", ":", "HInst", "<", "(", "outs", "DoubleRegs", ":", "$", "Rdd32", ")", ",", "(", "ins", "DoubleRegs", ":", "$", "Rss32", ",", "DoubleRegs", ":", "$", "Rtt32", ")", ",", "<STR_LIT>", ",", "tc_779080bf", ",", "TypeALU64", ">", ",", ...
LLVM
Hexagon
TD
next_suggestion
DSP
617,823
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", ...
LLVM
Hexagon
CPP
next_suggestion
DSP
617,824
[ "}" ]
[ "static", "void", "invert_find_roots", "(", "const", "NodeVect", "&", "Nodes", ",", "NodeChildrenMap", "&", "NCM", ",", "NodeVect", "&", "Roots", ")", "{", "typedef", "NodeVect", "::", "const_iterator", "const_iterator", ";", "for", "(", "const_iterator", "I", ...
LLVM
AArch64
CPP
next_suggestion
CPU
617,825
[ "return", "false", ";" ]
[ "if", "(", "parseRegisterInRange", "(", "Reg", ",", "<STR_LIT>", "::", "<STR_LIT>", ",", "<STR_LIT>", "::", "<STR_LIT>", ",", "<STR_LIT>", "::", "<STR_LIT>", ")", "||", "parseComma", "(", ")", "||", "parseImmExpr", "(", "Offset", ")", ")", "return", "true", ...
GCC
sparc
CPP
next_suggestion
CPU
617,826
[ "}" ]
[ "bool", "legitimate_pic_operand_p", "(", "rtx", "x", ")", "{", "if", "(", "pic_address_needs_scratch", "(", "x", ")", ")", "return", "false", ";", "if", "(", "sparc_tls_referenced_p", "(", "x", ")", ")", "return", "false", ";", "return", "true", ";" ]
LLVM
AArch64
CPP
next_suggestion
CPU
617,827
[ "const", "MCInstrDesc", "*", "DupMCID", "=", "&", "TII", "->", "get", "(", "<STR_LIT>", "::", "<STR_LIT>", ")", ";" ]
[ "std", "::", "map", "<", "unsigned", ",", "bool", ">", "VecInstElemTable", ";", "const", "MCInstrDesc", "*", "IndexMulMCID", "=", "&", "TII", "->", "get", "(", "<STR_LIT>", "::", "<STR_LIT>", ")", ";" ]
LLVM
Hexagon
TD
next_suggestion
DSP
617,828
[ "let", "InputType", "=", "<STR_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "CextOpcod...
GCC
arm
MD
stmt_completion
CPU
617,829
[ ")" ]
[ "(", "define_automaton", "<STR_LIT>" ]
GCC
i386
CPP
stmt_completion
CPU
617,830
[ ",", "_", "_", "C", ",", "(", "_", "_", "v2df", ")", "_", "_", "W", ",", "_", "_", "U", ",", "_", "_", "R", ")", ";" ]
[ "return", "(", "_", "_", "m128d", ")", "_", "_", "builtin_ia32_reducesd_mask_round", "(", "(", "_", "_", "v2df", ")", "_", "_", "A", ",", "(", "_", "_", "v2df", ")", "_", "_", "B" ]
GCC
mips
CPP
stmt_completion
CPU
617,831
[ ")", "flags", "|=", "MASK_MIPS16", "|", "MASK_MICROMIPS", ";" ]
[ "unsigned", "int", "flags", "=", "<NUM_LIT>", ";", "if", "(", "lookup_attribute", "(", "<STR_LIT>", "nocompression", "<STR_LIT>", ",", "attributes", ")", "!=", "NULL" ]
LLVM
Hexagon
TD
next_suggestion
DSP
617,832
[ "}" ]
[ "let", "addrMode", "=", "BaseImmOffset", ";", "let", "accessSize", "=", "DoubleWordAccess", ";", "let", "mayLoad", "=", "<NUM_LIT>", ";", "let", "CextOpcode", "=", "<STR_LIT>", ";", "let", "BaseOpcode", "=", "<STR_LIT>", ";", "let", "isPredicable", "=", "<NUM_...
GCC
arm
MD
stmt_completion
CPU
617,833
[ "CC_Vmode", ",", "CC_REGNUM", ")" ]
[ "[", "(", "parallel", "[", "(", "set", "(", "match_dup", "<NUM_LIT>", ")", "(", "compare", ":", "CC_V", "(", "plus", ":", "DI", "(", "plus", ":", "DI", "(", "match_dup", "<NUM_LIT>", ")", "(", "sign_extend", ":", "DI", "(", "match_operand", ":", "SI"...
GCC
aarch64
MD
next_suggestion
CPU
617,834
[ ")" ]
[ "[", "(", "set", "(", "match_operand", ":", "GPI", "<NUM_LIT>", "<STR_LIT>", ")", "(", "minus", ":", "GPI", "(", "minus", ":", "GPI", "(", "match_operand", ":", "GPI", "<NUM_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "GPI", "<NUM_LIT>", "<STR_LIT>...
GCC
aarch64
MD
next_suggestion
CPU
617,835
[ "(", "pc", ")", ")", ")", "]" ]
[ "[", "(", "set", "(", "pc", ")", "(", "if_then_else", "(", "match_operator", "<NUM_LIT>", "<STR_LIT>", "[", "(", "match_operand", ":", "GPF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "GPF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", "...
GCC
arm
MD
next_suggestion
CPU
617,836
[ ")" ]
[ "[", "(", "set", "(", "match_operand", ":", "VDQI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "unspec", ":", "VDQI", "[", "(", "match_operand", ":", "VDQI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "VDQI", "<NUM_LIT>", "<...
GCC
visium
MD
stmt_completion
Virtual ISA
617,837
[ "<STR_LIT>", ")" ]
[ "(", "define_constraint", "<STR_LIT>", "<STR_LIT>", "(", "and", "(", "match_code" ]
LLVM
ARM
TD
next_suggestion
CPU
617,838
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "addr", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "addr", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "offset", "{", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
LLVM
X86
CPP
next_suggestion
CPU
617,839
[ "constrainSelectedInstRegOperands", "(", "AndInst", ",", "TII", ",", "TRI", ",", "RBI", ")", ";" ]
[ "if", "(", "SrcTy", "!=", "LLT", "::", "scalar", "(", "<NUM_LIT>", ")", ")", "return", "false", ";", "unsigned", "AndOpc", ";", "if", "(", "DstTy", "==", "LLT", "::", "scalar", "(", "<NUM_LIT>", ")", ")", "AndOpc", "=", "X86", "::", "AND8ri", ";", ...
LLVM
Hexagon
TD
stmt_completion
DSP
617,840
[ "tc_779080bf", ",", "TypeALU64", ">", ",", "Enc_ea23e4", "{" ]
[ "def", "A2_vminb", ":", "HInst", "<", "(", "outs", "DoubleRegs", ":", "$", "Rdd32", ")", ",", "(", "ins", "DoubleRegs", ":", "$", "Rtt32", ",", "DoubleRegs", ":", "$", "Rss32", ")", ",", "<STR_LIT>", "," ]
LLVM
Mips
CPP
next_suggestion
CPU
617,841
[ "BuildMI", "(", "MBB", ",", "MBBI", ",", "dl", ",", "TII", ".", "get", "(", "TargetOpcode", "::", "CFI_INSTRUCTION", ")", ")", ".", "addCFIIndex", "(", "CFIIndex", ")", ";" ]
[ "unsigned", "CFIIndex", "=", "MMI", ".", "addFrameInst", "(", "MCCFIInstruction", "::", "createDefCfaOffset", "(", "nullptr", ",", "-", "StackSize", ")", ")", ";", "BuildMI", "(", "MBB", ",", "MBBI", ",", "dl", ",", "TII", ".", "get", "(", "TargetOpcode", ...
LLVM
AArch64
TD
next_suggestion
CPU
617,842
[ "}" ]
[ "class", "UDFType", "<", "bits", "<", "<NUM_LIT>", ">", "opc", ",", "string", "asm", ">", ":", "I", "<", "(", "outs", ")", ",", "(", "ins", "uimm16", ":", "$", "imm", ")", ",", "asm", ",", "<STR_LIT>", ",", "<STR_LIT>", ",", "[", "]", ">", ",",...
LLVM
M680x0
CPP
next_suggestion
MPU
617,843
[ "return", "TM", ".", "isPositionIndependent", "(", ")", ";" ]
[ "bool", "M680x0Subtarget", "::", "isPositionIndependent", "(", ")", "const", "{" ]
GCC
i386
CPP
stmt_completion
CPU
617,844
[ "_", "_", "v32hi", ")", "_", "_", "W", ",", "(", "_", "_", "mmask32", ")", "_", "_", "U", ")", ";" ]
[ "return", "(", "_", "_", "m512i", ")", "_", "_", "builtin_ia32_psraw512_mask", "(", "(", "_", "_", "v32hi", ")", "_", "_", "A", ",", "(", "_", "_", "v8hi", ")", "_", "_", "B", ",", "(" ]
LLVM
PowerPC
TD
next_suggestion
CPU
617,845
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "bi", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "BD", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "aa", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "lk", ...
LLVM
ARM
CPP
program_repair
CPU
617,846
[ "<FIXS>", "StringRef", "Mnemonic", ")", "{", "<FIXE>" ]
[ "bool", "ARMAsmParser", "::", "ParseOperand", "(", "SmallVectorImpl", "MCParsedAsmOperand", "*", ">", "&", "Operands", ",", "<BUGS>", "bool", "hasCoprocOp", ")", "{", "<BUGE>", "SMLoc", "S", ",", "E", ";", "switch", "(", "getLexer", "(", ")", ".", "getKind",...
GCC
i386
CPP
next_suggestion
CPU
617,847
[ "if", "(", "dump_file", ")", "fprintf", "(", "dump_file", ",", "<STR_LIT>", "Interval %i to %i has %i bytes\\n", "<STR_LIT>", ",", "INSN_UID", "(", "start", ")", ",", "INSN_UID", "(", "insn", ")", ",", "nbytes", ")", ";" ]
[ "if", "(", "LABEL_P", "(", "insn", ")", ")", "{", "align_flags", "alignment", "=", "label_to_alignment", "(", "insn", ")", ";", "int", "align", "=", "alignment", ".", "levels", "[", "<NUM_LIT>", "]", ".", "log", ";", "int", "max_skip", "=", "alignment", ...
LLVM
ARM
TD
stmt_completion
CPU
617,848
[ "L_bit", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "P_bit", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=" ]
GCC
aarch64
CPP
next_suggestion
CPU
617,849
[ "break", ";" ]
[ "const", "struct", "aarch64_attribute_info", "*", "p_attr", ";", "bool", "found", "=", "false", ";", "for", "(", "p_attr", "=", "aarch64_attributes", ";", "p_attr", "->", "name", ";", "p_attr", "++", ")", "{", "if", "(", "strcmp", "(", "str_to_check", ",",...
LLVM
CellSPU
CPP
next_suggestion
MPU
617,850
[ "}" ]
[ "void", "printU16ImmOperand", "(", "const", "MachineInstr", "*", "MI", ",", "unsigned", "OpNo", ")", "{", "O", "<<", "(", "unsigned", "short", ")", "MI", "->", "getOperand", "(", "OpNo", ")", ".", "getImm", "(", ")", ";" ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
617,851
[ "}" ]
[ "bool", "hasOffset3fBug", "(", ")", "const", "{", "return", "HasOffset3fBug", ";" ]
LLVM
AArch64
TD
stmt_completion
CPU
617,852
[ ",", "asm", ",", "ZPR32", ">", ";" ]
[ "def", "_S", ":", "sve_fp_fcmla", "<", "<NUM_LIT>" ]
LLVM
SNES
CPP
next_suggestion
DSP
617,853
[ "}" ]
[ "assert", "(", "(", "Kind", "==", "k_Immediate", "||", "Kind", "==", "k_Memri", ")", "&&", "<STR_LIT>", "Invalid access!", "<STR_LIT>", ")", ";", "return", "RegImm", ".", "Imm", ";" ]
GCC
xtensa
MD
stmt_completion
MPU
617,854
[ "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", "UNSPEC_DTPOFF", ")", ")", "]" ]
[ "[", "(", "const", "(", "unspec", "[", "(", "match_operand", ":", "SI" ]
GCC
aarch64
CPP
next_suggestion
CPU
617,855
[ "while", "(", "size", "<", "<NUM_LIT>", ")", "{" ]
[ "static", "unsigned", "HOST_WIDE_INT", "aarch64_replicate_bitmask_imm", "(", "unsigned", "HOST_WIDE_INT", "val", ",", "machine_mode", "mode", ")", "{", "unsigned", "int", "size", "=", "GET_MODE_UNIT_PRECISION", "(", "mode", ")", ";" ]
GCC
arm
MD
next_suggestion
CPU
617,856
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "VDQIX", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "unspec", ":", "VDQIX", "[", "(", "match_operand", ":", "VDQIX", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_oper...
LLVM
MSP430
CPP
code_generation
MPU
617,857
[ "const", "TargetRegisterClass", "*", "MSP430RegisterInfo", "::", "getPointerRegClass", "(", "const", "MachineFunction", "&", "MF", ",", "unsigned", "Kind", ")", "const", "{", "return", "&", "<STR_LIT>", "::", "<STR_LIT>", ";", "}" ]
[ "getPointerRegClass", "-", "Returns", "a", "TargetRegisterClass", "used", "for", "pointer", "values", "." ]
LLVM
AArch64
CPP
stmt_completion
CPU
617,858
[ "FeaturesRequired", ";" ]
[ "FeatureBitset", "getRequiredFeatures", "(", ")", "const", "{", "return" ]
GCC
loongarch
CPP
code_generation
CPU
617,859
[ "static", "void", "loongarch_block_move_straight", "(", "rtx", "dest", ",", "rtx", "src", ",", "HOST_WIDE_INT", "length", ",", "HOST_WIDE_INT", "delta", ")", "{", "HOST_WIDE_INT", "offs", ",", "delta_cur", ";", "int", "i", ";", "machine_mode", "mode", ";", "rt...
[ "Emit", "straight-line", "code", "to", "move", "LENGTH", "bytes", "from", "SRC", "to", "DEST", ".", "Assume", "that", "the", "areas", "do", "not", "overlap", "." ]
LLVM
Hexagon
TD
stmt_completion
DSP
617,860
[ ";" ]
[ "def", "A2_vabswsat", ":", "HInst", "<", "(", "outs", "DoubleRegs", ":", "$", "Rdd32", ")", ",", "(", "ins", "DoubleRegs", ":", "$", "Rss32", ")", ",", "<STR_LIT>", ",", "tc_cf8126ae", ",", "TypeS_2op", ">", ",", "Enc_b9c5fb", "{", "let", "Inst", "{", ...
LLVM
ARM
CPP
next_suggestion
CPU
617,861
[ "}" ]
[ "int64_t", "Value", "=", "CE", "->", "getValue", "(", ")", ";", "return", "(", "(", "Value", "&", "<NUM_LIT>", ")", "==", "<NUM_LIT>", ")", "&&", "Value", ">=", "N", "&&", "Value", "<=", "M", ";" ]
LLVM
X86
CPP
stmt_completion
CPU
617,862
[ "=", "CF", "->", "getConstantFPValue", "(", ")", ";" ]
[ "default", ":", "return", "SDValue", "(", ")", ";", "case", "ISD", "::", "BUILD_VECTOR", ":", "{", "auto", "*", "BVOp", "=", "cast", "<", "BuildVectorSDNode", ">", "(", "Op", ".", "getNode", "(", ")", ")", ";", "BitVector", "UndefElements", ";", "SDVal...
LLVM
PowerPC
CPP
program_repair
CPU
617,863
[ "<FIXS>", "unsigned", "Opcode", "=", "(", "InVT", "==", "MVT", "::", "i64", ")", "?", "PPC", "::", "ANDI8o", ":", "PPC", "::", "ANDIo", ";", "<FIXE>" ]
[ "assert", "(", "(", "InVT", "==", "MVT", "::", "i64", "||", "InVT", "==", "MVT", "::", "i32", ")", "&&", "<STR_LIT>", "Invalid input type for ANDIo_1_EQ_BIT", "<STR_LIT>", ")", ";", "<BUGS>", "unsigned", "Opcode", "=", "(", "InVT", "==", "MVT", "::", "i64"...
LLVM
LM32
CPP
code_generation
MPU
617,864
[ "void", "LM32RegisterInfo", "::", "eliminateFrameIndex", "(", "MachineBasicBlock", "::", "iterator", "II", ",", "int", "SPAdj", ",", "unsigned", "FIOperandNum", ",", "RegScavenger", "*", "RS", ")", "const", "{", "assert", "(", "SPAdj", "==", "<NUM_LIT>", "&&", ...
[ "This", "method", "must", "be", "overriden", "to", "eliminate", "abstract", "frame", "indices", "from", "instructions", "which", "may", "use", "them", "." ]
GCC
loongarch
CPP
stmt_completion
CPU
617,865
[ "_", "_", "m128i", "_", "<NUM_LIT>", ")", "{" ]
[ "extern", "_", "_", "inline", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "_", "m128i", "_", "_", "lsx_vmaddwod_h_bu_b", "(", "_", "_", "m128i", "_", "<N...
GCC
sh
MD
stmt_completion
CPU
617,866
[ "<STR_LIT>", ")", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>" ]
GCC
rs6000
CPP
program_repair
CPU
617,867
[ "<FIXS>", "fixed_regs", "[", "RS6000_PIC_OFFSET_TABLE_REGNUM", "]", "<FIXE>" ]
[ "if", "(", "DEFAULT_ABI", "==", "ABI_DARWIN", "&&", "PIC_OFFSET_TABLE_REGNUM", "!=", "INVALID_REGNUM", ")", "<BUGS>", "global_regs", "[", "RS6000_PIC_OFFSET_TABLE_REGNUM", "]", "=", "fixed_regs", "[", "RS6000_PIC_OFFSET_TABLE_REGNUM", "]", "<BUGE>", "call_used_regs", "[",...
LLVM
ARM
CPP
next_suggestion
CPU
617,868
[ "RetVal1", "=", "DAG", ".", "getLoad", "(", "MVT", "::", "i32", ",", "dl", ",", "Ld", "->", "getChain", "(", ")", ",", "Ptr", ",", "Ld", "->", "getPointerInfo", "(", ")", ",", "Ld", "->", "isVolatile", "(", ")", ",", "Ld", "->", "isNonTemporal", ...
[ "RetVal2", "=", "DAG", ".", "getConstant", "(", "<NUM_LIT>", ",", "dl", ",", "MVT", "::", "i32", ")", ";", "return", ";", "}", "if", "(", "LoadSDNode", "*", "Ld", "=", "dyn_cast", "<", "LoadSDNode", ">", "(", "Op", ")", ")", "{", "SDValue", "Ptr", ...
LLVM
ARM
CPP
stmt_completion
CPU
617,869
[ ";" ]
[ "unsigned", "Reg", "=", "MRI", "->", "getEncodingValue", "(", "RegList", "[", "i", "]", ")", ";", "assert", "(", "Reg", "<", "<NUM_LIT>", "U", "&&", "<STR_LIT>", "Register out of range", "<STR_LIT>", ")", ";", "unsigned", "Bit", "=", "(", "<NUM_LIT>", "u",...
GCC
pa
CPP
stmt_completion
CPU
617,870
[ ")", ";" ]
[ "emit_block_move", "(", "m_tramp", ",", "assemble_trampoline_template", "(", ")", ",", "GEN_INT", "(", "TRAMPOLINE_SIZE", ")", ",", "BLOCK_OP_NORMAL", ")", ";", "r_tramp", "=", "force_reg", "(", "Pmode", ",", "XEXP", "(", "m_tramp", ",", "<NUM_LIT>", ")", ")",...
GCC
microblaze
CPP
program_repair
MPU
617,871
[ "<FIXS>", "case", "E_SFmode", ":", "case", "E_DFmode", ":", "case", "E_VOIDmode", ":", "case", "E_QImode", ":", "case", "E_HImode", ":", "case", "E_SImode", ":", "case", "E_DImode", ":", "case", "E_TImode", ":", "<FIXE>", "<FIXS>", "case", "E_BLKmode", ":", ...
[ "cum", "->", "last_arg_fp", "=", "<NUM_LIT>", ";", "switch", "(", "mode", ")", "{", "<BUGS>", "case", "SFmode", ":", "case", "DFmode", ":", "case", "VOIDmode", ":", "case", "QImode", ":", "case", "HImode", ":", "case", "SImode", ":", "case", "DImode", ...
GCC
i386
CPP
code_generation
CPU
617,872
[ "void", "ix86_expand_fp_absneg_operator", "(", "enum", "rtx_code", "code", ",", "machine_mode", "mode", ",", "rtx", "operands", "[", "]", ")", "{", "rtx", "set", ",", "dst", ",", "src", ";", "bool", "use_sse", "=", "false", ";", "bool", "vector_mode", "=",...
[ "Generate", "code", "for", "floating", "point", "ABS", "or", "NEG", "." ]
LLVM
PowerPC
CPP
program_repair
CPU
617,873
[ "<FIXS>", "DAG", ".", "getConstant", "(", "<NUM_LIT>", ",", "dl", ",", "FIPtr", ".", "getValueType", "(", ")", ")", ")", ";", "<FIXE>" ]
[ "if", "(", "Op", ".", "getValueType", "(", ")", "==", "MVT", "::", "i32", "&&", "!", "i32Stack", ")", "{", "FIPtr", "=", "DAG", ".", "getNode", "(", "ISD", "::", "ADD", ",", "dl", ",", "FIPtr", ".", "getValueType", "(", ")", ",", "FIPtr", ",", ...
LLVM
AArch64
TD
stmt_completion
CPU
617,874
[ "]", ">", ";" ]
[ "def", "am_sve_fi", ":", "ComplexPattern", "<", "i64", ",", "<NUM_LIT>", ",", "<STR_LIT>", ",", "[" ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
617,875
[ "}" ]
[ "for", "(", "unsigned", "i", "=", "<NUM_LIT>", ",", "e", "=", "Ins", ".", "size", "(", ")", ";", "i", "<", "e", ";", "++", "i", ")", "{", "if", "(", "Ins", "[", "i", "]", ".", "ArgVT", "==", "Ins", "[", "i", "]", ".", "VT", ")", "{", "O...
LLVM
Mips
CPP
stmt_completion
CPU
617,876
[ "->", "addLiveIn", "(", "Reg", ")", ";" ]
[ "for", "(", "unsigned", "i", "=", "<NUM_LIT>", ",", "e", "=", "CSI", ".", "size", "(", ")", ";", "i", "!=", "e", ";", "++", "i", ")", "{", "unsigned", "Reg", "=", "CSI", "[", "i", "]", ".", "getReg", "(", ")", ";", "bool", "IsRAAndRetAddrIsTake...
GCC
nds32
MD
stmt_completion
CPU
617,877
[ ")", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
Hexagon
TD
next_suggestion
DSP
617,878
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
LLVM
SystemZ
TD
stmt_completion
CPU
617,879
[ "bytes", ";" ]
[ "class", "BinaryVRSd", "<", "string", "mnemonic", ",", "bits", "<", "<NUM_LIT>", ">", "opcode", ",", "SDPatternOperator", "operator", ",", "bits", "<", "<NUM_LIT>", ">", "bytes", ">", ":", "InstVRSd", "<", "opcode", ",", "(", "outs", "VR128", ":", "$", "...
LLVM
ARM
TD
stmt_completion
CPU
617,880
[ ";" ]
[ "let", "Name", "=", "<STR_LIT>", ";", "let", "ParserMethod", "=", "<STR_LIT>" ]
LLVM
ARM
CPP
next_suggestion
CPU
617,881
[ "if", "(", "!", "Check", "(", "S", ",", "DecodeDPRRegisterClass", "(", "Inst", ",", "Vd", ",", "Address", ",", "Decoder", ")", ")", ")", "return", "MCDisassembler", "::", "Fail", ";" ]
[ "unsigned", "cmode", "=", "fieldFromInstruction32", "(", "Insn", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ")", ";", "DecodeStatus", "S", "=", "MCDisassembler", "::", "Success", ";", "if", "(", "!", "(", "imm", "&", "<NUM_LIT>", ")", "&&", "cmode", "==", "<NUM_L...
GCC
i386
CPP
stmt_completion
CPU
617,882
[ "(", "_", "_", "v4si", ")", "_", "_", "W", ",", "(", "_", "_", "mmask8", ")", "_", "_", "U", ")", ";" ]
[ "extern", "_", "_", "inline", "_", "_", "m128i", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_mask_sub_epi32", "(", "_", "_", "m128i", "_", "_", "W", ...
LLVM
Cpu0
CPP
stmt_completion
CPU
617,883
[ "<STR_LIT>", ";" ]
[ "}", "else", "{", "TheTriple", "=", "TT", ".", "substr", "(", "<NUM_LIT>", ",", "DashPosition", ")", ";", "}", "if", "(", "TheTriple", "==", "<STR_LIT>", "cpu0", "<STR_LIT>", "||", "TheTriple", "==", "<STR_LIT>", "cpu0el", "<STR_LIT>", ")", "{", "if", "(...
LLVM
AMDGPU
TD
program_repair
GPU
617,884
[ "<FIXS>", "(", "inst", "$", "ptr", ",", "Offset", ":", "$", "offset", ",", "(", "i1", "gds", ")", ")", "<FIXE>" ]
[ "class", "DSReadPat", "DS_Pseudo", "inst", ",", "ValueType", "vt", ",", "PatFrag", "frag", ",", "int", "gds", "=", "<NUM_LIT>", ">", ":", "GCNPat", "(", "vt", "(", "frag", "(", "DS1Addr1Offset", "i32", ":", "$", "ptr", ",", "i32", ":", "$", "offset", ...
GCC
sh
CPP
code_generation
CPU
617,885
[ "bool", "sh_hard_regno_mode_ok", "(", "unsigned", "int", "regno", ",", "machine_mode", "mode", ")", "{", "if", "(", "SPECIAL_REGISTER_P", "(", "regno", ")", ")", "return", "mode", "==", "SImode", ";", "if", "(", "regno", "==", "FPUL_REG", ")", "return", "(...
[ "Return", "true", "if", "hard", "register", "REGNO", "can", "hold", "a", "value", "of", "machine-mode", "MODE", ".", "We", "can", "allow", "any", "mode", "in", "any", "general", "register", ".", "The", "special", "registers", "only", "allow", "SImode", "."...
GCC
dsp16xx
MD
next_suggestion
DSP
617,886
[ "(", "const_int", "<NUM_LIT>", ")", ")" ]
[ "[", "(", "set", "(", "pc", ")", "(", "if_then_else", "(", "ge", "(", "match_dup", "<NUM_LIT>", ")" ]
GCC
i386
MD
next_suggestion
CPU
617,887
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "[", "(", "set", "(", "match_operand", ":", "<", "ssehalfvecmode", ">", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "vec_merge", ":", "<", "ssehalfvecmode", ">", "(", "vec_select", ":", "<", "ssehalfvecmode", ">", "(", "match_operand", ":", "V8FI", "<NU...
LLVM
ARM
CPP
stmt_completion
CPU
617,888
[ "(", "V", ")", ")", "return", "GreaterThanTypeSize", "(", "ZExt", ")", ";" ]
[ "if", "(", "auto", "*", "Store", "=", "dyn_cast", "<", "StoreInst", ">", "(", "V", ")", ")", "return", "LessOrEqualTypeSize", "(", "Store", "->", "getValueOperand", "(", ")", ")", ";", "if", "(", "auto", "*", "Return", "=", "dyn_cast", "<", "ReturnInst...
LLVM
ARM
CPP
next_suggestion
CPU
617,889
[ "}", "else", "{" ]
[ "CCValAssign", "&", "VA", "=", "ArgLocs", "[", "i", "]", ";", "if", "(", "Ins", "[", "VA", ".", "getValNo", "(", ")", "]", ".", "isOrigArg", "(", ")", ")", "{", "std", "::", "advance", "(", "CurOrigArg", ",", "Ins", "[", "VA", ".", "getValNo", ...
LLVM
ARM
CPP
next_suggestion
CPU
617,890
[ "O", "<<", "<STR_LIT>", "APSR_", "<STR_LIT>", ";" ]
[ "O", "<<", "TheReg", "->", "Name", ";", "return", ";", "}", "}", "SYSm", "&=", "<NUM_LIT>", ";", "if", "(", "Opcode", "==", "ARM", "::", "t2MSR_M", "&&", "FeatureBits", "[", "ARM", "::", "HasV7Ops", "]", ")", "{", "auto", "TheReg", "=", "<STR_LIT>", ...
GCC
i386
MD
program_repair
CPU
617,891
[ "<FIXS>", "[", "(", "set", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "plus", ":", "DI", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_L...
[ "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "(", "define_insn", "<STR_LIT>", "<BUGS>", "[", "(", "set", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "plus", ":", "DI", "(", "match_operand", ":", "DI", "<NU...
LLVM
AArch64
TD
next_suggestion
CPU
617,892
[ "let", "Unpredictable", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Rn", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Unpredictable", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_L...
LLVM
ARM64
TD
next_suggestion
CPU
617,893
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "opc", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "base", "=", "addr", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "bits", "<", "<NUM_LIT>", ">", "offset", "=", "addr", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}"...
LLVM
ARM
CPP
stmt_completion
CPU
617,894
[ "Opc", ")", ",", "DestReg", ")", ";" ]
[ "unsigned", "LdReg", "=", "DestReg", ";", "if", "(", "DestReg", "==", "ARM", "::", "SP", ")", "{", "assert", "(", "BaseReg", "==", "ARM", "::", "SP", "&&", "<STR_LIT>", "Unexpected!", "<STR_LIT>", ")", ";", "LdReg", "=", "MF", ".", "getRegInfo", "(", ...
LLVM
VE
CPP
stmt_completion
CPU
617,895
[ ")", ";" ]
[ "addImmOperands", "(", "Inst", ",", "N" ]
GCC
aarch64
CPP
next_suggestion
CPU
617,896
[ "}" ]
[ "unsigned", "int", "elt_bytes", "=", "GET_MODE_UNIT_SIZE", "(", "mem_mode", ")", ";", "rtx", "shift", "=", "gen_int_mode", "(", "exact_log2", "(", "elt_bytes", ")", ",", "DImode", ")", ";", "args", "[", "shift_idx", "]", "=", "simplify_gen_binary", "(", "ASH...
GCC
mips
MD
next_suggestion
CPU
617,897
[ "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "unspec_volatile", ":", "SI", "[", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT...
LLVM
ARM64
TD
stmt_completion
CPU
617,898
[ "}", "=", "Rn", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Rm", ";", "bits", "<", "<NUM_LIT>", ">", "cond", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "op", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>"...
LLVM
Hexagon
CPP
next_suggestion
DSP
617,899
[ "return", "MID", ".", "mayLoad", "(", ")", "?", "<NUM_LIT>", ":", "<NUM_LIT>", ";" ]
[ "switch", "(", "MI", "->", "getOpcode", "(", ")", ")", "{", "case", "Hexagon", "::", "V6_vgathermh_pseudo", ":", "case", "Hexagon", "::", "V6_vgathermw_pseudo", ":", "case", "Hexagon", "::", "V6_vgathermhw_pseudo", ":", "case", "Hexagon", "::", "V6_vgathermhq_ps...