Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
LLVM
X86
TD
program_repair
CPU
618,000
[ "<FIXS>", "(", "From", ".", "VT", "(", "From", ".", "LdFrag", "addr", ":", "$", "src2", ")", ")", ",", "<FIXE>" ]
[ "(", "vselect", "Cast", ".", "KRCWM", ":", "$", "mask", ",", "(", "bitconvert", "(", "vinsert_insert", ":", "$", "ins", "(", "To", ".", "VT", "To", ".", "RC", ":", "$", "src1", ")", ",", "<BUGS>", "(", "From", ".", "VT", "(", "bitconvert", "(", ...
LLVM
ARM
CPP
stmt_completion
CPU
618,001
[ ",", "dl", ",", "MVT", "::", "v16i1", ",", "Pred", ")", ";" ]
[ "AllZeroes", "=", "DAG", ".", "getNode", "(", "<STR_LIT>", "::", "<STR_LIT>", ",", "dl", ",", "MVT", "::", "v16i8", ",", "AllZeroes", ")", ";", "EVT", "NewVT", "=", "getVectorTyFromPredicateVector", "(", "VT", ")", ";", "SDValue", "RecastV1", ";", "if", ...
LLVM
TGSI
CPP
stmt_completion
Virtual ISA
618,002
[ "E", ")", "{" ]
[ "void", "TGSICFGStructurizer", "::", "wrapup", "(", "MachineBasicBlock", "*", "MBB", ")", "{", "assert", "(", "(", "!", "MBB", "->", "getParent", "(", ")", "->", "getJumpTableInfo", "(", ")", "||", "MBB", "->", "getParent", "(", ")", "->", "getJumpTableInf...
LLVM
WebAssembly
CPP
next_suggestion
Virtual ISA
618,003
[ "}" ]
[ "SDValue", "WebAssemblySelectionDAGInfo", "::", "EmitTargetCodeForMemmove", "(", "SelectionDAG", "&", "DAG", ",", "const", "SDLoc", "&", "DL", ",", "SDValue", "Chain", ",", "SDValue", "Op1", ",", "SDValue", "Op2", ",", "SDValue", "Op3", ",", "Align", "Alignment"...
LLVM
Hexagon
TD
next_suggestion
DSP
618,004
[ "let", "Constraints", "=", "<STR_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "addrMode", "=", "PostInc", ";", "let", "accessSize", "=", "HalfWordAccess", ";", "let", ...
GCC
sh
MD
stmt_completion
CPU
618,005
[ ")", ")", "]" ]
[ "[", "(", "set", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>" ]
GCC
cris
MD
next_suggestion
MPU
618,006
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")" ]
[ "{", "if", "(", "which_alternative", "=", "=", "<NUM_LIT>", "&", "&", "TARGET_V32", ")", "return", "<STR_LIT>", "return", "<STR_LIT>", "}" ]
GCC
tilegx
MD
stmt_completion
VLIW
618,007
[ "<NUM_LIT>" ]
[ "(", "define_insn_reservation", "<STR_LIT>" ]
GCC
mips
CPP
program_repair
CPU
618,008
[ "<FIXS>", "+", "set_src_cost", "(", "XEXP", "(", "XEXP", "(", "x", ",", "<NUM_LIT>", ")", ",", "<NUM_LIT>", ")", ",", "mode", ",", "speed", ")", "+", "set_src_cost", "(", "XEXP", "(", "x", ",", "<NUM_LIT>", ")", ",", "mode", ",", "speed", ")", ")",...
[ "if", "(", "const_immlsa_operand", "(", "op2", ",", "mode", ")", ")", "{", "*", "total", "=", "(", "COSTS_N_INSNS", "(", "<NUM_LIT>", ")", "<BUGS>", "+", "set_src_cost", "(", "XEXP", "(", "XEXP", "(", "x", ",", "<NUM_LIT>", ")", ",", "<NUM_LIT>", ")", ...
LLVM
ARM
TD
next_suggestion
CPU
618,009
[ "}" ]
[ "let", "Rm", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rn", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "DecoderMethod", "=", "<STR_LIT>", ";" ]
GCC
loongarch
CPP
stmt_completion
CPU
618,010
[ "_", "_", "m128i", "_", "_", "lsx_vneg_w", "(", "_", "_", "m128i", "_", "<NUM_LIT>", ")", "{" ]
[ "extern", "_", "_", "inline", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")" ]
GCC
sh
MD
stmt_completion
CPU
618,011
[ "<STR_LIT>", ")", ")", "]" ]
[ "(", "define_expand", "<STR_LIT>", "[", "(", "use", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>" ]
GCC
rs6000
CPP
stmt_completion
CPU
618,012
[ "toc_section", ")", ";" ]
[ "rs6000_gen_section_name", "(", "&", "xcoff_private_rodata_section_name", ",", "main_input_filename", ",", "<STR_LIT>", ".rop_", "<STR_LIT>", ")", ";", "rs6000_gen_section_name", "(", "&", "xcoff_read_only_section_name", ",", "main_input_filename", ",", "<STR_LIT>", ".ro_", ...
LLVM
Hexagon
TD
next_suggestion
DSP
618,013
[ "let", "isExtendable", "=", "<NUM_LIT>", ";" ]
[ "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isPredicatedFalse", "=", "<NUM_LIT>", ";", "let", "isTerminator", "=", "<NUM_LIT>", ";", "let", "isBranch", "=", "<NUM_LIT>", ";", "let", "isPredicatedNew", "=", "<NUM_LIT>", ";", "let", "cofRelax1", "=", "...
GCC
pa
CPP
next_suggestion
CPU
618,014
[ "default", ":" ]
[ "output_asm_insn", "(", "<STR_LIT>", "ldi %4,%2", "<STR_LIT>", ",", "operands", ")", ";", "output_asm_insn", "(", "<STR_LIT>", "ldd,ma 8(%1),%3", "<STR_LIT>", ",", "operands", ")", ";", "output_asm_insn", "(", "<STR_LIT>", "ldd,ma 8(%1),%6", "<STR_LIT>", ",", "operand...
LLVM
Hexagon
TD
next_suggestion
DSP
618,015
[ "}" ]
[ "let", "isPredicatedNew", "=", "<NUM_LIT>", ";", "let", "cofRelax1", "=", "<NUM_LIT>", ";", "let", "cofRelax2", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "Defs", "=", "[", "PC", "]", ";", "let", "isTaken", "=", "Inst", "{", ...
GCC
c6x
MD
stmt_completion
VLIW
618,016
[ ")", ")", ")" ]
[ "(", "and", "(", "ne", "(", "symbol_ref", "<STR_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", ")", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LI...
GCC
sparc
CPP
stmt_completion
CPU
618,017
[ ")", ")", ";" ]
[ "}", "else", "{", "emit_insn", "(", "gen_frame_blockage", "(", ")", ")", ";", "if", "(", "size", "<=", "<NUM_LIT>", ")", "emit_insn", "(", "gen_stack_pointer_inc", "(", "GEN_INT", "(", "size", ")", ")", ")", ";", "else", "if", "(", "size", "<=", "<NUM_...
LLVM
TPC
CPP
stmt_completion
Virtual ISA
618,018
[ ")", "{" ]
[ "void", "TPCInstPrinter", "::", "printOperand", "(", "const", "MCInst", "*", "MI", ",", "unsigned", "OpNo", ",", "raw_ostream", "&", "OS", ")", "{", "const", "MCOperand", "&", "Op", "=", "MI", "->", "getOperand", "(", "OpNo", ")", ";", "if", "(", "Op",...
LLVM
Mips
CPP
next_suggestion
CPU
618,019
[ "}" ]
[ "DEBUG", "(", "dbgs", "(", ")", "<<", "<STR_LIT>", ".. generic integer expression\\n", "<STR_LIT>", ")", ";", "const", "MCExpr", "*", "Expr", ";", "SMLoc", "S", "=", "Parser", ".", "getTok", "(", ")", ".", "getLoc", "(", ")", ";", "if", "(", "getParser",...
GCC
sh
MD
next_suggestion
CPU
618,020
[ "<STR_LIT>" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "call", "(", "mem", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "match_operand", "<NUM_LIT>", ")", ")", "(", "use", "(", "match_operand", "<NUM_LIT>", ")", ")"...
LLVM
Hexagon
TD
stmt_completion
DSP
618,021
[ "<NUM_LIT>", ";" ]
[ "let", "isTerminator", "=", "<NUM_LIT>", ";", "let", "isBranch", "=", "<NUM_LIT>", ";", "let", "isNewValue", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "isRestrictNoSlot1Store", "=", "<NUM_LIT>", ";", "let", "Defs", "=", "[", "PC"...
LLVM
AArch64
CPP
program_repair
CPU
618,022
[ "<FIXS>", "bool", "isFrameOffsetLegal", "(", "const", "MachineInstr", "*", "MI", ",", "unsigned", "BaseReg", ",", "<FIXE>" ]
[ "bool", "requiresFrameIndexScavenging", "(", "const", "MachineFunction", "&", "MF", ")", "const", "override", ";", "bool", "needsFrameBaseReg", "(", "MachineInstr", "*", "MI", ",", "int64_t", "Offset", ")", "const", "override", ";", "<BUGS>", "bool", "isFrameOffse...
LLVM
NMX
CPP
stmt_completion
VLIW
618,023
[ "AsmToken", "::", "Dollar", ")", ")", "{" ]
[ "NMXOperand", "&", "Mnemonic", "=", "static_cast", "<", "NMXOperand", "&", ">", "(", "*", "Operands", "[", "<NUM_LIT>", "]", ")", ";", "if", "(", "Mnemonic", ".", "getToken", "(", ")", "==", "<STR_LIT>", "la", "<STR_LIT>", ")", "{", "SMLoc", "E", "=", ...
GCC
rs6000
CPP
program_repair
CPU
618,024
[ "<FIXS>", "else", "if", "(", "VECTOR_UNIT_ALTIVEC_OR_VSX_P", "(", "mode", ")", ")", "<FIXE>" ]
[ "if", "(", "TARGET_SPE", "&&", "SPE_VECTOR_MODE", "(", "mode", ")", ")", "return", "true", ";", "<BUGS>", "else", "if", "(", "TARGET_ALTIVEC", "&&", "ALTIVEC_VECTOR_MODE", "(", "mode", ")", ")", "<BUGE>", "return", "true", ";", "else" ]
LLVM
CellSPU
TD
stmt_completion
MPU
618,025
[ "R32C", ">", ";" ]
[ "def", "r32", ":", "SFXRegInst", "<" ]
LLVM
Mips
CPP
code_generation
CPU
618,026
[ "const", "MCPhysReg", "*", "MipsRegisterInfo", "::", "getCalleeSavedRegs", "(", "const", "MachineFunction", "*", "MF", ")", "const", "{", "const", "MipsSubtarget", "&", "Subtarget", "=", "MF", "->", "getSubtarget", "<", "MipsSubtarget", ">", "(", ")", ";", "co...
[ "Code", "Generation", "virtual", "methods", "..." ]
LLVM
WebAssembly
CPP
stmt_completion
Virtual ISA
618,027
[ "true", ")", ")", ";" ]
[ "static", "void", "ImposeStackOrdering", "(", "MachineInstr", "*", "MI", ")", "{", "if", "(", "!", "MI", "->", "definesRegister", "(", "WebAssembly", "::", "EXPR_STACK", ")", ")", "MI", "->", "addOperand", "(", "MachineOperand", "::", "CreateReg", "(", "WebA...
GCC
s390
CPP
program_repair
MPU
618,028
[ "<FIXS>", "add_reg_br_prob_note", "(", "s390_emit_jump", "(", "is_aligned_label", ",", "cond", ")", ",", "profile_probability", "::", "very_unlikely", "(", ")", ")", ";", "<FIXE>" ]
[ "emit_insn", "(", "gen_movsicc", "(", "str_idx_reg", ",", "cond", ",", "highest_index_to_load_reg", ",", "str_idx_reg", ")", ")", ";", "<BUGS>", "add_int_reg_note", "(", "s390_emit_jump", "(", "is_aligned_label", ",", "cond", ")", ",", "REG_BR_PROB", ",", "very_un...
LLVM
Hexagon
CPP
stmt_completion
DSP
618,029
[ "(", "bits", "-", "<NUM_LIT>", ")", ";" ]
[ "unsigned", "bits", "=", "(", "F", ">>", "<STR_LIT>", "::", "<STR_LIT>", ")", "&", "<STR_LIT>", "::", "<STR_LIT>", ";", "if", "(", "isSigned", ")", "return", "-", "<NUM_LIT>", "<<" ]
LLVM
AArch64
TD
stmt_completion
CPU
618,030
[ "]", ";" ]
[ "def", "MovImm64ShifterOperand", ":", "AsmOperandClass", "{", "let", "SuperClasses", "=", "[", "ShifterOperand" ]
LLVM
SystemZ
CPP
stmt_completion
CPU
618,031
[ "<NUM_LIT>", ";" ]
[ "else", "if", "(", "NumBytes", "<", "<NUM_LIT>", ")", "{", "OutStreamer", ".", "emitInstruction", "(", "MCInstBuilder", "(", "<STR_LIT>", "::", "<STR_LIT>", ")", ".", "addImm", "(", "<NUM_LIT>", ")", ".", "addReg", "(", "<STR_LIT>", "::", "<STR_LIT>", ")", ...
LLVM
AArch64
CPP
program_repair
CPU
618,032
[ "<FIXS>", "if", "(", "!", "Value", ".", "getNode", "(", ")", ")", "{", "DEBUG", "(", "dbgs", "(", ")", "<<", "<STR_LIT>", "LowerBUILD_VECTOR: value undefined, creating undef node\\n", "<STR_LIT>", ")", ";", "<FIXE>", "<FIXS>", "if", "(", "isOnlyLowElement", ")",...
[ "usesOnlyOneValue", "=", "false", ";", "}", "<BUGS>", "if", "(", "!", "Value", ".", "getNode", "(", ")", ")", "<BUGE>", "return", "DAG", ".", "getUNDEF", "(", "VT", ")", ";", "<BUGS>", "if", "(", "isOnlyLowElement", ")", "<BUGE>", "return", "DAG", ".",...
LLVM
Hexagon
TD
next_suggestion
DSP
618,033
[ "let", "isExtentSigned", "=", "<NUM_LIT>", ";" ]
[ "let", "isPredicatedNew", "=", "<NUM_LIT>", ";", "let", "cofRelax1", "=", "<NUM_LIT>", ";", "let", "cofRelax2", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "Uses", "=", "[", "P0", "]", ";", "let", "Defs", "=", "[", "P0", ",",...
LLVM
X86
CPP
stmt_completion
CPU
618,034
[ "StackStructReturn", ";" ]
[ "const", "ISD", "::", "ArgFlagsTy", "&", "Flags", "=", "Outs", "[", "<NUM_LIT>", "]", ".", "Flags", ";", "if", "(", "!", "Flags", ".", "isSRet", "(", ")", ")", "return", "NotStructReturn", ";", "if", "(", "Flags", ".", "isInReg", "(", ")", "||", "I...
LLVM
PowerPC
CPP
stmt_completion
CPU
618,035
[ ",", "createPPCAsmPrinterPass", ")", ";" ]
[ "LLVM_EXTERNAL_VISIBILITY", "void", "LLVMInitializePowerPCAsmPrinter", "(", ")", "{", "TargetRegistry", "::", "RegisterAsmPrinter", "(", "getThePPC32Target", "(", ")" ]
LLVM
ARM
CPP
next_suggestion
CPU
618,036
[ "if", "(", "!", "LowRegs", ".", "count", "(", "Reg", ")", ")", "continue", ";" ]
[ "while", "(", "HiRegToRestore", "!=", "OrderedHighRegs", ".", "end", "(", ")", ")", "{", "assert", "(", "!", "CopyRegs", ".", "empty", "(", ")", ")", ";", "auto", "CopyReg", "=", "getNextOrderedReg", "(", "OrderedCopyRegs", ".", "begin", "(", ")", ",", ...
LLVM
ARM
CPP
next_suggestion
CPU
618,037
[ "SDValue", "CPAddr", "=", "DAG", ".", "getTargetConstantPool", "(", "CPVal", ",", "PtrVT", ",", "Align", "(", "<NUM_LIT>", ")", ")", ";" ]
[ "unsigned", "PaddedSize", "=", "Size", "+", "(", "(", "RequiredPadding", "==", "<NUM_LIT>", ")", "?", "<NUM_LIT>", ":", "RequiredPadding", ")", ";", "MachineFunction", "&", "MF", "=", "DAG", ".", "getMachineFunction", "(", ")", ";", "ARMFunctionInfo", "*", "...
LLVM
AMDGPU
CPP
next_suggestion
GPU
618,038
[ "if", "(", "MBB", "!=", "nullptr", ")", "{" ]
[ "void", "AMDGPUMachineCFGStructurizer", "::", "initFallthroughMap", "(", "MachineFunction", "&", "MF", ")", "{", "LLVM_DEBUG", "(", "dbgs", "(", ")", "<<", "<STR_LIT>", "Fallthrough Map:\\n", "<STR_LIT>", ")", ";", "for", "(", "auto", "&", "MBBI", ":", "MF", "...
GCC
pdp10
MD
stmt_completion
MPU
618,039
[ ")", ")", "]" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "lshiftrt", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "neg", ":", "SI", "...
LLVM
Hexagon
TD
next_suggestion
DSP
618,040
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "def", "J4_cmpeqi_t_jumpnv_nt", ":", "HInst", "<", "(", "outs", ")", ",", "(", "ins", "IntRegs", ":", "$", "Ns8", ",", "u5_0Imm", ":", "$", "II", ",", "b30_2Imm", ":", "$", "Ii", ")", ",", "<STR_LIT>", ",", "tc_bd8382d1", ",", "TypeNCJ", ">", ",", ...
GCC
mips
MD
next_suggestion
CPU
618,041
[ "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
GCC
rs6000
MD
program_repair
CPU
618,042
[ "<FIXS>", "if", "(", "!", "HARD_REGISTER_P", "(", "op", ")", ")", "<FIXE>" ]
[ "if", "(", "!", "REG_P", "(", "op", ")", ")", "return", "<NUM_LIT>", "<BUGS>", "if", "(", "REGNO", "(", "op", ")", ">", "=", "FIRST_PSEUDO_REGISTER", ")", "<BUGE>", "return", "<NUM_LIT>", "(", "TARGET_ALTIVEC", "&", "&", "ALTIVEC_REGNO_P", "(", "REGNO", ...
GCC
c4x
MD
next_suggestion
DSP
618,043
[ "<STR_LIT>", ")" ]
[ "(", "define_split", "[", "(", "set", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "clobber", "(", "reg", ":", "QI", "<NUM_LIT>", ")", ")...
LLVM
Hexagon
TD
next_suggestion
DSP
618,044
[ "let", "Defs", "=", "[", "USR_OVF", "]", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", ...
LLVM
Hexagon
TD
next_suggestion
DSP
618,045
[ "let", "Defs", "=", "[", "P1", ",", "PC", "]", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isPredicatedFalse", "=", "<NUM_LIT>", ";", "let", "isTerminator", "=", "<NUM_LIT>", ";", "let", "isBranch", "=", "<NUM_LIT>", ...
GCC
aarch64
MD
stmt_completion
CPU
618,046
[ "mode", ")" ]
[ "UNSPEC_COND_FCVT", ")", ")", "(", "set", "(", "match_operand", ":", "SVE_FULL_HSF", "<NUM_LIT>", "<STR_LIT>", ")", "(", "unspec", ":", "SVE_FULL_HSF", "[", "(", "match_dup", "<NUM_LIT>", ")", "(", "match_dup", "<NUM_LIT>", ")", "]", "UNSPEC_UZP1", ")", ")", ...
LLVM
AArch64
TD
program_repair
CPU
618,047
[ "<FIXS>", "class", "LoadStore8RO", "bits", "<NUM_LIT>", ">", "sz", ",", "bit", "V", ",", "bits", "<NUM_LIT>", ">", "opc", ",", "RegisterOperand", "regtype", ",", "<FIXE>" ]
[ "def", "ro128", ":", "ROAddrMode", "ro_Windexed128", ",", "ro_Xindexed128", ",", "ro_Wextend128", ",", "ro_Xextend128", ">", ";", "<BUGS>", "class", "LoadStore8RO", "bits", "<NUM_LIT>", ">", "sz", ",", "bit", "V", ",", "bits", "<NUM_LIT>", ">", "opc", ",", "...
LLVM
AMDGPU
CPP
stmt_completion
GPU
618,048
[ "(", "FB", "[", "AMDGPU", "::", "FeatureWavefrontSize32", "]", "&&", "Reg", "==", "AMDGPU", "::", "VCC_LO", ")", ";" ]
[ "return", "(", "FB", "[", "AMDGPU", "::", "FeatureWavefrontSize64", "]", "&&", "Reg", "==", "AMDGPU", "::", "VCC", ")", "||" ]
LLVM
X86
CPP
stmt_completion
CPU
618,049
[ "<STR_LIT>", ";" ]
[ "return", "<STR_LIT>", "Windows 32-bit x86 EH state insertion" ]
GCC
arm
MD
program_repair
CPU
618,050
[ "<FIXS>", "[", "(", "set", "(", "match_operand", ":", "VINTW", "<NUM_LIT>", "<STR_LIT>", ")", "(", "umin", ":", "VINTW", "(", "match_operand", ":", "VINTW", "<NUM_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "VINTW", "<NUM_LIT>", "<STR_LIT>", ")", ")"...
[ "}", ")", "(", "define_expand", "<STR_LIT>", "<BUGS>", "[", "(", "set", "(", "match_operand", ":", "VINTW", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "umin", ":", "VINTW", "(", "match_operand", ":", "VINTW", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ...
GCC
aarch64
CPP
stmt_completion
CPU
618,051
[ "_", "_", "a", ")", "{" ]
[ "_", "_", "rint64x", "(", "double" ]
GCC
i386
CPP
stmt_completion
CPU
618,052
[ "_", "_", "P", ")", ";" ]
[ "return", "_", "mm_set_ph", "(", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "*", "(", "_", "Float16", "const", "*", ")" ]
LLVM
Hexagon
TD
next_suggestion
DSP
618,053
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", ...
LLVM
ARM
CPP
stmt_completion
CPU
618,054
[ ")", ";" ]
[ "unsigned", "ARMBaseInstrInfo", "::", "RemoveBranch", "(", "MachineBasicBlock", "&", "MBB", ")", "const", "{", "MachineBasicBlock", "::", "iterator", "I", "=", "MBB", ".", "end", "(", ")", ";", "if", "(", "I", "==", "MBB", ".", "begin", "(", ")", ")", ...
GCC
h8300
MD
stmt_completion
MPU
618,055
[ "<STR_LIT>", ")" ]
[ "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", ":", "SI", "(", "mult", ":", "SI", "(", "subreg", ":", "SI", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "<NUM_LIT>...
GCC
i386
MD
program_repair
CPU
618,056
[ "<FIXS>", "<STR_LIT>", "<FIXE>" ]
[ "(", "match_operand", ":", "SSEMODEF2P", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "match_operand", ":", "SSEMODEF2P", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>", "<BUGS>", "<STR_LIT>", "<BUGE>", "[", "(", "set_attr", "<ST...
LLVM
Xtensa
CPP
next_suggestion
MPU
618,057
[ "if", "(", "MCOp", ".", "isValid", "(", ")", ")", "OutMI", ".", "addOperand", "(", "MCOp", ")", ";" ]
[ "for", "(", "unsigned", "i", "=", "<NUM_LIT>", ",", "e", "=", "MI", "->", "getNumOperands", "(", ")", ";", "i", "!=", "e", ";", "++", "i", ")", "{", "const", "MachineOperand", "&", "MO", "=", "MI", "->", "getOperand", "(", "i", ")", ";", "MCOpera...
LLVM
X86
CPP
stmt_completion
CPU
618,058
[ "addReg", "(", "RHS", ")", ";" ]
[ "bool", "X86InstructionSelector", "::", "selectCmp", "(", "MachineInstr", "&", "I", ",", "MachineRegisterInfo", "&", "MRI", ",", "MachineFunction", "&", "MF", ")", "const", "{", "assert", "(", "(", "I", ".", "getOpcode", "(", ")", "==", "TargetOpcode", "::",...
GCC
powerpcspe
CPP
stmt_completion
CPU
618,059
[ ",", "const0_rtx", ")", ";" ]
[ "regs", "[", "i", "++", "]", "=", "gen_rtx_REG", "(", "Pmode", ",", "STACK_POINTER_REGNUM", ")", ";", "if", "(", "hard_frame_needed", ")", "regs", "[", "i", "++", "]", "=", "gen_rtx_REG", "(", "Pmode", ",", "HARD_FRAME_POINTER_REGNUM", ")", ";", "if", "(...
GCC
i386
CPP
program_repair
CPU
618,060
[ "<FIXS>", "if", "(", "scalar_mode", "==", "E_HFmode", "||", "scalar_mode", "==", "E_BFmode", ")", "<FIXE>" ]
[ "switch", "(", "type", ")", "{", "case", "opcode_int", ":", "<BUGS>", "if", "(", "scalar_mode", "==", "E_HFmode", ")", "<BUGE>", "opcode", "=", "(", "misaligned_p", "?", "(", "TARGET_AVX512BW", "?", "<STR_LIT>", "vmovdqu16", "<STR_LIT>", ":", "<STR_LIT>", "v...
LLVM
ARM
TD
next_suggestion
CPU
618,061
[ "}" ]
[ "let", "MIOperandInfo", "=", "(", "ops", "GPR", ":", "$", "addr", ",", "i32imm", ")", ";", "let", "EncoderMethod", "=", "<STR_LIT>", ";" ]
GCC
mmix
MD
next_suggestion
CPU
618,062
[ "(", "match_operand", ":", "DF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "if_then_else", ":", "DF", "(", "match_operator", "<NUM_LIT>", "<STR_LIT>", "[", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "\t", "<STR_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", "]", ")" ]
LLVM
Nyuzi
TD
stmt_completion
GPU
618,063
[ "CALLSYM", "tglobaladdr", ":", "$", "dest", ")", ">", ";" ]
[ "def", ":", "Pat", "<", "(", "call", "tglobaladdr", ":", "$", "dest", ")", ",", "(" ]
LLVM
ARM
TD
next_suggestion
CPU
618,064
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "size", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ...
GCC
aarch64
MD
next_suggestion
CPU
618,065
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]" ]
[ "(", "match_operand", ":", "<", "VBFMLA_W", ">", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", "UNSPEC_BFDOT", ")", "(", "match_operand", ":", "VDQSF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>", "<STR_LIT>" ]
LLVM
PowerPC
CPP
code_generation
CPU
618,066
[ "SDValue", "PPCTargetLowering", "::", "LowerOperation", "(", "SDValue", "Op", ",", "SelectionDAG", "&", "DAG", ")", "const", "{", "switch", "(", "Op", ".", "getOpcode", "(", ")", ")", "{", "default", ":", "llvm_unreachable", "(", "<STR_LIT>", "Wasn't expecting...
[ "LowerOperation", "-", "Provide", "custom", "lowering", "hooks", "for", "some", "operations", "." ]
LLVM
X86
CPP
code_generation
CPU
618,067
[ "bool", "X86InstrInfo", "::", "unfoldMemoryOperand", "(", "SelectionDAG", "&", "DAG", ",", "SDNode", "*", "N", ",", "SmallVectorImpl", "<", "SDNode", "*", ">", "&", "NewNodes", ")", "const", "{", "if", "(", "!", "N", "->", "isMachineOpcode", "(", ")", ")...
[ "unfoldMemoryOperand", "-", "Separate", "a", "single", "instruction", "which", "folded", "a", "load", "or", "a", "store", "or", "a", "load", "and", "a", "store", "into", "two", "or", "more", "instruction", "." ]
GCC
tilegx
MD
stmt_completion
VLIW
618,068
[ "<STR_LIT>", "<NUM_LIT>" ]
[ "(", "define_insn_reservation" ]
LLVM
AMDGPU
TD
program_repair
GPU
618,069
[ "<FIXS>", "InstSI", "ps", ".", "OutOperandList", ",", "ps", ".", "InOperandList", ",", "ps", ".", "Mnemonic", "#", "ps", ".", "AsmOperands", ",", "[", "]", ">", "{", "<FIXE>" ]
[ "let", "EXP_CNT", "=", "<NUM_LIT>", ";", "let", "MTBUF", "=", "<NUM_LIT>", ";", "let", "Uses", "=", "[", "EXEC", "]", ";", "let", "hasSideEffects", "=", "<NUM_LIT>", ";", "let", "SchedRW", "=", "[", "WriteVMEM", "]", ";", "}", "class", "MTBUF_Real", "M...
GCC
c6x
CPP
stmt_completion
VLIW
618,070
[ "<NUM_LIT>", ";" ]
[ "if", "(", "n", ">=", "<NUM_LIT>", ")", "return", "<NUM_LIT>", ";", "n", "+=", "ss", ".", "jump_cycle_index", ";", "if", "(", "n", ">=", "<NUM_LIT>", ")", "n", "-=" ]
GCC
h8300
MD
next_suggestion
MPU
618,071
[ "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")" ]
[ "[", "(", "const_int", "<NUM_LIT>", ")", "]", "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
AArch64
TD
stmt_completion
CPU
618,072
[ "}", "=", "Imm", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>" ]
LLVM
Hexagon
TD
next_suggestion
DSP
618,073
[ "bits", "<", "<NUM_LIT>", ">", "Rdd32", ";" ]
[ "class", "Enc_7eee72", ":", "OpcodeHexagon", "{", "bits", "<", "<NUM_LIT>", ">", "Mu2", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Mu2", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
GCC
h8300
CPP
next_suggestion
MPU
618,074
[ "if", "(", "GET_CODE", "(", "x", ")", "==", "SET", "&&", "GET_CODE", "(", "XEXP", "(", "x", ",", "regindex", ")", ")", "==", "REG", "&&", "GET_CODE", "(", "XEXP", "(", "x", ",", "memindex", ")", ")", "==", "MEM", "&&", "h8300_stack_offset_p", "(", ...
[ "if", "(", "load_p", ")", "regindex", "=", "<NUM_LIT>", ",", "memindex", "=", "<NUM_LIT>", ",", "offset", "=", "(", "nregs", "-", "index", "-", "<NUM_LIT>", ")", "*", "<NUM_LIT>", ";", "else", "memindex", "=", "<NUM_LIT>", ",", "regindex", "=", "<NUM_LIT...
LLVM
AMDGPU
CPP
stmt_completion
GPU
618,075
[ "IdxReg", ")", ";" ]
[ "const", "bool", "HasVOffset", "=", "!", "MaybeVOffset", "||", "MaybeVOffset", "->", "Value", ".", "getZExtValue", "(", ")", ";", "switch", "(", "Size", ")", "{", "default", ":", "return", "false", ";", "case", "<NUM_LIT>", ":", "Opc", "=", "HasVIndex", ...
GCC
alpha
MD
stmt_completion
MPU
618,076
[ "<STR_LIT>", ")", ")" ]
[ "(", "define_attr", "<STR_LIT>", "<STR_LIT>", "(", "const_string" ]
GCC
i386
CPP
next_suggestion
CPU
618,077
[ "}" ]
[ "extern", "_", "_", "inline", "_", "_", "m512d", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm512_maskz_permutexvar_pd", "(", "_", "_", "mmask8", "_", "_...
GCC
mips
CPP
program_repair
CPU
618,078
[ "<FIXS>", "fn", "->", "machine", "->", "optimize_call_stack", "=", "!", "callees_functions_use_frame_header", "(", "fn", ")", "&&", "!", "is_leaf_function", "(", "fn", ")", ";", "<FIXE>" ]
[ "{", "fn", "=", "node", "->", "get_fun", "(", ")", ";", "if", "(", "fn", "!=", "NULL", ")", "<BUGS>", "fn", "->", "machine", "->", "optimize_call_stack", "=", "!", "callees_functions_use_frame_header", "(", "fn", ")", ";", "<BUGE>", "}", "return", "<NUM_...
LLVM
X86
CPP
stmt_completion
CPU
618,079
[ "Lo", ")", ";" ]
[ "bool", "IsTruncated", "=", "Src", ".", "getOpcode", "(", ")", "==", "ISD", "::", "TRUNCATE", "&&", "Src", ".", "hasOneUse", "(", ")", "&&", "(", "Src", ".", "getOperand", "(", "<NUM_LIT>", ")", ".", "getValueType", "(", ")", "==", "MVT", "::", "v16i...
GCC
tilegx
MD
stmt_completion
VLIW
618,080
[ ")", "]", ")" ]
[ "[", "(", "set", "(", "match_operand", ":", "I48MODE", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "sign_extend", ":", "I48MODE", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "[", ...
LLVM
Sparc
CPP
program_repair
CPU
618,081
[ "<FIXS>", "<FIXE>", "<FIXS>", ":", "TargetLowering", "(", "TM", ",", "new", "TargetLoweringObjectFileELF", "(", ")", ")", "{", "<FIXE>" ]
[ "}", "}", "<BUGS>", "namespace", "{", "class", "TargetLoweringObjectFileSparc", ":", "public", "TargetLoweringObjectFileELF", "{", "public", ":", "void", "getSectionFlagsAsString", "(", "SectionKind", "Kind", ",", "SmallVectorImpl", "char", ">", "&", "Str", ")", "co...
GCC
c6x
CPP
stmt_completion
VLIW
618,082
[ "&", "(", "(", "unsigned", "HOST_WIDE_INT", ")", "<NUM_LIT>", "<<", "i", ")", ")", ")", "return", "false", ";" ]
[ "int", "i", ";", "for", "(", "i", "=", "<NUM_LIT>", ";", "i", "<", "<NUM_LIT>", ";", "i", "++", ")", "if", "(", "!", "(", "val", "&", "(", "(", "unsigned", "HOST_WIDE_INT", ")", "<NUM_LIT>", "<<", "i", ")", ")", ")", "break", ";", "for", "(", ...
GCC
mips
MD
next_suggestion
CPU
618,083
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
TPC
TD
stmt_completion
Virtual ISA
618,084
[ "}", "=", "SrcExtra", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "VectorPred", "=", "<NUM_LIT>", ";", "bits", "<", "<NUM_LIT>", ">", "Switches", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "SrcA", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LI...
LLVM
ARM
CPP
code_generation
CPU
618,085
[ "bool", "evaluateBranch", "(", "const", "MCInst", "&", "Inst", ",", "uint64_t", "Addr", ",", "uint64_t", "Size", ",", "uint64_t", "&", "Target", ")", "const", "override", "{", "const", "MCInstrDesc", "&", "Desc", "=", "Info", "->", "get", "(", "Inst", "....
[ "Given", "a", "branch", "instruction", "try", "to", "get", "the", "address", "the", "branch", "targets", "." ]
LLVM
Z80
CPP
next_suggestion
MPU
618,086
[ "Ops", ".", "reserve", "(", "Op", ".", "getNumOperands", "(", ")", ")", ";" ]
[ "assert", "(", "Op", ".", "getSimpleValueType", "(", ")", ".", "isInteger", "(", ")", "&&", "<STR_LIT>", "Can not lower this type", "<STR_LIT>", ")", ";", "switch", "(", "Op", ".", "getValueSizeInBits", "(", ")", ")", "{", "default", ":", "llvm_unreachable", ...
LLVM
AArch64
TD
stmt_completion
CPU
618,087
[ "}", "=", "<NUM_LIT>", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Rd", ";", "bits", "<", "<NUM_LIT>", ">", "Rn", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "Q", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "U", ...
LLVM
ARM64
TD
next_suggestion
CPU
618,088
[ "}" ]
[ "bits", "<", "<NUM_LIT>", ">", "scale", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "isUns...
LLVM
AArch64
CPP
program_repair
CPU
618,089
[ "<FIXS>", "BuildMI", "(", "*", "FuncInfo", ".", "MBB", ",", "FuncInfo", ".", "InsertPt", ",", "DbgLoc", ",", "TII", ".", "get", "(", "CmpOpc", ")", ",", "ZReg", ")", "<FIXE>", "<FIXS>", "BuildMI", "(", "*", "FuncInfo", ".", "MBB", ",", "FuncInfo", "....
[ "if", "(", "isICmp", ")", "{", "if", "(", "UseImm", ")", "<BUGS>", "BuildMI", "(", "*", "FuncInfo", ".", "MBB", ",", "FuncInfo", ".", "InsertPt", ",", "DbgLoc", ",", "TII", ".", "get", "(", "CmpOpc", ")", ")", ".", "addReg", "(", "ZReg", ")", "<B...
GCC
mips
CPP
next_suggestion
CPU
618,090
[ "}" ]
[ "static", "bool", "mips16_local_function_p", "(", "const_rtx", "x", ")", "{", "return", "(", "GET_CODE", "(", "x", ")", "==", "SYMBOL_REF", "&&", "SYMBOL_REF_LOCAL_P", "(", "x", ")", "&&", "!", "SYMBOL_REF_EXTERNAL_P", "(", "x", ")", "&&", "(", "mips_get_com...
GCC
arm
MD
stmt_completion
CPU
618,091
[ "]", ")" ]
[ "(", "const_int", "-", "<NUM_LIT>", ")", ")", ")", ")", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "mem", ":", "SI", "(", "plus", ":", "SI", "(", "match_dup", "<NUM_LIT>", ")", "(", "const_int", "-", ...
LLVM
Mips
CPP
program_repair
CPU
618,092
[ "<FIXS>", "static", "SDValue", "performSELECTCombine", "(", "SDNode", "*", "N", ",", "SelectionDAG", "&", "DAG", ",", "<FIXE>" ]
[ "True", ".", "getValueType", "(", ")", ",", "True", ",", "False", ",", "Cond", ")", ";", "}", "<BUGS>", "static", "SDValue", "PerformSELECTCombine", "(", "SDNode", "*", "N", ",", "SelectionDAG", "&", "DAG", ",", "<BUGE>", "TargetLowering", "::", "DAGCombin...
LLVM
AArch64
TD
stmt_completion
CPU
618,093
[ "GPR32", ":", "$", "op", ",", "sub_32", ")", ",", "<NUM_LIT>", ",", "$", "imm", ")", ",", "sub_32", ")", ")", ">", ";" ]
[ "def", ":", "Pat", "<", "(", "add", "GPR32", ":", "$", "op", ",", "(", "i32", "(", "trunc", "(", "vscale", "(", "sve_cntw_imm", "i32", ":", "$", "imm", ")", ")", ")", ")", ")", ",", "(", "i32", "(", "EXTRACT_SUBREG", "(", "INCW_XPiI", "(", "INS...
LLVM
WebAssembly
CPP
next_suggestion
Virtual ISA
618,094
[ "return", "MCDisassembler", "::", "Success", ";" ]
[ "outs", "(", ")", "<<", "<STR_LIT>", " .local ", "<STR_LIT>", ";", "for", "(", "int64_t", "I", "=", "<NUM_LIT>", ";", "I", "<", "LocalEntryCount", ";", "I", "++", ")", "{", "int64_t", "Count", ",", "Type", ";", "if", "(", "!", "nextLEB", "(", ...
GCC
arm
MD
stmt_completion
CPU
618,095
[ "<STR_LIT>", "<STR_LIT>", ")" ]
[ "[", "(", "set", "(", "match_dup", "<NUM_LIT>", ")", "(", "if_then_else", ":", "SI", "(", "match_dup", "<NUM_LIT>", ")", "(", "match_dup", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", ")", ")", "]", "{", "operands", "[", "<NUM_LIT>", "]", "=", ...
GCC
arm
CPP
stmt_completion
CPU
618,096
[ "=", "<NUM_LIT>", ";" ]
[ "machine", "=", "ggc_cleared_alloc", "<", "machine_function", ">", "(", ")", ";", "machine", "->", "func_type", "=", "ARM_FT_UNKNOWN", ";", "machine", "->", "static_chain_stack_bytes", "=", "-", "<NUM_LIT>", ";", "machine", "->", "pacspval_needed" ]
GCC
powerpcspe
CPP
next_suggestion
CPU
618,097
[ "}" ]
[ "static", "section", "*", "rs6000_xcoff_select_rtx_section", "(", "machine_mode", "mode", ",", "rtx", "x", ",", "unsigned", "HOST_WIDE_INT", "align", "ATTRIBUTE_UNUSED", ")", "{", "if", "(", "ASM_OUTPUT_SPECIAL_POOL_ENTRY_P", "(", "x", ",", "mode", ")", ")", "retu...
LLVM
VE
CPP
stmt_completion
CPU
618,098
[ ";" ]
[ "printOperand", "(", "MI", ",", "OpNum", ",", "STI", ",", "O", ")", ";", "O", "<<", "<STR_LIT>", ", ", "<STR_LIT>", ";", "printOperand", "(", "MI", ",", "OpNum", "+", "<NUM_LIT>", ",", "STI", ",", "O", ")", ";", "return", ";", "}", "if", "(", "MI...
LLVM
Mips
CPP
next_suggestion
CPU
618,099
[ "if", "(", "!", "Subtarget", ".", "systemSupportsUnalignedAccess", "(", "SD", "->", "getAddressSpace", "(", ")", ")", "&&", "(", "SD", "->", "getAlignment", "(", ")", "<", "MemVT", ".", "getSizeInBits", "(", ")", "/", "<NUM_LIT>", ")", "&&", "MemVT", "."...
[ "SDLoc", "DL", "(", "Op", ")", ";", "const", "SDValue", "ExtNode", "=", "DAG", ".", "getAnyExtOrTrunc", "(", "Val", ",", "DL", ",", "MVT", "::", "i64", ")", ";", "return", "DAG", ".", "getTruncStore", "(", "Chain", ",", "DL", ",", "ExtNode", ",", "...