Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
LLVM
X86
CPP
next_suggestion
CPU
617,900
[ "if", "(", "std", "::", "optional", "<", "APInt", ">", "Bits", "=", "extractConstantBits", "(", "C", ",", "NumBits", ")", ")", "{" ]
[ "static", "Constant", "*", "rebuildExtCst", "(", "const", "Constant", "*", "C", ",", "bool", "IsSExt", ",", "unsigned", "NumBits", ",", "unsigned", "NumElts", ",", "unsigned", "SrcEltBitWidth", ")", "{", "unsigned", "DstEltBitWidth", "=", "NumBits", "/", "NumE...
LLVM
AMDGPU
CPP
stmt_completion
GPU
617,901
[ ")", ")", ";" ]
[ "MBBContainsPHISource", "=", "true", ";", "}", "}", "if", "(", "MBBContainsPHISource", ")", "{", "for", "(", "auto", "SRI", "=", "PHIInfo", ".", "sources_begin", "(", "DestReg", ")", ";", "SRI", "!=", "SE", ";", "++", "SRI", ")", "{", "PHILinearize", "...
LLVM
Mips
TD
next_suggestion
CPU
617,902
[ "let", "OperandType", "=", "<STR_LIT>", ";" ]
[ "let", "PrintMethod", "=", "<STR_LIT>", ";", "let", "MIOperandInfo", "=", "(", "ops", "GPR32", ",", "simm12", ")", ";", "let", "EncoderMethod", "=", "<STR_LIT>", ";", "let", "ParserMatchClass", "=", "MipsMemAsmOperand", ";" ]
GCC
aarch64
MD
stmt_completion
CPU
617,903
[ ")" ]
[ "(", "define_expand", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "VHSDF", "<NUM_LIT>", "<STR_LIT>", ")", "(", "unspec", ":", "VHSDF", "[", "(", "match_operand", ":", "VHSDF", "<NUM_LIT>", "<STR_LIT>", ")", "]", "UNSPEC_FRINTZ", ")", ")", "]", ...
LLVM
X86
CPP
program_repair
CPU
617,904
[ "<FIXS>", "void", "X86InstPrinterCommon", "::", "printInstFlags", "(", "const", "MCInst", "*", "MI", ",", "raw_ostream", "&", "O", ",", "const", "MCSubtargetInfo", "&", "STI", ")", "{", "<FIXE>" ]
[ "}", "}", "<BUGS>", "void", "X86InstPrinterCommon", "::", "printInstFlags", "(", "const", "MCInst", "*", "MI", ",", "raw_ostream", "&", "O", ")", "{", "<BUGE>", "const", "MCInstrDesc", "&", "Desc", "=", "MII", ".", "get", "(", "MI", "->", "getOpcode", "(...
LLVM
X86
TD
program_repair
CPU
617,905
[ "<FIXS>", "EVEX", ",", "VVVV", ",", "T8XD", ",", "Sched", "[", "sched", "]", ">", ";", "<FIXE>" ]
[ "<STR_LIT>", ")", ",", "[", "(", "set", "_", ".", "KRPC", ":", "$", "dst", ",", "(", "X86vp2intersect_", ".", "RC", ":", "$", "src1", ",", "(", "_", ".", "VT", "_", ".", "RC", ":", "$", "src2", ")", ")", ")", "]", ">", ",", "<BUGS>", "EVEX_...
GCC
loongarch
MD
stmt_completion
CPU
617,906
[ "match_code", "<STR_LIT>", ")" ]
[ "<STR_LIT>", "(", "and", "(" ]
GCC
spu
CPP
next_suggestion
MPU
617,907
[ "}" ]
[ "static", "inline", "vec_pixel8", "vec_packpx", "(", "vec_uint4", "a", ",", "vec_uint4", "b", ")", "{", "vec_uint4", "x03FF", "=", "(", "vec_uint4", ")", "(", "spu_splats", "(", "(", "unsigned", "short", ")", "<NUM_LIT>", ")", ")", ";", "vec_uint4", "x001F...
LLVM
PIC16
CPP
next_suggestion
MPU
617,908
[ "return", "AsmPrinter", "::", "doFinalization", "(", "M", ")", ";" ]
[ "DbgInfo", ".", "EndModule", "(", "M", ")", ";", "OutStreamer", ".", "EmitRawText", "(", "StringRef", "(", "<STR_LIT>", "\\tEND", "<STR_LIT>", ")", ")", ";" ]
LLVM
X86
CPP
next_suggestion
CPU
617,909
[ "for", "(", "unsigned", "i", "=", "<NUM_LIT>", ";", "i", "!=", "NumOperands", ";", "++", "i", ")", "{" ]
[ "SDValue", "Lo", "=", "DAG", ".", "getNode", "(", "ISD", "::", "CONCAT_VECTORS", ",", "dl", ",", "HalfVT", ",", "Ops", ".", "slice", "(", "<NUM_LIT>", ",", "NumOperands", "/", "<NUM_LIT>", ")", ")", ";", "SDValue", "Hi", "=", "DAG", ".", "getNode", "...
LLVM
PowerPC
CPP
next_suggestion
CPU
617,910
[ "}" ]
[ "int64_t", "NegProbeSize", "=", "-", "(", "int64_t", ")", "ProbeSize", ";", "assert", "(", "isInt", "<", "<NUM_LIT>", ">", "(", "NegProbeSize", ")", "&&", "<STR_LIT>", "Unhandled probe size!", "<STR_LIT>", ")", ";", "Register", "ScratchReg", "=", "MRI", ".", ...
GCC
rs6000
MD
stmt_completion
CPU
617,911
[ ")", "]" ]
[ "[", "(", "clobber", "(", "reg", ":", "P", "LR_REGNO", ")", ")", "(", "use", "(", "match_operand", ":", "P", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "clobber", "(", "reg", ":", "P", "<NUM_LIT>", ")", ")", "(", "use", "(", "reg", ":", ...
LLVM
AArch64
CPP
stmt_completion
CPU
617,912
[ "!=", "<NUM_LIT>", ";" ]
[ "bool", "AArch64TargetLowering", "::", "shouldExpandAtomicCmpXchgInIR", "(", "AtomicCmpXchgInst", "*", "AI", ")", "const", "{", "return", "getTargetMachine", "(", ")", ".", "getOptLevel", "(", ")" ]
GCC
aarch64
CPP
stmt_completion
CPU
617,913
[ ";" ]
[ "static", "HOST_WIDE_INT", "aarch64_stack_clash_protection_alloca_probe_range", "(", "void", ")", "{", "return", "STACK_CLASH_CALLER_GUARD" ]
GCC
rs6000
CPP
code_generation
CPU
617,914
[ "static", "opt_scalar_float_mode", "rs6000_floatn_mode", "(", "int", "n", ",", "bool", "extended", ")", "{", "if", "(", "extended", ")", "{", "switch", "(", "n", ")", "{", "case", "<NUM_LIT>", ":", "return", "DFmode", ";", "case", "<NUM_LIT>", ":", "if", ...
[ "Target", "hook", "for", "floatn_mode", "." ]
LLVM
PowerPC
CPP
stmt_completion
CPU
617,915
[ ")", "override", "{" ]
[ "virtual", "void", "initializePass", "(" ]
LLVM
X86
CPP
stmt_completion
CPU
617,916
[ "NumElems", ";" ]
[ "for", "(", "unsigned", "i", "=", "<NUM_LIT>", ";", "i", "!=", "NumElems", ";", "++", "i", ")", "{", "int", "idx", "=", "Mask", "[", "i", "]", ";", "if", "(", "idx", "<", "<NUM_LIT>", ")", "continue", ";", "else", "if", "(", "idx", "<", "(", ...
GCC
arm
CPP
stmt_completion
CPU
617,917
[ "_", "b", ")", "{" ]
[ "_", "_", "arm_vmladavq_u16", "(", "uint16x8_t", "_", "_", "a", ",", "uint16x8_t", "_" ]
LLVM
X86
CPP
next_suggestion
CPU
617,918
[ "bool", "CondIsKill", "=", "hasTrivialKill", "(", "Cond", ")", ";" ]
[ "if", "(", "NeedSwap", ")", "std", "::", "swap", "(", "CmpLHS", ",", "CmpRHS", ")", ";", "EVT", "CmpVT", "=", "TLI", ".", "getValueType", "(", "DL", ",", "CmpLHS", "->", "getType", "(", ")", ")", ";", "if", "(", "!", "X86FastEmitCompare", "(", "Cmp...
LLVM
LoongArch
CPP
next_suggestion
CPU
617,919
[ "}" ]
[ "bool", "isMem", "(", ")", "const", "override", "{", "return", "false", ";" ]
LLVM
ARM
TD
stmt_completion
CPU
617,920
[ "$", "a", ")", ",", "GPR", ")", ">", ";" ]
[ "def", ":", "VFPPat", "<", "(", "i32", "(", "fp_to_sint", "(", "f64", "DPR", ":", "$", "a", ")", ")", ")", ",", "(", "COPY_TO_REGCLASS", "(", "VTOSIZD", "DPR", ":" ]
GCC
arm
MD
stmt_completion
CPU
617,921
[ "V4SI", "<STR_LIT>", ")", "]", ")" ]
[ "(", "define_mode_attr", "MVE_B_ELEM", "[", "(", "V16QI", "<STR_LIT>", ")", "(", "V8HI", "<STR_LIT>", ")", "(", "V4SI", "<STR_LIT>", ")", "]", ")", "(", "define_mode_attr", "MVE_H_ELEM", "[", "(", "V8HI", "<STR_LIT>", ")", "(" ]
LLVM
TVM
TD
stmt_completion
Virtual ISA
617,922
[ ",", "[", "SDNPHasChain", ",", "SDNPOutGlue", "]", ">", ";" ]
[ "def", "TVMcallseq_start", ":", "SDNode", "<", "<STR_LIT>", ",", "SDT_TVMCallSeqStart" ]
GCC
rs6000
CPP
program_repair
CPU
617,923
[ "<FIXS>", "<FIXE>", "<FIXS>", "return", "gen_rtx_MEM", "(", "Pmode", ",", "memory_address", "(", "Pmode", ",", "plus_constant", "(", "copy_to_reg", "(", "gen_rtx_MEM", "(", "Pmode", ",", "memory_address", "(", "Pmode", ",", "frame", ")", ")", ")", ",", "RETU...
[ "int", "count", ";", "rtx", "frame", ";", "{", "<BUGS>", "<BUGE>", "if", "(", "count", "!=", "<NUM_LIT>", "||", "flag_pic", "!=", "<NUM_LIT>", "||", "DEFAULT_ABI", "==", "ABI_AIX", "||", "DEFAULT_ABI", "==", "ABI_AIX_NODESC", ")", "{", "cfun", "->", "machi...
LLVM
Hexagon
CPP
next_suggestion
DSP
617,924
[ "}" ]
[ "if", "(", "ReportErrors", ")", "{", "auto", "SM", "=", "Context", ".", "getSourceManager", "(", ")", ";", "if", "(", "SM", ")", "SM", "->", "PrintMessage", "(", "MCB", ".", "getLoc", "(", ")", ",", "SourceMgr", "::", "DK_Warning", ",", "Msg", ")", ...
LLVM
X86
CPP
stmt_completion
CPU
617,925
[ ";" ]
[ "DefVisited", ".", "clear", "(", ")", ";", "BBVisitedInfo", ".", "clear", "(", ")" ]
LLVM
PowerPC
CPP
stmt_completion
CPU
617,926
[ "(", "<NUM_LIT>", ")", ")", ";" ]
[ "SelectionDAG", "&", "DAG", "=", "DCI", ".", "DAG", ";", "SDLoc", "dl", "(", "N", ")", ";", "if", "(", "!", "Subtarget", ".", "hasVSX", "(", ")", ")", "return", "SDValue", "(", ")", ";", "SDValue", "FirstInput", "=", "N", "->", "getOperand", "(", ...
GCC
arm
CPP
stmt_completion
CPU
617,927
[ "_", "_", "a", ")", ";" ]
[ "return", "(", "uint16x8_t", ")", "_", "_", "builtin_neon_vcgtuv8hi", "(", "(", "int16x8_t", ")", "_", "_", "b", ",", "(", "int16x8_t", ")" ]
LLVM
AArch64
CPP
next_suggestion
CPU
617,928
[ "if", "(", "Signed", ")", "Opc", "=", "(", "DestVT", "==", "MVT", "::", "f32", ")", "?", "<STR_LIT>", "::", "<STR_LIT>", ":", "<STR_LIT>", "::", "<STR_LIT>", ";" ]
[ "MVT", "DestVT", ";", "if", "(", "!", "isTypeLegal", "(", "I", "->", "getType", "(", ")", ",", "DestVT", ")", "||", "DestVT", ".", "isVector", "(", ")", ")", "return", "false", ";", "if", "(", "DestVT", "==", "MVT", "::", "f16", ")", "return", "f...
LLVM
Hexagon
TD
stmt_completion
DSP
617,929
[ "}", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Mu2", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Mu2", "{", "<NUM_LIT>", "-", "<NUM_LIT>" ]
LLVM
XCore
CPP
stmt_completion
MPU
617,930
[ "(", ")", "{" ]
[ "std", "::", "vector", "<", "std", "::", "pair", "<", "unsigned", ",", "CalleeSavedInfo", ">", ">", "&", "getSpillLabels" ]
LLVM
Hexagon
TD
next_suggestion
DSP
617,931
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rx32", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "II", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "bits", "<", "<NUM_LIT>", ">", "Rs32", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rs32", "{", "<NUM_LIT>", "-", "...
LLVM
SIC
CPP
stmt_completion
CPU
617,932
[ "(", "OSABI", ")", ";" ]
[ "MCObjectWriter", "*", "llvm", "::", "createSICELFObjectWriter", "(", "raw_pwrite_stream", "&", "OS", ",", "uint8_t", "OSABI", ",", "bool", "IsLittleEndian", ")", "{", "MCELFObjectTargetWriter", "*", "MOTW", "=", "new", "SICELFObjectWriter" ]
LLVM
AArch64
TD
next_suggestion
CPU
617,933
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "cond", ";", "bits", "<", "<NUM_LIT>", ">", "target", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "target", ";" ]
GCC
i386
MD
program_repair
CPU
617,934
[ "<FIXS>", "<STR_LIT>", "<FIXE>" ]
[ "(", "const_int", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", "]", ")", ")", ")", "]", "<STR_LIT>", "<BUGS>", "<STR_LIT>", "<BUGE>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LI...
GCC
arm
MD
stmt_completion
CPU
617,935
[ "<STR_LIT>", ")" ]
[ "(", "define_reservation", "<STR_LIT>" ]
GCC
alpha
CPP
stmt_completion
MPU
617,936
[ "decl", ";" ]
[ "static", "void", "alpha_builtin_function", "(", "const", "char", "*", "name", ",", "tree", "ftype", ",", "enum", "alpha_builtin", "code", ",", "unsigned", "ecf", ")", "{", "tree", "decl", "=", "add_builtin_function", "(", "name", ",", "ftype", ",", "(", "...
LLVM
ARM64
TD
next_suggestion
CPU
617,937
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rd", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "size", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rm", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM...
LLVM
Patmos
TD
next_suggestion
VLIW
617,938
[ "let", "DecoderMethod", "=", "<STR_LIT>", ";" ]
[ "def", "predset", ":", "PredicateOperand", "<", "i1", ",", "(", "ops", "PRegs", ":", "$", "preg", ",", "i1imm", ":", "$", "neg", ")", ",", "(", "ops", ")", ">", "{", "let", "PrintMethod", "=", "<STR_LIT>", ";", "let", "EncoderMethod", "=", "<STR_LIT>...
GCC
arm
CPP
stmt_completion
CPU
617,939
[ "_", "a", ")", ";" ]
[ "return", "(", "int8x16_t", ")", "_", "_", "builtin_neon_vclzv16qi", "(", "_" ]
LLVM
Hexagon
CPP
next_suggestion
DSP
617,940
[ "if", "(", "SI", ".", "getLatency", "(", ")", ">", "<NUM_LIT>", "&&", "Bot", ".", "ResourceModel", "->", "isInPacket", "(", "SI", ".", "getSUnit", "(", ")", ")", ")", "{" ]
[ "std", "::", "stringstream", "dbgstr", ";", "dbgstr", "<<", "<STR_LIT>", "d", "<STR_LIT>", "<<", "std", "::", "setw", "(", "<NUM_LIT>", ")", "<<", "SU", "->", "getDepth", "(", ")", "<<", "<STR_LIT>", "|", "<STR_LIT>", ";", "dbgs", "(", ")", "<<", "dbgs...
GCC
mips
MD
stmt_completion
CPU
617,941
[ "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "vec_select", ":", "<", "UNITMODE", ">", "(", "match_operand", ":", "MSA_W", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "parallel", "[", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", ")", ")", "]", "<STR_LIT>", "<STR_...
LLVM
AMDGPU
CPP
next_suggestion
GPU
617,942
[ "}" ]
[ "void", "AMDGPUPassConfig", "::", "addCodeGenPrepare", "(", ")", "{", "if", "(", "TM", "->", "getTargetTriple", "(", ")", ".", "getArch", "(", ")", "==", "Triple", "::", "amdgcn", ")", "addPass", "(", "createAMDGPUAnnotateKernelFeaturesPass", "(", ")", ")", ...
GCC
mips
MD
stmt_completion
CPU
617,943
[ ")", ")" ]
[ "(", "and", "(", "match_code", "<STR_LIT>", ")", "(", "match_test", "<STR_LIT>", ")" ]
GCC
i386
MD
program_repair
CPU
617,944
[ "<FIXS>", "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "<FIXE>" ]
[ "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "<STR_LIT>", ")", "<BUGS>", "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "<BUGE>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT...
LLVM
X86
CPP
next_suggestion
CPU
617,945
[ "SDValue", "M0F", "=", "DAG", ".", "getConstant", "(", "<NUM_LIT>", ",", "DL", ",", "VT", ")", ";" ]
[ "static", "SDValue", "LowerVectorCTPOPInRegLUT", "(", "SDValue", "Op", ",", "const", "SDLoc", "&", "DL", ",", "const", "X86Subtarget", "&", "Subtarget", ",", "SelectionDAG", "&", "DAG", ")", "{", "MVT", "VT", "=", "Op", ".", "getSimpleValueType", "(", ")", ...
LLVM
X86
CPP
next_suggestion
CPU
617,946
[ "if", "(", "MI", ".", "getOpcode", "(", ")", "==", "X86", "::", "LEA64_32r", ")", "{" ]
[ "const", "MachineOperand", "&", "Base", "=", "MI", ".", "getOperand", "(", "<NUM_LIT>", "+", "X86", "::", "AddrBaseReg", ")", ";", "const", "MachineOperand", "&", "Scale", "=", "MI", ".", "getOperand", "(", "<NUM_LIT>", "+", "X86", "::", "AddrScaleAmt", ")...
LLVM
Hexagon
TD
next_suggestion
DSP
617,947
[ "let", "opExtendable", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isTerminator", "=", "<NUM_LIT>", ";", "let", "isBranch", "=", "<NUM_LIT>", ";", "let", "isPredicatedNew", "=", "<NUM_LIT>", "...
LLVM
X86
CPP
next_suggestion
CPU
617,948
[ "case", "Intrinsic", "::", "x86_sse2_pmovmskb_128", ":" ]
[ "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "if", "(", "Op", ".", "getResNo", "(", ")", "==", "<NUM_LIT>", ")", "break", ";", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "KnownZero", "|=", "APInt", "::", "ge...
LLVM
AMDGPU
CPP
next_suggestion
GPU
617,949
[ "case", "AMDGPUASI", ".", "CONSTANT_BUFFER_15", ":" ]
[ "case", "AMDGPUASI", ".", "CONSTANT_BUFFER_8", ":", "return", "<NUM_LIT>", "+", "<NUM_LIT>", "*", "<NUM_LIT>", ";", "case", "AMDGPUASI", ".", "CONSTANT_BUFFER_9", ":", "return", "<NUM_LIT>", "+", "<NUM_LIT>", "*", "<NUM_LIT>", ";", "case", "AMDGPUASI", ".", "CON...
GCC
rs6000
CPP
program_repair
CPU
617,950
[ "<FIXS>", "arg0", "=", "CALL_EXPR_ARG", "(", "exp", ",", "<NUM_LIT>", ")", ";", "<FIXE>" ]
[ "case", "ALTIVEC_BUILTIN_MTVSCR", ":", "icode", "=", "CODE_FOR_altivec_mtvscr", ";", "<BUGS>", "arg0", "=", "TREE_VALUE", "(", "arglist", ")", ";", "<BUGE>", "op0", "=", "expand_normal", "(", "arg0", ")", ";", "mode0", "=", "insn_data", "[", "icode", "]", "....
LLVM
X86
CPP
next_suggestion
CPU
617,951
[ "if", "(", "Subtarget", ".", "hasSSE41", "(", ")", ")", "{" ]
[ "if", "(", "NumElems", "==", "<NUM_LIT>", "&&", "Idx", "==", "<NUM_LIT>", "&&", "X86", "::", "isZeroNode", "(", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ")", "&&", "!", "X86", "::", "isZeroNode", "(", "Op", ".", "getOperand", "(", "<NUM_LIT>", "...
LLVM
SystemZ
CPP
next_suggestion
CPU
617,952
[ "}" ]
[ "static", "const", "MCPhysReg", "ScratchRegs", "[", "]", "=", "{", "<STR_LIT>", "::", "<STR_LIT>", ",", "<STR_LIT>", "::", "<STR_LIT>", ",", "<STR_LIT>", "::", "<STR_LIT>", ",", "<NUM_LIT>", "}", ";", "return", "ScratchRegs", ";" ]
LLVM
AArch64
TD
next_suggestion
CPU
617,953
[ "}" ]
[ "let", "Name", "=", "<STR_LIT>", ";", "let", "PredicateMethod", "=", "<STR_LIT>", ";", "let", "RenderMethod", "=", "<STR_LIT>", ";" ]
LLVM
ARM
TD
next_suggestion
CPU
617,954
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "Qd", "{", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", ...
LLVM
Mips
TD
next_suggestion
CPU
617,955
[ "}" ]
[ "list", "<", "dag", ">", "Pattern", "=", "[", "(", "set", "MSA128BOpnd", ":", "$", "wd", ",", "(", "vselect", "vsplati8_uimm8", ":", "$", "u8", ",", "MSA128BOpnd", ":", "$", "wd_in", ",", "MSA128BOpnd", ":", "$", "ws", ")", ")", "]", ";", "InstrIti...
LLVM
X86
CPP
program_repair
CPU
617,956
[ "<FIXS>", "assert", "(", "(", "VT", "==", "MVT", "::", "v16i8", "||", "VT", "==", "MVT", "::", "v8i16", ")", "&&", "<STR_LIT>", "Unexpected VTRUNC type", "<STR_LIT>", ")", ";", "<FIXE>" ]
[ "MVT", "VT", ",", "SDValue", "V1", ",", "SDValue", "V2", ",", "SelectionDAG", "&", "DAG", ",", "const", "X86Subtarget", "&", "Subtarget", ")", "{", "<BUGS>", "if", "(", "VT", "!=", "MVT", "::", "v16i8", "&&", "VT", "!=", "MVT", "::", "v8i16", ")", ...
GCC
bfin
MD
stmt_completion
DSP
617,957
[ "<STR_LIT>", ")", "]", ")" ]
[ "(", "label_ref", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "pc", ")", ")", ")", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "plus", "(", "match_dup", "<NUM_LIT>", ")", "("...
LLVM
CellSPU
TD
stmt_completion
MPU
617,958
[ ")", ",", "(", "add", "(", "v8i16", "VECREG", ":", "$", "rA", ")", ",", "v8i16SExt10Imm", ":", "$", "val", ")", ")", "]", ">", ";" ]
[ "def", "AHIvec", ":", "RI10Form", "<", "<NUM_LIT>", ",", "(", "outs", "VECREG", ":", "$", "rT", ")", ",", "(", "ins", "VECREG", ":", "$", "rA", ",", "s10imm", ":", "$", "val", ")", ",", "<STR_LIT>", ",", "IntegerOp", ",", "[", "(", "set", "(", ...
LLVM
AMDGPU
TD
next_suggestion
GPU
617,959
[ "int", "NEG_HI", "=", "ABS", ";" ]
[ "int", "NEG", "=", "<NUM_LIT>", ";", "int", "ABS", "=", "<NUM_LIT>", ";", "int", "NEG_ABS", "=", "<NUM_LIT>", ";" ]
LLVM
SPIRV
CPP
stmt_completion
Virtual ISA
617,960
[ ";" ]
[ "TargetPassConfig", "::", "addIRPasses", "(", ")" ]
GCC
rs6000
CPP
stmt_completion
CPU
617,961
[ ",", "offset", ",", "true", ")", ";" ]
[ "return", "gen_frame_set", "(", "reg", ",", "frame_reg" ]
GCC
i370
MD
next_suggestion
CPU
617,962
[ "<STR_LIT>" ]
[ "(", "compare", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]" ]
LLVM
X86
CPP
program_repair
CPU
617,963
[ "<FIXS>", "BuildMI", "(", "MBB", ",", "DL", ",", "TII", ".", "get", "(", "AdjStackDown", ")", ")", ".", "addImm", "(", "NumBytes", ")", ";", "<FIXE>" ]
[ "unsigned", "AdjStackDown", "=", "TM", ".", "getRegisterInfo", "(", ")", "->", "getCallFrameSetupOpcode", "(", ")", ";", "<BUGS>", "BuildMI", "(", "*", "FuncInfo", ".", "MBB", ",", "FuncInfo", ".", "InsertPt", ",", "DL", ",", "TII", ".", "get", "(", "Adj...
LLVM
Hexagon
TD
stmt_completion
DSP
617,964
[ ";" ]
[ "def", "F2_dfimm_n", ":", "HInst", "<", "(", "outs", "DoubleRegs", ":", "$", "Rdd32", ")", ",", "(", "ins", "u10_0Imm", ":", "$", "Ii", ")", ",", "<STR_LIT>", ",", "tc_9e313203", ",", "TypeALU64", ">", ",", "Enc_e6c957", "{", "let", "Inst", "{", "<NU...
LLVM
AArch64
CPP
next_suggestion
CPU
617,965
[ "}" ]
[ "int", "ISD", "=", "TLI", "->", "InstructionOpcodeToISD", "(", "Opcode", ")", ";", "if", "(", "ValTy", "->", "isVectorTy", "(", ")", "&&", "ISD", "==", "ISD", "::", "SELECT", ")", "{", "const", "int", "AmortizationCost", "=", "<NUM_LIT>", ";", "static", ...
LLVM
Sparc
CPP
stmt_completion
CPU
617,966
[ "CFIIndex", ")", ";" ]
[ "SAVEri", "=", "<STR_LIT>", "::", "<STR_LIT>", ";", "SAVErr", "=", "<STR_LIT>", "::", "<STR_LIT>", ";", "}", "if", "(", "MFI", "->", "adjustsStack", "(", ")", "&&", "hasReservedCallFrame", "(", "MF", ")", ")", "NumBytes", "+=", "MFI", "->", "getMaxCallFram...
GCC
bfin
CPP
next_suggestion
DSP
617,967
[ "rtx", "target", "=", "JUMP_LABEL", "(", "insn", ")", ";" ]
[ "pat", "=", "PATTERN", "(", "insn", ")", ";", "if", "(", "GET_CODE", "(", "pat", ")", "==", "USE", "||", "GET_CODE", "(", "pat", ")", "==", "CLOBBER", "||", "GET_CODE", "(", "pat", ")", "==", "ASM_INPUT", "||", "asm_noperands", "(", "pat", ")", ">=...
LLVM
PowerPC
CPP
next_suggestion
CPU
617,968
[ "return", "MVT", "::", "i64", ";" ]
[ "}", "if", "(", "Subtarget", ".", "hasAltivec", "(", ")", "&&", "Size", ">=", "<NUM_LIT>", "&&", "(", "(", "(", "!", "SrcAlign", "||", "SrcAlign", ">=", "<NUM_LIT>", ")", "&&", "(", "!", "DstAlign", "||", "DstAlign", ">=", "<NUM_LIT>", ")", ")", "||"...
LLVM
X86
CPP
stmt_completion
CPU
617,969
[ "(", ")", ")", ";" ]
[ "UsedMask", "[", "I", "]", "=", "true", ";", "EmitAndCountInstruction", "(", "MCInstBuilder", "(", "X86", "::", "PUSH64r", ")", ".", "addReg", "(", "DestRegs", "[", "I", "]", ")", ")", ";", "}", "else", "{", "EmitNops", "(", "*", "OutStreamer", ",", ...
GCC
i386
CPP
stmt_completion
CPU
617,970
[ "(", "_", "_", "mmask16", ")", "_", "_", "U", ")", ";" ]
[ "extern", "_", "_", "inline", "_", "_", "m512i", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm512_maskz_cvtepu8_epi32", "(", "_", "_", "mmask16", "_", "_...
LLVM
Mips
CPP
next_suggestion
CPU
617,971
[ "case", "Mips", "::", "PseudoSELECTFP_F_S", ":" ]
[ "return", "emitAtomicBinaryPartword", "(", "MI", ",", "BB", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "true", ")", ";", "case", "Mips", "::", "ATOMIC_LOAD_NAND_I32", ":", "return", "emitAtomicBinary", "(", "MI", ",", "BB", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ...
LLVM
AArch64
CPP
program_repair
CPU
617,972
[ "<FIXS>", "<FIXE>", "<FIXS>", ":", "Vec", "(", "Vec", ")", ",", "MinElt", "(", "std", "::", "numeric_limits", "unsigned", ">", "::", "max", "(", ")", ")", ",", "MaxElt", "(", "<NUM_LIT>", ")", ",", "ShuffleVec", "(", "Vec", ")", ",", "WindowBase", "(...
[ "int", "WindowBase", ";", "int", "WindowScale", ";", "<BUGS>", "bool", "operator", "==", "(", "SDValue", "OtherVec", ")", "{", "return", "Vec", "==", "OtherVec", ";", "}", "<BUGE>", "ShuffleSourceInfo", "(", "SDValue", "Vec", ")", "<BUGS>", ":", "Vec", "("...
LLVM
AArch64
TD
next_suggestion
CPU
617,973
[ "}" ]
[ "def", "KryoWrite_2cyc_XY_XY_241ln", ":", "SchedWriteRes", "<", "[", "KryoUnitXY", ",", "KryoUnitXY", "]", ">", "{", "let", "Latency", "=", "<NUM_LIT>", ";", "let", "NumMicroOps", "=", "<NUM_LIT>", ";" ]
GCC
gcn
CPP
program_repair
GPU
617,974
[ "<FIXS>", "const", "char", "*", "s", ";", "machine_mode", "mode", "=", "GET_MODE", "(", "x", ")", ";", "if", "(", "VECTOR_MODE_P", "(", "mode", ")", ")", "mode", "=", "GET_MODE_INNER", "(", "mode", ")", ";", "switch", "(", "mode", ")", "<FIXE>", "<FI...
[ "}", "case", "'", "s", "'", ":", "{", "<BUGS>", "const", "char", "*", "s", "=", "<STR_LIT>", "<STR_LIT>", ";", "switch", "(", "GET_MODE_SIZE", "(", "GET_MODE", "(", "x", ")", ")", ")", "<BUGE>", "{", "<BUGS>", "case", "<NUM_LIT>", ":", "<BUGE>", "s",...
LLVM
X86
CPP
next_suggestion
CPU
617,975
[ "insn", "->", "eaBase", "=", "(", "EABase", ")", "(", "insn", "->", "eaRegBase", "+", "rm", ")", ";" ]
[ "break", ";", "case", "<NUM_LIT>", ":", "insn", "->", "regBase", "=", "MODRM_REG_EAX", ";", "insn", "->", "eaRegBase", "=", "EA_REG_EAX", ";", "break", ";", "case", "<NUM_LIT>", ":", "insn", "->", "regBase", "=", "MODRM_REG_RAX", ";", "insn", "->", "eaRegB...
LLVM
ARM
CPP
code_generation
CPU
617,976
[ "void", "assignValueToReg", "(", "unsigned", "ValVReg", ",", "unsigned", "PhysReg", ",", "CCValAssign", "&", "VA", ")", "override", "{", "assert", "(", "VA", ".", "isRegLoc", "(", ")", "&&", "<STR_LIT>", "Value shouldn't be assigned to reg", "<STR_LIT>", ")", ";...
[ "The", "specified", "value", "has", "been", "assigned", "to", "a", "physical", "register", ",", "handle", "the", "appropriate", "COPY", "(", "either", "to", "or", "from", ")", "and", "mark", "any", "relevant", "uses/defines", "as", "needed", "." ]
LLVM
Sparc
CPP
code_generation
CPU
617,977
[ "bool", "SparcAsmPrinter", "::", "PrintAsmMemoryOperand", "(", "const", "MachineInstr", "*", "MI", ",", "unsigned", "OpNo", ",", "unsigned", "AsmVariant", ",", "const", "char", "*", "ExtraCode", ")", "{", "if", "(", "ExtraCode", "&&", "ExtraCode", "[", "<NUM_L...
[ "Print", "the", "specified", "operand", "of", "MI", ",", "an", "INLINEASM", "instruction", ",", "using", "the", "specified", "assembler", "variant", "as", "an", "address", "." ]
LLVM
X86
CPP
next_suggestion
CPU
617,978
[ "break", ";" ]
[ "if", "(", "consumeByte", "(", "insn", ",", "&", "insn", "->", "modRM", ")", ")", "return", "-", "<NUM_LIT>", ";", "insn", "->", "consumedModRM", "=", "true", ";", "mod", "=", "modFromModRM", "(", "insn", "->", "modRM", ")", ";", "rm", "=", "rmFromMo...
GCC
i386
MD
next_suggestion
CPU
617,979
[ "(", "symbol_ref", "<STR_LIT>", ")", ")", "]", ")" ]
[ "[", "(", "match_operand", ":", "BLK", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", "ANY_XRSTOR", ")", ...
LLVM
Mips
CPP
next_suggestion
CPU
617,980
[ "int64_t", "Offset", "=", "MFI", ".", "getObjectOffset", "(", "MipsFI", "->", "getEhDataRegFI", "(", "I", ")", ")", ";" ]
[ "MachineFrameInfo", "&", "MFI", "=", "MF", ".", "getFrameInfo", "(", ")", ";", "MipsFunctionInfo", "*", "MipsFI", "=", "MF", ".", "getInfo", "<", "MipsFunctionInfo", ">", "(", ")", ";", "const", "MipsSEInstrInfo", "&", "TII", "=", "*", "static_cast", "<", ...
LLVM
TPC
CPP
stmt_completion
Virtual ISA
617,981
[ "else", "{" ]
[ "pred", "=", "<NUM_LIT>", ";", "polarity", "=", "<NUM_LIT>", ";", "if", "(", "MCID", ".", "getNumOperands", "(", ")", "<", "<NUM_LIT>", ")", "{", "return", "true", ";", "}", "const", "MachineOperand", "&", "pOp", "=", "MI", ".", "getOperand", "(", "MCI...
LLVM
ARM
CPP
next_suggestion
CPU
617,982
[ "}" ]
[ "}", "else", "if", "(", "MO", ".", "isImm", "(", ")", "&&", "!", "MCID", ".", "OpInfo", "[", "i", "]", ".", "isPredicate", "(", ")", ")", "{", "if", "(", "(", "(", "unsigned", ")", "MO", ".", "getImm", "(", ")", ")", ">", "Limit", ")", "ret...
LLVM
M680x0
CPP
stmt_completion
MPU
617,983
[ ",", "O", ")", ";" ]
[ "printAbsMem", "(", "MI", ",", "opNum" ]
GCC
i386
CPP
program_repair
CPU
617,984
[ "<FIXS>", "if", "(", "(", "REX_INT_REGNO_P", "(", "regno", ")", "||", "REX2_INT_REGNO_P", "(", "regno", ")", ")", "<FIXE>" ]
[ "{", "if", "(", "thunk_name", "!=", "NULL", ")", "{", "<BUGS>", "if", "(", "REX_INT_REGNO_P", "(", "regno", ")", "<BUGE>", "&&", "ix86_indirect_branch_cs_prefix", ")", "fprintf", "(", "asm_out_file", ",", "<STR_LIT>", "\\tcs\\n", "<STR_LIT>", ")", ";", "fprint...
GCC
visium
CPP
next_suggestion
Virtual ISA
617,985
[ "}" ]
[ "static", "bool", "visium_modes_tieable_p", "(", "machine_mode", "mode1", ",", "machine_mode", "mode2", ")", "{", "return", "(", "GET_MODE_CLASS", "(", "mode1", ")", "==", "MODE_INT", "&&", "GET_MODE_CLASS", "(", "mode2", ")", "==", "MODE_INT", ")", ";" ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
617,986
[ "if", "(", "!", "RBI", ".", "constrainGenericRegister", "(", "VSrc", ",", "AMDGPU", "::", "VGPR_32RegClass", ",", "*", "MRI", ")", ")", "return", "false", ";" ]
[ "const", "bool", "HasVSrc", "=", "MI", ".", "getNumOperands", "(", ")", "==", "<NUM_LIT>", ";", "assert", "(", "HasVSrc", "||", "MI", ".", "getNumOperands", "(", ")", "==", "<NUM_LIT>", ")", ";", "Register", "BaseOffset", "=", "MI", ".", "getOperand", "(...
GCC
frv
MD
next_suggestion
VLIW
617,987
[ "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")" ]
[ "[", "(", "parallel", "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "smin", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
AArch64
TD
stmt_completion
CPU
617,988
[ "iop", ";" ]
[ "def", "_D", ":", "sve_intx_dot_by_indexed_elem", "<", "<NUM_LIT>", ",", "opc", ",", "asm", ",", "ZPR64", ",", "ZPR16", ",", "ZPR4b16", ",", "VectorIndexD", ">", "{", "bits", "<", "<NUM_LIT>", ">" ]
LLVM
AMDGPU
TD
program_repair
GPU
617,989
[ "<FIXS>", "SDPatternOperator", "node", "=", "null_frag", ",", "bit", "VOP3Only", "=", "<NUM_LIT>", ">", ":", "VOP3_Helper", "<FIXE>" ]
[ "VOPCClassInst", "op", ",", "opName", ",", "VOPC_I1_F64_I32", ",", "<NUM_LIT>", ",", "[", "WriteDoubleAdd", "]", ">", ";", "multiclass", "VOP3Inst", "vop3", "op", ",", "string", "opName", ",", "VOPProfile", "P", ",", "<BUGS>", "SDPatternOperator", "node", "=",...
LLVM
ARM64
TD
stmt_completion
CPU
617,990
[ ")", ",", "<STR_LIT>", ",", "<STR_LIT>", ">", "{" ]
[ "class", "MRSI", ":", "RtSystemI", "<", "<NUM_LIT>", ",", "(", "outs", "GPR64", ":", "$", "Rt", ")", ",", "(", "ins", "mrs_sysreg_op", ":", "$", "systemreg" ]
LLVM
AArch64
CPP
code_generation
CPU
617,991
[ "unsigned", "AArch64InstrInfo", "::", "getLoadStoreImmIdx", "(", "unsigned", "Opc", ")", "{", "switch", "(", "Opc", ")", "{", "default", ":", "return", "<NUM_LIT>", ";", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", ...
[ "Returns", "the", "index", "for", "the", "immediate", "for", "a", "given", "instruction", "." ]
LLVM
PowerPC
CPP
program_repair
CPU
617,992
[ "<FIXS>", "void", "PPC64TargetMachine", "::", "anchor", "(", ")", "{", "}", "<FIXE>" ]
[ "CodeGenOpt", "::", "Level", "OL", ")", ":", "PPCTargetMachine", "(", "T", ",", "TT", ",", "CPU", ",", "FS", ",", "Options", ",", "RM", ",", "CM", ",", "OL", ")", "{", "}", "<BUGS>", "void", "PPC64TargetMachine", "::", "anchor", "(", ")", "{", "}",...
LLVM
R600
CPP
stmt_completion
GPU
617,993
[ "R_0286CC_SPI_PS_INPUT_ENA", ",", "<NUM_LIT>", ")", ";" ]
[ "OutStreamer", ".", "EmitIntValue", "(", "R_00B848_COMPUTE_PGM_RSRC1", ",", "<NUM_LIT>", ")", ";", "OutStreamer", ".", "EmitIntValue", "(", "KernelInfo", ".", "ComputePGMRSrc1", ",", "<NUM_LIT>", ")", ";", "OutStreamer", ".", "EmitIntValue", "(", "R_00B84C_COMPUTE_PGM...
LLVM
AArch64
TD
program_repair
CPU
617,994
[ "<FIXS>", "def", ":", "InstRW", "[", "FalkorWr_2VXVY_2cyc", "]", ",", "(", "instregex", "<STR_LIT>", ")", ">", ";", "<FIXE>" ]
[ "def", ":", "InstRW", "[", "FalkorWr_2VXVY_2cyc", "]", ",", "(", "instregex", "<STR_LIT>", ")", ">", ";", "def", ":", "InstRW", "[", "FalkorWr_2VXVY_2cyc", "]", ",", "(", "instregex", "<STR_LIT>", ")", ">", ";", "def", ":", "InstRW", "[", "FalkorWr_2VXVY_2...
LLVM
Hexagon
TD
stmt_completion
DSP
617,995
[ "<NUM_LIT>", ";" ]
[ "def", "A4_pasrhtnew", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "PredRegs", ":", "$", "Pu4", ",", "IntRegs", ":", "$", "Rs32", ")", ",", "<STR_LIT>", ",", "tc_1ae57e39", ",", "TypeALU32_2op", ">", ",", "Enc_f...
GCC
i386
MD
stmt_completion
CPU
617,996
[ ")", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>" ]
GCC
i386
CPP
stmt_completion
CPU
617,997
[ "_", "mm_undefined_si128", "(", ")", ",", "(", "_", "_", "mmask8", ")", "-", "<NUM_LIT>", ")", ";" ]
[ "return", "(", "_", "_", "m128i", ")", "_", "_", "builtin_ia32_pmovqw256_mask", "(", "(", "_", "_", "v4di", ")", "_", "_", "A", ",", "(", "_", "_", "v8hi", ")" ]
LLVM
PowerPC
CPP
stmt_completion
CPU
617,998
[ "(", "AU", ")", ";" ]
[ "AU", ".", "addRequired", "<", "MachineDominatorTree", ">", "(", ")", ";", "AU", ".", "addPreserved", "<", "MachineDominatorTree", ">", "(", ")", ";", "MachineFunctionPass", "::", "getAnalysisUsage" ]
GCC
rs6000
CPP
stmt_completion
CPU
617,999
[ "regno", ")", ";" ]
[ "rtx", "reg", ";", "gcc_checking_assert", "(", "!", "(", "TARGET_ALTIVEC_ABI", "&&", "ALTIVEC_VECTOR_MODE", "(", "mode", ")", ")", "||", "(", "TARGET_VSX", "&&", "ALTIVEC_OR_VSX_VECTOR_MODE", "(", "mode", ")", ")", ")", ";", "reg", "=", "gen_rtx_REG", "(", "...