Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
GCC
or1k
MD
next_suggestion
CPU
618,100
[ "}", ")" ]
[ "[", "(", "parallel", "[", "(", "simple_return", ")", "(", "use", "(", "match_dup", "<NUM_LIT>", ")", ")", "]", ")", "]", "<STR_LIT>", "{", "operands", "[", "<NUM_LIT>", "]", "=", "gen_rtx_REG", "(", "Pmode", ",", "LR_REGNUM", ")" ]
LLVM
Cpu0
CPP
stmt_completion
CPU
618,101
[ ",", "OS", ")", ";" ]
[ "uint64_t", "TSFlags", "=", "Desc", ".", "TSFlags", ";", "if", "(", "(", "TSFlags", "&", "<STR_LIT>", "::", "<STR_LIT>", ")", "==", "<STR_LIT>", "::", "<STR_LIT>", ")", "llvm_unreachable", "(", "<STR_LIT>", "Pseudo opcode found in EncodeInstruction()", "<STR_LIT>", ...
LLVM
TMS320C64X
CPP
next_suggestion
VLIW
618,102
[ "}" ]
[ "for", "(", "unsigned", "i", "=", "<NUM_LIT>", ",", "e", "=", "Stubs", ".", "size", "(", ")", ";", "i", "!=", "e", ";", "++", "i", ")", "{", "OutStreamer", ".", "EmitSymbolAttribute", "(", "Stubs", "[", "i", "]", ".", "first", ",", "MCSA_WeakRefere...
LLVM
ARM
CPP
next_suggestion
CPU
618,103
[ "CC", "=", "ISD", "::", "getSetCCInverse", "(", "CC", ",", "isInt", ")", ";" ]
[ "}", "bool", "DoXform", "=", "false", ";", "bool", "InvCC", "=", "false", ";", "assert", "(", "(", "Opc", "==", "ISD", "::", "ADD", "||", "(", "Opc", "==", "ISD", "::", "SUB", "&&", "Slct", "==", "N", "->", "getOperand", "(", "<NUM_LIT>", ")", ")...
GCC
xtensa
CPP
stmt_completion
MPU
618,104
[ ",", "Pmode", ")", ";" ]
[ "emit_move_insn", "(", "adjust_address", "(", "m_tramp", ",", "SImode", ",", "chain_off", ")", ",", "chain", ")", ";", "emit_move_insn", "(", "adjust_address", "(", "m_tramp", ",", "SImode", ",", "func_off", ")", ",", "func", ")", ";", "emit_library_call", "...
LLVM
AArch64
CPP
program_repair
CPU
618,105
[ "<FIXS>", "uint64_t", "PartSize", "=", "VA", ".", "getValVT", "(", ")", ".", "getStoreSize", "(", ")", ".", "getKnownMinSize", "(", ")", ";", "unsigned", "NumParts", "=", "<NUM_LIT>", ";", "if", "(", "Ins", "[", "i", "]", ".", "Flags", ".", "isInConsec...
[ "if", "(", "VA", ".", "getLocInfo", "(", ")", "==", "CCValAssign", "::", "Indirect", ")", "{", "assert", "(", "VA", ".", "getValVT", "(", ")", ".", "isScalableVector", "(", ")", "&&", "<STR_LIT>", "Only scalable vectors can be passed indirectly", "<STR_LIT>", ...
LLVM
AArch64
CPP
program_repair
CPU
618,106
[ "<FIXS>", "bool", "AArch64TargetLowering", "::", "useSVEForFixedLengthVectorVT", "(", "EVT", "VT", ")", "const", "{", "<FIXE>", "<FIXS>", "switch", "(", "VT", ".", "getVectorElementType", "(", ")", ".", "getSimpleVT", "(", ")", ".", "SimpleTy", ")", "{", "<FIX...
[ "return", "Subtarget", "->", "hasSVE", "(", ")", "&&", "Subtarget", "->", "getMinSVEVectorSizeInBits", "(", ")", ">=", "<NUM_LIT>", ";", "}", "<BUGS>", "bool", "AArch64TargetLowering", "::", "useSVEForFixedLengthVectorVT", "(", "MVT", "VT", ")", "const", "{", "a...
LLVM
Hexagon
CPP
next_suggestion
DSP
618,107
[ "if", "(", "!", "KeepOld", ")", "MI", ".", "setMemRefs", "(", "MF", ",", "new", "_", "memops", ")", ";" ]
[ "unsigned", "LFS", "=", "MFI", ".", "getLocalFrameSize", "(", ")", ";", "for", "(", "int", "i", "=", "<NUM_LIT>", ",", "e", "=", "MFI", ".", "getObjectIndexEnd", "(", ")", ";", "i", "!=", "e", ";", "++", "i", ")", "{", "if", "(", "!", "MFI", "....
LLVM
SystemZ
TD
stmt_completion
CPU
618,108
[ "outs", ")", ",", "(", "ins", "cls1", ":", "$", "R1", ",", "cls2", ":", "$", "R2", ")", ",", "mnemonic", "#", "<STR_LIT>", ",", "[", "]", ">", "{" ]
[ "class", "SideEffectBinaryRRFc", "<", "string", "mnemonic", ",", "bits", "<", "<NUM_LIT>", ">", "opcode", ",", "RegisterOperand", "cls1", ",", "RegisterOperand", "cls2", ">", ":", "InstRRFc", "<", "opcode", ",", "(" ]
LLVM
ARM
CPP
next_suggestion
CPU
618,109
[ "}" ]
[ "SDValue", "BN1", "=", "DAG", ".", "getNode", "(", "ISD", "::", "SINT_TO_FP", ",", "dl", ",", "MVT", "::", "v4f32", ",", "N1", ")", ";", "N2", "=", "DAG", ".", "getNode", "(", "ISD", "::", "INTRINSIC_WO_CHAIN", ",", "dl", ",", "MVT", "::", "v4f32",...
LLVM
ARM
CPP
stmt_completion
CPU
618,110
[ "<STR_LIT>", "::", "<STR_LIT>", ")", "{" ]
[ "bool", "ARMBaseInstrInfo", "::", "isPredicable", "(", "MachineInstr", "*", "MI", ")", "const", "{", "const", "TargetInstrDesc", "&", "TID", "=", "MI", "->", "getDesc", "(", ")", ";", "if", "(", "!", "TID", ".", "isPredicable", "(", ")", ")", "return", ...
LLVM
PowerPC
CPP
code_generation
CPU
618,111
[ "bool", "PPCRegisterInfo", "::", "canRealignStack", "(", "const", "MachineFunction", "&", "MF", ")", "const", "{", "if", "(", "MF", ".", "getFunction", "(", ")", "->", "hasFnAttribute", "(", "<STR_LIT>", "no-realign-stack", "<STR_LIT>", ")", ")", "return", "fa...
[ "True", "if", "the", "stack", "can", "be", "realigned", "for", "the", "target", "." ]
GCC
sparc
MD
stmt_completion
CPU
618,112
[ "<STR_LIT>", ")", "]" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "DF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "unspec", ":", "DF", "[", "(", "match_operand", ":", "DF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", "...
GCC
aarch64
MD
stmt_completion
CPU
618,113
[ ")", "]", ")" ]
[ "(", "define_int_attr", "lr", "[", "(", "UNSPEC_SSLI", "<STR_LIT>", ")", "(", "UNSPEC_USLI", "<STR_LIT>", ")", "(", "UNSPEC_SSRI", "<STR_LIT>", ")", "(", "UNSPEC_USRI", "<STR_LIT>", ")", "(", "UNSPEC_SQSHL", "<STR_LIT>", ")", "(", "UNSPEC_UQSHL", "<STR_LIT>", ")...
GCC
i386
MD
next_suggestion
CPU
618,114
[ "[", "(", "set", "(", "match_dup", "<NUM_LIT>", ")", "(", "match_dup", "<NUM_LIT>", ")", ")" ]
[ "(", "define_peephole2", "[", "(", "set", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "match_scratch", ":", "QI", "<NUM_LIT>", "<STR_LIT>", ...
LLVM
PowerPC
CPP
next_suggestion
CPU
618,115
[ "return", "true", ";" ]
[ "SDValue", "Val", "=", "N", "->", "getOperand", "(", "<NUM_LIT>", ")", ";", "unsigned", "Imm", ",", "Imm2", ",", "SH", ",", "MB", ",", "ME", ";", "uint64_t", "Imm64", ";", "if", "(", "isInt32Immediate", "(", "N", "->", "getOperand", "(", "<NUM_LIT>", ...
LLVM
M680x0
CPP
stmt_completion
MPU
618,116
[ ")", "Modified", "|=", "ExpandMBB", "(", "MBB", ")", ";" ]
[ "MFI", "=", "MF", ".", "getInfo", "<", "M680x0MachineFunctionInfo", ">", "(", ")", ";", "FL", "=", "STI", "->", "getFrameLowering", "(", ")", ";", "bool", "Modified", "=", "false", ";", "for", "(", "MachineBasicBlock", "&", "MBB", ":", "MF" ]
LLVM
AArch64
TD
stmt_completion
CPU
618,117
[ ",", "imm_ty", ">", ";" ]
[ "def", "_H", ":", "sve_fp_2op_i_p_zds", "<", "<NUM_LIT>", ",", "opc", ",", "asm", ",", "ZPR16" ]
GCC
c6x
MD
next_suggestion
VLIW
618,118
[ "(", "const_int", "-", "<NUM_LIT>", ")", ")", ")" ]
[ "(", "define_split", "[", "(", "set", "(", "pc", ")", "(", "if_then_else", "(", "ne", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", ")", "(", "label_ref", "(", "match_operand", "<NUM_LIT>", ...
LLVM
AMDGPU
CPP
next_suggestion
GPU
618,119
[ "if", "(", "Dst", "!=", "OrigDst", ")", "{" ]
[ "Dst", "=", "OrigDst", ";", "}", "Observer", ".", "changingInstr", "(", "MI", ")", ";", "if", "(", "hasBufferRsrcWorkaround", "(", "Ty", ")", ")", "{", "Ty", "=", "castBufferRsrcFromV4I32", "(", "MI", ",", "B", ",", "*", "B", ".", "getMRI", "(", ")",...
GCC
msp430
CPP
stmt_completion
MPU
618,120
[ ")", ";" ]
[ "bool", "msp430_do_not_relax_short_jumps", "(", "void", ")", "{", "return", "msp430_code_region", "==", "MSP430_REGION_EITHER", "||", "has_attr", "(", "ATTR_EITHER", ",", "current_function_decl" ]
LLVM
AArch64
TD
stmt_completion
CPU
618,121
[ ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "V", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "L", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "o...
LLVM
Mips
CPP
stmt_completion
CPU
618,122
[ "getOptLevel", "(", ")", ")", ")", ";" ]
[ "addPass", "(", "createMips16ISelDag", "(", "getMipsTargetMachine", "(", ")", ",", "getOptLevel", "(", ")", ")", ")", ";", "addPass", "(", "createMipsSEISelDag", "(", "getMipsTargetMachine", "(", ")", "," ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
618,123
[ ")", ";" ]
[ "DEBUG", "(", "dbgs", "(", ")", "<<", "<STR_LIT>", "Trying to optimize ", "<STR_LIT>", ";", "MI", "->", "dump", "(", ")", ";", ")", ";", "RegSeqInfo", "CandidateRSI", ";", "std", "::", "vector", "<", "std", "::", "pair", "<", "unsigned", ",", "unsigned",...
GCC
arm
CPP
stmt_completion
CPU
618,124
[ "_", "_", "builtin_neon_di", "*", ")", "_", "_", "a", ")", ";" ]
[ "return", "(", "poly64x2_t", ")", "_", "_", "builtin_neon_vld1v2di", "(", "(", "const" ]
GCC
mips
MD
program_repair
CPU
618,125
[ "<FIXS>", "case", "E_HImode", ":", "<FIXE>", "<FIXS>", "case", "E_SImode", ":", "<FIXE>" ]
[ "switch", "(", "GET_MODE", "(", "diff_vec", ")", ")", "{", "<BUGS>", "case", "HImode", ":", "<BUGE>", "output_asm_insn", "(", "<STR_LIT>", ",", "operands", ")", "output_asm_insn", "(", "<STR_LIT>", ",", "operands", ")", "output_asm_insn", "(", "<STR_LIT>", ","...
LLVM
PowerPC
CPP
next_suggestion
CPU
618,126
[ "break", ";" ]
[ "Type", "*", "type", "=", "CallOperandVal", "->", "getType", "(", ")", ";", "if", "(", "StringRef", "(", "constraint", ")", "==", "<STR_LIT>", "wc", "<STR_LIT>", "&&", "type", "->", "isIntegerTy", "(", "<NUM_LIT>", ")", ")", "return", "CW_Register", ";", ...
GCC
rs6000
CPP
stmt_completion
CPU
618,127
[ "const_tree", "attr_id", ")", "{" ]
[ "static", "bool", "rs6000_attribute_takes_identifier_p", "(" ]
GCC
msp430
MD
next_suggestion
MPU
618,128
[ "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "[", "(", "set", "(", "match_operand", ":", "PSI", "\t", "\t", "\t", "\t", "\t", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "ashift", ":", "PSI", "(", "sign_extend", ":", "PSI", "(", "subreg", ":", "HI", "(", "match_operand", ":", "QI", "<NUM_LIT...
LLVM
VE
TD
stmt_completion
CPU
618,129
[ ",", "(", "VCMPULrvl_v", "i64", ":", "$", "sy", ",", "v256f64", ":", "$", "vz", ",", "i32", ":", "$", "vl", ",", "v256f64", ":", "$", "pt", ")", ">", ";" ]
[ "def", ":", "Pat", "<", "(", "int_ve_vl_vcmpul_vsvvl", "i64", ":", "$", "sy", ",", "v256f64", ":", "$", "vz", ",", "v256f64", ":", "$", "pt", ",", "i32", ":", "$", "vl", ")" ]
LLVM
Mips
CPP
stmt_completion
CPU
618,130
[ "FeatureFP64Bit", "]", ";" ]
[ "return", "getSTI", "(", ")", ".", "getFeatureBits", "(", ")", "[", "Mips", "::" ]
GCC
aarch64
CPP
stmt_completion
CPU
618,131
[ "_", "b", ")", ";" ]
[ "return", "_", "_", "builtin_aarch64_sminv2si", "(", "_", "_", "a", ",", "_" ]
LLVM
MOS
CPP
next_suggestion
MPU
618,132
[ "break", ";" ]
[ "default", ":", "errs", "(", ")", "<<", "<STR_LIT>", "Unsupported inline asm operand: ", "<STR_LIT>", "<<", "MO", "<<", "<STR_LIT>", "\\n", "<STR_LIT>", ";", "return", "true", ";", "case", "MachineOperand", "::", "MO_Immediate", ":", "OS", "<<", "MO", ".", "ge...
GCC
s390
MD
stmt_completion
MPU
618,133
[ ")", "]", ")", "]" ]
[ "[", "(", "parallel", "[", "(", "clobber", "(", "match_dup", "<NUM_LIT>", ")", ")", "(", "set", "(", "match_operand", ":", "BLK", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "unspec", ":", "BLK", "[", "(", "match_operand", ":", "P", "<NUM_LIT>", "<S...
LLVM
AMDGPU
CPP
stmt_completion
GPU
618,134
[ "MF", ")", "const", "{" ]
[ "bool", "isAmdCodeObjectV2", "(", "const", "MachineFunction", "&" ]
GCC
epiphany
CPP
next_suggestion
MPU
618,135
[ "return", "false", ";" ]
[ "if", "(", "RTX_FRAME_OFFSET_P", "(", "x", ")", ")", "return", "true", ";", "if", "(", "LEGITIMATE_OFFSET_ADDRESS_P", "(", "mode", ",", "x", ")", ")", "return", "true", ";", "if", "(", "GET_MODE_SIZE", "(", "mode", ")", "==", "<NUM_LIT>", "&&", "GET_CODE...
LLVM
ARM
CPP
next_suggestion
CPU
618,136
[ "}" ]
[ "}", "if", "(", "ARM", "::", "GPRPairRegClass", ".", "hasSubClassEq", "(", "RC", ")", ")", "{", "if", "(", "Register", "::", "isVirtualRegister", "(", "SrcReg", ")", ")", "{", "MachineRegisterInfo", "*", "MRI", "=", "&", "MF", ".", "getRegInfo", "(", "...
GCC
mn10300
CPP
next_suggestion
MPU
618,137
[ "}" ]
[ "x", "=", "gen_rtx_fmt_ee", "(", "GET_CODE", "(", "cmp_op", ")", ",", "VOIDmode", ",", "flags", ",", "const0_rtx", ")", ";", "x", "=", "gen_rtx_IF_THEN_ELSE", "(", "VOIDmode", ",", "x", ",", "label_ref", ",", "pc_rtx", ")", ";", "x", "=", "gen_rtx_SET", ...
GCC
rs6000
CPP
next_suggestion
CPU
618,138
[ "return", "(", "_", "_", "m128i", ")", "vec_unpackh", "(", "(", "_", "_", "v8hi", ")", "_", "_", "A", ")", ";" ]
[ "extern", "_", "_", "inline", "_", "_", "m128i", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_cvtepi8_epi32", "(", "_", "_", "m128i", "_", "_", "A", ...
LLVM
XCore
CPP
program_repair
MPU
618,139
[ "<FIXS>", "DAG", ".", "getConstant", "(", "<NUM_LIT>", ",", "dl", ",", "VT", ")", ",", "N2", ")", ";", "<FIXE>" ]
[ "if", "(", "(", "KnownZero", "&", "Mask", ")", "==", "Mask", ")", "{", "SDValue", "Borrow", "=", "N2", ";", "SDValue", "Result", "=", "DAG", ".", "getNode", "(", "ISD", "::", "SUB", ",", "dl", ",", "VT", ",", "<BUGS>", "DAG", ".", "getConstant", ...
GCC
i386
MD
stmt_completion
CPU
618,140
[ "]", ")" ]
[ "(", "define_mode_iterator", "VI8_AVX_AVX512F", "[", "(", "V8DI", "<STR_LIT>", ")", "(", "V4DI", "<STR_LIT>", ")" ]
GCC
m32c
MD
next_suggestion
MPU
618,141
[ ")" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "pc", ")", "(", "match_operand", ":", "PSI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]" ]
GCC
i386
MD
next_suggestion
CPU
618,142
[ "(", "define_cpu_unit", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_cpu_unit", "<STR_LIT>", "<STR_LIT>", ")", "(", "define_cpu_unit", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
618,143
[ "(", "*", "I", ")", ";" ]
[ "auto", "E", "=", "MBB", ".", "rend", "(", ")", ";", "for", "(", "unsigned", "N", "=", "<NUM_LIT>", ";", "N", "<=", "InstLimit", "&&", "I", "!=", "E", ";", "++", "I", ",", "++", "N", ")", "{", "Register", "CopyFromExec", "=", "isCopyFromExec" ]
LLVM
Mips
CPP
code_generation
CPU
618,144
[ "MachineBasicBlock", "*", "MipsTargetLowering", "::", "EmitInstrWithCustomInserter", "(", "MachineInstr", "*", "MI", ",", "MachineBasicBlock", "*", "BB", ")", "const", "{", "switch", "(", "MI", "->", "getOpcode", "(", ")", ")", "{", "default", ":", "llvm_unreach...
[ "This", "method", "should", "be", "implemented", "by", "targets", "that", "mark", "instructions", "with", "the", "'usesCustomInserter", "'", "flag", "." ]
LLVM
ARM
CPP
program_repair
CPU
618,145
[ "<FIXS>", "unsigned", "Reg", "=", "RS", "?", "RS", "->", "FindUnusedReg", "(", "RC", ")", ":", "(", "unsigned", ")", "ARM", "::", "R12", ";", "<FIXE>", "<FIXS>", "<FIXE>" ]
[ "staticunsigned", "findScratchRegister", "(", "RegScavenger", "*", "RS", ",", "const", "TargetRegisterClass", "*", "RC", ",", "ARMFunctionInfo", "*", "AFI", ")", "{", "<BUGS>", "unsigned", "Reg", "=", "RS", "?", "RS", "->", "FindUnusedReg", "(", "RC", ",", "...
GCC
aarch64
MD
stmt_completion
CPU
618,146
[ "<STR_LIT>", ")", ")" ]
[ "(", "eq_attr", "<STR_LIT>" ]
LLVM
AArch64
CPP
next_suggestion
CPU
618,147
[ "MachineOperand", "&", "StackOffsetOperand", "=", "getMemOpBaseRegImmOfsOffsetOperand", "(", "MI", ")", ";" ]
[ "int64_t", "Offset", ";", "if", "(", "!", "MI", ".", "mayLoadOrStore", "(", ")", "||", "!", "getMemOpBaseRegImmOfsWidth", "(", "MI", ",", "Base", ",", "Offset", ",", "Width", ",", "&", "RI", ")", "||", "Base", "!=", "<STR_LIT>", "::", "<STR_LIT>", ")",...
LLVM
AArch64
CPP
stmt_completion
CPU
618,148
[ ",", "NeedsExtend", ")", ";" ]
[ "{", "std", "::", "make_tuple", "(", "false", ",", "false", ",", "false", ")", ",", "<STR_LIT>", "::", "<STR_LIT>", "}", ",", "{", "std", "::", "make_tuple", "(", "false", ",", "false", ",", "true", ")", ",", "<STR_LIT>", "::", "<STR_LIT>", "}", ",",...
LLVM
ARM
TD
program_repair
CPU
618,149
[ "<FIXS>", "[", "(", "arm_cmpfpe", "DPR", ":", "$", "Dd", ",", "(", "f64", "DPR", ":", "$", "Dm", ")", ")", "]", ">", ";", "<FIXE>", "<FIXS>", "[", "(", "arm_cmpfpe", "SPR", ":", "$", "Sd", ",", "SPR", ":", "$", "Sm", ")", "]", ">", "{", "<F...
[ "def", "VCMPED", ":", "ADuI", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "(", "outs", ")", ",", "(", "ins", "DPR", ":", "$", "Dd", ",", "DPR", ":", "$", "Dm", ")", ",", "IIC_fpCMP64", ",", "<STR_LIT>", ...
GCC
ia64
MD
stmt_completion
CPU
618,150
[ ")", "]", ")" ]
[ "UNSPEC_TPREL", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>" ]
GCC
cris
CPP
next_suggestion
MPU
618,151
[ "}" ]
[ "gcc_assert", "(", "insn", "!=", "NULL", ")", ";", "if", "(", "!", "TARGET_V32", ")", "return", "false", ";", "cc0_user", "=", "next_cc0_user", "(", "insn", ")", ";", "if", "(", "cc0_user", "==", "NULL", ")", "return", "false", ";", "body", "=", "PAT...
GCC
mips
CPP
stmt_completion
CPU
618,152
[ ",", "<NUM_LIT>", ")", ";" ]
[ "bool", "mips_small_data_pattern_p", "(", "rtx", "op", ")", "{", "return", "for_each_rtx", "(", "&", "op", ",", "mips_small_data_pattern_1" ]
GCC
rs6000
CPP
next_suggestion
CPU
618,153
[ "_", "_", "b", "=", "(", "_", "_", "vector", "signed", "short", ")", "vec_splats", "(", "_", "_", "m2", ")", ";" ]
[ "_", "_", "vector", "signed", "short", "_", "_", "a", ",", "_", "_", "b", ";", "_", "_", "vector", "signed", "int", "_", "_", "c", ";", "_", "_", "vector", "signed", "int", "_", "_", "zero", "=", "{", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_L...
LLVM
Sparc
CPP
stmt_completion
CPU
618,154
[ ")", "{" ]
[ "assert", "(", "VA", ".", "isMemLoc", "(", ")", ")", ";", "unsigned", "Offset", "=", "VA", ".", "getLocMemOffset", "(", ")", "+", "StackOffset", ";", "auto", "PtrVT", "=", "getPointerTy", "(", "DAG", ".", "getDataLayout", "(", ")", ")", ";", "if", "(...
GCC
arm
CPP
program_repair
CPU
618,155
[ "<FIXS>", "+", "rtx_cost", "(", "XEXP", "(", "x", ",", "<NUM_LIT>", ")", ",", "mode", ",", "code", ",", "<NUM_LIT>", ",", "speed_p", ")", ")", ";", "<FIXE>" ]
[ "if", "(", "mode", "==", "SImode", "&&", "REG_P", "(", "XEXP", "(", "x", ",", "<NUM_LIT>", ")", ")", ")", "{", "*", "cost", "=", "(", "COSTS_N_INSNS", "(", "<NUM_LIT>", ")", "<BUGS>", "+", "rtx_cost", "(", "XEXP", "(", "x", ",", "<NUM_LIT>", ")", ...
LLVM
ARM
CPP
stmt_completion
CPU
618,156
[ "ARMSubtarget", ">", "(", ")", ")", "{", "}" ]
[ "explicit", "ARMScalarTargetTransformImpl", "(", "const", "TargetLowering", "*", "TL", ")", ":", "ScalarTargetTransformImpl", "(", "TL", ")", ",", "Subtarget", "(", "&", "TL", "->", "getTargetMachine", "(", ")", ".", "getSubtarget", "<" ]
LLVM
ARM
TD
next_suggestion
CPU
618,157
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "bit_0", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "RdaLoDest", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "X", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "bit_8", ";", "let", "Inst", "{", ...
LLVM
Hexagon
TD
next_suggestion
DSP
618,158
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Pt4", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "bits", "<", "<NUM_LIT>", ">", "Rdd32", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rdd32", "{", "<NUM_LIT>", "-", ...
LLVM
Hexagon
TD
next_suggestion
DSP
618,159
[ "let", "isExtentSigned", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredica...
LLVM
Hexagon
CPP
code_generation
DSP
618,160
[ "SDValue", "HexagonTargetLowering", "::", "LowerCallResult", "(", "SDValue", "Chain", ",", "SDValue", "InFlag", ",", "CallingConv", "::", "ID", "CallConv", ",", "bool", "isVarArg", ",", "const", "SmallVectorImpl", "<", "ISD", "::", "InputArg", ">", "&", "Ins", ...
[ "LowerCallResult", "-", "Lower", "the", "result", "values", "of", "an", "ISD", ":", ":CALL", "into", "the", "appropriate", "copies", "out", "of", "appropriate", "physical", "registers", "." ]
GCC
rs6000
CPP
program_repair
CPU
618,161
[ "<FIXS>", "bool", "spe_abi", ";", "bool", "altivec_abi", ";", "<FIXE>" ]
[ "struct", "{", "bool", "aix_struct_ret", ";", "bool", "alignment", ";", "<BUGS>", "bool", "abi", ";", "<BUGE>", "bool", "spe", ";", "bool", "float_gprs", ";", "bool", "isel", ";", "bool", "long_double", ";", "bool", "ieee", ";", "}", "rs6000_explicit_options...
LLVM
Hexagon
TD
next_suggestion
DSP
618,162
[ "let", "BaseOpcode", "=", "<STR_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isPredicatedNew", "=", "<NUM_LIT>", ";" ]
LLVM
AArch64
CPP
code_generation
CPU
618,163
[ "bool", "AArch64AsmParser", "::", "ParseDirective", "(", "AsmToken", "DirectiveID", ")", "{", "const", "MCObjectFileInfo", "::", "Environment", "Format", "=", "getContext", "(", ")", ".", "getObjectFileInfo", "(", ")", "->", "getObjectFileType", "(", ")", ";", "...
[ "ParseDirective", "-", "Parse", "a", "target", "specific", "assembler", "directive", "This", "method", "is", "deprecated", ",", "use", "'parseDirective", "'", "instead", "." ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
618,164
[ "::", "max", "(", "P1", ".", "Value", "[", "I", "]", ",", "P2", ".", "Value", "[", "I", "]", ")", ";" ]
[ "inline", "GCNRegPressure", "max", "(", "const", "GCNRegPressure", "&", "P1", ",", "const", "GCNRegPressure", "&", "P2", ")", "{", "GCNRegPressure", "Res", ";", "for", "(", "unsigned", "I", "=", "<NUM_LIT>", ";", "I", "<", "GCNRegPressure", "::", "TOTAL_KIND...
LLVM
AMDGPU
CPP
stmt_completion
GPU
618,165
[ ")", "{" ]
[ "const", "GCNSubtarget", "&", "ST", "=", "MF", ".", "getSubtarget", "<", "GCNSubtarget", ">", "(", ")", ";", "if", "(", "HasStackObjects", ")", "Info", ".", "setHasNonSpillStackObjects", "(", "true", ")", ";", "if", "(", "TM", ".", "getOptLevel", "(", ")...
LLVM
AVR
CPP
next_suggestion
MPU
618,166
[ "}" ]
[ "break", ";", "case", "'", "J", "'", ":", "if", "(", "CVal64", "<", "-", "<NUM_LIT>", "||", "CVal64", ">", "<NUM_LIT>", ")", "return", ";", "Result", "=", "DAG", ".", "getTargetConstant", "(", "CVal64", ",", "DL", ",", "Ty", ")", ";", "break", ";",...
GCC
i386
CPP
stmt_completion
CPU
618,167
[ "B", ",", "(", "_", "_", "v8hf", ")", "_", "_", "C", ",", "(", "_", "_", "mmask8", ")", "_", "_", "U", ")", ";" ]
[ "return", "(", "_", "_", "m128h", ")", "_", "_", "builtin_ia32_vfmaddph128_mask", "(", "(", "_", "_", "v8hf", ")", "_", "_", "A", ",", "(", "_", "_", "v8hf", ")", "_", "_" ]
GCC
frv
MD
stmt_completion
VLIW
618,168
[ "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_bypass", "<NUM_LIT>" ]
LLVM
Mips
TD
next_suggestion
CPU
618,169
[ "let", "PredicateMethod", "=", "<STR_LIT>", ";" ]
[ "let", "Name", "=", "<STR_LIT>", ";", "let", "ParserMethod", "=", "<STR_LIT>", ";" ]
LLVM
TPC
TD
next_suggestion
Virtual ISA
618,170
[ "bits", "<", "<NUM_LIT>", ">", "src", ";" ]
[ "class", "SpuInst_Convert", "<", "bits", "<", "<NUM_LIT>", ">", "opc", ",", "string", "asmstr", ",", "list", "<", "dag", ">", "pattern", "=", "[", "]", ">", ":", "ScalarInstBase", "<", "opc", ",", "asmstr", ">", "{", "let", "OutOperandList", "=", "(", ...
LLVM
AArch64
TD
next_suggestion
CPU
618,171
[ "}" ]
[ "bits", "<", "<NUM_LIT>", ">", "Zt", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "opc", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", ...
LLVM
Hexagon
CPP
next_suggestion
DSP
618,172
[ "}" ]
[ "case", "Hexagon", "::", "L4_iadd_memopb_io", ":", "case", "Hexagon", "::", "L4_isub_memopb_io", ":", "case", "Hexagon", "::", "L4_add_memopb_io", ":", "case", "Hexagon", "::", "L4_sub_memopb_io", ":", "case", "Hexagon", "::", "L4_and_memopb_io", ":", "case", "Hex...
LLVM
OR1K
CPP
code_generation
CPU
618,173
[ "unsigned", "OR1KTargetLowering", "::", "getExceptionSelectorRegister", "(", "const", "Constant", "*", "PersonalityFn", ")", "const", "{", "return", "<STR_LIT>", "::", "<STR_LIT>", ";", "}" ]
[ "If", "a", "physical", "register", ",", "this", "returns", "the", "register", "that", "receives", "the", "exception", "typeid", "on", "entry", "to", "a", "landing", "pad", "." ]
LLVM
X86
CPP
next_suggestion
CPU
618,174
[ "}" ]
[ "if", "(", "CondEltSize", "==", "<NUM_LIT>", ")", "return", "Op", ";", "if", "(", "!", "Subtarget", ".", "hasSSE41", "(", ")", ")", "return", "SDValue", "(", ")", ";", "unsigned", "EltSize", "=", "VT", ".", "getScalarSizeInBits", "(", ")", ";", "unsign...
LLVM
Hexagon
TD
stmt_completion
DSP
618,175
[ "<STR_LIT>", ";" ]
[ "let", "accessSize", "=", "HalfWordAccess", ";", "let", "mayLoad", "=", "<NUM_LIT>", ";", "let", "isExtendable", "=", "<NUM_LIT>", ";", "let", "opExtendable", "=", "<NUM_LIT>", ";", "let", "isExtentSigned", "=", "<NUM_LIT>", ";", "let", "opExtentBits", "=", "<...
LLVM
Hexagon
CPP
program_repair
DSP
618,176
[ "<FIXS>", "SDValue", "C", "=", "DAG", ".", "getConstant", "(", "NumBytes", ",", "dl", ",", "getPointerTy", "(", ")", ",", "true", ")", ";", "<FIXE>" ]
[ "Chain", "=", "DAG", ".", "getNode", "(", "ISD", "::", "TokenFactor", ",", "dl", ",", "MVT", "::", "Other", ",", "MemOpChains", ")", ";", "if", "(", "!", "isTailCall", ")", "{", "<BUGS>", "SDValue", "C", "=", "DAG", ".", "getConstant", "(", "NumBytes...
LLVM
Hexagon
TD
stmt_completion
DSP
618,177
[ "[", "PC", "]", ";" ]
[ "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isPredicatedFalse", "=", "<NUM_LIT>", ";", "let", "isTerminator", "=", "<NUM_LIT>", ";", "let", "isIndirectBranch", "=", "<NUM_LIT>", ";", "let", "isBranch", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<...
GCC
nios2
CPP
stmt_completion
MPU
618,178
[ ";" ]
[ "return", "regno", "==", "FIRST_RETVAL_REGNO" ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
618,179
[ "return", "true", ";" ]
[ "case", "Intrinsic", "::", "usub_sat", ":", "case", "Intrinsic", "::", "sadd_sat", ":", "case", "Intrinsic", "::", "ssub_sat", ":" ]
LLVM
PowerPC
CPP
next_suggestion
CPU
618,180
[ "else", "BuildMI", "(", "MBB", ",", "I", ",", "DL", ",", "MCID", ",", "DestReg", ")", ".", "addReg", "(", "SrcReg", ",", "getKillRegState", "(", "KillSrc", ")", ")", ";" ]
[ "if", "(", "VSXSelfCopyCrash", "&&", "SrcReg", "==", "SuperReg", ")", "llvm_unreachable", "(", "<STR_LIT>", "nop VSX copy", "<STR_LIT>", ")", ";", "DestReg", "=", "SuperReg", ";", "}", "else", "if", "(", "PPC", "::", "F8RCRegClass", ".", "contains", "(", "Sr...
LLVM
X86
CPP
next_suggestion
CPU
618,181
[ "}" ]
[ "}", "else", "if", "(", "TheTriple", ".", "getEnvironment", "(", ")", "==", "Triple", "::", "ELF", ")", "{", "MAI", "=", "new", "X86ELFMCAsmInfo", "(", "TheTriple", ")", ";", "}", "else", "if", "(", "TheTriple", ".", "getOS", "(", ")", "==", "Triple"...
LLVM
ARM
TD
next_suggestion
CPU
618,182
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "banked", "{", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>"...
GCC
i386
MD
next_suggestion
CPU
618,183
[ "(", "V8SI", "<STR_LIT>", ")", "(", "V4DI", "<STR_LIT>", ")", "]", ")" ]
[ "(", "define_mode_iterator", "VI48_AVX", "[", "V4SI", "V2DI" ]
LLVM
X86
CPP
stmt_completion
CPU
618,184
[ ";" ]
[ "case", "X86", "::", "GR32RegClassID", ":", "return", "<NUM_LIT>", "-", "FPDiff", ";", "case", "X86", "::", "GR64RegClassID", ":", "return", "<NUM_LIT>", "-", "FPDiff", ";", "case", "X86", "::", "VR128RegClassID", ":", "return", "Is64Bit", "?", "<NUM_LIT>", ...
LLVM
Hexagon
TD
next_suggestion
DSP
618,185
[ "let", "opExtentBits", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isPredicatedFalse", "=", "<NUM_LIT>", ";", "let", "isTerminator", "=", "<NUM_LIT>", ";", "let", "isBranch", "=", "<NUM_LIT>", ...
LLVM
X86
CPP
program_repair
CPU
618,186
[ "<FIXS>", "DAG", ".", "getConstant", "(", "PermMask", ",", "DL", ",", "MVT", "::", "i8", ")", ")", ";", "<FIXE>" ]
[ "}", "return", "DAG", ".", "getNode", "(", "<STR_LIT>", "::", "<STR_LIT>", ",", "DL", ",", "VT", ",", "V1", ",", "V2", ",", "<BUGS>", "DAG", ".", "getConstant", "(", "PermMask", ",", "MVT", "::", "i8", ")", ")", ";", "<BUGE>", "}" ]
LLVM
ARM64
TD
next_suggestion
CPU
618,187
[ "multiclass", "CondSelectOp", "<", "bit", "op", ",", "bits", "<", "<NUM_LIT>", ">", "op2", ",", "string", "asm", ",", "PatFrag", "frag", ">", "{", "def", "Wr", ":", "BaseCondSelectOp", "<", "op", ",", "op2", ",", "GPR32", ",", "asm", ",", "frag", ">"...
[ "ARM64CC", ":", ":", "CondCode", "CC", "=", "static_cast", "<", "ARM64CC", ":", ":", "CondCode", ">", "(", "N", "-", ">", "getZExtValue", "(", ")", ")", ";", "return", "CurDAG", "-", ">", "getTargetConstant", "(", "ARM64CC", ":", ":", "getInvertedCondCod...
LLVM
R600
CPP
next_suggestion
GPU
618,188
[ "}" ]
[ "if", "(", "srcBlkInfo", "==", "NULL", ")", "{", "srcBlkInfo", "=", "new", "BlockInfo", "(", ")", ";", "}", "srcBlkInfo", "->", "isRetired", "=", "true", ";", "assert", "(", "srcBlk", "->", "succ_size", "(", ")", "==", "<NUM_LIT>", "&&", "srcBlk", "->"...
LLVM
X86
CPP
stmt_completion
CPU
618,189
[ "<NUM_LIT>", ")", ";" ]
[ "SynchronizationScope", "FenceScope", "=", "static_cast", "<", "SynchronizationScope", ">", "(", "cast", "<", "ConstantSDNode", ">", "(", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ")", "->", "getZExtValue", "(", ")", ")", ";", "if", "(", "FenceOrdering",...
LLVM
TPC
CPP
next_suggestion
Virtual ISA
618,190
[ "}" ]
[ "unsigned", "opc", "=", "TPCII", "::", "getSlotOpCode", "(", "MCInstD", ")", ";", "return", "(", "opc", "==", "TPCII", "::", "LOOKUP_C1C2", ")", "||", "(", "opc", "==", "TPCII", "::", "LOOKUP_C0", ")", ";" ]
LLVM
ARM64
TD
next_suggestion
CPU
618,191
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "cond", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "op", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "imm", ";", ...
GCC
arm
MD
stmt_completion
CPU
618,192
[ ")" ]
[ "(", "define_automaton", "<STR_LIT>" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
618,193
[ "getRegister", "(", ")", ";" ]
[ "ArgInfo", ".", "PrivateSegmentWaveByteOffset", "=", "ArgDescriptor", "::", "createRegister", "(", "getNextSystemSGPR", "(", ")", ")", ";", "NumSystemSGPRs", "+=", "<NUM_LIT>", ";", "return", "ArgInfo", ".", "PrivateSegmentWaveByteOffset", "." ]
GCC
rs6000
MD
stmt_completion
CPU
618,194
[ "<STR_LIT>", ")", ")" ]
[ "(", "eq_attr", "<STR_LIT>" ]
GCC
mips
MD
stmt_completion
CPU
618,195
[ ")", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>" ]
LLVM
Hexagon
CPP
program_repair
DSP
618,196
[ "<FIXS>", "using", "ValueSeq", "=", "SetVector", "Value", "*", ">", ";", "<FIXE>" ]
[ ":", "CurLoop", "(", "loop", ")", ",", "DL", "(", "dl", ")", ",", "DT", "(", "dt", ")", ",", "TLI", "(", "tli", ")", ",", "SE", "(", "se", ")", "{", "}", "bool", "recognize", "(", ")", ";", "private", ":", "<BUGS>", "typedef", "SetVector", "V...
LLVM
Hexagon
TD
stmt_completion
DSP
618,197
[ "<STR_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isPredicatedFalse", "=", "<NUM_LIT>", ";", "let", "isTerminator", "=", "<NUM_LIT>", ";", "let", "isIndirectBranch", "=", "<NUM_...
GCC
i386
CPP
stmt_completion
CPU
618,198
[ ")", "mask", ",", "scale", ")", ";" ]
[ "return", "(", "_", "_", "m128d", ")", "_", "_", "builtin_ia32_gathersiv2df", "(", "(", "_", "_", "v2df", ")", "src", ",", "base", ",", "(", "_", "_", "v4si", ")", "index", ",", "(", "_", "_", "v2df" ]
LLVM
ARM
CPP
stmt_completion
CPU
618,199
[ "Subtarget", ";" ]
[ "const", "ARMSubtarget", "*", "getSubtargetImpl", "(", ")", "const", "{", "return", "&" ]