Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
GCC
mmix
MD
next_suggestion
CPU
618,400
[ "<STR_LIT>", ")" ]
[ "(", "abs", ":", "DF", "(", "match_operand", ":", "DF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>" ]
GCC
mips
MD
next_suggestion
CPU
618,401
[ "<STR_LIT>", ")" ]
[ "<STR_LIT>", ")", "(", "define_reservation", "<STR_LIT>", "<STR_LIT>", ")", "(", "define_reservation", "<STR_LIT>", "<STR_LIT>", ")", "(", "define_reservation", "<STR_LIT>" ]
LLVM
DirectX
CPP
stmt_completion
Virtual ISA
618,402
[ ")", "const", "{" ]
[ "unsigned", "getMetadataOrNullID", "(", "const", "Metadata", "*", "MD" ]
GCC
mips
MD
next_suggestion
CPU
618,403
[ "(", "match_dup", "<NUM_LIT>", ")", ")", ")", "]" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "FMSA", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "if_then_else", ":", "FMSA", "(", "gt", "(", "abs", ":", "FMSA", "(", "match_operand", ":", "FMSA", "<NUM_LIT>", "<STR_LIT>"...
LLVM
X86
TD
stmt_completion
CPU
618,404
[ "src", ")", ",", "<NUM_LIT>", ",", "<STR_LIT>", ">", ";" ]
[ "def", ":", "InstAlias", "<", "<STR_LIT>", ",", "(", "CVTSS2SI64rr_Int", "GR64", ":", "$", "dst", ",", "VR128", ":", "$" ]
GCC
arm
CPP
stmt_completion
CPU
618,405
[ "_", "_", "b", ",", "_", "_", "p", ")", ";" ]
[ "return", "_", "_", "builtin_mve_veorq_m_sv16qi", "(", "_", "_", "inactive", ",", "_", "_", "a", "," ]
LLVM
R600
CPP
next_suggestion
GPU
618,406
[ "if", "(", "Src", ".", "isImm", "(", ")", ")", "{" ]
[ "bool", "SIShrinkInstructions", "::", "runOnMachineFunction", "(", "MachineFunction", "&", "MF", ")", "{", "MachineRegisterInfo", "&", "MRI", "=", "MF", ".", "getRegInfo", "(", ")", ";", "const", "SIInstrInfo", "*", "TII", "=", "static_cast", "<", "const", "SI...
LLVM
X86
CPP
stmt_completion
CPU
618,407
[ ")", ")", "return", "Op", ";" ]
[ "if", "(", "SrcVT", "==", "MVT", "::", "v2i32", ")", "{", "assert", "(", "Subtarget", "->", "hasSSE2", "(", ")", "&&", "<STR_LIT>", "Requires at least SSE2!", "<STR_LIT>", ")", ";", "if", "(", "DstVT", "!=", "MVT", "::", "f64", ")", "return", "SDValue", ...
GCC
loongarch
MD
stmt_completion
CPU
618,408
[ "<STR_LIT>", "<NUM_LIT>" ]
[ "(", "define_insn_reservation" ]
LLVM
X86
CPP
next_suggestion
CPU
618,409
[ "V1", "=", "Zero1", "?", "getZeroVector", "(", "VT", ",", "Subtarget", ",", "DAG", ",", "DL", ")", ":", "V1", ";" ]
[ "int", "M1", "=", "TargetMask", "[", "i", "+", "<NUM_LIT>", "]", ";", "int", "M2", "=", "TargetMask", "[", "i", "+", "<NUM_LIT>", "]", ";", "Undef1", "&=", "(", "SM_SentinelUndef", "==", "M1", ")", ";", "Undef2", "&=", "(", "SM_SentinelUndef", "==", ...
GCC
sparc
CPP
next_suggestion
CPU
618,410
[ "if", "(", "TARGET_VIS3", ")", "{" ]
[ "int", "sparc_split_reg_reg_legitimate", "(", "rtx", "reg1", ",", "rtx", "reg2", ")", "{", "gcc_assert", "(", "reload_completed", ")", ";", "if", "(", "GET_CODE", "(", "reg1", ")", "==", "SUBREG", ")", "reg1", "=", "SUBREG_REG", "(", "reg1", ")", ";", "i...
LLVM
Mips
CPP
code_generation
CPU
618,411
[ "MachineBasicBlock", "*", "MipsSETargetLowering", "::", "EmitInstrWithCustomInserter", "(", "MachineInstr", "&", "MI", ",", "MachineBasicBlock", "*", "BB", ")", "const", "{", "switch", "(", "MI", ".", "getOpcode", "(", ")", ")", "{", "default", ":", "return", ...
[ "This", "method", "should", "be", "implemented", "by", "targets", "that", "mark", "instructions", "with", "the", "'usesCustomInserter", "'", "flag", "." ]
GCC
mips
MD
stmt_completion
CPU
618,412
[ "<STR_LIT>", "<NUM_LIT>" ]
[ "(", "define_insn_reservation" ]
LLVM
ARM
CPP
next_suggestion
CPU
618,413
[ "return", "false", ";" ]
[ "return", "Subtarget", "->", "hasVFP2Base", "(", ")", ";", "case", "MVT", "::", "f64", ":", "return", "Subtarget", "->", "hasFP64", "(", ")", ";", "case", "MVT", "::", "v4f32", ":", "case", "MVT", "::", "v8f16", ":", "return", "Subtarget", "->", "hasMV...
LLVM
AMDGPU
CPP
stmt_completion
GPU
618,414
[ "::", "Any", ";" ]
[ "return", "SramEccSetting", "==", "TargetIDSetting", "::", "On", "||", "SramEccSetting", "==", "TargetIDSetting" ]
GCC
aarch64
MD
stmt_completion
CPU
618,415
[ ")", "]" ]
[ "(", "unspec", ":", "VSTRUCT_2DNX", "[", "(", "match_operand", ":", "VSTRUCT_2DNX", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", "UNSPEC_ST2", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
618,416
[ "PtrReg", ",", "*", "MMO", ")", ";" ]
[ "Register", "PtrReg", "=", "lowerParameterPtr", "(", "B", ",", "ParamTy", ",", "Offset", ")", ";", "MachineMemOperand", "*", "MMO", "=", "MF", ".", "getMachineMemOperand", "(", "PtrInfo", ",", "MachineMemOperand", "::", "MOLoad", "|", "MachineMemOperand", "::", ...
LLVM
CellSPU
TD
stmt_completion
MPU
618,417
[ "<", "v8i16", ">", ";" ]
[ "def", "v8i16", ":", "ROTQBYVecInst" ]
GCC
i386
CPP
stmt_completion
CPU
618,418
[ "_", "Y", ";" ]
[ "_", "_", "m256", "_", "_", "Y", "=", "_", "_", "Y", ";", "return", "_" ]
GCC
mips
MD
next_suggestion
CPU
618,419
[ "(", "set_attr", "<STR_LIT>", "\t", "<STR_LIT>", ")", "]", ")" ]
[ "(", "match_operand", ":", "V4QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "V4QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", "UNSPEC_DPAU_H_QBL", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "\...
LLVM
ARM64
TD
next_suggestion
CPU
618,420
[ "}" ]
[ "class", "BaseAddSubCarrySetFlags", "<", "bit", "isSub", ",", "RegisterClass", "regtype", ",", "string", "asm", ",", "SDNode", "OpNode", ">", ":", "BaseBaseAddSubCarry", "<", "isSub", ",", "regtype", ",", "asm", ",", "[", "(", "set", "regtype", ":", "$", "...
LLVM
Hexagon
TD
next_suggestion
DSP
618,421
[ "let", "isExtentSigned", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isPredicatedFalse", "=", "<NUM_LIT>", ";", "...
LLVM
LEG
CPP
code_generation
CPU
618,422
[ "unsigned", "LEGInstrInfo", "::", "isStoreToStackSlot", "(", "const", "MachineInstr", "*", "MI", ",", "int", "&", "FrameIndex", ")", "const", "{", "assert", "(", "<NUM_LIT>", "&&", "<STR_LIT>", "Unimplemented", "<STR_LIT>", ")", ";", "return", "<NUM_LIT>", ";", ...
[ "isStoreToStackSlot", "-", "If", "the", "specified", "machine", "instruction", "is", "a", "direct", "store", "to", "a", "stack", "slot", ",", "return", "the", "virtual", "or", "physical", "register", "number", "of", "the", "source", "reg", "along", "with", "...
GCC
arm
CPP
next_suggestion
CPU
618,423
[ "}" ]
[ "_", "_", "uqsub8", "(", "uint8x4_t", "_", "_", "a", ",", "uint8x4_t", "_", "_", "b", ")", "{", "return", "_", "_", "builtin_arm_uqsub8", "(", "_", "_", "a", ",", "_", "_", "b", ")", ";" ]
LLVM
CellSPU
CPP
stmt_completion
MPU
618,424
[ ",", "MVT", "::", "i32", ")", ")", ";" ]
[ "MVT", "OpVT", "=", "Op", ".", "getValueType", "(", ")", ".", "getSimpleVT", "(", ")", ";", "SDValue", "Op0", "=", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ";", "MVT", "Op0VT", "=", "Op0", ".", "getValueType", "(", ")", ".", "getSimpleVT", "("...
LLVM
R600
CPP
stmt_completion
GPU
618,425
[ "TLInfo", ";" ]
[ "virtual", "AMDGPUTargetLowering", "*", "getTargetLowering", "(", ")", "const", "{", "return" ]
LLVM
AArch64
TD
next_suggestion
CPU
618,426
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "C", ";" ]
[ "class", "BaseCRC32", "<", "bit", "sf", ",", "bits", "<", "<NUM_LIT>", ">", "sz", ",", "bit", "C", ",", "RegisterClass", "StreamReg", ",", "SDPatternOperator", "OpNode", ",", "string", "asm", ">", ":", "I", "<", "(", "outs", "GPR32", ":", "$", "Rd", ...
LLVM
M68k
CPP
next_suggestion
MPU
618,427
[ "}" ]
[ "case", "M68k", "::", "CMOV16d", ":", "case", "M68k", "::", "CMOV32r", ":", "return", "true", ";", "default", ":", "return", "false", ";" ]
GCC
h8300
MD
next_suggestion
MPU
618,428
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "not", ":", "QI", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>", "...
GCC
stormy16
CPP
program_repair
CPU
618,429
[ "<FIXS>", "if", "(", "CONST_INT_P", "(", "address", ")", ")", "<FIXE>", "<FIXS>", "if", "(", "CONSTANT_P", "(", "address", ")", "||", "LABEL_P", "(", "address", ")", ")", "<FIXE>" ]
[ "int", "pre_dec", ",", "post_inc", ";", "<BUGS>", "if", "(", "GET_CODE", "(", "address", ")", "==", "CONST_INT", ")", "<BUGE>", "{", "fprintf", "(", "file", ",", "HOST_WIDE_INT_PRINT_DEC", ",", "INTVAL", "(", "address", ")", "&", "<NUM_LIT>", ")", ";", "...
LLVM
ARM
CPP
next_suggestion
CPU
618,430
[ "return", "false", ";" ]
[ "if", "(", "Section", "->", "UseCodeAlign", "(", ")", ")", "getStreamer", "(", ")", ".", "emitCodeAlignment", "(", "<NUM_LIT>", ",", "&", "getSTI", "(", ")", ")", ";", "else", "getStreamer", "(", ")", ".", "emitValueToAlignment", "(", "<NUM_LIT>", ")", "...
LLVM
X86
CPP
code_generation
CPU
618,431
[ "virtual", "const", "char", "*", "getPassName", "(", ")", "const", "{", "return", "<STR_LIT>", "X86 AT&T-Style Assembly Printer", "<STR_LIT>", ";", "}" ]
[ "getPassName", "-", "Return", "a", "nice", "clean", "name", "for", "a", "pass", "." ]
LLVM
Mips
CPP
program_repair
CPU
618,432
[ "<FIXS>", "DebugLoc", "DL", "=", "Op", ".", "getDebugLoc", "(", ")", ";", "<FIXE>", "<FIXS>", "return", "DAG", ".", "getNode", "(", "<STR_LIT>", "::", "<STR_LIT>", ",", "DL", ",", "MVT", "::", "Glue", ",", "LHS", ",", "RHS", ",", "<FIXE>", "<FIXS>", ...
[ "return", "Op", ";", "SDValue", "RHS", "=", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ";", "<BUGS>", "DebugLoc", "dl", "=", "Op", ".", "getDebugLoc", "(", ")", ";", "<BUGE>", "ISD", "::", "CondCode", "CC", "=", "cast", "CondCodeSDNode", ">", "(",...
LLVM
ARM
CPP
next_suggestion
CPU
618,433
[ "}" ]
[ "SmallPtrSet", "<", "const", "GlobalVariable", "*", ",", "<NUM_LIT>", ">", "&", "getGlobalsPromotedToConstantPool", "(", ")", "{", "return", "PromotedGlobals", ";" ]
LLVM
Hexagon
CPP
next_suggestion
DSP
618,434
[ "Results", ".", "push", "(", "Hexagon", "::", "V6_valignb", ",", "Ty", ",", "{", "Vb", ",", "Va", ",", "OpRef", "::", "res", "(", "-", "<NUM_LIT>", ")", "}", ")", ";" ]
[ "SDValue", "A", "=", "getConst32", "(", "Amount", ",", "dl", ")", ";", "Results", ".", "push", "(", "Hexagon", "::", "V6_valignbi", ",", "Ty", ",", "{", "Vb", ",", "Va", ",", "A", "}", ")", ";", "}", "else", "if", "(", "isUInt", "<", "<NUM_LIT>",...
GCC
powerpcspe
CPP
stmt_completion
CPU
618,435
[ ")", "{" ]
[ "static", "bool", "rs6000_keep_leaf_when_profiled", "(" ]
LLVM
Mips
CPP
code_generation
CPU
618,436
[ "void", "MipsSEFrameLowering", "::", "emitEpilogue", "(", "MachineFunction", "&", "MF", ",", "MachineBasicBlock", "&", "MBB", ")", "const", "{", "MachineBasicBlock", "::", "iterator", "MBBI", "=", "MBB", ".", "getLastNonDebugInstr", "(", ")", ";", "MachineFrameInf...
[ "Insert", "epilog", "code", "into", "the", "function", "." ]
LLVM
X86
CPP
code_generation
CPU
618,437
[ "bool", "X86RegisterInfo", "::", "getRegAllocationHints", "(", "Register", "VirtReg", ",", "ArrayRef", "<", "MCPhysReg", ">", "Order", ",", "SmallVectorImpl", "<", "MCPhysReg", ">", "&", "Hints", ",", "const", "MachineFunction", "&", "MF", ",", "const", "VirtReg...
[ "Get", "a", "list", "of", "'hint", "'", "registers", "that", "the", "register", "allocator", "should", "try", "first", "when", "allocating", "a", "physical", "register", "for", "the", "virtual", "register", "VirtReg", "." ]
LLVM
SystemZ
TD
stmt_completion
CPU
618,438
[ "#", "cls1", ";" ]
[ "class", "BinaryRR", "<", "string", "mnemonic", ",", "bits", "<", "<NUM_LIT>", ">", "opcode", ",", "SDPatternOperator", "operator", ",", "RegisterOperand", "cls1", ",", "RegisterOperand", "cls2", ">", ":", "InstRR", "<", "opcode", ",", "(", "outs", "cls1", "...
GCC
mips
CPP
stmt_completion
CPU
618,439
[ ")", "if", "(", "is_gimple_call", "(", "gsi_stmt", "(", "gsi", ")", ")", ")", "return", "false", ";" ]
[ "FOR_EACH_BB_FN", "(", "bb", ",", "fn", ")", "for", "(", "gsi", "=", "gsi_start_bb", "(", "bb", ")", ";", "!", "gsi_end_p", "(", "gsi", ")", ";", "gsi_next", "(", "&", "gsi", ")" ]
LLVM
DLX
CPP
next_suggestion
CPU
618,440
[ "default", ":" ]
[ "LPAC", "::", "AluCode", "mergedAluCode", "(", "unsigned", "AluOpcode", ")", "{", "switch", "(", "AluOpcode", ")", "{" ]
GCC
arm
CPP
stmt_completion
CPU
618,441
[ "b", ")", "<<", "<NUM_LIT>", ";" ]
[ "_", "_", "arm_viwdupq_x_n_u16", "(", "uint32_t", "_", "_", "a", ",", "uint32_t", "_", "_", "b", ",", "const", "int", "_", "_", "imm", ",", "mve_pred16_t", "_", "_", "p", ")", "{", "uint64_t", "_", "_", "c", "=", "(", "(", "uint64_t", ")", "_", ...
GCC
i386
CPP
stmt_completion
CPU
618,442
[ ",", "(", "_", "_", "mmask8", ")", "_", "_", "U", ")", ";" ]
[ "return", "(", "_", "_", "m256i", ")", "_", "_", "builtin_ia32_alignq256_mask", "(", "(", "_", "_", "v4di", ")", "_", "_", "A", ",", "(", "_", "_", "v4di", ")", "_", "_", "B", ",", "_", "_", "imm", ",", "(", "_", "_", "v4di", ")", "_", "mm2...
LLVM
AArch64
TD
next_suggestion
CPU
618,443
[ "let", "OperandType", "=", "<STR_LIT>", ";" ]
[ "def", "am_b_target", ":", "Operand", "<", "OtherVT", ">", "{", "let", "EncoderMethod", "=", "<STR_LIT>", ";", "let", "PrintMethod", "=", "<STR_LIT>", ";", "let", "ParserMatchClass", "=", "BranchTarget26Operand", ";" ]
GCC
tilepro
CPP
next_suggestion
VLIW
618,444
[ "else", "if", "(", "match_auli_pcrel", "(", "insn", ")", ")", "replace_auli_pcrel", "(", "insn", ")", ";" ]
[ "next_insn", "=", "NEXT_INSN", "(", "insn", ")", ";", "if", "(", "NOTE_P", "(", "insn", ")", "&&", "NOTE_KIND", "(", "insn", ")", "==", "NOTE_INSN_SWITCH_TEXT_SECTIONS", ")", "{", "same_section_as_entry", "=", "!", "same_section_as_entry", ";", "continue", ";"...
GCC
tilegx
CPP
next_suggestion
VLIW
618,445
[ "set_optab_libfunc", "(", "umod_optab", ",", "SImode", ",", "<STR_LIT>", "__umodsi3", "<STR_LIT>", ")", ";" ]
[ "static", "void", "tilegx_init_libfuncs", "(", "void", ")", "{", "set_optab_libfunc", "(", "sdiv_optab", ",", "SImode", ",", "<STR_LIT>", "__divsi3", "<STR_LIT>", ")", ";", "set_optab_libfunc", "(", "udiv_optab", ",", "SImode", ",", "<STR_LIT>", "__udivsi3", "<STR...
LLVM
Hexagon
TD
next_suggestion
DSP
618,446
[ "let", "opExtentBits", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", ...
LLVM
ARM
TD
stmt_completion
CPU
618,447
[ "<", "From", ",", "To", ">", ":", "$", "Vm", ",", "pred", ":", "$", "p", ")", ">", ";" ]
[ "def", ":", "NEONInstAlias", "<", "<STR_LIT>", "#", "To", ".", "Size", "#", "<STR_LIT>", ",", "(", "V8", "DPR", ":", "$", "Vd", ",", "nImmVMOVIReplicate" ]
GCC
aarch64
MD
next_suggestion
CPU
618,448
[ "<STR_LIT>" ]
[ "(", "ANY_EXTEND", ":", "DI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", ")", "]", "<STR_LIT>" ]
LLVM
AArch64
TD
stmt_completion
CPU
618,449
[ "$", "Rm", ")", ">", ";" ]
[ "def", ":", "Pat", "<", "(", "int_aarch64_udiv", "GPR32", ":", "$", "Rn", ",", "GPR32", ":", "$", "Rm", ")", ",", "(", "UDIVWr", "GPR32", ":", "$", "Rn", ",", "GPR32", ":" ]
LLVM
Hexagon
TD
next_suggestion
DSP
618,450
[ "let", "opExtentAlign", "=", "<NUM_LIT>", ";" ]
[ "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", "addrMode", "=", "BaseImmOffset", ";", "let", "accessSize", "=", "HalfWordAccess", ";", "let", "mayLoad", "=", "<NUM_LIT>", ";", "let", "isExtendable", "=", "<NUM_LIT>", ";", "let", "opExtendable", "=", "<NUM_...
GCC
v850
MD
program_repair
MPU
618,451
[ "<FIXS>", "consistent", ".", "<FIXE>" ]
[ "can", "appear", "in", "the", "<STR_LIT>", "pragma", ".", "These", "names", "are", "used", "to", "indexinto", "the", "GHS_default_section_names", "[", "]", "and", "GHS_current_section_names", "[", "]", "that", "are", "defined", "in", "v850", ".", "c", ",", "...
GCC
spu
MD
next_suggestion
MPU
618,452
[ "<STR_LIT>", ")" ]
[ "(", "and", ":", "MOV", "(", "match_operand", ":", "MOV", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "MOV", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>" ]
GCC
i386
MD
program_repair
CPU
618,453
[ "<FIXS>", "<STR_LIT>", "<FIXE>" ]
[ "(", "match_operand", ":", "DWI", ">", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "DWI", ">", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "(", "clobber", "(", "reg", ":", "CC", "FLAGS_REG", ")", ")", "]", "<BUGS>", "...
LLVM
ARM
TD
stmt_completion
CPU
618,454
[ "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Rt", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "B", ";", "let", "Inst", ...
GCC
sh
CPP
program_repair
CPU
618,455
[ "<FIXS>", "rtx", "r2", "=", "gen_rtx_EXPR_LIST", "(", "VOIDmode", ",", "gen_rtx_REG", "(", "SFmode", ",", "BASE_ARG_REG", "(", "mode", ")", "+", "(", "(", "ROUND_REG", "(", "*", "ca", ",", "mode", ")", "+", "<NUM_LIT>", ")", "^", "<NUM_LIT>", ")", ")",...
[ "BASE_ARG_REG", "(", "mode", ")", "const0_rtx", ")", ";", "<BUGS>", "rtx", "r2", "=", "gen_rtx_EXPR_LIST", "(", "VOIDmode", ",", "gen_rtx_REG", "(", "SFmode", ",", "BASE_ARG_REG", "(", "mode", ")", "+", "(", "(", "ROUND_REG", "(", "*", "ca", ",", "mode",...
LLVM
Hexagon
CPP
stmt_completion
DSP
618,456
[ ";" ]
[ "StringRef", "getPassName", "(", ")", "const", "override", "{", "return", "<STR_LIT>", "Hexagon generate predicate operations", "<STR_LIT>" ]
GCC
i386
CPP
stmt_completion
CPU
618,457
[ "_", "_", "v8hi", ")", "_", "_", "B", ")", ";" ]
[ "return", "(", "_", "_", "m128i", ")", "_", "_", "builtin_ia32_vpshaw", "(", "(", "_", "_", "v8hi", ")", "_", "_", "A", ",", "(" ]
LLVM
X86
TD
stmt_completion
CPU
618,458
[ ")", ")", "]", ",", "IIC_BSWAP", ">", ",", "TB", ";" ]
[ "def", "BSWAP64r", ":", "RI", "<", "<NUM_LIT>", ",", "AddRegFrm", ",", "(", "outs", "GR64", ":", "$", "dst", ")", ",", "(", "ins", "GR64", ":", "$", "src", ")", ",", "<STR_LIT>", ",", "[", "(", "set", "GR64", ":", "$", "dst", ",", "(", "bswap",...
GCC
mips
CPP
program_repair
CPU
618,459
[ "<FIXS>", "mips_handle_option", "(", "struct", "gcc_options", "*", "opts", ",", "struct", "gcc_options", "*", "opts_set", ",", "const", "struct", "cl_decoded_option", "*", "decoded", ",", "location_t", "loc", "ATTRIBUTE_UNUSED", ")", "<FIXE>" ]
[ "static", "bool", "<BUGS>", "mips_handle_option", "(", "size_t", "code", ",", "const", "char", "*", "arg", ",", "int", "value", "ATTRIBUTE_UNUSED", ")", "<BUGE>", "{", "switch", "(", "code", ")", "{", "case", "OPT_mabi_", ":" ]
LLVM
Hexagon
TD
stmt_completion
DSP
618,460
[ "<NUM_LIT>", ";" ]
[ "def", "L4_or_memopw_zomap", ":", "HInst", "<", "(", "outs", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rs32", ",", "IntRegs", ":", "$", "Rt32", ")", ",", "<STR_LIT>", ",", "tc_7186d325", ",", "TypeMAPPING", ">", "{", "let", "isPseudo", "=" ]
LLVM
AMDGPU
CPP
code_generation
GPU
618,461
[ "bool", "SIInsertWaits", "::", "runOnMachineFunction", "(", "MachineFunction", "&", "MF", ")", "{", "bool", "Changes", "=", "false", ";", "TII", "=", "static_cast", "<", "const", "SIInstrInfo", "*", ">", "(", "MF", ".", "getSubtarget", "(", ")", ".", "getI...
[ "runOnMachineFunction", "-", "Emit", "the", "function", "body", "." ]
LLVM
Hexagon
TD
stmt_completion
DSP
618,462
[ "<STR_LIT>", ";" ]
[ "let", "isTerminator", "=", "<NUM_LIT>", ";", "let", "isBranch", "=", "<NUM_LIT>", ";", "let", "isPredicatedNew", "=", "<NUM_LIT>", ";", "let", "cofRelax1", "=", "<NUM_LIT>", ";", "let", "cofRelax2", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ...
LLVM
MOS
CPP
stmt_completion
MPU
618,463
[ ")", ";" ]
[ "Offset", "+=", "MFI", ".", "getStackSize", "(", ")", ";", "}", "switch", "(", "MI", "->", "getOpcode", "(", ")", ")", "{", "default", ":", "MI", "->", "getOperand", "(", "FIOperandNum", ")", ".", "ChangeToTargetIndex", "(", "<STR_LIT>", "::", "<STR_LIT>...
GCC
rs6000
MD
stmt_completion
CPU
618,464
[ "<STR_LIT>", ")", "]" ]
[ "[", "(", "set", "(", "match_operand", ":", "P", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "unspec_volatile", ":", "P", "[", "(", "match_operand", ":", "P", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>" ]
LLVM
SNES
TD
stmt_completion
DSP
618,465
[ ")", ";" ]
[ "def", "memspi", ":", "Operand", "<", "iPTR", ">", "{", "let", "MIOperandInfo", "=", "(", "ops", "SP", ",", "i16imm" ]
LLVM
Kudeyar
CPP
stmt_completion
CPU
618,466
[ ";" ]
[ "unsigned", "getCalleeSavedFrameSize", "(", ")", "const", "{", "return", "CalleeSavedFrameSize" ]
LLVM
BPF
TD
program_repair
Virtual ISA
618,467
[ "<FIXS>", "class", "LOAD32", "BPFWidthModifer", "SizeOp", ",", "BPFModeModifer", "ModOp", ",", "string", "OpcodeStr", ",", "list", "dag", ">", "Pattern", ">", ":", "TYPE_LD_ST", "ModOp", ".", "Value", ",", "SizeOp", ".", "Value", ",", "<FIXE>" ]
[ "def", "STB32", ":", "STOREi32", "BPF_B", ",", "<STR_LIT>", ",", "truncstorei8", ">", ";", "}", "<BUGS>", "class", "LOAD32", "BPFWidthModifer", "SizeOp", ",", "string", "OpcodeStr", ",", "list", "dag", ">", "Pattern", ">", ":", "TYPE_LD_ST", "BPF_MEM", ".", ...
LLVM
AMDGPU
CPP
next_suggestion
GPU
618,468
[ "if", "(", "HAS_NATIVE_OPERANDS", "(", "MCII", ".", "get", "(", "MI", ".", "getOpcode", "(", ")", ")", ".", "TSFlags", ")", ")", "return", "MRI", ".", "getEncodingValue", "(", "MO", ".", "getReg", "(", ")", ")", ";" ]
[ "uint64_t", "R600MCCodeEmitter", "::", "getMachineOpValue", "(", "const", "MCInst", "&", "MI", ",", "const", "MCOperand", "&", "MO", ",", "SmallVectorImpl", "<", "MCFixup", ">", "&", "Fixup", ",", "const", "MCSubtargetInfo", "&", "STI", ")", "const", "{", "i...
GCC
cris
MD
next_suggestion
MPU
618,469
[ "(", "compare", ":", "CC_NZ", "(", "match_dup", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", ")", ")" ]
[ "(", "define_subst", "<STR_LIT>", "[", "(", "set", "(", "match_operand", "<NUM_LIT>", ")", "(", "match_operand", "<NUM_LIT>", ")", ")", "(", "clobber", "(", "reg", ":", "CC", "CRIS_CC0_REGNUM", ")", ")", "]", "<STR_LIT>", "[", "(", "set", "(", "reg", ":"...
GCC
i386
CPP
stmt_completion
CPU
618,470
[ "<NUM_LIT>", "]", ";" ]
[ "char", "isa_other", "[", "<NUM_LIT>", "]", ";", "char", "target_other", "[", "<NUM_LIT>", "]", ";", "unsigned", "num", "=", "<NUM_LIT>", ";", "unsigned", "i", ",", "j", ";", "char", "*", "ret", ";", "char", "*", "ptr", ";", "size_t", "len", ";", "si...
LLVM
X86
CPP
stmt_completion
CPU
618,471
[ "VOuter", ";" ]
[ "static", "SDValue", "lowerVectorShuffleAsBroadcast", "(", "SDLoc", "DL", ",", "MVT", "VT", ",", "SDValue", "V", ",", "ArrayRef", "<", "int", ">", "Mask", ",", "const", "X86Subtarget", "*", "Subtarget", ",", "SelectionDAG", "&", "DAG", ")", "{", "if", "(",...
LLVM
Sparc
TD
next_suggestion
CPU
618,472
[ "}" ]
[ "let", "op", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "rd", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "op3", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LI...
LLVM
X86
CPP
next_suggestion
CPU
618,473
[ "}" ]
[ "SmallString", "<", "<NUM_LIT>", ">", "Tmp", ";", "Tmp", "+=", "Base", ";", "Tmp", "+=", "'", "'", ";", "Op", ".", "setTokenValue", "(", "Tmp", ")", ";", "const", "char", "*", "Suffixes", "=", "Base", "[", "<NUM_LIT>", "]", "!=", "'", "f", "'", "...
LLVM
Hexagon
TD
stmt_completion
DSP
618,474
[ "<NUM_LIT>", ";" ]
[ "def", "A2_paddif", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "PredRegs", ":", "$", "Pu4", ",", "IntRegs", ":", "$", "Rs32", ",", "s32_0Imm", ":", "$", "Ii", ")", ",", "<STR_LIT>", ",", "tc_4c5ba658", ",", ...
LLVM
PowerPC
CPP
stmt_completion
CPU
618,475
[ ")", ".", "isUsingPCRelativeCalls", "(", ")", ")", "&&", "<STR_LIT>", "TOC pointer used in a function using PC-Relative addressing!", "<STR_LIT>", ")", ";" ]
[ "assert", "(", "(", "MF", ".", "getRegInfo", "(", ")", ".", "use_empty", "(", "PPC", "::", "X2", ")", "||", "!", "MF", ".", "getSubtarget", "<", "PPCSubtarget", ">", "(" ]
LLVM
X86
TD
program_repair
CPU
618,476
[ "<FIXS>", "def", ":", "InstRW", "[", "SKLWriteResGroup85", "]", ",", "(", "instrs", "VBROADCASTF128rm", ",", "VBROADCASTI128rm", ",", "<FIXE>" ]
[ "let", "ReleaseAtCycles", "=", "[", "<NUM_LIT>", "]", ";", "}", "def", ":", "InstRW", "[", "SKLWriteResGroup85", "]", ",", "(", "instregex", "<STR_LIT>", ")", ">", ";", "<BUGS>", "def", ":", "InstRW", "[", "SKLWriteResGroup85", "]", ",", "(", "instrs", "...
LLVM
Hexagon
CPP
next_suggestion
DSP
618,477
[ "if", "(", "isUndef", "(", "Words", "[", "i", "]", ")", ")", "continue", ";" ]
[ "unsigned", "VecLen", "=", "Values", ".", "size", "(", ")", ";", "MachineFunction", "&", "MF", "=", "DAG", ".", "getMachineFunction", "(", ")", ";", "MVT", "ElemTy", "=", "VecTy", ".", "getVectorElementType", "(", ")", ";", "unsigned", "ElemWidth", "=", ...
LLVM
ARM64
CPP
next_suggestion
CPU
618,478
[ "}" ]
[ "unsigned", "ARM64RegisterInfo", "::", "getFrameRegister", "(", "const", "MachineFunction", "&", "MF", ")", "const", "{", "const", "TargetFrameLowering", "*", "TFI", "=", "MF", ".", "getTarget", "(", ")", ".", "getFrameLowering", "(", ")", ";", "return", "TFI"...
GCC
nios2
MD
next_suggestion
MPU
618,479
[ "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "mem", ":", "SI", "(", "plus", ":", "SI", "(", "match_dup", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", ")", ")", ")", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "mem", ":", "SI", "(",...
LLVM
AArch64
CPP
stmt_completion
CPU
618,480
[ ")", ";" ]
[ "initializeAArch64ConditionalComparesPass", "(", "*", "PassRegistry", "::", "getPassRegistry", "(", ")" ]
LLVM
X86
CPP
program_repair
CPU
618,481
[ "<FIXS>", "X86TargetLowering", "::", "EmitVAARGWithCustomInserter", "(", "MachineInstr", "&", "MI", ",", "MachineBasicBlock", "*", "MBB", ")", "const", "{", "<FIXE>" ]
[ "return", "sinkMBB", ";", "}", "MachineBasicBlock", "*", "<BUGS>", "X86TargetLowering", "::", "EmitVAARG64WithCustomInserter", "(", "MachineInstr", "&", "MI", ",", "MachineBasicBlock", "*", "MBB", ")", "const", "{", "<BUGE>" ]
GCC
i386
MD
stmt_completion
CPU
618,482
[ "<STR_LIT>", ")" ]
[ "(", "define_reservation", "<STR_LIT>" ]
GCC
i370
MD
next_suggestion
CPU
618,483
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "plus", ":", "SF", "(", "match_operand", ":", "SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SF...
LLVM
ARM
CPP
stmt_completion
CPU
618,484
[ "@", "<STR_LIT>", ";" ]
[ "ARMDarwinTargetAsmInfo", "::", "ARMDarwinTargetAsmInfo", "(", ")", "{", "AsmTransCBE", "=", "arm_asm_table", ";", "Data64bitsDirective", "=", "<NUM_LIT>", ";", "CommentString", "=", "<STR_LIT>" ]
LLVM
SPIRV
CPP
stmt_completion
Virtual ISA
618,485
[ "::", "Generic", ")", ";" ]
[ "LLVMContext", "&", "Context", "=", "MIRBuilder", ".", "getMF", "(", ")", ".", "getFunction", "(", ")", ".", "getContext", "(", ")", ";", "Type", "*", "OpaqueType", "=", "StructType", "::", "getTypeByName", "(", "Context", ",", "<STR_LIT>", "spirv.DeviceEven...
LLVM
SPIRV
CPP
program_repair
Virtual ISA
618,486
[ "<FIXS>", "Value", "*", "OpTyVal", "=", "Op", ";", "if", "(", "Op", "->", "getType", "(", ")", "->", "isTargetExtTy", "(", ")", ")", "OpTyVal", "=", "Constant", "::", "getNullValue", "(", "IntegerType", "::", "get", "(", "I", "->", "getContext", "(", ...
[ "(", "II", "->", "paramHasAttr", "(", "OpNo", ",", "Attribute", "::", "ImmArg", ")", ")", ")", ")", "continue", ";", "B", ".", "SetInsertPoint", "(", "I", ")", ";", "<BUGS>", "auto", "*", "NewOp", "=", "buildIntrWithMD", "(", "Intrinsic", "::", "spv_tr...
LLVM
AVR
CPP
stmt_completion
MPU
618,487
[ ")", ";" ]
[ "static", "Reloc", "::", "Model", "getEffectiveRelocModel", "(", "std", "::", "optional", "<", "Reloc", "::", "Model", ">", "RM", ")", "{", "return", "RM", ".", "value_or", "(", "Reloc", "::", "Static" ]
LLVM
ARM
CPP
program_repair
CPU
618,488
[ "<FIXS>", "Acc", "=", "CreateSMLADCall", "(", "PMul0", "->", "VecLd", ",", "PMul1", "->", "VecLd", ",", "Acc", ",", "PMul1", "->", "Exchange", ",", "InsertAfter", ")", ";", "<FIXE>" ]
[ "dbgs", "(", ")", "<<", "<STR_LIT>", "- ", "<STR_LIT>", ";", "PMul0", "->", "Root", "->", "dump", "(", ")", ";", "dbgs", "(", ")", "<<", "<STR_LIT>", "- ", "<STR_LIT>", ";", "PMul1", "->", "Root", "->", "dump", "(", ")", ")", ";", "<BUGS>", "auto",...
LLVM
Hexagon
TD
stmt_completion
DSP
618,489
[ "}", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
618,490
[ "getNormalBlockBranchInstr", "(", "MBB", ")", ";" ]
[ "MachineBasicBlock", "*", "MBB1", "=", "*", "MBB", "->", "succ_begin", "(", ")", ";", "MachineBasicBlock", "*", "MBB2", "=", "*", "std", "::", "next", "(", "MBB", "->", "succ_begin", "(", ")", ")", ";", "if", "(", "MBB1", "!=", "MBB2", ")", "return",...
LLVM
Cpu0
CPP
stmt_completion
CPU
618,491
[ ";" ]
[ "IncomingArgSize", "=", "Size", ";", "HasByvalArg", "=", "HasByval" ]
LLVM
AArch64
CPP
next_suggestion
CPU
618,492
[ "BuildMI", "(", "MBB", ",", "InsertBefore", ",", "DebugLoc", "(", ")", ",", "MCID", ")", ".", "addReg", "(", "SrcReg0", ",", "getKillRegState", "(", "IsKill", ")", ",", "SubIdx0", ")", ".", "addReg", "(", "SrcReg1", ",", "getKillRegState", "(", "IsKill",...
[ "SubIdx1", "=", "<NUM_LIT>", ";", "}" ]
LLVM
X86
CPP
stmt_completion
CPU
618,493
[ "FixCount", ";" ]
[ "return", "!", "Mask", "||" ]
LLVM
AArch64
CPP
stmt_completion
CPU
618,494
[ "U", ";" ]
[ "bool", "isSystemPStateField", "(", ")", "const", "{", "if", "(", "!", "isSysReg", "(", ")", ")", "return", "false", ";", "return", "SysReg", ".", "PStateField", "!=", "-", "<NUM_LIT>" ]
GCC
avr
MD
program_repair
MPU
618,495
[ "<FIXS>", "(", "define_insn", "<STR_LIT>", "<FIXE>" ]
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<BUGS>", "(", "define_insn", "<STR_LIT>", "<BUGE>", "[", "(", "set", "(", "cc0", ")", "(", "compare", "(", "match_operand", ":", "ALL2", "<NUM_L...
GCC
s390
MD
program_repair
MPU
618,496
[ "<FIXS>", "(", "call", "(", "mem", ":", "QI", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "<FIXE>" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "<BUGS>", "(", "call", "(", "mem", ":", "QI", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "<BUGE>", "(",...
GCC
pdp11
MD
next_suggestion
MPU
618,497
[ "(", "match_operand", ":", "PDPint", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")" ]
[ "(", "and", ":", "PDPint", "(", "not", ":", "PDPint", "(", "match_operand", ":", "PDPint", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
GCC
sh
CPP
program_repair
CPU
618,498
[ "<FIXS>", "||", "next_real_insn", "(", "JUMP_LABEL_AS_INSN", "(", "prev", ")", ")", "==", "next", "<FIXE>" ]
[ "{", "rtx_insn", "*", "x", ";", "if", "(", "jump_to_next", "<BUGS>", "||", "next_real_insn", "(", "JUMP_LABEL", "(", "prev", ")", ")", "==", "next", "<BUGE>" ]
LLVM
Hexagon
TD
next_suggestion
DSP
618,499
[ "let", "hasNewValue", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredica...