Compiler_Type stringclasses 2
values | Target stringclasses 176
values | Programming Language stringclasses 3
values | Task stringclasses 4
values | Target_Type stringclasses 7
values | Idx int64 0 636k | Ground_Truth listlengths 0 2.32k | Input listlengths 1 1.02k |
|---|---|---|---|---|---|---|---|
GCC | nios2 | MD | next_suggestion | MPU | 618,500 | [
"return",
"<STR_LIT>"
] | [
"[",
"(",
"set",
"(",
"reg",
":",
"SI",
"SP_REGNO",
")",
"(",
"plus",
":",
"SI",
"(",
"reg",
":",
"SI",
"SP_REGNO",
")",
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"(",
"set",
"(",
"mem",
":",
"SI",
"(",
"plus",
"... |
LLVM | Hexagon | TD | next_suggestion | DSP | 618,501 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Rt32",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";"
] | [
"class",
"Enc_2e1979",
":",
"OpcodeHexagon",
"{",
"bits",
"<",
"<NUM_LIT>",
">",
"Ii",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Ii",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>"... |
LLVM | ARM64 | TD | next_suggestion | CPU | 618,502 | [
"}"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"Rd",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"imm",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"shift",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"opc",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT... |
LLVM | AArch64 | TD | next_suggestion | CPU | 618,503 | [
"}"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Zm",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Pg",
";",
"let",
"Inst",
"{",
"<NUM_L... |
LLVM | ARM | CPP | next_suggestion | CPU | 618,504 | [
"Inst",
".",
"addOperand",
"(",
"MCOperand",
"::",
"createImm",
"(",
"Val",
")",
")",
";"
] | [
"return",
";",
"}",
"int64_t",
"Val",
"=",
"Memory",
".",
"OffsetImm",
"?",
"Memory",
".",
"OffsetImm",
"->",
"getValue",
"(",
")",
":",
"<NUM_LIT>",
";",
"Inst",
".",
"addOperand",
"(",
"MCOperand",
"::",
"createReg",
"(",
"Memory",
".",
"BaseRegNum",
"... |
LLVM | MOS | CPP | next_suggestion | MPU | 618,505 | [
"}"
] | [
"Opcode",
"=",
"<STR_LIT>",
"::",
"<STR_LIT>",
";",
"break",
";",
"}",
"if",
"(",
"Success",
")",
"{",
"auto",
"Instr",
"=",
"Builder",
".",
"buildInstr",
"(",
"Opcode",
")",
".",
"addDef",
"(",
"Dst",
")",
".",
"addUse",
"(",
"LHS",
")",
".",
"add... |
GCC | i386 | MD | program_repair | CPU | 618,506 | [
"<FIXS>",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"<FIXE>"
] | [
"[",
"(",
"unspec",
":",
"P",
"[",
"(",
"match_operand",
":",
"P",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"VEC_GATHER_IDXSI",
">",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"<BUGS>",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>... |
LLVM | X86 | CPP | next_suggestion | CPU | 618,507 | [
"}"
] | [
"if",
"(",
"InVT",
"==",
"MVT",
"::",
"v16i8",
")",
"{",
"Lo",
"=",
"DAG",
".",
"getNode",
"(",
"ISD",
"::",
"SIGN_EXTEND_VECTOR_INREG",
",",
"DL",
",",
"MVT",
"::",
"v8i32",
",",
"In",
")",
";",
"Hi",
"=",
"DAG",
".",
"getVectorShuffle",
"(",
"InV... |
LLVM | AArch64 | CPP | next_suggestion | CPU | 618,508 | [
"if",
"(",
"BFIChunks",
">",
"OrChunks",
")",
"return",
"false",
";"
] | [
"return",
"false",
";",
"}",
"int",
"LSB",
"=",
"countTrailingOnes",
"(",
"NotKnownZero",
")",
";",
"int",
"Width",
"=",
"BitWidth",
"-",
"APInt",
"(",
"BitWidth",
",",
"NotKnownZero",
")",
".",
"countPopulation",
"(",
")",
";",
"unsigned",
"ImmR",
"=",
... |
GCC | mn10300 | MD | stmt_completion | MPU | 618,509 | [
"match_dup",
"<NUM_LIT>",
")",
")",
")",
"]"
] | [
"(",
"clobber",
"(",
"reg",
":",
"CC",
"CC_REG",
")",
")",
"]",
")",
"]",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"zero_extend",
":",
"SI",
"("
] |
LLVM | Hexagon | CPP | next_suggestion | DSP | 618,510 | [
"return",
"Action",
"==",
"TargetLoweringBase",
"::",
"TypeWidenVector",
";"
] | [
"assert",
"(",
"VecTy",
"->",
"isVectorTy",
"(",
")",
")",
";",
"if",
"(",
"!",
"cast",
"<",
"VectorType",
">",
"(",
"VecTy",
")",
"->",
"getElementType",
"(",
")",
"->",
"isIntegerTy",
"(",
")",
")",
"return",
"false",
";",
"EVT",
"VecVT",
"=",
"E... |
LLVM | X86 | CPP | program_repair | CPU | 618,511 | [
"<FIXS>",
"const",
"std",
"::",
"string",
"&",
"CPU",
",",
"const",
"std",
"::",
"string",
"&",
"FS",
")",
";",
"<FIXE>"
] | [
"X86JITInfo",
"JITInfo",
";",
"public",
":",
"X86_32TargetMachine",
"(",
"const",
"Target",
"&",
"T",
",",
"const",
"std",
"::",
"string",
"&",
"M",
",",
"<BUGS>",
"const",
"std",
"::",
"string",
"&",
"FS",
")",
";",
"<BUGE>",
"virtual",
"const",
"Target... |
LLVM | Hexagon | TD | next_suggestion | DSP | 618,512 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] | [
"def",
"L2_loadbzw4_pbr",
":",
"HInst",
"<",
"(",
"outs",
"DoubleRegs",
":",
"$",
"Rdd32",
",",
"IntRegs",
":",
"$",
"Rx32",
")",
",",
"(",
"ins",
"IntRegs",
":",
"$",
"Rx32in",
",",
"ModRegs",
":",
"$",
"Mu2",
")",
",",
"<STR_LIT>",
",",
"tc_44d3da2... |
LLVM | PowerPC | CPP | stmt_completion | CPU | 618,513 | [
"U",
";"
] | [
"ShrinkWrapDisabled",
"="
] |
GCC | rs6000 | MD | next_suggestion | CPU | 618,514 | [
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"operands",
"[",
"<NUM_LIT>",
"]",
")"
] | [
"(",
"ne",
":",
"P",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
")",
")",
"]",
")",
"(",
"parallel",
"[",
"(",
"set",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"plus",
":",
"P",
"(",
"plus",
":",
"P",
"(",
"not",
":",
... |
LLVM | R600 | CPP | stmt_completion | GPU | 618,515 | [
"!",
"SlotedSU",
")",
"{"
] | [
"SUnit",
"*",
"SlotedSU",
"=",
"PopInst",
"(",
"AvailableAlus",
"[",
"IndexToID",
"[",
"Slot",
"]",
"]",
")",
";",
"SUnit",
"*",
"UnslotedSU",
"=",
"PopInst",
"(",
"AvailableAlus",
"[",
"AluAny",
"]",
")",
";",
"if",
"(",
"!",
"UnslotedSU",
")",
"{",
... |
LLVM | ARM | CPP | stmt_completion | CPU | 618,516 | [
")",
"return",
"<STR_LIT>",
"w",
"<STR_LIT>",
";"
] | [
"if",
"(",
"!",
"Subtarget",
"->",
"hasVFP2",
"(",
")",
")",
"return",
"<STR_LIT>",
"r",
"<STR_LIT>",
";",
"if",
"(",
"ConstraintVT",
".",
"isFloatingPoint",
"(",
")",
")",
"return",
"<STR_LIT>",
"w",
"<STR_LIT>",
";",
"if",
"(",
"ConstraintVT",
".",
"is... |
GCC | arm | CPP | code_generation | CPU | 618,517 | [
"static",
"void",
"build_one",
"(",
"function_builder",
"&",
"b",
",",
"const",
"char",
"*",
"signature",
",",
"const",
"function_group_info",
"&",
"group",
",",
"mode_suffix_index",
"mode_suffix_id",
",",
"unsigned",
"int",
"ti",
",",
"unsigned",
"int",
"pi",
... | [
"Add",
"one",
"function",
"instance",
"for",
"GROUP",
",",
"using",
"operand",
"suffix",
"at",
"index",
"OI",
",",
"mode",
"suffix",
"at",
"index",
"PAIR",
"&",
"&",
"bi",
"and",
"predication",
"suffix",
"at",
"index",
"pred_idx",
"."
] |
LLVM | AArch64 | TD | stmt_completion | CPU | 618,518 | [
"GPR64common",
",",
"SP",
")",
">",
"{"
] | [
"def",
"GPR64sp",
":",
"RegisterClass",
"<",
"<STR_LIT>",
",",
"[",
"i64",
"]",
",",
"<NUM_LIT>",
",",
"(",
"add"
] |
GCC | m68k | MD | next_suggestion | MPU | 618,519 | [
"(",
"const_int",
"<NUM_LIT>",
")",
"]"
] | [
"(",
"define_attr",
"<STR_LIT>",
"<STR_LIT>",
"(",
"cond",
"[",
"(",
"and",
"(",
"match_test",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 618,520 | [
"}"
] | [
"let",
"isPredicatedNew",
"=",
"<NUM_LIT>",
";",
"let",
"cofRelax1",
"=",
"<NUM_LIT>",
";",
"let",
"cofRelax2",
"=",
"<NUM_LIT>",
";",
"let",
"cofMax1",
"=",
"<NUM_LIT>",
";",
"let",
"Defs",
"=",
"[",
"PC",
"]",
";",
"let",
"isTaken",
"=",
"Inst",
"{",
... |
LLVM | PowerPC | CPP | next_suggestion | CPU | 618,521 | [
"return",
"true",
";"
] | [
"switch",
"(",
"Func",
")",
"{",
"default",
":",
"return",
"true",
";",
"case",
"LibFunc_copysign",
":",
"case",
"LibFunc_copysignf",
":",
"continue",
";",
"case",
"LibFunc_copysignl",
":",
"return",
"true",
";",
"case",
"LibFunc_fabs",
":",
"case",
"LibFunc_f... |
GCC | arm | CPP | code_generation | CPU | 618,522 | [
"static",
"bool",
"arm_cannot_copy_insn_p",
"(",
"rtx_insn",
"*",
"insn",
")",
"{",
"if",
"(",
"recog_memoized",
"(",
"insn",
")",
"==",
"CODE_FOR_tlscall",
")",
"return",
"true",
";",
"subrtx_iterator",
"::",
"array_type",
"array",
";",
"FOR_EACH_SUBRTX",
"(",
... | [
"Must",
"not",
"copy",
"any",
"rtx",
"that",
"uses",
"a",
"pc-relative",
"address",
"."
] |
LLVM | X86 | CPP | next_suggestion | CPU | 618,523 | [
"}"
] | [
"bool",
"isPICStyleGOT",
"(",
")",
"const",
"{",
"return",
"PICStyle",
"==",
"PICStyles",
"::",
"Style",
"::",
"GOT",
";"
] |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 618,524 | [
"addLiveOut",
"(",
"Reg",
")",
";"
] | [
"for",
"(",
"auto",
"&",
"UI",
":",
"MRI",
"->",
"use_operands",
"(",
"Reg",
")",
")",
"{",
"if",
"(",
"!",
"Region",
"->",
"contains",
"(",
"UI",
".",
"getParent",
"(",
")",
"->",
"getParent",
"(",
")",
")",
")",
"{",
"LLVM_DEBUG",
"(",
"dbgs",
... |
LLVM | Hexagon | CPP | next_suggestion | DSP | 618,525 | [
"}"
] | [
"static",
"inline",
"bool",
"isMinSize",
"(",
"const",
"MachineFunction",
"&",
"MF",
")",
"{",
"return",
"MF",
".",
"getFunction",
"(",
")",
".",
"hasMinSize",
"(",
")",
";"
] |
LLVM | ARM | CPP | program_repair | CPU | 618,526 | [
"<FIXS>",
"Mnemonic",
"==",
"<STR_LIT>",
"vrsqrts",
"<STR_LIT>",
"||",
"Mnemonic",
"==",
"<STR_LIT>",
"srs",
"<STR_LIT>",
"||",
"(",
"Mnemonic",
"==",
"<STR_LIT>",
"movs",
"<STR_LIT>",
"&&",
"isThumb",
"(",
")",
")",
")",
")",
"{",
"<FIXE>"
] | [
"Mnemonic",
"==",
"<STR_LIT>",
"mrs",
"<STR_LIT>",
"||",
"Mnemonic",
"==",
"<STR_LIT>",
"smmls",
"<STR_LIT>",
"||",
"Mnemonic",
"==",
"<STR_LIT>",
"vabs",
"<STR_LIT>",
"||",
"Mnemonic",
"==",
"<STR_LIT>",
"vcls",
"<STR_LIT>",
"||",
"Mnemonic",
"==",
"<STR_LIT>",
... |
LLVM | ARM | TD | next_suggestion | CPU | 618,527 | [
"}"
] | [
"class",
"VST1D4",
"<",
"bits",
"<",
"<NUM_LIT>",
">",
"op7_4",
",",
"string",
"Dt",
",",
"Operand",
"AddrMode",
">",
":",
"NLdSt",
"<",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"op7_4",
",",
"(",
"outs",
")",
",",
"(",
"ins",
"AddrMode",
... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 618,528 | [
"BuildMI",
"(",
"MBB",
",",
"MI",
",",
"MI",
".",
"getDebugLoc",
"(",
")",
",",
"TII",
".",
"get",
"(",
"AMDGPU",
"::",
"REG_SEQUENCE",
")",
",",
"NewSRsrc",
")",
".",
"addReg",
"(",
"Zero64",
")",
".",
"addImm",
"(",
"AMDGPU",
"::",
"sub0_sub1",
"... | [
"Register",
"NewSRsrc",
"=",
"MRI",
".",
"createVirtualRegister",
"(",
"&",
"AMDGPU",
"::",
"SReg_128RegClass",
")",
";",
"uint64_t",
"RsrcDataFormat",
"=",
"TII",
".",
"getDefaultRsrcDataFormat",
"(",
")",
";",
"BuildMI",
"(",
"MBB",
",",
"MI",
",",
"MI",
"... |
GCC | arm | MD | stmt_completion | CPU | 618,529 | [
")",
")"
] | [
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>"
] |
LLVM | DirectX | CPP | stmt_completion | Virtual ISA | 618,530 | [
")",
"const",
"override",
"{"
] | [
"const",
"DirectXInstrInfo",
"*",
"getInstrInfo",
"("
] |
GCC | rl78 | CPP | code_generation | MPU | 618,531 | [
"static",
"void",
"rl78_note_reg_set",
"(",
"char",
"*",
"dead",
",",
"rtx",
"d",
",",
"rtx",
"insn",
")",
"{",
"int",
"r",
",",
"i",
";",
"bool",
"is_dead",
";",
"if",
"(",
"GET_CODE",
"(",
"d",
")",
"==",
"MEM",
")",
"rl78_note_reg_uses",
"(",
"d... | [
"Like",
"the",
"previous",
"function",
",",
"but",
"scan",
"for",
"SETs",
"instead",
"."
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 618,532 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Rs16",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"Ii",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Ii",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Ii",
"{",
"<NUM_LIT>",
"-",
"<NUM... |
GCC | mcore | CPP | code_generation | MPU | 618,533 | [
"static",
"const",
"char",
"*",
"output_inline_const",
"(",
"enum",
"machine_mode",
"mode",
",",
"rtx",
"operands",
"[",
"]",
")",
"{",
"int",
"x",
"=",
"<NUM_LIT>",
",",
"y",
"=",
"<NUM_LIT>",
";",
"int",
"trick_no",
";",
"rtx",
"out_operands",
"[",
"<N... | [
"Output",
"an",
"inline",
"constant",
"."
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 618,534 | [
"let",
"Defs",
"=",
"[",
"USR_OVF",
"]",
";"
] | [
"def",
"A2_vabshsat",
":",
"HInst",
"<",
"(",
"outs",
"DoubleRegs",
":",
"$",
"Rdd32",
")",
",",
"(",
"ins",
"DoubleRegs",
":",
"$",
"Rss32",
")",
",",
"<STR_LIT>",
",",
"tc_cf8126ae",
",",
"TypeS_2op",
">",
",",
"Enc_b9c5fb",
"{",
"let",
"Inst",
"{",
... |
LLVM | AArch64 | CPP | code_generation | CPU | 618,535 | [
"std",
"::",
"optional",
"<",
"Value",
"*",
">",
"AArch64TTIImpl",
"::",
"simplifyDemandedVectorEltsIntrinsic",
"(",
"InstCombiner",
"&",
"IC",
",",
"IntrinsicInst",
"&",
"II",
",",
"APInt",
"OrigDemandedElts",
",",
"APInt",
"&",
"UndefElts",
",",
"APInt",
"&",
... | [
"Can",
"be",
"used",
"to",
"implement",
"target-specific",
"instruction",
"combining",
"."
] |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 618,536 | [
"<NUM_LIT>",
")",
";"
] | [
"void",
"AMDGPUInstructionSelector",
"::",
"renderExtractSLC",
"(",
"MachineInstrBuilder",
"&",
"MIB",
",",
"const",
"MachineInstr",
"&",
"MI",
",",
"int",
"OpIdx",
")",
"const",
"{",
"assert",
"(",
"OpIdx",
">=",
"<NUM_LIT>",
"&&",
"<STR_LIT>",
"expected to match... |
LLVM | ARM64 | TD | next_suggestion | CPU | 618,537 | [
"let",
"DecoderMethod",
"=",
"<STR_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"shift",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
"... |
LLVM | ARM64 | TD | next_suggestion | CPU | 618,538 | [
"let",
"ParserMatchClass",
"=",
"Imm0_7Operand",
";"
] | [
"return",
"(",
"(",
"(",
"uint32_t",
")",
"Imm",
")",
"<",
"<NUM_LIT>",
")",
";",
"}",
"]",
">",
"{",
"let",
"EncoderMethod",
"=",
"<STR_LIT>",
";",
"let",
"DecoderMethod",
"=",
"<STR_LIT>",
";"
] |
GCC | mips | MD | stmt_completion | CPU | 618,539 | [
")",
")",
")",
"]"
] | [
"[",
"(",
"set",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"any_shift",
":",
"GPR",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
")",
")",
"(",
"set",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"any_shift",
":",
"GPR",
"(",
"mat... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 618,540 | [
"}"
] | [
"default",
":",
"return",
"false",
";",
"case",
"AMDGPU",
"::",
"MOV",
":",
"case",
"AMDGPU",
"::",
"MOV_IMM_F32",
":",
"case",
"AMDGPU",
"::",
"MOV_IMM_I32",
":",
"return",
"true",
";",
"}"
] |
GCC | stormy16 | MD | stmt_completion | CPU | 618,541 | [
")",
")",
")"
] | [
"(",
"if_then_else",
"(",
"ne",
":",
"HI",
"(",
"and",
":",
"HI",
"(",
"zero_extend",
":",
"HI",
"(",
"match_operand",
":",
"QI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"match_operand",
":",
"HI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
... |
GCC | avr | MD | next_suggestion | MPU | 618,542 | [
"(",
"clobber",
"(",
"reg",
":",
"CC",
"REG_CC",
")",
")",
"]",
")",
"]"
] | [
"(",
"clobber",
"(",
"match_operand",
":",
"HI",
"<NUM_LIT>",
"<STR_LIT>",
")",
")",
"]",
")",
"(",
"parallel",
"[",
"(",
"set",
"(",
"pc",
")",
"(",
"if_then_else",
"(",
"ge",
"(",
"reg",
":",
"CC",
"REG_CC",
")",
"(",
"const_int",
"<NUM_LIT>",
")",... |
LLVM | Hexagon | TD | stmt_completion | DSP | 618,543 | [
"=",
"<NUM_LIT>",
";"
] | [
"let",
"InputType",
"=",
"<STR_LIT>",
";",
"let",
"isCompare",
"=",
"<NUM_LIT>",
";",
"let",
"isExtendable",
"=",
"<NUM_LIT>",
";",
"let",
"opExtendable",
"=",
"<NUM_LIT>",
";",
"let",
"isExtentSigned",
"=",
"<NUM_LIT>",
";",
"let",
"opExtentBits"
] |
GCC | alpha | CPP | code_generation | MPU | 618,544 | [
"int",
"direct_return",
"(",
")",
"{",
"return",
"(",
"!",
"TARGET_ABI_OPEN_VMS",
"&&",
"!",
"TARGET_ABI_UNICOSMK",
"&&",
"reload_completed",
"&&",
"alpha_sa_size",
"(",
")",
"==",
"<NUM_LIT>",
"&&",
"get_frame_size",
"(",
")",
"==",
"<NUM_LIT>",
"&&",
"current_... | [
"Return",
"non-zero",
"if",
"this",
"function",
"is",
"known",
"to",
"have",
"a",
"null",
"epilogue",
"."
] |
LLVM | ARM | TD | stmt_completion | CPU | 618,545 | [
"<NUM_LIT>",
",",
"i32",
">",
",",
"SDTCisVT",
"<",
"<NUM_LIT>",
",",
"i32",
">",
"]",
">",
";"
] | [
"def",
"SDT_ARMStructByVal",
":",
"SDTypeProfile",
"<",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"[",
"SDTCisVT",
"<",
"<NUM_LIT>",
",",
"i32",
">",
",",
"SDTCisVT",
"<",
"<NUM_LIT>",
",",
"i32",
">",
",",
"SDTCisVT",
"<"
] |
LLVM | Sparc | CPP | stmt_completion | CPU | 618,546 | [
",",
"DAG",
",",
"Subtarget",
")",
";"
] | [
"static",
"SDValue",
"LowerFRAMEADDR",
"(",
"SDValue",
"Op",
",",
"SelectionDAG",
"&",
"DAG",
",",
"const",
"SparcSubtarget",
"*",
"Subtarget",
")",
"{",
"uint64_t",
"depth",
"=",
"Op",
".",
"getConstantOperandVal",
"(",
"<NUM_LIT>",
")",
";",
"return",
"getFR... |
LLVM | ARM | TD | stmt_completion | CPU | 618,547 | [
":",
"$",
"Vd",
",",
"(",
"v4i32",
"(",
"NEONvbicImm",
"QPR",
":",
"$",
"src",
",",
"timm",
":",
"$",
"SIMM",
")",
")",
")",
"]",
">",
"{"
] | [
"def",
"VBICiv4i32",
":",
"N1ModImm",
"<",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"{",
"<NUM_LIT>",
",",
"?",
",",
"?",
",",
"<NUM_LIT>",
"}",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"(",
"outs",
"QPR",
":",
"$",
"Vd",... |
LLVM | Mips | CPP | stmt_completion | CPU | 618,548 | [
"::",
"i32",
",",
"HiPart",
",",
"Lo",
")",
";"
] | [
"SDValue",
"Lo",
"=",
"DAG",
".",
"getNode",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
",",
"dl",
",",
"MVT",
"::",
"i32",
",",
"CP",
")",
";",
"ResNode",
"=",
"DAG",
".",
"getNode",
"(",
"ISD",
"::",
"ADD",
",",
"dl",
",",
"MVT"
] |
LLVM | AArch64 | TD | stmt_completion | CPU | 618,549 | [
"GPR64",
":",
"$",
"Rm",
",",
"XZR",
")",
">",
";"
] | [
"def",
":",
"Pat",
"<",
"(",
"i64",
"(",
"ineg",
"(",
"mul",
"GPR64",
":",
"$",
"Rn",
",",
"GPR64",
":",
"$",
"Rm",
")",
")",
")",
",",
"(",
"MSUBXrrr",
"GPR64",
":",
"$",
"Rn",
","
] |
LLVM | ARM | CPP | next_suggestion | CPU | 618,550 | [
"}"
] | [
"if",
"(",
"!",
"isLegalICmpImmediate",
"(",
"C",
")",
")",
"{",
"switch",
"(",
"CC",
")",
"{",
"default",
":",
"break",
";",
"case",
"ISD",
"::",
"SETLT",
":",
"case",
"ISD",
"::",
"SETGE",
":",
"if",
"(",
"isLegalICmpImmediate",
"(",
"C",
"-",
"<... |
LLVM | ARM | TD | next_suggestion | CPU | 618,551 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"data",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"shift",
"{",
"<NUM_LIT>",
"}",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"read",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
... |
GCC | rs6000 | MD | program_repair | CPU | 618,552 | [
"<FIXS>",
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"P",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"call",
"(",
"mem",
":",
"SI",
"(",
"match_operand",
":",
"P",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"<F... | [
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")",
"<BUGS>",
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"TLSmode",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
... |
LLVM | PowerPC | CPP | stmt_completion | CPU | 618,553 | [
"TotalVal",
"=",
"ANDIVal",
";"
] | [
"unsigned",
"ANDIMask",
"=",
"(",
"Mask",
"&",
"UINT16_MAX",
")",
",",
"ANDISMask",
"=",
"Mask",
">>",
"<NUM_LIT>",
";",
"assert",
"(",
"(",
"ANDIMask",
"!=",
"<NUM_LIT>",
"||",
"ANDISMask",
"!=",
"<NUM_LIT>",
")",
"&&",
"<STR_LIT>",
"No set bits in mask for v... |
GCC | microblaze | MD | stmt_completion | MPU | 618,554 | [
")",
")",
")"
] | [
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq",
"(",
"symbol_ref",
"<STR_LIT>",
")",
"(",
"const_int",
"MB_PIPE_5"
] |
GCC | i386 | MD | stmt_completion | CPU | 618,555 | [
"<STR_LIT>",
")"
] | [
"[",
"(",
"vec_select",
":",
"DF",
"(",
"match_operand",
":",
"V2DF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"parallel",
"[",
"(",
"const_int",
"<NUM_LIT>",
")",
"]",
")",
")",
"]",
"UNSPEC_UNSIGNED_FIX_NOTRUNC",
")",
")",
"]",
"<STR_LIT>",
"<STR_L... |
LLVM | ARM64 | TD | stmt_completion | CPU | 618,556 | [
"}",
"=",
"<NUM_LIT>",
";"
] | [
"def",
"Srrr",
":",
"BaseThreeOperandFPData",
"<",
"isNegated",
",",
"isSub",
",",
"FPR32",
",",
"asm",
",",
"[",
"(",
"set",
"FPR32",
":",
"$",
"Rd",
",",
"(",
"node",
"(",
"f32",
"FPR32",
":",
"$",
"Rn",
")",
",",
"(",
"f32",
"FPR32",
":",
"$",... |
LLVM | Hexagon | TD | stmt_completion | DSP | 618,557 | [
"]",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicated",
"=",
"<NUM_LIT>",
";",
"let",
"isTerminator",
"=",
"<NUM_LIT>",
";",
"let",... |
LLVM | Hexagon | TD | next_suggestion | DSP | 618,558 | [
"}"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Rt8",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"Vyyyy32",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Vyyyy32",
"{",
"<NUM_LIT>",
"... |
GCC | xtensa | MD | next_suggestion | MPU | 618,559 | [
"(",
"set_attr",
"<STR_LIT>",
"\t",
"<STR_LIT>",
")",
"]",
")"
] | [
"(",
"match_operand",
":",
"HI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"\t",
"<STR_LIT>",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 618,560 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] | [
"def",
"A2_orp",
":",
"HInst",
"<",
"(",
"outs",
"DoubleRegs",
":",
"$",
"Rdd32",
")",
",",
"(",
"ins",
"DoubleRegs",
":",
"$",
"Rss32",
",",
"DoubleRegs",
":",
"$",
"Rtt32",
")",
",",
"<STR_LIT>",
",",
"tc_946df596",
",",
"TypeALU64",
">",
",",
"Enc... |
LLVM | Mips | CPP | stmt_completion | CPU | 618,561 | [
")",
")",
"{"
] | [
"void",
"addSImmOperands",
"(",
"MCInst",
"&",
"Inst",
",",
"unsigned",
"N",
")",
"const",
"{",
"if",
"(",
"isImm",
"(",
")",
"&&",
"!",
"isConstantImm",
"("
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 618,562 | [
"}"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Ii",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"Mu2",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Mu2",
"{",
"<NUM_LIT>",
"-",
"<N... |
LLVM | Hexagon | TD | stmt_completion | DSP | 618,563 | [
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"hasNewVal... |
GCC | rs6000 | MD | next_suggestion | CPU | 618,564 | [
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
")",
")",
")"
] | [
"(",
"define_predicate",
"<STR_LIT>",
"(",
"ior",
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
")"
] |
LLVM | Mips | TD | next_suggestion | CPU | 618,565 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"code_",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"code_",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"Inst",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] |
GCC | mips | MD | stmt_completion | CPU | 618,566 | [
"<STR_LIT>",
")",
"(",
"V4QI",
"<STR_LIT>",
")",
"]",
")"
] | [
"(",
"define_mode_attr",
"dspfmt1_1",
"[",
"(",
"SI",
"<STR_LIT>",
")",
"(",
"V2HI"
] |
LLVM | X86 | TD | stmt_completion | CPU | 618,567 | [
"i32",
"<NUM_LIT>",
")",
")",
"]",
">",
",",
"TB",
";"
] | [
"def",
"PREFETCHT1",
":",
"I",
"<",
"<NUM_LIT>",
",",
"MRM2m",
",",
"(",
"outs",
")",
",",
"(",
"ins",
"i8mem",
":",
"$",
"src",
")",
",",
"<STR_LIT>",
",",
"[",
"(",
"prefetch",
"addr",
":",
"$",
"src",
",",
"imm",
",",
"(",
"i32",
"<NUM_LIT>",
... |
LLVM | ARM | CPP | next_suggestion | CPU | 618,568 | [
"}"
] | [
"if",
"(",
"pSym",
".",
"isDyn",
"(",
")",
"||",
"pSym",
".",
"isUndef",
"(",
")",
"||",
"pFactory",
".",
"getTarget",
"(",
")",
".",
"isSymbolPreemptible",
"(",
"pSym",
")",
")",
"return",
"false",
";",
"return",
"true",
";"
] |
LLVM | X86 | CPP | next_suggestion | CPU | 618,569 | [
"}"
] | [
"const",
"Value",
"*",
"SrcSV",
"=",
"cast",
"<",
"SrcValueSDNode",
">",
"(",
"Op",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
")",
"->",
"getValue",
"(",
")",
";",
"SDLoc",
"DL",
"(",
"Op",
")",
";",
"return",
"DAG",
".",
"getMemcpy",
"(",
"Chain",
... |
LLVM | Mips | TD | stmt_completion | CPU | 618,570 | [
",",
"CLZ_MMR6_DESC",
",",
"ISA_MICROMIPS32R6",
";"
] | [
"def",
"CLZ_MMR6",
":",
"R6MMR6Rel",
",",
"CLZ_MMR6_ENC"
] |
LLVM | ARM64 | CPP | next_suggestion | CPU | 618,571 | [
"}"
] | [
"assert",
"(",
"MCE",
"&&",
"<STR_LIT>",
"Invalid constant immediate operand!",
"<STR_LIT>",
")",
";",
"Inst",
".",
"addOperand",
"(",
"MCOperand",
"::",
"CreateImm",
"(",
"MCE",
"->",
"getValue",
"(",
")",
")",
")",
";"
] |
LLVM | X86 | TD | next_suggestion | CPU | 618,572 | [
"}"
] | [
"let",
"Latency",
"=",
"<NUM_LIT>",
";",
"let",
"NumMicroOps",
"=",
"<NUM_LIT>",
";"
] |
LLVM | Mips | TD | stmt_completion | CPU | 618,573 | [
"MSA128WOpnd",
">",
";"
] | [
"class",
"FSOR_W_DESC",
":",
"MSA_3RF_DESC_BASE",
"<",
"<STR_LIT>",
",",
"int_mips_fsor_w",
","
] |
LLVM | AMDGPU | TD | program_repair | GPU | 618,574 | [
"<FIXS>",
"MnemonicAlias",
"!",
"if",
"(",
"!",
"empty",
"(",
"pseudo_mnemonic",
")",
",",
"ps32",
".",
"Mnemonic",
",",
"pseudo_mnemonic",
")",
",",
"asm_name",
">",
",",
"Requires",
"[",
"isGFX11Plus",
"]",
">",
";",
"<FIXE>",
"<FIXS>",
"MnemonicAlias",
... | [
"VOPC_Real",
"ps32",
",",
"SIEncodingFamily",
".",
"GFX11",
",",
"asm_name",
"#",
"<STR_LIT>",
">",
",",
"VOPCe",
"op",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
">",
",",
"<BUGS>",
"MnemonicAlias",
"ps32",
".",
"Mnemonic",
",",
"asm_name",
">",
",",
"Requi... |
GCC | rs6000 | MD | stmt_completion | CPU | 618,575 | [
")",
"]"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"V4SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"unspec",
":",
"V4SI",
"[",
"(",
"match_operand",
":",
"V8HI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"V8HI",
"<NUM_LIT>",
"<... |
LLVM | X86 | CPP | code_generation | CPU | 618,576 | [
"bool",
"FPS",
"::",
"runOnMachineFunction",
"(",
"MachineFunction",
"&",
"MF",
")",
"{",
"bool",
"FPIsUsed",
"=",
"false",
";",
"static_assert",
"(",
"X86",
"::",
"FP6",
"==",
"X86",
"::",
"FP0",
"+",
"<NUM_LIT>",
",",
"<STR_LIT>",
"Register enums aren't sort... | [
"runOnMachineFunction",
"-",
"Emit",
"the",
"function",
"body",
"."
] |
LLVM | X86 | CPP | code_generation | CPU | 618,577 | [
"const",
"MCExpr",
"*",
"X86_64MachoTargetObjectFile",
"::",
"getIndirectSymViaGOTPCRel",
"(",
"const",
"MCSymbol",
"*",
"Sym",
",",
"const",
"MCValue",
"&",
"MV",
",",
"int64_t",
"Offset",
",",
"MachineModuleInfo",
"*",
"MMI",
",",
"MCStreamer",
"&",
"Streamer",
... | [
"Get",
"the",
"target",
"specific",
"PC",
"relative",
"GOT",
"entry",
"relocation",
"."
] |
LLVM | X86 | CPP | next_suggestion | CPU | 618,578 | [
"CI",
"=",
"BuildMI",
"(",
"MBB",
",",
"MBBI",
",",
"DL",
",",
"TII",
".",
"get",
"(",
"CallOp",
")",
")",
".",
"addExternalSymbol",
"(",
"MF",
".",
"createExternalSymbolName",
"(",
"Symbol",
")",
")",
";"
] | [
"bool",
"IsLargeCodeModel",
"=",
"MF",
".",
"getTarget",
"(",
")",
".",
"getCodeModel",
"(",
")",
"==",
"CodeModel",
"::",
"Large",
";",
"unsigned",
"CallOp",
";",
"if",
"(",
"Is64Bit",
")",
"CallOp",
"=",
"IsLargeCodeModel",
"?",
"X86",
"::",
"CALL64r",
... |
LLVM | Videocore | CPP | code_generation | DSP | 618,579 | [
"void",
"VideocoreRegisterInfo",
"::",
"eliminateFrameIndex",
"(",
"MachineBasicBlock",
"::",
"iterator",
"II",
",",
"int",
"SPAdj",
",",
"unsigned",
"int",
"FIOperandNo",
",",
"RegScavenger",
"*",
"RS",
")",
"const",
"{",
"assert",
"(",
"SPAdj",
"==",
"<NUM_LIT... | [
"This",
"method",
"must",
"be",
"overriden",
"to",
"eliminate",
"abstract",
"frame",
"indices",
"from",
"instructions",
"which",
"may",
"use",
"them",
"."
] |
LLVM | ARM64 | TD | stmt_completion | CPU | 618,580 | [
"=",
"<NUM_LIT>",
";"
] | [
"def",
"Wrri",
":",
"BaseExtractImm",
"<",
"GPR32",
",",
"imm0_31",
",",
"asm",
",",
"[",
"(",
"set",
"GPR32",
":",
"$",
"Rd",
",",
"(",
"ARM64Extr",
"GPR32",
":",
"$",
"Rn",
",",
"GPR32",
":",
"$",
"Rm",
",",
"imm0_31",
":",
"$",
"imm",
")",
"... |
GCC | alpha | CPP | next_suggestion | MPU | 618,581 | [
"splay_tree_foreach",
"(",
"func",
"->",
"links",
",",
"alpha_write_one_linkage",
",",
"stream",
")",
";"
] | [
"func",
"=",
"(",
"struct",
"alpha_funcs",
"*",
")",
"node",
"->",
"value",
";",
"fputs",
"(",
"<STR_LIT>",
"\\t.name ",
"<STR_LIT>",
",",
"stream",
")",
";",
"assemble_name",
"(",
"stream",
",",
"funname",
")",
";",
"fputs",
"(",
"<STR_LIT>",
"..na\\n",
... |
LLVM | ARM | TD | next_suggestion | CPU | 618,582 | [
"let",
"PrintMethod",
"=",
"<STR_LIT>",
";"
] | [
"return",
"(",
"(",
"uint64_t",
")",
"Imm",
")",
"<",
"<NUM_LIT>",
";",
"}",
"]",
">",
"{",
"let",
"ParserMatchClass",
"=",
"VectorIndex16Operand",
";"
] |
LLVM | X86 | CPP | stmt_completion | CPU | 618,583 | [
"CCode",
")",
";"
] | [
"if",
"(",
"NewSetCC",
".",
"getNode",
"(",
")",
")",
"return",
"NewSetCC",
";",
"}",
"if",
"(",
"Op1",
".",
"getOpcode",
"(",
")",
"==",
"ISD",
"::",
"Constant",
"&&",
"(",
"cast",
"<",
"ConstantSDNode",
">",
"(",
"Op1",
")",
"->",
"getZExtValue",
... |
LLVM | HSAIL | CPP | next_suggestion | Virtual ISA | 618,584 | [
"}"
] | [
"if",
"(",
"!",
"ST",
"||",
"!",
"ST",
"->",
"isOpaque",
"(",
")",
")",
"return",
"NotOpaque",
";",
"return",
"StringSwitch",
"<",
"OpaqueType",
">",
"(",
"ST",
"->",
"getName",
"(",
")",
")",
".",
"Cases",
"(",
"<STR_LIT>",
"opencl.image1d_t",
"<STR_L... |
LLVM | Hexagon | CPP | next_suggestion | DSP | 618,585 | [
"}"
] | [
"for",
"(",
"auto",
"&",
"MO",
":",
"I",
".",
"operands",
"(",
")",
")",
"{",
"if",
"(",
"MO",
".",
"isRegMask",
"(",
")",
"&&",
"MO",
".",
"clobbersPhysReg",
"(",
"DepReg",
")",
")",
"return",
"true",
";",
"if",
"(",
"MO",
".",
"isReg",
"(",
... |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 618,586 | [
";"
] | [
"if",
"(",
"MFI",
"->",
"hasDispatchID",
"(",
")",
")",
"header",
".",
"code_properties",
"|=",
"AMD_CODE_PROPERTY_ENABLE_SGPR_DISPATCH_ID",
";",
"if",
"(",
"MFI",
"->",
"hasFlatScratchInit",
"(",
")",
")",
"header",
".",
"code_properties",
"|=",
"AMD_CODE_PROPERT... |
LLVM | Hexagon | CPP | code_generation | DSP | 618,587 | [
"void",
"HexagonPacketizerList",
"::",
"undoChangedOffset",
"(",
"MachineInstr",
"&",
"MI",
")",
"{",
"unsigned",
"BP",
",",
"OP",
";",
"if",
"(",
"!",
"HII",
"->",
"getBaseAndOffsetPosition",
"(",
"MI",
",",
"BP",
",",
"OP",
")",
")",
"llvm_unreachable",
... | [
"Undo",
"the",
"changed",
"offset",
"."
] |
LLVM | MBlaze | CPP | stmt_completion | MPU | 618,588 | [
"getMBlazeTargetMachine",
"(",
")",
")",
")",
";"
] | [
"PM",
"->",
"add",
"(",
"createMBlazeDelaySlotFillerPass",
"("
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 618,589 | [
"let",
"isFP",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 618,590 | [
"}"
] | [
"let",
"addrMode",
"=",
"BaseRegOffset",
";",
"let",
"accessSize",
"=",
"HalfWordAccess",
";",
"let",
"mayLoad",
"=",
"<NUM_LIT>",
";",
"let",
"CextOpcode",
"=",
"<STR_LIT>",
";",
"let",
"InputType",
"=",
"<STR_LIT>",
";",
"let",
"BaseOpcode",
"=",
"<STR_LIT>"... |
LLVM | Mips | TD | stmt_completion | CPU | 618,591 | [
"<NUM_LIT>",
">",
";"
] | [
"class",
"FDIV_D_ENC",
":",
"MSA_3RF_FMT",
"<",
"<NUM_LIT>",
",",
"<NUM_LIT>",
","
] |
LLVM | ARM | CPP | next_suggestion | CPU | 618,592 | [
"MIRBuilder",
".",
"buildInstr",
"(",
"ARM",
"::",
"ADJCALLSTACKUP",
")",
".",
"addImm",
"(",
"ArgHandler",
".",
"StackSize",
")",
".",
"addImm",
"(",
"<NUM_LIT>",
")",
".",
"add",
"(",
"predOps",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
")",
";"
] | [
"bool",
"IsVarArg",
"=",
"false",
";",
"SmallVector",
"<",
"ArgInfo",
",",
"<NUM_LIT>",
">",
"ArgInfos",
";",
"for",
"(",
"auto",
"Arg",
":",
"Info",
".",
"OrigArgs",
")",
"{",
"if",
"(",
"!",
"isSupportedType",
"(",
"DL",
",",
"TLI",
",",
"Arg",
"."... |
LLVM | AArch64 | TD | next_suggestion | CPU | 618,593 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"MRm",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"Imm",
"{",
"<NUM_LIT>",
"}",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"Imm",
"{",
"<NUM_LIT>",
"}",
";"
] |
LLVM | ARM | CPP | program_repair | CPU | 618,594 | [
"<FIXS>",
"if",
"(",
"auto",
"*",
"Ld",
"=",
"dyn_cast",
"LoadInst",
">",
"(",
"V",
")",
")",
"{",
"<FIXE>"
] | [
"if",
"(",
"auto",
"*",
"I",
"=",
"dyn_cast",
"Instruction",
">",
"(",
"V",
")",
")",
"{",
"if",
"(",
"I",
"->",
"mayWriteToMemory",
"(",
")",
")",
"ReadOnly",
"=",
"false",
";",
"<BUGS>",
"if",
"(",
"auto",
"*",
"Ld",
"=",
"dyn_cast",
"LoadInst",
... |
LLVM | Hexagon | TD | stmt_completion | DSP | 618,595 | [
"<NUM_LIT>",
";"
] | [
"def",
"F2_sfmpy",
":",
"HInst",
"<",
"(",
"outs",
"IntRegs",
":",
"$",
"Rd32",
")",
",",
"(",
"ins",
"IntRegs",
":",
"$",
"Rs32",
",",
"IntRegs",
":",
"$",
"Rt32",
")",
",",
"<STR_LIT>",
",",
"tc_3b470976",
",",
"TypeM",
">",
",",
"Enc_5ab2be",
"{... |
LLVM | MOS | CPP | stmt_completion | MPU | 618,596 | [
",",
"MII",
",",
"MRI",
")",
";"
] | [
"case",
"<NUM_LIT>",
":",
"return",
"new",
"MOSInstPrinter",
"(",
"MAI",
",",
"MII",
",",
"MRI",
")",
";",
"break",
";",
"case",
"<NUM_LIT>",
":",
"return",
"new",
"MOSInstPrinterCA65",
"(",
"MAI"
] |
GCC | i386 | MD | stmt_completion | CPU | 618,597 | [
")",
")"
] | [
"(",
"define_attr",
"<STR_LIT>",
"<STR_LIT>",
"(",
"const_string",
"<STR_LIT>"
] |
GCC | arm | CPP | next_suggestion | CPU | 618,598 | [
"}"
] | [
"vmls_u32",
"(",
"uint32x2_t",
"_",
"_",
"a",
",",
"uint32x2_t",
"_",
"_",
"b",
",",
"uint32x2_t",
"_",
"_",
"c",
")",
"{",
"return",
"(",
"uint32x2_t",
")",
"_",
"_",
"builtin_neon_vmlsv2si",
"(",
"(",
"int32x2_t",
")",
"_",
"_",
"a",
",",
"(",
"i... |
LLVM | Mips | CPP | next_suggestion | CPU | 618,599 | [
"MBB",
".",
"erase",
"(",
"(",
"--",
"I",
")",
".",
"getReverse",
"(",
")",
",",
"FirstBr",
")",
";"
] | [
"MachineBasicBlock",
"::",
"iterator",
"FirstBr",
"=",
"++",
"I",
".",
"getReverse",
"(",
")",
";",
"for",
"(",
"removed",
"=",
"<NUM_LIT>",
";",
"I",
"!=",
"REnd",
"&&",
"removed",
"<",
"<NUM_LIT>",
";",
"++",
"I",
",",
"++",
"removed",
")",
"if",
"... |
Subsets and Splits
No community queries yet
The top public SQL queries from the community will appear here once available.