Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
GCC
frv
MD
next_suggestion
VLIW
619,800
[ "(", "ior", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_expand", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
ARM
TD
stmt_completion
CPU
619,801
[ "$", "Vd", ",", "QPR", ":", "$", "Vn", ",", "QPR", ":", "$", "Vm", ")", ">", ",", "Requires", "<", "[", "HasNEON", "]", ">", ";" ]
[ "def", ":", "Pat", "<", "(", "v4i32", "(", "or", "(", "and", "QPR", ":", "$", "Vn", ",", "QPR", ":", "$", "Vd", ")", ",", "(", "and", "QPR", ":", "$", "Vm", ",", "(", "vnotq", "QPR", ":", "$", "Vd", ")", ")", ")", ")", ",", "(", "VBSLq"...
LLVM
X86
CPP
program_repair
CPU
619,802
[ "<FIXS>", "SwitchToSection", "(", "getObjFileLowering", "(", ")", ".", "SectionForGlobal", "(", "F", ",", "TM", ")", ")", ";", "<FIXE>" ]
[ "if", "(", "Subtarget", "->", "isTargetCygMing", "(", ")", ")", "DecorateCygMingName", "(", "CurrentFnName", ",", "F", ")", ";", "<BUGS>", "SwitchToSection", "(", "TAI", "->", "SectionForGlobal", "(", "F", ")", ")", ";", "<BUGE>", "switch", "(", "F", "->",...
GCC
rs6000
MD
stmt_completion
CPU
619,803
[ ")", ")" ]
[ "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>" ]
GCC
arm
MD
stmt_completion
CPU
619,804
[ "<NUM_LIT>", ")", "(", "match_dup", "<NUM_LIT>", ")", ")" ]
[ "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "(", "zero_extract", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR...
LLVM
TPC
TD
next_suggestion
Virtual ISA
619,805
[ "let", "Constraints", "=", "<STR_LIT>", ";" ]
[ "class", "VpuInst_MovIType", "<", "bits", "<", "<NUM_LIT>", ">", "opc", ",", "RegisterClass", "Rdst", ",", "Operand", "Isrc", ",", "string", "asmstr", ",", "Operand", "Pred", ">", ":", "VectorInstShort", "<", "opc", ",", "asmstr", ">", "{", "let", "OutOper...
LLVM
PowerPC
CPP
next_suggestion
CPU
619,806
[ "}" ]
[ "emitAccSpillRestoreInfo", "(", "MBB", ",", "IsPrimed", ",", "false", ")", ";", "if", "(", "IsPrimed", ")", "BuildMI", "(", "MBB", ",", "II", ",", "DL", ",", "TII", ".", "get", "(", "PPC", "::", "XXMFACC", ")", ",", "SrcReg", ")", ".", "addReg", "(...
GCC
arm
MD
stmt_completion
CPU
619,807
[ "<STR_LIT>", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>" ]
GCC
i386
CPP
next_suggestion
CPU
619,808
[ "if", "(", "TARGET_AVX", "&&", "REG_P", "(", "operands", "[", "<NUM_LIT>", "]", ")", "&&", "REG_P", "(", "operands", "[", "<NUM_LIT>", "]", ")", ")", "return", "<STR_LIT>", "vmovsd\\t{%d1, %0|%0, %d1}", "<STR_LIT>", ";" ]
[ "if", "(", "HAVE_AS_IX86_INTERUNIT_MOVQ", ")", "return", "<STR_LIT>", "%vmovq\\t{%q1, %0|%0, %q1}", "<STR_LIT>", ";", "else", "return", "<STR_LIT>", "%vmovd\\t{%q1, %0|%0, %q1}", "<STR_LIT>", ";", "}", "else", "return", "<STR_LIT>", "%vmovq\\t{%1, %0|%0, %1}", "<STR_LIT>", ...
GCC
nds32
MD
next_suggestion
CPU
619,809
[ "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")" ]
[ "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "high", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr"...
GCC
mips
CPP
code_generation
CPU
619,810
[ "void", "mips_expand_scc", "(", "rtx", "operands", "[", "]", ")", "{", "rtx", "target", "=", "operands", "[", "<NUM_LIT>", "]", ";", "enum", "rtx_code", "code", "=", "GET_CODE", "(", "operands", "[", "<NUM_LIT>", "]", ")", ";", "rtx", "op0", "=", "oper...
[ "Try", "performing", "the", "comparison", "in", "OPERANDS", "[", "1", "]", ",", "whose", "arms", "are", "OPERANDS", "[", "2", "]", "and", "OPERAND", "[", "3", "]", ".", "Store", "the", "result", "in", "OPERANDS", "[", "0", "]", ".", "On", "64-bit", ...
LLVM
AMDGPU
CPP
stmt_completion
GPU
619,811
[ "StoreSize", ";" ]
[ "unsigned", "GCNTTIImpl", "::", "getStoreVectorFactor", "(", "unsigned", "VF", ",", "unsigned", "StoreSize", ",", "unsigned", "ChainSizeInBytes", ",", "VectorType", "*", "VecTy", ")", "const", "{", "unsigned", "VecRegBitWidth", "=", "VF", "*" ]
LLVM
Hexagon
TD
next_suggestion
DSP
619,812
[ "let", "opExtendable", "=", "<NUM_LIT>", ";" ]
[ "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", "addrMode", "=", "BaseLongOffset", ";", "let", "accessSize", "=", "WordAccess", ";", "let", "mayLoad", "=", "<NUM_LIT>", ";", "let", "isExtended", "=", "<NUM_LIT>", ";", "let", "CextOpcode", "=", "<STR_LIT>", ...
LLVM
AMDGPU
CPP
stmt_completion
GPU
619,813
[ "=", "<NUM_LIT>", ")", ":" ]
[ "R600FrameLowering", "(", "StackDirection", "D", ",", "unsigned", "StackAl", ",", "int", "LAO", ",", "unsigned", "TransAl" ]
GCC
aarch64
CPP
stmt_completion
CPU
619,814
[ "_", "a", ")", "{" ]
[ "vcgtzq_s32", "(", "int32x4_t", "_" ]
GCC
c6x
MD
next_suggestion
VLIW
619,815
[ "<STR_LIT>" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "V2HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "bswap", ":", "V2HI", "(", "match_operand", ":", "V2HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LI...
LLVM
AArch64
CPP
stmt_completion
CPU
619,816
[ "UseAlternateSExtLoadCVTF32Pattern", ";" ]
[ "bool", "useAlternateSExtLoadCVTF32Pattern", "(", ")", "const", "{", "return" ]
LLVM
ARM
CPP
program_repair
CPU
619,817
[ "<FIXS>", "MachinePointerInfo", "::", "getStack", "(", "DAG", ".", "getMachineFunction", "(", ")", ",", "LocMemOffset", ")", ")", ";", "<FIXE>" ]
[ "StackPtr", ",", "PtrOff", ")", ";", "return", "DAG", ".", "getStore", "(", "Chain", ",", "dl", ",", "Arg", ",", "PtrOff", ",", "<BUGS>", "MachinePointerInfo", "::", "getStack", "(", "DAG", ".", "getMachineFunction", "(", ")", ",", "LocMemOffset", ")", "...
GCC
rs6000
MD
stmt_completion
CPU
619,818
[ ")", ")", ")" ]
[ "(", "const_int", "<NUM_LIT>", ")", ")", ")", "(", "clobber", "(", "match_scratch", ":", "GPR", "<NUM_LIT>", "<STR_LIT>", ")", ")", "(", "clobber", "(", "reg", ":", "GPR", "CA_REGNO", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "<STR_LIT>", "[", "(", "set",...
LLVM
Mips
CPP
next_suggestion
CPU
619,819
[ "return", "&", "Mips", "::", "GPR32RegClass", ";" ]
[ "const", "unsigned", "TySize", "=", "Ty", ".", "getSizeInBits", "(", ")", ";", "if", "(", "isRegInGprb", "(", "Reg", ",", "MRI", ")", ")", "{", "assert", "(", "(", "Ty", ".", "isScalar", "(", ")", "||", "Ty", ".", "isPointer", "(", ")", ")", "&&"...
GCC
i386
CPP
next_suggestion
CPU
619,820
[ "if", "(", "upper_mode", "==", "SImode", ")", "parts", "[", "<NUM_LIT>", "]", "=", "gen_int_mode", "(", "l", "[", "<NUM_LIT>", "]", ",", "SImode", ")", ";" ]
[ "if", "(", "mode", "==", "TImode", ")", "split_double_mode", "(", "mode", ",", "&", "operand", ",", "<NUM_LIT>", ",", "&", "parts", "[", "<NUM_LIT>", "]", ",", "&", "parts", "[", "<NUM_LIT>", "]", ")", ";", "if", "(", "mode", "==", "XFmode", "||", ...
LLVM
X86
TD
program_repair
CPU
619,821
[ "<FIXS>", "XOP", ",", "VVVV", ",", "XOPA", ";", "<FIXE>", "<FIXS>", "XOP", ",", "VVVV", ",", "XOPA", ";", "<FIXE>" ]
[ "def", "rri", ":", "Ii32", "<NUM_LIT>", ",", "MRM0r", ",", "(", "outs", ")", ",", "(", "ins", "RC", ":", "$", "src0", ",", "GR32", ":", "$", "src1", ",", "i32imm", ":", "$", "cntl", ")", ",", "<STR_LIT>", ",", "[", "(", "set", "EFLAGS", ",", ...
GCC
s390
MD
next_suggestion
MPU
619,822
[ "<STR_LIT>", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
GCC
aarch64
MD
next_suggestion
CPU
619,823
[ "(", "V3x4BF", "<STR_LIT>", ")", "(", "V3x8BF", "<STR_LIT>", ")" ]
[ "(", "V2x4BF", "<STR_LIT>", ")", "(", "V2x8BF", "<STR_LIT>", ")", "(", "V3x8QI", "<STR_LIT>", ")", "(", "V3x16QI", "<STR_LIT>", ")", "(", "V3x4HI", "<STR_LIT>", ")", "(", "V3x8HI", "<STR_LIT>", ")", "(", "V3x2SI", "<STR_LIT>", ")", "(", "V3x4SI", "<STR_LIT...
LLVM
SystemZ
CPP
next_suggestion
CPU
619,824
[ "return", "canUseBlockOperation", "(", "Store", ",", "Load", ")", ";" ]
[ "if", "(", "Size", ">", "<NUM_LIT>", "&&", "Size", "<=", "<NUM_LIT>", ")", "{", "if", "(", "<STR_LIT>", "::", "<STR_LIT>", "(", "Load", "->", "getBasePtr", "(", ")", ".", "getOpcode", "(", ")", ")", ")", "return", "false", ";", "if", "(", "<STR_LIT>"...
LLVM
Hexagon
TD
next_suggestion
DSP
619,825
[ "let", "opExtentBits", "=", "<NUM_LIT>", ";" ]
[ "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isPredicatedFalse", "=", "<NUM_LIT>", ";", "let", "isTerminator", "=", "<NUM_LIT>", ";", "let", "isBranch", "=", "<NUM_LIT>", ";", "let", "isPredicatedNew", "=", "<NUM_LIT>", ";", "let", "cofRelax1", "=", "...
GCC
mn10300
CPP
code_generation
MPU
619,826
[ "static", "int", "mn10300_adjust_sched_cost", "(", "rtx_insn", "*", "insn", ",", "rtx", "link", ",", "rtx_insn", "*", "dep", ",", "int", "cost", ")", "{", "rtx", "insn_set", ";", "rtx", "dep_set", ";", "int", "timings", ";", "if", "(", "!", "TARGET_AM33"...
[ "Update", "scheduling", "costs", "for", "situations", "that", "can", "not", "be", "described", "using", "the", "attributes", "and", "DFA", "machinery", ".", "DEP", "is", "the", "insn", "being", "scheduled", ".", "INSN", "is", "the", "previous", "insn", ".", ...
LLVM
ARM64
TD
next_suggestion
CPU
619,827
[ "}" ]
[ "let", "ParserMatchClass", "=", "MemoryIndexed16Operand", ";", "let", "MIOperandInfo", "=", "(", "ops", "GPR64sp", ":", "$", "base", ",", "i64imm", ":", "$", "offset", ")", ";" ]
LLVM
ARM
CPP
stmt_completion
CPU
619,828
[ ")", ";" ]
[ "uint32_t", "ARMMCCodeEmitter", "::", "getMVEPairVectorIndexOpValue", "(", "const", "MCInst", "&", "MI", ",", "unsigned", "OpIdx", ",", "SmallVectorImpl", "<", "MCFixup", ">", "&", "Fixups", ",", "const", "MCSubtargetInfo", "&", "STI", ")", "const", "{", "const"...
LLVM
Hexagon
TD
stmt_completion
DSP
619,829
[ "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "def", "J4_cmpeq_tp1_jump_nt", ":", "HInst", "<", "(", "outs", ")", ",", "(", "ins", "GeneralSubRegs", ":", "$", "Rs16", ",", "GeneralSubRegs", ":", "$", "Rt16", ",", "b30_2Imm", ":", "$", "Ii", ")", ",", "<STR_LIT>", ",", "tc_56336eb0", ",", "TypeCJ", ...
LLVM
PowerPC
CPP
code_generation
CPU
619,830
[ "SDValue", "PPCTargetLowering", "::", "getSqrtInputTest", "(", "SDValue", "Op", ",", "SelectionDAG", "&", "DAG", ",", "const", "DenormalMode", "&", "Mode", ")", "const", "{", "EVT", "VT", "=", "Op", ".", "getValueType", "(", ")", ";", "if", "(", "!", "is...
[ "Return", "a", "target-dependent", "comparison", "result", "if", "the", "input", "operand", "is", "suitable", "for", "use", "with", "a", "square", "root", "estimate", "calculation", "." ]
LLVM
ARM
CPP
stmt_completion
CPU
619,831
[ "SplitArgInfos", ",", "ArgHandler", ")", ")", "return", "false", ";" ]
[ "CCAssignFn", "*", "AssignFn", "=", "TLI", ".", "CCAssignFnForCall", "(", "F", ".", "getCallingConv", "(", ")", ",", "F", ".", "isVarArg", "(", ")", ")", ";", "FormalArgHandler", "ArgHandler", "(", "MIRBuilder", ",", "MIRBuilder", ".", "getMF", "(", ")", ...
LLVM
Xtensa
CPP
code_generation
MPU
619,832
[ "void", "XtensaInstrInfo", "::", "storeRegToStackSlot", "(", "MachineBasicBlock", "&", "MBB", ",", "MachineBasicBlock", "::", "iterator", "I", ",", "unsigned", "SrcReg", ",", "bool", "isKill", ",", "int", "FrameIndex", ",", "const", "TargetRegisterClass", "*", "RC...
[ "Store", "the", "specified", "register", "of", "the", "given", "register", "class", "to", "the", "specified", "stack", "frame", "index", "." ]
LLVM
TPC
TD
stmt_completion
Virtual ISA
619,833
[ ";" ]
[ "let", "OutOperandList", "=", "(", "outs", "Rdst", ":", "$", "dest", ")", ";", "let", "InOperandList", "=", "(", "ins", "TPCImm", "<", "Isrc", ">", ":", "$", "src", ",", "SwitchSet", ":", "$", "sw", ",", "Rdst", ":", "$", "income", ",", "SPred", ...
LLVM
X86
CPP
next_suggestion
CPU
619,834
[ "llvm_unreachable", "(", "<STR_LIT>", "All 256->128 cases should have been handled above!", "<STR_LIT>", ")", ";" ]
[ "if", "(", "(", "VT", "==", "MVT", "::", "v4i32", ")", "&&", "(", "InVT", "==", "MVT", "::", "v4i64", ")", ")", "{", "In", "=", "DAG", ".", "getBitcast", "(", "MVT", "::", "v8i32", ",", "In", ")", ";", "if", "(", "Subtarget", ".", "hasInt256", ...
GCC
aarch64
MD
next_suggestion
CPU
619,835
[ "UNSPEC_SQRSHRN", "UNSPEC_UQRSHRN", "]", ")" ]
[ "(", "define_int_iterator", "VQSHRN_N", "[", "UNSPEC_SQSHRUN", "UNSPEC_SQRSHRUN", "UNSPEC_SQSHRN", "UNSPEC_UQSHRN" ]
LLVM
ARM64
CPP
next_suggestion
CPU
619,836
[ "}" ]
[ "static", "ARM64MCExpr", "::", "VariantKind", "Variants", "[", "]", "=", "{", "ARM64MCExpr", "::", "VK_ABS_G3", "}", ";", "return", "isMovWSymbol", "(", "Variants", ")", ";" ]
GCC
s390
MD
stmt_completion
MPU
619,837
[ ")" ]
[ "(", "define_subst_attr", "<STR_LIT>", "<STR_LIT>", "<STR_LIT>", "<STR_LIT>" ]
LLVM
PowerPC
CPP
program_repair
CPU
619,838
[ "<FIXS>", "return", "CurDAG", "->", "SelectNodeTo", "(", "N", ",", "PPC", "::", "NEG", ",", "MVT", "::", "i32", ",", "PT", ")", ".", "Val", ";", "<FIXE>", "<FIXS>", "<FIXE>" ]
[ "SDOperand", "(", "CurDAG", "->", "getTargetNode", "(", "PPC", "::", "ADDZE", ",", "MVT", "::", "i32", ",", "SDOperand", "(", "Op", ",", "<NUM_LIT>", ")", ",", "SDOperand", "(", "Op", ",", "<NUM_LIT>", ")", ")", ",", "<NUM_LIT>", ")", ";", "<BUGS>", ...
GCC
nds32
MD
stmt_completion
CPU
619,839
[ ")", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>" ]
LLVM
AArch64
TD
next_suggestion
CPU
619,840
[ "}" ]
[ "def", "imm0_127", ":", "Operand", "<", "i32", ">", ",", "ImmLeaf", "<", "i32", ",", "[", "{", "return", "(", "(", "uint32_t", ")", "Imm", ")", "<", "<NUM_LIT>", ";", "}", "]", ">", "{", "let", "ParserMatchClass", "=", "Imm0_127Operand", ";", "let", ...
GCC
i386
CPP
stmt_completion
CPU
619,841
[ "count", ")", ";" ]
[ "static", "_", "_", "inline", "_", "_", "m64", "_", "mm_slli_pi64", "(", "_", "_", "m64", "_", "_", "m", ",", "int", "_", "_", "count", ")", "{", "return", "(", "_", "_", "m64", ")", "_", "_", "builtin_ia32_psllq", "(", "_", "_", "m", ",", "_...
LLVM
Hexagon
CPP
stmt_completion
DSP
619,842
[ "true", ")", ";" ]
[ "return", "CheckImmRange", "(", "<NUM_LIT>", "+", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "true", ",", "true", "," ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
619,843
[ "}" ]
[ "CallInst", "*", "CI", "=", "dyn_cast", "<", "CallInst", ">", "(", "I", ")", ";", "++", "I", ";", "if", "(", "!", "CI", ")", "continue", ";", "Function", "*", "Callee", "=", "CI", "->", "getCalledFunction", "(", ")", ";", "if", "(", "Callee", "==...
LLVM
AMDGPU
CPP
next_suggestion
GPU
619,844
[ "}" ]
[ "SDValue", "R600TargetLowering", "::", "LowerShiftParts", "(", "SDValue", "Op", ",", "SelectionDAG", "&", "DAG", ")", "const", "{", "SDValue", "Lo", ",", "Hi", ";", "expandShiftParts", "(", "Op", ".", "getNode", "(", ")", ",", "Lo", ",", "Hi", ",", "DAG"...
LLVM
PowerPC
CPP
next_suggestion
CPU
619,845
[ "return", "DAG", ".", "getMergeValues", "(", "RetOps", ",", "dl", ")", ";" ]
[ "SDValue", "Vals", "[", "<NUM_LIT>", "]", ",", "LoadChains", "[", "<NUM_LIT>", "]", ";", "for", "(", "unsigned", "Idx", "=", "<NUM_LIT>", ";", "Idx", "<", "<NUM_LIT>", ";", "++", "Idx", ")", "{", "SDValue", "Load", ";", "if", "(", "ScalarVT", "!=", "...
GCC
pa
CPP
next_suggestion
CPU
619,846
[ "rtx", "delta", "=", "GEN_INT", "(", "-", "actual_fsize", ")", ";" ]
[ "offset", "+=", "UNITS_PER_WORD", ";", "}", "}", "else", "{", "offset", "=", "local_fsize", "-", "actual_fsize", ";", "if", "(", "DO_FRAME_NOTES", "&&", "crtl", "->", "calls_eh_return", ")", "{", "unsigned", "int", "i", ",", "regno", ";", "for", "(", "i"...
LLVM
PowerPC
TD
stmt_completion
CPU
619,847
[ "VEXTUBLX", "(", "LI8", "<NUM_LIT>", ")", ",", "$", "S", ")", ",", "sub_32", ")", ")", ">", ";" ]
[ "def", ":", "Pat", "<", "(", "i32", "(", "vector_extract", "v16i8", ":", "$", "S", ",", "<NUM_LIT>", ")", ")", ",", "(", "i32", "(", "EXTRACT_SUBREG", "(" ]
GCC
rs6000
CPP
next_suggestion
CPU
619,848
[ "return", "rs6000_expand_vec_perm_const_1", "(", "target", ",", "op0", ",", "op1", ",", "perm0", ",", "perm1", ")", ";" ]
[ "perm0", "=", "INTVAL", "(", "XVECEXP", "(", "sel", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ")", ")", "&", "<NUM_LIT>", ";", "perm1", "=", "INTVAL", "(", "XVECEXP", "(", "sel", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ")", ")", "&", "<NUM_LIT>", ";" ]
LLVM
Mips
CPP
program_repair
CPU
619,849
[ "<FIXS>", "if", "(", "IsTailCall", ")", "IsTailCall", "=", "isEligibleForTailCallOptimization", "(", "MipsCCInfo", ",", "NextStackOffset", ",", "<FIXE>", "<FIXS>", "if", "(", "IsTailCall", ")", "+", "NumTailCalls", ";", "<FIXE>" ]
[ "unsigned", "NextStackOffset", "=", "CCInfo", ".", "getNextStackOffset", "(", ")", ";", "<BUGS>", "if", "(", "isTailCall", ")", "isTailCall", "=", "IsEligibleForTailCallOptimization", "(", "MipsCCInfo", ",", "NextStackOffset", ",", "<BUGE>", "*", "MF", ".", "getIn...
LLVM
ARM
TD
stmt_completion
CPU
619,850
[ "<STR_LIT>", ">", ";" ]
[ "def", "VLD3DUPd16", ":", "VLD3DUP", "<", "{", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "?", "}", "," ]
LLVM
AMDGPU
CPP
code_generation
GPU
619,851
[ "bool", "AMDGPUCallLowering", "::", "lowerCall", "(", "MachineIRBuilder", "&", "MIRBuilder", ",", "CallLoweringInfo", "&", "Info", ")", "const", "{", "if", "(", "Info", ".", "IsVarArg", ")", "{", "LLVM_DEBUG", "(", "dbgs", "(", ")", "<<", "<STR_LIT>", "Varia...
[ "This", "hook", "must", "be", "implemented", "to", "lower", "the", "given", "call", "instruction", ",", "including", "argument", "and", "return", "value", "marshalling", "." ]
LLVM
AArch64
CPP
stmt_completion
CPU
619,852
[ ";" ]
[ "StringRef", "getPassName", "(", ")", "const", "override", "{", "return", "STPSUPPRESS_PASS_NAME" ]
GCC
i386
MD
next_suggestion
CPU
619,853
[ "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
GCC
aarch64
CPP
next_suggestion
CPU
619,854
[ "if", "(", "qualifiers", "&", "qualifier_pointer", ")", "type", "=", "build_pointer_type", "(", "type", ")", ";" ]
[ "else", "type", "=", "aarch64_int_or_fp_type", "(", "mode", ",", "qualifiers", ")", ";", "gcc_assert", "(", "type", "!=", "NULL_TREE", ")", ";", "if", "(", "qualifiers", "&", "qualifier_const", ")", "type", "=", "build_qualified_type", "(", "type", ",", "TYP...
LLVM
Hexagon
TD
stmt_completion
DSP
619,855
[ ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", "InputType", "=", "<STR_LIT>" ]
LLVM
AArch64
CPP
program_repair
CPU
619,856
[ "<FIXS>", "unsigned", "TransferBytes", "=", "<NUM_LIT>", ";", "<FIXE>" ]
[ "bool", "Is64bitVec", "=", "false", ";", "bool", "IsLoadDup", "=", "false", ";", "bool", "IsLoad", "=", "false", ";", "<BUGS>", "unsigned", "TransferBytes", "=", "<NUM_LIT>", ";", "<BUGE>", "unsigned", "NumVecs", "=", "<NUM_LIT>", ";", "unsigned", "Opc", "="...
GCC
s390
MD
next_suggestion
MPU
619,857
[ "operands", "[", "<NUM_LIT>", "]", "=", "constm1_rtx" ]
[ "(", "define_split", "[", "(", "set", "(", "match_operand", ":", "INT", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "not", ":", "INT", "(", "match_operand", ":", "INT", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>", "[", "(", ...
LLVM
X86
TD
next_suggestion
CPU
619,858
[ "}" ]
[ "let", "ResourceCycles", "=", "Res", ";", "let", "NumMicroOps", "=", "UOps", ";" ]
LLVM
ARM64
TD
next_suggestion
CPU
619,859
[ "let", "DecoderMethod", "=", "<STR_LIT>", ";" ]
[ "class", "LoadStore64RO", "<", "bits", "<", "<NUM_LIT>", ">", "sz", ",", "bit", "V", ",", "bits", "<", "<NUM_LIT>", ">", "opc", ",", "RegisterClass", "regtype", ",", "string", "asm", ",", "dag", "ins", ",", "dag", "outs", ",", "list", "<", "dag", ">"...
LLVM
CSKY
CPP
code_generation
CPU
619,860
[ "bool", "CSKYAsmPrinter", "::", "PrintAsmMemoryOperand", "(", "const", "MachineInstr", "*", "MI", ",", "unsigned", "OpNo", ",", "const", "char", "*", "ExtraCode", ",", "raw_ostream", "&", "OS", ")", "{", "if", "(", "!", "ExtraCode", ")", "{", "const", "Mac...
[ "Print", "the", "specified", "operand", "of", "MI", ",", "an", "INLINEASM", "instruction", ",", "using", "the", "specified", "assembler", "variant", "as", "an", "address", "." ]
LLVM
ARM
CPP
next_suggestion
CPU
619,861
[ "}" ]
[ "return", "Result", ";", "}", "else", "if", "(", "Subtarget", "->", "isROPI", "(", ")", "&&", "IsRO", ")", "{", "SDValue", "G", "=", "DAG", ".", "getTargetGlobalAddress", "(", "GV", ",", "dl", ",", "PtrVT", ")", ";", "SDValue", "Result", "=", "DAG", ...
LLVM
PowerPC
CPP
stmt_completion
CPU
619,862
[ "nullptr", ";" ]
[ "const", "PPCSubtarget", "&", "Subtarget", "=", "FuncInfo", ".", "MF", "->", "getSubtarget", "<", "PPCSubtarget", ">", "(", ")", ";", "if", "(", "Subtarget", ".", "isPPC64", "(", ")", "&&", "Subtarget", ".", "isSVR4ABI", "(", ")", ")", "return", "new", ...
LLVM
ARM
CPP
stmt_completion
CPU
619,863
[ "(", ")", ";" ]
[ "return", "(", "intptr_t", ")", "(", "MR", "->", "getResultPointer", "(", ")", ")", ";", "case", "ARM", "::", "reloc_arm_pic_jt", ":", "return", "(", "intptr_t", ")", "(", "MR", "->", "getResultPointer", "(", ")", ")", "-", "MR", "->", "getConstantVal", ...
GCC
i386
CPP
stmt_completion
CPU
619,864
[ ",", "clob", ")", ";" ]
[ "use_sse", "=", "SSE_FLOAT_MODE_P", "(", "mode", ")", ";", "if", "(", "mode", "==", "SFmode", ")", "vmode", "=", "V4SFmode", ";", "else", "if", "(", "mode", "==", "DFmode", ")", "vmode", "=", "V2DFmode", ";", "}", "dst", "=", "operands", "[", "<NUM_L...
GCC
i386
CPP
next_suggestion
CPU
619,865
[ "}" ]
[ "if", "(", "target", ")", "target", "=", "target", "->", "function_symbol", "(", ")", ";", "if", "(", "target", "&&", "opt_for_fn", "(", "target", "->", "decl", ",", "optimize", ")", "&&", "!", "(", "profile_flag", "&&", "!", "flag_fentry", ")", ")", ...
GCC
i386
MD
stmt_completion
CPU
619,866
[ "truncate", "us_truncate", "]", ")" ]
[ "(", "define_code_iterator", "any_truncate", "[", "ss_truncate" ]
GCC
i386
CPP
program_repair
CPU
619,867
[ "<FIXS>", "gen", "=", "gen_mmx_pblendvb_v8qi", ";", "<FIXE>" ]
[ "{", "op_true", "=", "force_reg", "(", "mode", ",", "op_true", ")", ";", "<BUGS>", "gen", "=", "gen_mmx_pblendvb64", ";", "<BUGE>", "if", "(", "mode", "!=", "V8QImode", ")", "d", "=", "gen_reg_rtx", "(", "V8QImode", ")", ";", "op_false", "=", "gen_lowpar...
LLVM
SPIRV
CPP
stmt_completion
Virtual ISA
619,868
[ "true", ";" ]
[ "CmpInst", "::", "Predicate", "Cond", "=", "static_cast", "<", "CmpInst", "::", "Predicate", ">", "(", "MI", ".", "getOperand", "(", "<NUM_LIT>", ")", ".", "getPredicate", "(", ")", ")", ";", "if", "(", "(", "!", "ST", "->", "canDirectlyComparePointers", ...
GCC
tilepro
MD
stmt_completion
VLIW
619,869
[ ")", "]", ")" ]
[ "(", "use", "(", "reg", ":", "SI", "<NUM_LIT>", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>" ]
GCC
iq2000
CPP
next_suggestion
CPU
619,870
[ "emit_move_insn", "(", "mem", ",", "chain_value", ")", ";" ]
[ "emit_move_insn", "(", "mem", ",", "fnaddr", ")", ";", "mem", "=", "adjust_address", "(", "m_tramp", ",", "Pmode", ",", "TRAMPOLINE_CODE_SIZE", "+", "GET_MODE_SIZE", "(", "Pmode", ")", ")", ";" ]
LLVM
PowerPC
TD
program_repair
CPU
619,871
[ "<FIXS>", "}", "<FIXE>" ]
[ "defm", "FSQRTS", ":", "XForm_26r", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "(", "outs", "f4rc", ":", "$", "frD", ")", ",", "(", "ins", "f4rc", ":", "$", "frB", ")", ",", "<STR_LIT>", ",", "<STR_LIT>", ",", "IIC_FPSqrtS", ",", "[", "(", "set", "f32", "...
LLVM
X86
CPP
program_repair
CPU
619,872
[ "<FIXS>", "case", "X86", "::", "WIN_ALLOCA", ":", "return", "EmitLoweredWinAlloca", "(", "MI", ",", "BB", ")", ";", "<FIXE>" ]
[ "MachineBasicBlock", "*", "BB", ")", "const", "{", "switch", "(", "MI", "->", "getOpcode", "(", ")", ")", "{", "default", ":", "assert", "(", "false", "&&", "<STR_LIT>", "Unexpected instr type to insert", "<STR_LIT>", ")", ";", "<BUGS>", "case", "X86", "::",...
GCC
rs6000
CPP
stmt_completion
CPU
619,873
[ "v", ")", ")", ";" ]
[ "reg", "=", "gen_reg_rtx", "(", "mode", ")", ";", "rs6000_expand_vector_init", "(", "reg", ",", "gen_rtx_PARALLEL", "(", "mode", ",", "v", ")", ")", ";", "}", "else", "if", "(", "mode", "==", "V2DFmode", ")", "{", "rtx", "d", "=", "const_double_from_real...
LLVM
Hexagon
TD
next_suggestion
DSP
619,874
[ "let", "isBranch", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isTerminator", "=", "<NUM_LIT>", ";", "let",...
GCC
arm
CPP
next_suggestion
CPU
619,875
[ "}" ]
[ "vld1q_dup_u64", "(", "const", "uint64_t", "*", "_", "_", "a", ")", "{", "return", "(", "uint64x2_t", ")", "_", "_", "builtin_neon_vld1_dupv2di", "(", "(", "const", "_", "_", "builtin_neon_di", "*", ")", "_", "_", "a", ")", ";" ]
GCC
aarch64
CPP
stmt_completion
CPU
619,876
[ ")", "return", "NULL", ";" ]
[ "registered_function", "*", "rfn", "=", "function_table", "->", "find_with_hash", "(", "instance", ",", "instance", ".", "hash", "(", ")", ")", ";", "if", "(", "!", "rfn" ]
LLVM
PowerPC
CPP
next_suggestion
CPU
619,877
[ "}" ]
[ "if", "(", "TM", ".", "isPPC64", "(", ")", "&&", "MF", "->", "getInfo", "<", "PPCFunctionInfo", ">", "(", ")", "->", "isSplitCSR", "(", ")", ")", "return", "CSR_SRV464_TLS_PE_SaveList", ";", "bool", "SaveR2", "=", "MF", "->", "getRegInfo", "(", ")", "....
LLVM
ARM
CPP
next_suggestion
CPU
619,878
[ "AddOptionalDefs", "(", "BuildMI", "(", "*", "FuncInfo", ".", "MBB", ",", "FuncInfo", ".", "InsertPt", ",", "DbgLoc", ",", "TII", ".", "get", "(", "ARM", "::", "VCVTDS", ")", ",", "Result", ")", ".", "addReg", "(", "Op", ")", ")", ";" ]
[ "if", "(", "!", "Subtarget", "->", "hasVFP2Base", "(", ")", "||", "!", "Subtarget", "->", "hasFP64", "(", ")", ")", "return", "false", ";", "Value", "*", "V", "=", "I", "->", "getOperand", "(", "<NUM_LIT>", ")", ";", "if", "(", "!", "I", "->", "g...
GCC
alpha
MD
next_suggestion
MPU
619,879
[ "(", "define_cpu_unit", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_cpu_unit", "<STR_LIT>", "<STR_LIT>", ")", "(", "define_cpu_unit", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
AArch64
TD
stmt_completion
CPU
619,880
[ "v4i32", ",", "v4i16", ">", ";" ]
[ "def", "_4s4h", ":", "NeonI_3VDL", "<", "<NUM_LIT>", ",", "u", ",", "<NUM_LIT>", ",", "opcode", ",", "asmop", ",", "<STR_LIT>", ",", "<STR_LIT>", ",", "opnode", ",", "zext", ",", "VPR64", "," ]
LLVM
SystemZ
TD
stmt_completion
CPU
619,881
[ "bb", ":", "$", "RI2", ")", "]", ">", "{" ]
[ "class", "FixedCondBranchRI", "<", "CondVariant", "V", ",", "string", "mnemonic", ",", "bits", "<", "<NUM_LIT>", ">", "opcode", ",", "SDPatternOperator", "operator", "=", "null_frag", ">", ":", "InstRIc", "<", "opcode", ",", "(", "outs", ")", ",", "(", "in...
LLVM
ARM
TD
stmt_completion
CPU
619,882
[ "<NUM_LIT>", "}", "=", "cop", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "offset", "{", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "Dbit", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "load", ...
GCC
xtensa
CPP
next_suggestion
MPU
619,883
[ "}" ]
[ "call_insn", "=", "emit_call_insn", "(", "gen_tls_call", "(", "a_io", ",", "fn", ",", "sym", ",", "const1_rtx", ")", ")", ";", "use_reg", "(", "&", "CALL_INSN_FUNCTION_USAGE", "(", "call_insn", ")", ",", "a_io", ")", ";", "insns", "=", "get_insns", "(", ...
GCC
rs6000
MD
stmt_completion
CPU
619,884
[ ",", "operands", "[", "<NUM_LIT>", "]", ")" ]
[ "<STR_LIT>", "{", "if", "(", "!", "(", "TARGET_P8_VECTOR", "&", "&", "TARGET_DIRECT_MOVE", ")", ")", "{", "rtx", "src", "=", "force_reg", "(", "<", "MODE", ">", "mode" ]
GCC
nios2
MD
next_suggestion
MPU
619,885
[ "<STR_LIT>" ]
[ "(", "set", "(", "mem", ":", "SI", "(", "plus", ":", "SI", "(", "match_dup", "<NUM_LIT>", ")", "(", "const_int", "-", "<NUM_LIT>", ")", ")", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "set", "(", "mem"...
LLVM
Hexagon
CPP
stmt_completion
DSP
619,886
[ ",", "I", ")", ";" ]
[ "if", "(", "Opcode", "==", "Instruction", "::", "FCmp", ")", "return", "LT", ".", "first", "+", "FloatFactor", "*", "getTypeNumElements", "(", "ValTy", ")", ";", "}", "return", "BaseT", "::", "getCmpSelInstrCost", "(", "Opcode", ",", "ValTy", ",", "CondTy"...
LLVM
ARM
TD
program_repair
CPU
619,887
[ "<FIXS>", "if", "(", "!", "ByteOk", "&", "&", "!", "HalfWordOk", ")", "continue", ";", "<FIXE>", "<FIXS>", "MachineBasicBlock", "*", "MBB", "=", "MI", "-", ">", "getParent", "(", ")", ";", "if", "(", "!", "MI", "-", ">", "getOperand", "(", "<NUM_LIT>...
[ "break", ";", "}", "<BUGS>", "if", "(", "ByteOk", "|", "|", "HalfWordOk", ")", "{", "MachineBasicBlock", "*", "MBB", "=", "MI", "-", ">", "getParent", "(", ")", ";", "unsigned", "BaseReg", "=", "MI", "-", ">", "getOperand", "(", "<NUM_LIT>", ")", "."...
GCC
i386
MD
next_suggestion
CPU
619,888
[ "UNSPEC_FYL2X", ")", ")" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "XF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "unspec", ":", "XF", "[", "(", "match_operand", ":", "XF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", "...
LLVM
X86
CPP
next_suggestion
CPU
619,889
[ "}" ]
[ "if", "(", "ScalarTy", "->", "isPointerTy", "(", ")", ")", "return", "true", ";", "if", "(", "ScalarTy", "->", "isFloatTy", "(", ")", "||", "ScalarTy", "->", "isDoubleTy", "(", ")", ")", "return", "true", ";", "if", "(", "!", "ScalarTy", "->", "isInt...
LLVM
BPF
CPP
next_suggestion
Virtual ISA
619,890
[ "auto", "*", "CI", "=", "<STR_LIT>", "::", "<STR_LIT>", "(", "Mod", ",", "Info", ".", "UsedInst", "->", "getParent", "(", ")", ",", "Info", ".", "Input", ",", "Info", ".", "UsedInst", ")", ";" ]
[ "bool", "BPFAdjustOpt", "::", "insertPassThrough", "(", ")", "{", "for", "(", "auto", "&", "Info", ":", "PassThroughs", ")", "{" ]
LLVM
PowerPC
TD
stmt_completion
CPU
619,891
[ ":", "$", "dst", ")", ">", ";" ]
[ "def", ":", "Pat", "<", "(", "truncstorei8", "(", "i32", "(", "vector_extract", "v16i8", ":", "$", "S", ",", "<NUM_LIT>", ")", ")", ",", "xoaddr", ":", "$", "dst", ")", ",", "(", "STXSIBXv", "(", "v16i8", "(", "VSLDOI", "$", "S", ",", "$", "S", ...
LLVM
ARM
TD
next_suggestion
CPU
619,892
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Qd", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "bit_12", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", ...
LLVM
Mips
CPP
next_suggestion
CPU
619,893
[ "for", "(", "int", "I", "=", "<NUM_LIT>", ";", "I", "<", "<NUM_LIT>", ";", "++", "I", ")", "{" ]
[ "const", "MipsSEInstrInfo", "&", "TII", "=", "*", "static_cast", "<", "const", "MipsSEInstrInfo", "*", ">", "(", "STI", ".", "getInstrInfo", "(", ")", ")", ";", "const", "MipsRegisterInfo", "&", "RegInfo", "=", "*", "static_cast", "<", "const", "MipsRegister...
GCC
i386
CPP
code_generation
CPU
619,894
[ "static", "const", "char", "*", "ix86_mangle_fundamental_type", "(", "tree", "type", ")", "{", "switch", "(", "TYPE_MODE", "(", "type", ")", ")", "{", "case", "TFmode", ":", "return", "<STR_LIT>", "g", "<STR_LIT>", ";", "case", "XFmode", ":", "return", "<S...
[ "Return", "the", "mangling", "of", "TYPE", "if", "it", "is", "an", "extended", "fundamental", "type", "." ]
LLVM
Mips
TD
stmt_completion
CPU
619,895
[ "NotMips64r6", "]", ";" ]
[ "class", "INSN_MIPS4_32R2_NOT_32R6_64R6", "{", "list", "<", "Predicate", ">", "InsnPredicates", "=", "[", "HasMips4_32r2", ",", "NotMips32r6", "," ]
GCC
nds32
MD
next_suggestion
CPU
619,896
[ "<STR_LIT>" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "unspec_volatile", ":", "SI", "[", "(", "const_int", "<NUM_LIT>", ")", "]", "UNSPEC_VOLATILE_NOP", ")", "]" ]
GCC
rs6000
CPP
stmt_completion
CPU
619,897
[ "_", "shmask", ")", ";" ]
[ "extern", "_", "_", "inline", "_", "_", "m128i", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_srl_epi64", "(", "_", "_", "m128i", "_", "_", "A", ","...
GCC
v850
MD
stmt_completion
MPU
619,898
[ ")", ")", "]" ]
[ "(", "compare", ":", "CC", "(", "ashiftrt", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "const_int", "<NUM_LIT>", ")", ")", "...
LLVM
ARM
CPP
stmt_completion
CPU
619,899
[ ";" ]
[ "case", "MCAF_Code16", ":", "setIsThumb", "(", "true", ")", ";", "break", ";", "case", "MCAF_Code32", ":", "setIsThumb", "(", "false", ")" ]