Compiler_Type stringclasses 2
values | Target stringclasses 176
values | Programming Language stringclasses 3
values | Task stringclasses 4
values | Target_Type stringclasses 7
values | Idx int64 0 636k | Ground_Truth listlengths 0 2.32k | Input listlengths 1 1.02k |
|---|---|---|---|---|---|---|---|
LLVM | AArch64 | TD | stmt_completion | CPU | 619,700 | [
")",
")",
",",
"(",
"FMLSv2f32",
"V64",
":",
"$",
"Rd",
",",
"V64",
":",
"$",
"Rn",
",",
"V64",
":",
"$",
"Rm",
")",
">",
";"
] | [
"def",
":",
"Pat",
"<",
"(",
"v2f32",
"(",
"fma",
"(",
"fneg",
"V64",
":",
"$",
"Rn",
")",
",",
"V64",
":",
"$",
"Rm",
",",
"V64",
":",
"$",
"Rd"
] |
GCC | mips | MD | next_suggestion | CPU | 619,701 | [
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"set",
"(",
"reg",
":",
"CCDSP",
"CCDSP_OU_REGNUM",
")",
"(",
"unspec",
":",
"CCDSP",
"[",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"match_dup",
"<NUM_LIT>",
")",
"]",
"UNSPEC_SUBQ_S",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>"
] |
GCC | rs6000 | MD | stmt_completion | CPU | 619,702 | [
"]"
] | [
"(",
"const_int",
"<NUM_LIT>",
")",
")",
")",
"(",
"clobber",
"(",
"match_scratch",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
")",
")",
"]",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"sign_extend",
":",
"DI",
"(",
"match_dup",
"<N... |
GCC | i386 | CPP | stmt_completion | CPU | 619,703 | [
"B",
",",
"(",
"_",
"_",
"v64qi",
")",
"_",
"mm512_setzero_qi",
"(",
")",
",",
"(",
"_",
"_",
"mmask64",
")",
"-",
"<NUM_LIT>",
")",
";"
] | [
"return",
"(",
"_",
"_",
"m512i",
")",
"_",
"_",
"builtin_ia32_punpckhbw512_mask",
"(",
"(",
"_",
"_",
"v64qi",
")",
"_",
"_",
"A",
",",
"(",
"_",
"_",
"v64qi",
")",
"_",
"_"
] |
LLVM | ARM | CPP | stmt_completion | CPU | 619,704 | [
"break",
";"
] | [
"if",
"(",
"MI",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getReg",
"(",
")",
"!=",
"ARM",
"::",
"SP",
")",
"{",
"if",
"(",
"ReduceTo2Addr",
"(",
"MBB",
",",
"MI",
",",
"Entry",
",",
"LiveCPSR",
",",
"IsSelfLoop",
")",
")",
"return",
"true",... |
LLVM | PowerPC | CPP | stmt_completion | CPU | 619,705 | [
"return",
"Res",
";"
] | [
"SDValue",
"Res",
"(",
"SVN",
",",
"<NUM_LIT>",
")",
";",
"SDLoc",
"dl",
"(",
"SVN",
")",
";",
"if",
"(",
"!",
"Subtarget",
".",
"isLittleEndian",
"(",
")",
")",
"return",
"Res",
";",
"if",
"(",
"Mask",
"[",
"<NUM_LIT>",
"]",
">=",
"NumElts",
"&&",... |
LLVM | ARM | CPP | stmt_completion | CPU | 619,706 | [
"MO1",
".",
"getReg",
"(",
")",
")",
".",
"AsmName",
"<<",
"<STR_LIT>",
"]",
"<STR_LIT>",
";"
] | [
"void",
"ARMAsmPrinter",
"::",
"printAddrModePCOperand",
"(",
"const",
"MachineInstr",
"*",
"MI",
",",
"int",
"Op",
",",
"const",
"char",
"*",
"Modifier",
")",
"{",
"if",
"(",
"Modifier",
"&&",
"strcmp",
"(",
"Modifier",
",",
"<STR_LIT>",
"label",
"<STR_LIT>... |
GCC | rs6000 | CPP | program_repair | CPU | 619,707 | [
"<FIXS>",
"ssize_t",
"r",
",",
"m",
",",
"c",
";",
"<FIXE>"
] | [
"static",
"voidrs6000_init_hard_regno_mode_ok",
"(",
"bool",
"global_init_p",
")",
"{",
"<BUGS>",
"int",
"r",
",",
"m",
",",
"c",
";",
"<BUGE>",
"int",
"align64",
";",
"int",
"align32",
";"
] |
LLVM | WebAssembly | CPP | code_generation | Virtual ISA | 619,708 | [
"StringRef",
"getPassName",
"(",
")",
"const",
"override",
"{",
"return",
"<STR_LIT>",
"WebAssembly Optimize Live Intervals",
"<STR_LIT>",
";",
"}"
] | [
"getPassName",
"-",
"Return",
"a",
"nice",
"clean",
"name",
"for",
"a",
"pass",
"."
] |
LLVM | Mips | CPP | stmt_completion | CPU | 619,709 | [
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
";"
] | [
"return",
"parseRegs",
"(",
"Operands",
",",
"(",
"int",
")"
] |
LLVM | ARM | TD | next_suggestion | CPU | 619,710 | [
"let",
"DecoderMethod",
"=",
"<STR_LIT>",
";"
] | [
"def",
"_register",
":",
"NLdSt",
"<",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"op11_8",
",",
"op7_4",
",",
"(",
"outs",
"GPR",
":",
"$",
"wb",
")",
",",
"(",
"ins",
"AddrMode",
":",
"$",
"Rn",
",",
"rGPR",
":",
"$",
"Rm",
",",
"VdTy",
":",
"$",
"V... |
GCC | spu | MD | next_suggestion | MPU | 619,711 | [
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
"UNSPEC_ADDX",
")",
")",
"]"
] | [
"(",
"unspec",
":",
"CBOP",
"[",
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
GCC | s390 | MD | stmt_completion | MPU | 619,712 | [
")",
")"
] | [
"(",
"cond",
"[",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
"]",
"(",
"const_int",
"<NUM_LIT>",
")"
] |
GCC | mips | CPP | stmt_completion | CPU | 619,713 | [
")",
")",
")",
";"
] | [
"}",
"if",
"(",
"(",
"(",
"frame",
"->",
"mask",
"|",
"frame",
"->",
"fmask",
"|",
"frame",
"->",
"acc_mask",
")",
"!=",
"<NUM_LIT>",
")",
"||",
"frame",
"->",
"num_cop0_regs",
">",
"<NUM_LIT>",
")",
"{",
"HOST_WIDE_INT",
"step1",
";",
"step1",
"=",
... |
GCC | i386 | MD | stmt_completion | CPU | 619,714 | [
")",
")",
"]"
] | [
"(",
"vec_concat",
":",
"V4SF",
"(",
"match_operand",
":",
"V2SF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"V2SF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
LLVM | Hexagon | CPP | program_repair | DSP | 619,715 | [
"<FIXS>",
"SDValue",
"AC",
"=",
"DAG",
".",
"getConstant",
"(",
"A",
",",
"dl",
",",
"MVT",
"::",
"i32",
")",
";",
"<FIXE>"
] | [
"dbgs",
"(",
")",
"<<",
"<STR_LIT>",
"\\n",
"<STR_LIT>",
";",
"}",
")",
";",
"<BUGS>",
"SDValue",
"AC",
"=",
"DAG",
".",
"getConstant",
"(",
"A",
",",
"MVT",
"::",
"i32",
")",
";",
"<BUGE>",
"SDVTList",
"VTs",
"=",
"DAG",
".",
"getVTList",
"(",
"MV... |
LLVM | PowerPC | CPP | code_generation | CPU | 619,716 | [
"CodeModel",
"::",
"Model",
"PPCSubtarget",
"::",
"getCodeModel",
"(",
"const",
"TargetMachine",
"&",
"TM",
",",
"const",
"GlobalValue",
"*",
"GV",
")",
"const",
"{",
"CodeModel",
"::",
"Model",
"ModuleModel",
"=",
"TM",
".",
"getCodeModel",
"(",
")",
";",
... | [
"Returns",
"the",
"code",
"model",
"(",
"tiny",
",",
"small",
",",
"kernel",
",",
"medium",
"or",
"large",
"model",
")"
] |
LLVM | Hexagon | TD | stmt_completion | DSP | 619,717 | [
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}"
] |
LLVM | Mips | CPP | stmt_completion | CPU | 619,718 | [
"getFGR32Reg",
"(",
")",
")",
")",
";"
] | [
"assert",
"(",
"N",
"==",
"<NUM_LIT>",
"&&",
"<STR_LIT>",
"Invalid number of operands!",
"<STR_LIT>",
")",
";",
"Inst",
".",
"addOperand",
"(",
"MCOperand",
"::",
"createReg",
"("
] |
LLVM | Sparc | CPP | stmt_completion | CPU | 619,719 | [
")",
";"
] | [
"SDValue",
"Size",
"=",
"Op",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
";",
"EVT",
"VT",
"=",
"Size",
"->",
"getValueType",
"(",
"<NUM_LIT>",
")",
";",
"SDLoc",
"dl",
"(",
"Op",
")",
";",
"unsigned",
"SPReg",
"=",
"<STR_LIT>",
"::",
"<STR_LIT>",
";",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 619,720 | [
"let",
"isPredicateLate",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] |
GCC | mcore | CPP | code_generation | MPU | 619,721 | [
"static",
"void",
"mcore_setup_incoming_varargs",
"(",
"cumulative_args_t",
"args_so_far_v",
",",
"const",
"function_arg_info",
"&",
"arg",
",",
"int",
"*",
"ptr_pretend_size",
"ATTRIBUTE_UNUSED",
",",
"int",
"second_time",
"ATTRIBUTE_UNUSED",
")",
"{",
"CUMULATIVE_ARGS",... | [
"Keep",
"track",
"of",
"some",
"information",
"about",
"varargs",
"for",
"the",
"prolog",
"."
] |
GCC | m32c | MD | next_suggestion | MPU | 619,722 | [
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]"
] | [
"(",
"set",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"match_op_dup",
"<NUM_LIT>",
"[",
"(",
"reg",
":",
"CC",
"FLG_REGNO",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
"]",
")",
")",
"]",
"<STR_LIT>"
] |
LLVM | SPIRV | TD | next_suggestion | Virtual ISA | 619,723 | [
"}"
] | [
"class",
"ImageChannelDataType",
"<",
"string",
"name",
",",
"bits",
"<",
"<NUM_LIT>",
">",
"value",
">",
"{",
"string",
"Name",
"=",
"name",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"Value",
"=",
"value",
";"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 619,724 | [
"let",
"InputType",
"=",
"<STR_LIT>",
";"
] | [
"def",
"A4_cmpbeq",
":",
"HInst",
"<",
"(",
"outs",
"PredRegs",
":",
"$",
"Pd4",
")",
",",
"(",
"ins",
"IntRegs",
":",
"$",
"Rs32",
",",
"IntRegs",
":",
"$",
"Rt32",
")",
",",
"<STR_LIT>",
",",
"tc_85d5d03f",
",",
"TypeS_3op",
">",
",",
"Enc_c2b48e",... |
LLVM | Hexagon | CPP | stmt_completion | DSP | 619,725 | [
"||",
"IsFalse",
";"
] | [
"bool",
"IsProp1",
"=",
"LS1",
".",
"isProperty",
"(",
")",
";",
"bool",
"IsProp2",
"=",
"LS2",
".",
"isProperty",
"(",
")",
";",
"if",
"(",
"IsProp1",
")",
"{",
"uint32_t",
"Prop1",
"=",
"LS1",
".",
"properties",
"(",
")",
";",
"if",
"(",
"IsProp2... |
LLVM | TPC | CPP | stmt_completion | Virtual ISA | 619,726 | [
"VisitedPhiNodes",
")",
"{"
] | [
"bool",
"iterateProcessedPHI",
"(",
"PHINode",
"*",
"PHI",
")",
"{",
"for",
"(",
"auto",
"Iter",
":"
] |
LLVM | AArch64 | CPP | next_suggestion | CPU | 619,727 | [
"if",
"(",
"RegisterReqs",
".",
"insert",
"(",
"std",
"::",
"make_pair",
"(",
"Name",
",",
"pair",
")",
")",
".",
"first",
"->",
"second",
"!=",
"pair",
")",
"Warning",
"(",
"L",
",",
"<STR_LIT>",
"ignoring redefinition of register alias '",
"<STR_LIT>",
"+"... | [
"if",
"(",
"ParseRes",
"==",
"MatchOperand_Success",
"&&",
"!",
"Kind",
".",
"empty",
"(",
")",
")",
"return",
"Error",
"(",
"SRegLoc",
",",
"<STR_LIT>",
"sve vector register without type specifier expected",
"<STR_LIT>",
")",
";",
"}",
"if",
"(",
"ParseRes",
"!... |
LLVM | Mips | CPP | next_suggestion | CPU | 619,728 | [
"HasRs",
"=",
"true",
";"
] | [
"InsnType",
"Rs",
"=",
"fieldFromInstruction",
"(",
"insn",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
")",
";",
"InsnType",
"Rt",
"=",
"fieldFromInstruction",
"(",
"insn",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
")",
";",
"InsnType",
"Imm",
"=",
"SignExtend64",
"(",
"... |
LLVM | X86 | CPP | program_repair | CPU | 619,729 | [
"<FIXS>",
"NewSrc",
"=",
"getX86SubSuperRegister",
"(",
"SrcReg",
",",
"<NUM_LIT>",
")",
";",
"<FIXE>"
] | [
"ImplicitOp",
"=",
"Src",
";",
"ImplicitOp",
".",
"setImplicit",
"(",
")",
";",
"<BUGS>",
"NewSrc",
"=",
"getX86SubSuperRegister",
"(",
"Src",
".",
"getReg",
"(",
")",
",",
"<NUM_LIT>",
")",
";",
"isKill",
"=",
"Src",
".",
"isKill",
"(",
")",
";",
"<BU... |
GCC | s390 | CPP | stmt_completion | MPU | 619,730 | [
"optimize",
">=",
"<NUM_LIT>",
")",
"flag_prefetch_loop_arrays",
"=",
"<NUM_LIT>",
";"
] | [
"else",
"{",
"val1",
"=",
"-",
"<NUM_LIT>",
";",
"val2",
"=",
"-",
"<NUM_LIT>",
";",
"}",
"if",
"(",
"val1",
"==",
"-",
"<NUM_LIT>",
"||",
"val2",
"==",
"-",
"<NUM_LIT>",
")",
"{",
"error",
"(",
"<STR_LIT>",
"arguments to %qs should be non-negative integers"... |
GCC | rs6000 | MD | stmt_completion | CPU | 619,731 | [
"<STR_LIT>",
")"
] | [
"(",
"define_automaton"
] |
LLVM | WebAssembly | CPP | program_repair | Virtual ISA | 619,732 | [
"<FIXS>",
"void",
"initializeWebAssemblyMemIntrinsicResultsPass",
"(",
"PassRegistry",
"&",
")",
";",
"<FIXE>"
] | [
"void",
"initializeWebAssemblyReplacePhysRegsPass",
"(",
"PassRegistry",
"&",
")",
";",
"void",
"initializeWebAssemblyPrepareForLiveIntervalsPass",
"(",
"PassRegistry",
"&",
")",
";",
"void",
"initializeWebAssemblyOptimizeLiveIntervalsPass",
"(",
"PassRegistry",
"&",
")",
";"... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 619,733 | [
"unsigned",
"ExtraSGPRs",
"=",
"<NUM_LIT>",
";"
] | [
"for",
"(",
"const",
"MachineInstr",
"&",
"MI",
":",
"MBB",
")",
"{",
"if",
"(",
"MI",
".",
"isDebugValue",
"(",
")",
")",
"continue",
";",
"CodeSize",
"+=",
"TII",
"->",
"getInstSizeInBytes",
"(",
"MI",
")",
";",
"unsigned",
"numOperands",
"=",
"MI",
... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 619,734 | [
"return",
"TargetLowering",
"::",
"getNegatibleCost",
"(",
"Op",
",",
"DAG",
",",
"LegalOperations",
",",
"ForCodeSize",
",",
"Depth",
")",
";"
] | [
"case",
"ISD",
"::",
"FMA",
":",
"case",
"ISD",
"::",
"FMAD",
":",
"{",
"if",
"(",
"!",
"allUsesHaveSourceMods",
"(",
"Op",
".",
"getNode",
"(",
")",
")",
")",
"return",
"NegatibleCost",
"::",
"Expensive",
";",
"break",
";",
"}",
"default",
":",
"bre... |
GCC | vax | MD | stmt_completion | CPU | 619,735 | [
"<STR_LIT>",
")",
")"
] | [
"(",
"ior",
"(",
"and",
"(",
"match_test",
"<STR_LIT>",
")",
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>"
] |
LLVM | ARM | CPP | stmt_completion | CPU | 619,736 | [
"getScalarType",
"(",
")",
",",
"CostKind",
")",
";"
] | [
"}",
"}",
"std",
"::",
"pair",
"<",
"InstructionCost",
",",
"MVT",
">",
"LT",
"=",
"TLI",
"->",
"getTypeLegalizationCost",
"(",
"DL",
",",
"Ty",
")",
";",
"if",
"(",
"ST",
"->",
"hasNEON",
"(",
")",
")",
"{",
"const",
"unsigned",
"FunctionCallDivCost",... |
LLVM | Hexagon | TD | next_suggestion | DSP | 619,737 | [
"let",
"isExtentSigned",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"hasNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"opNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"addrMode",
"=",
"BaseLongOffset",
";",
"let",
"accessSize",
"=",
"ByteAccess",
";"... |
GCC | aarch64 | MD | program_repair | CPU | 619,738 | [
"<FIXS>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"VDQ_I",
"<NUM_LIT>",
"<STR_LIT>",
")",
"<FIXE>",
"<FIXS>",
"(",
"match_operand",
":",
"VEL",
">",
"<NUM_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
"<FIXE>",
"<FIXS>",
"{",
"@",
"[",
"cons",
":",
"=",
... | [
"}",
")",
"(",
"define_insn",
"<STR_LIT>",
"<BUGS>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"VDQ_I",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"<BUGE>",
"(",
"vec_duplicate",
":",
"VDQ_I",
"<BUGS>",
"(",
"match_operand",
":",
"VEL",
">",
"<NUM_LIT>",
... |
GCC | i386 | CPP | stmt_completion | CPU | 619,739 | [
"(",
"_",
"_",
"m64",
"_",
"_",
"X",
",",
"_",
"_",
"m64",
"_",
"_",
"Y",
")",
"{"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m64",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm_sign_pi8"
] |
LLVM | AArch64 | TD | stmt_completion | CPU | 619,740 | [
"ZPR16",
",",
"ZPR16",
",",
"ElementSizeH",
">",
";"
] | [
"def",
"_H",
":",
"sve_fp_2op_p_zd",
"<",
"{",
"<NUM_LIT>",
",",
"opc",
"}",
",",
"asm",
","
] |
LLVM | X86 | CPP | stmt_completion | CPU | 619,741 | [
",",
"MI",
",",
"InsMI",
")",
";"
] | [
"unsigned",
"Dest",
"=",
"MI",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getReg",
"(",
")",
";",
"unsigned",
"Src",
"=",
"MI",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getReg",
"(",
")",
";",
"bool",
"isDead",
"=",
"MI",
"->",
"getOper... |
GCC | i386 | CPP | stmt_completion | CPU | 619,742 | [
",",
"_",
"_",
"mask",
",",
"_",
"_",
"scale",
")",
";"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m512i",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm512_mask_i64gather_epi64",
"(",
"_",
"_",
"m512i",
"_",
"_"... |
GCC | i386 | MD | stmt_completion | CPU | 619,743 | [
"(",
"const_int",
"<NUM_LIT>",
")",
")"
] | [
"(",
"set",
"(",
"match_operand",
":",
"SWI48",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"umod",
":",
"SWI48",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"match_dup",
"<NUM_LIT>",
")",
")",
")",
"(",
"unspec",
"[",
"(",
"const_int",
"<NUM_LIT>",
")",... |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 619,744 | [
"->",
"Require",
")",
")",
"{"
] | [
"void",
"SIModeRegister",
"::",
"processBlockPhase3",
"(",
"MachineBasicBlock",
"&",
"MBB",
",",
"const",
"SIInstrInfo",
"*",
"TII",
")",
"{",
"unsigned",
"ThisBlock",
"=",
"MBB",
".",
"getNumber",
"(",
")",
";",
"if",
"(",
"!",
"BlockInfo",
"[",
"ThisBlock"... |
GCC | m68k | CPP | next_suggestion | MPU | 619,745 | [
"else",
"if",
"(",
"fsize_with_regs",
")",
"{"
] | [
"offset",
"-=",
"<NUM_LIT>",
";",
"}",
"}",
"else",
"if",
"(",
"current_frame",
".",
"reg_mask",
")",
"{",
"if",
"(",
"TARGET_COLDFIRE",
")",
"{",
"if",
"(",
"big",
")",
"{",
"asm_fprintf",
"(",
"stream",
",",
"<STR_LIT>",
"\\tadd",
"<STR_LIT>",
"ASM_DOT... |
GCC | c6x | CPP | next_suggestion | VLIW | 619,746 | [
"for",
"(",
"i",
"=",
"<NUM_LIT>",
";",
"i",
"<",
"nregs",
";",
"i",
"++",
")",
"{"
] | [
"if",
"(",
"nregs",
"==",
"<NUM_LIT>",
")",
"return",
"NULL_RTX",
";",
"p",
"=",
"gen_rtx_PARALLEL",
"(",
"VOIDmode",
",",
"rtvec_alloc",
"(",
"nregs",
")",
")",
";"
] |
LLVM | AArch64 | TD | next_suggestion | CPU | 619,747 | [
"}"
] | [
"def",
"X",
":",
"BaseTestBranch",
"<",
"GPR64",
",",
"tbz_imm32_63",
",",
"op",
",",
"asm",
",",
"node",
">",
"{",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] |
LLVM | AMDGPU | CPP | program_repair | GPU | 619,748 | [
"<FIXS>",
"void",
"insertWaitStates",
"(",
"MachineBasicBlock",
"::",
"iterator",
"MI",
",",
"int",
"Count",
")",
"const",
";",
"<FIXE>"
] | [
"void",
"LoadM0",
"(",
"MachineInstr",
"*",
"MoveRel",
",",
"MachineBasicBlock",
"::",
"iterator",
"I",
",",
"unsigned",
"SavReg",
",",
"unsigned",
"IndexReg",
")",
"const",
";",
"<BUGS>",
"void",
"insertNOPs",
"(",
"MachineBasicBlock",
"::",
"iterator",
"MI",
... |
LLVM | CSKY | CPP | code_generation | CPU | 619,749 | [
"unsigned",
"CSKYInstrInfo",
"::",
"isLoadFromStackSlot",
"(",
"const",
"MachineInstr",
"&",
"MI",
",",
"int",
"&",
"FrameIndex",
")",
"const",
"{",
"switch",
"(",
"MI",
".",
"getOpcode",
"(",
")",
")",
"{",
"default",
":",
"return",
"<NUM_LIT>",
";",
"cas... | [
"isLoadFromStackSlot",
"-",
"If",
"the",
"specified",
"machine",
"instruction",
"is",
"a",
"direct",
"load",
"from",
"a",
"stack",
"slot",
",",
"return",
"the",
"virtual",
"or",
"physical",
"register",
"number",
"of",
"the",
"destination",
"along",
"with",
"th... |
GCC | pa | MD | stmt_completion | CPU | 619,750 | [
"]"
] | [
"[",
"(",
"set",
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"call",
"(",
"mem",
":",
"SI",
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",... |
GCC | pa | MD | next_suggestion | CPU | 619,751 | [
"<STR_LIT>",
")"
] | [
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")"
] |
GCC | arm | CPP | code_generation | CPU | 619,752 | [
"void",
"arm_emit_coreregs_64bit_shift",
"(",
"enum",
"rtx_code",
"code",
",",
"rtx",
"out",
",",
"rtx",
"in",
",",
"rtx",
"amount",
",",
"rtx",
"scratch1",
",",
"rtx",
"scratch2",
")",
"{",
"rtx",
"out_high",
"=",
"gen_highpart",
"(",
"SImode",
",",
"out"... | [
"The",
"default",
"expansion",
"of",
"general",
"64-bit",
"shifts",
"in",
"core-regs",
"is",
"suboptimal",
",",
"on",
"ARM",
",",
"since",
"we",
"know",
"that",
"shifts",
"by",
"negative",
"amounts",
"are",
"no-ops",
".",
"Additionally",
",",
"the",
"default... |
GCC | i386 | MD | next_suggestion | CPU | 619,753 | [
"(",
"match_operand",
":",
"SWI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")"
] | [
"[",
"(",
"set",
"(",
"reg",
":",
"CCC",
"FLAGS_REG",
")",
"(",
"compare",
":",
"CCC",
"(",
"plus",
":",
"SWI",
"(",
"match_operand",
":",
"SWI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
GCC | spu | MD | next_suggestion | MPU | 619,754 | [
"<STR_LIT>"
] | [
"(",
"float_extend",
":",
"V2DF",
"(",
"vec_select",
":",
"V2SF",
"(",
"match_operand",
":",
"V4SF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"parallel",
"[",
"(",
"const_int",
"<NUM_LIT>",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
"]",
")",
")",
")... |
GCC | nios2 | CPP | code_generation | MPU | 619,755 | [
"int",
"nios2_label_align",
"(",
"rtx",
"label",
")",
"{",
"int",
"n",
"=",
"CODE_LABEL_NUMBER",
"(",
"label",
")",
";",
"if",
"(",
"label_align",
"&&",
"n",
">=",
"min_labelno",
"&&",
"n",
"<=",
"max_labelno",
")",
"return",
"MAX",
"(",
"label_align",
"... | [
"Implement",
"LABEL_ALIGN",
",",
"using",
"the",
"information",
"gathered",
"in",
"nios2_reorg",
"."
] |
GCC | arm | CPP | program_repair | CPU | 619,756 | [
"<FIXS>",
"dwarf",
"=",
"alloc_reg_note",
"(",
"REG_CFA_RESTORE",
",",
"dwarf_reg",
",",
"dwarf",
")",
";",
"<FIXE>"
] | [
"if",
"(",
"i",
"!=",
"PC_REGNUM",
")",
"<BUGS>",
"dwarf",
"=",
"alloc_reg_note",
"(",
"REG_CFA_RESTORE",
",",
"reg",
",",
"dwarf",
")",
";",
"<BUGE>",
"j",
"++",
";",
"}"
] |
LLVM | XCore | CPP | program_repair | MPU | 619,757 | [
"<FIXS>",
"RegisterAsmPrinter",
"XCoreAsmPrinter",
">",
"X",
"(",
"getTheXCoreTarget",
"(",
")",
")",
";",
"<FIXE>"
] | [
"extern",
"<STR_LIT>",
"C",
"<STR_LIT>",
"void",
"LLVMInitializeXCoreAsmPrinter",
"(",
")",
"{",
"<BUGS>",
"RegisterAsmPrinter",
"XCoreAsmPrinter",
">",
"X",
"(",
"TheXCoreTarget",
")",
";",
"<BUGE>",
"}"
] |
LLVM | ARM | TD | next_suggestion | CPU | 619,758 | [
"}"
] | [
"let",
"ParserMatchClass",
"=",
"MemRegOffsetAsmOperand",
";",
"let",
"MIOperandInfo",
"=",
"(",
"ops",
"GPR",
":",
"$",
"base",
",",
"GPRnopc",
":",
"$",
"offsreg",
",",
"i32imm",
":",
"$",
"shift",
")",
";"
] |
GCC | arm | MD | stmt_completion | CPU | 619,759 | [
"]",
")"
] | [
"(",
"define_int_iterator",
"CRYPTO_AESMC",
"[",
"UNSPEC_AESMC",
"UNSPEC_AESIMC"
] |
LLVM | X86 | CPP | next_suggestion | CPU | 619,760 | [
"if",
"(",
"STI",
".",
"getFeatureBits",
"(",
")",
"[",
"X86",
"::",
"TuningFast11ByteNOP",
"]",
")",
"return",
"<NUM_LIT>",
";"
] | [
"if",
"(",
"STI",
".",
"getFeatureBits",
"(",
")",
"[",
"X86",
"::",
"TuningFast7ByteNOP",
"]",
")",
"return",
"<NUM_LIT>",
";",
"if",
"(",
"STI",
".",
"getFeatureBits",
"(",
")",
"[",
"X86",
"::",
"TuningFast15ByteNOP",
"]",
")",
"return",
"<NUM_LIT>",
... |
LLVM | Lanai | CPP | code_generation | CPU | 619,761 | [
"Register",
"LanaiInstrInfo",
"::",
"isLoadFromStackSlotPostFE",
"(",
"const",
"MachineInstr",
"&",
"MI",
",",
"int",
"&",
"FrameIndex",
")",
"const",
"{",
"if",
"(",
"MI",
".",
"getOpcode",
"(",
")",
"==",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
"{",
"unsigned... | [
"isLoadFromStackSlotPostFE",
"-",
"Check",
"for",
"post-frame",
"ptr",
"elimination",
"stack",
"locations",
"as",
"well",
"."
] |
GCC | sh | MD | next_suggestion | CPU | 619,762 | [
"(",
"match_test",
"<STR_LIT>",
")",
")",
")"
] | [
"<STR_LIT>",
"(",
"and",
"(",
"match_test",
"<STR_LIT>",
")"
] |
GCC | arm | MD | next_suggestion | CPU | 619,763 | [
"(",
"const_int",
"<NUM_LIT>",
")",
")",
")"
] | [
"<STR_LIT>",
"[",
"(",
"set",
"(",
"attr",
"<STR_LIT>",
")",
"(",
"if_then_else",
"(",
"and",
"(",
"ge",
"(",
"minus",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"pc",
")",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
")",
"(",
"le",
"(",
"minus",
"(",
"... |
GCC | sh | MD | program_repair | CPU | 619,764 | [
"<FIXS>",
"(",
"use",
"(",
"reg",
":",
"SI",
"FPSCR_MODES_REG",
")",
")",
"<FIXE>"
] | [
"(",
"define_expand",
"<STR_LIT>",
"[",
"(",
"parallel",
"[",
"(",
"set",
"(",
"match_operand",
":",
"SF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"SF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"<BUGS>",
"(",
"use",
"("... |
GCC | xtensa | MD | next_suggestion | MPU | 619,765 | [
"(",
"set_attr",
"<STR_LIT>",
"\t",
"<STR_LIT>",
")",
"]",
")"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"pc",
")",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"use",
"(",
"label_ref",
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]... |
GCC | arm | CPP | next_suggestion | CPU | 619,766 | [
"}"
] | [
"_",
"_",
"arm_vmlsldavaxq_p_s32",
"(",
"int64_t",
"_",
"_",
"a",
",",
"int32x4_t",
"_",
"_",
"b",
",",
"int32x4_t",
"_",
"_",
"c",
",",
"mve_pred16_t",
"_",
"_",
"p",
")",
"{",
"return",
"_",
"_",
"builtin_mve_vmlsldavaxq_p_sv4si",
"(",
"_",
"_",
"a",... |
LLVM | X86 | TD | next_suggestion | CPU | 619,767 | [
"let",
"ResourceCycles",
"=",
"[",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
"]",
";"
] | [
"let",
"Latency",
"=",
"<NUM_LIT>",
";",
"let",
"NumMicroOps",
"=",
"<NUM_LIT>",
";"
] |
LLVM | Hexagon | CPP | stmt_completion | DSP | 619,768 | [
"!=",
"MVT",
"::",
"i8",
")",
"continue",
";"
] | [
"auto",
"*",
"S0",
"=",
"cast",
"<",
"ShuffleVectorSDNode",
">",
"(",
"TopShuff",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
")",
";",
"auto",
"*",
"S1",
"=",
"cast",
"<",
"ShuffleVectorSDNode",
">",
"(",
"TopShuff",
".",
"getOperand",
"(",
"<NUM_LIT>",
"... |
LLVM | Mips | CPP | program_repair | CPU | 619,769 | [
"<FIXS>",
"TII",
"(",
"static_cast",
"const",
"MipsInstrInfo",
"*",
">",
"(",
"tm",
".",
"getInstrInfo",
"(",
")",
")",
")",
",",
"IsPIC",
"(",
"TM",
".",
"getRelocationModel",
"(",
")",
"==",
"Reloc",
"::",
"PIC_",
")",
",",
"ABI",
"(",
"TM",
".",
... | [
"static",
"char",
"ID",
";",
"MipsLongBranch",
"(",
"TargetMachine",
"&",
"tm",
")",
":",
"MachineFunctionPass",
"(",
"ID",
")",
",",
"TM",
"(",
"tm",
")",
",",
"<BUGS>",
"TII",
"(",
"static_cast",
"const",
"MipsInstrInfo",
"*",
">",
"(",
"tm",
".",
"g... |
GCC | rs6000 | CPP | stmt_completion | CPU | 619,770 | [
"result",
";"
] | [
"if",
"(",
"_",
"_",
"builtin_constant_p",
"(",
"_",
"_",
"B",
")",
")",
"rshift",
"=",
"(",
"_",
"_",
"v8hu",
")",
"vec_splat_s16",
"(",
"_",
"_",
"B",
")",
";",
"else",
"rshift",
"=",
"vec_splats",
"(",
"(",
"unsigned",
"short",
")",
"_",
"_",
... |
GCC | mips | MD | next_suggestion | CPU | 619,771 | [
"<STR_LIT>",
")"
] | [
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")"
] |
LLVM | TPC | TD | next_suggestion | Virtual ISA | 619,772 | [
"let",
"immOpNum",
"=",
"<NUM_LIT>",
";"
] | [
"class",
"LoadInst_EVENT",
"<",
"bits",
"<",
"<NUM_LIT>",
">",
"opc",
",",
"DAGOperand",
"Src",
",",
"string",
"asmstr",
",",
"list",
"<",
"dag",
">",
"pattern",
"=",
"[",
"]",
">",
":",
"LoadInstGenericSrcA",
"<",
"opc",
",",
"asmstr",
">",
"{",
"let"... |
GCC | pa | CPP | next_suggestion | CPU | 619,773 | [
"output_asm_insn",
"(",
"<STR_LIT>",
"addl %%r1,%%r26,%%r26",
"<STR_LIT>",
",",
"xoperands",
")",
";"
] | [
"output_asm_insn",
"(",
"<STR_LIT>",
"ldo %2(%%r26),%%r26",
"<STR_LIT>",
",",
"xoperands",
")",
";",
"nbytes",
"+=",
"<NUM_LIT>",
";",
"}",
"else",
"{",
"output_asm_insn",
"(",
"<STR_LIT>",
"ldo R'%2(%%r1),%%r26",
"<STR_LIT>",
",",
"xoperands",
")",
";",
"nbytes",
... |
LLVM | TVM | CPP | code_generation | Virtual ISA | 619,774 | [
"StringRef",
"getPassName",
"(",
")",
"const",
"override",
"{",
"return",
"<STR_LIT>",
"Prepare control-flow for ISel",
"<STR_LIT>",
";",
"}"
] | [
"getPassName",
"-",
"Return",
"a",
"nice",
"clean",
"name",
"for",
"a",
"pass",
"."
] |
LLVM | X86 | CPP | stmt_completion | CPU | 619,775 | [
"dl",
",",
"MVT",
"::",
"i32",
",",
"TopHalf",
")",
";"
] | [
"if",
"(",
"Extract",
"->",
"getOpcode",
"(",
")",
"!=",
"ISD",
"::",
"EXTRACT_VECTOR_ELT",
")",
"return",
"SDValue",
"(",
")",
";",
"if",
"(",
"Extract",
"->",
"getValueType",
"(",
"<NUM_LIT>",
")",
"!=",
"MVT",
"::",
"i32",
")",
"return",
"SDValue",
... |
LLVM | AArch64 | TD | stmt_completion | CPU | 619,776 | [
"=",
"[",
"]",
">",
":",
"I",
"<",
"oops",
",",
"iops",
",",
"asm",
",",
"operands",
",",
"<STR_LIT>",
",",
"pattern",
">",
"{"
] | [
"class",
"BaseSystemI",
"<",
"bit",
"L",
",",
"dag",
"oops",
",",
"dag",
"iops",
",",
"string",
"asm",
",",
"string",
"operands",
",",
"list",
"<",
"dag",
">",
"pattern"
] |
LLVM | SystemZ | CPP | program_repair | CPU | 619,777 | [
"<FIXS>",
"std",
"::",
"string",
"Ret",
";",
"<FIXE>"
] | [
"static",
"std",
"::",
"string",
"computeDataLayout",
"(",
"const",
"Triple",
"&",
"TT",
",",
"StringRef",
"CPU",
",",
"StringRef",
"FS",
")",
"{",
"bool",
"VectorABI",
"=",
"UsesVectorABI",
"(",
"CPU",
",",
"FS",
")",
";",
"<BUGS>",
"std",
"::",
"string... |
LLVM | Hexagon | TD | stmt_completion | DSP | 619,778 | [
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"hasNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"opNewValue",
"="
] |
GCC | tilepro | MD | program_repair | VLIW | 619,779 | [
"<FIXS>",
"emit_jump_insn",
"(",
"gen_rtx_SET",
"(",
"pc_rtx",
",",
"<FIXE>"
] | [
"emit_move_insn",
"(",
"s0",
",",
"gen_rtx_PLUS",
"(",
"SImode",
",",
"s0",
",",
"GEN_INT",
"(",
"-",
"<NUM_LIT>",
")",
")",
")",
"bcomp",
"=",
"gen_rtx_NE",
"(",
"SImode",
",",
"s0",
",",
"const0_rtx",
")",
"loc_ref",
"=",
"gen_rtx_LABEL_REF",
"(",
"VOI... |
GCC | ia64 | MD | stmt_completion | CPU | 619,780 | [
"match_code",
"<STR_LIT>",
")"
] | [
"(",
"define_predicate",
"<STR_LIT>",
"(",
"and",
"("
] |
LLVM | X86 | CPP | next_suggestion | CPU | 619,781 | [
"auto",
"COND_NE",
"=",
"DAG",
".",
"getTargetConstant",
"(",
"X86",
"::",
"COND_NE",
",",
"DL",
",",
"MVT",
"::",
"i8",
")",
";"
] | [
"SDVTList",
"Tys",
"=",
"DAG",
".",
"getVTList",
"(",
"Ty",
",",
"MVT",
"::",
"Other",
")",
";",
"auto",
"ScalarPassThru",
"=",
"PassThru",
".",
"isUndef",
"(",
")",
"?",
"DAG",
".",
"getConstant",
"(",
"<NUM_LIT>",
",",
"DL",
",",
"Ty",
")",
":",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 619,782 | [
"let",
"BaseOpcode",
"=",
"<STR_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicated",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicatedFalse",
"=",
"<NUM_LIT>",
";",
"... |
LLVM | Hexagon | TD | next_suggestion | DSP | 619,783 | [
"let",
"isExtentSigned",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"addrMode"... |
GCC | alpha | CPP | next_suggestion | MPU | 619,784 | [
"}"
] | [
"if",
"(",
"!",
"op0_preserve_value",
"&&",
"(",
"*",
"code",
"==",
"GE",
"||",
"*",
"code",
"==",
"GT",
"||",
"*",
"code",
"==",
"GEU",
"||",
"*",
"code",
"==",
"GTU",
")",
"&&",
"(",
"REG_P",
"(",
"*",
"op1",
")",
"||",
"*",
"op1",
"==",
"c... |
GCC | aarch64 | CPP | code_generation | CPU | 619,785 | [
"static",
"void",
"build_one",
"(",
"function_builder",
"&",
"b",
",",
"const",
"char",
"*",
"signature",
",",
"const",
"function_group_info",
"&",
"group",
",",
"mode_suffix_index",
"mode_suffix_id",
",",
"unsigned",
"int",
"ti",
",",
"unsigned",
"int",
"gi",
... | [
"Add",
"one",
"function",
"instance",
"for",
"GROUP",
",",
"using",
"operand",
"suffix",
"at",
"index",
"OI",
",",
"mode",
"suffix",
"at",
"index",
"PAIR",
"&",
"&",
"bi",
"and",
"predication",
"suffix",
"at",
"index",
"pred_idx",
"."
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 619,786 | [
"}"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicated",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicatedFalse",
"=",
"<NUM_LIT>",
";",
"... |
LLVM | Mandarin | CPP | next_suggestion | CPU | 619,787 | [
"MDCC",
"=",
"DAGIntCCToMDCC",
"(",
"CC",
")",
";"
] | [
"SDValue",
"MandarinTargetLowering",
"::",
"LowerSELECT_CC",
"(",
"SDValue",
"Op",
",",
"SelectionDAG",
"&",
"DAG",
")",
"const",
"{",
"SDValue",
"LHS",
"=",
"Op",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
";",
"SDValue",
"RHS",
"=",
"Op",
".",
"getOperand",... |
LLVM | Hexagon | CPP | next_suggestion | DSP | 619,788 | [
"}"
] | [
"static",
"std",
"::",
"map",
"<",
"StringRef",
",",
"unsigned",
">",
"ElfFlags",
"=",
"{",
"{",
"<STR_LIT>",
"hexagonv5",
"<STR_LIT>",
",",
"ELF",
"::",
"EF_HEXAGON_MACH_V5",
"}",
",",
"{",
"<STR_LIT>",
"hexagonv55",
"<STR_LIT>",
",",
"ELF",
"::",
"EF_HEXAG... |
LLVM | X86 | CPP | next_suggestion | CPU | 619,789 | [
"return",
"new",
"ELFX86_32AsmBackend",
"(",
"T",
",",
"OSABI",
",",
"CPU",
")",
";"
] | [
"if",
"(",
"TheTriple",
".",
"isOSBinFormatMachO",
"(",
")",
")",
"return",
"new",
"DarwinX86_32AsmBackend",
"(",
"T",
",",
"MRI",
",",
"CPU",
")",
";",
"if",
"(",
"TheTriple",
".",
"isOSWindows",
"(",
")",
"&&",
"TheTriple",
".",
"isOSBinFormatCOFF",
"(",... |
GCC | sh | MD | next_suggestion | CPU | 619,790 | [
"<STR_LIT>"
] | [
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"(",
"clobber",
"(",
"reg",
":",
"SI",
"T_REG",
")",
")",
"]"
] |
GCC | m68k | MD | stmt_completion | MPU | 619,791 | [
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"and",
"(",
"and",
"(",
"eq_attr"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 619,792 | [
"let",
"BaseOpcode",
"=",
"<STR_LIT>",
";"
] | [
"def",
"A2_tfrpf",
":",
"HInst",
"<",
"(",
"outs",
"DoubleRegs",
":",
"$",
"Rdd32",
")",
",",
"(",
"ins",
"PredRegs",
":",
"$",
"Pu4",
",",
"DoubleRegs",
":",
"$",
"Rss32",
")",
",",
"<STR_LIT>",
",",
"tc_5a2711e5",
",",
"TypeALU32_2op",
">",
",",
"P... |
GCC | rs6000 | CPP | code_generation | CPU | 619,793 | [
"static",
"const",
"char",
"*",
"rs6000_get_some_local_dynamic_name",
"(",
"void",
")",
"{",
"rtx",
"insn",
";",
"if",
"(",
"cfun",
"->",
"machine",
"->",
"some_ld_name",
")",
"return",
"cfun",
"->",
"machine",
"->",
"some_ld_name",
";",
"for",
"(",
"insn",
... | [
"Locate",
"some",
"local-dynamic",
"symbol",
"still",
"in",
"use",
"by",
"this",
"function",
"so",
"that",
"we",
"can",
"print",
"its",
"name",
"in",
"some",
"tls_ld",
"pattern",
"."
] |
GCC | i386 | CPP | stmt_completion | CPU | 619,794 | [
",",
"(",
"_",
"_",
"mmask8",
")",
"-",
"<NUM_LIT>",
")",
";"
] | [
"return",
"_",
"_",
"builtin_ia32_vcvtph2psx256_mask",
"(",
"_",
"_",
"A",
",",
"_",
"mm256_setzero_ps",
"(",
")"
] |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 619,795 | [
"uint64_t",
"Offset",
"=",
"getImplicitParameterOffset",
"(",
"MFI",
",",
"FIRST_IMPLICIT",
")",
";"
] | [
"SDValue",
"SITargetLowering",
"::",
"getImplicitArgPtr",
"(",
"SelectionDAG",
"&",
"DAG",
",",
"const",
"SDLoc",
"&",
"SL",
")",
"const",
"{",
"auto",
"MFI",
"=",
"DAG",
".",
"getMachineFunction",
"(",
")",
".",
"getInfo",
"<",
"SIMachineFunctionInfo",
">",
... |
LLVM | ARM64 | TD | stmt_completion | CPU | 619,796 | [
">",
"{",
"def",
"Wr",
":",
"BaseCondSelectOp",
"<",
"op",
",",
"op2",
",",
"GPR32",
",",
"asm",
",",
"frag",
">",
"{"
] | [
"multiclass",
"CondSelectOp",
"<",
"bit",
"op",
",",
"bits",
"<",
"<NUM_LIT>",
">",
"op2",
",",
"string",
"asm",
",",
"PatFrag",
"frag"
] |
LLVM | AArch64 | TD | stmt_completion | CPU | 619,797 | [
",",
"HasSVE2orStreamingSVE",
"]",
";"
] | [
"let",
"CompleteModel",
"=",
"<NUM_LIT>",
";",
"list",
"<",
"Predicate",
">",
"UnsupportedFeatures",
"=",
"[",
"HasSVE2",
",",
"HasSVE2AES",
",",
"HasSVE2SM4",
",",
"HasSVE2SHA3",
",",
"HasSVE2BitPerm",
",",
"HasPAuth"
] |
LLVM | ARM | TD | stmt_completion | CPU | 619,798 | [
"#",
"<STR_LIT>",
")",
"DPR",
":",
"$",
"Dd",
",",
"DPR",
":",
"$",
"Dm",
")",
">",
";"
] | [
"def",
":",
"NEONInstAlias",
"<",
"!",
"strconcat",
"(",
"<STR_LIT>",
",",
"op",
",",
"<STR_LIT>",
")",
",",
"(",
"!",
"cast",
"<",
"Instruction",
">",
"(",
"NAME"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 619,799 | [
"let",
"Uses",
"=",
"[",
"USR",
"]",
";"
] | [
"def",
"F2_conv_sf2w",
":",
"HInst",
"<",
"(",
"outs",
"IntRegs",
":",
"$",
"Rd32",
")",
",",
"(",
"ins",
"IntRegs",
":",
"$",
"Rs32",
")",
",",
"<STR_LIT>",
",",
"tc_3a867367",
",",
"TypeS_2op",
">",
",",
"Enc_5e2823",
"{",
"let",
"Inst",
"{",
"<NUM... |
Subsets and Splits
No community queries yet
The top public SQL queries from the community will appear here once available.