Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
GCC
nds32
CPP
stmt_completion
CPU
619,900
[ "<NUM_LIT>", ";" ]
[ "static", "struct", "machine_function", "*", "nds32_init_machine_status", "(", "void", ")", "{", "struct", "machine_function", "*", "machine", ";", "machine", "=", "ggc_cleared_alloc", "<", "machine_function", ">", "(", ")", ";", "machine", "->", "use_eh_return_p", ...
LLVM
PowerPC
CPP
stmt_completion
CPU
619,901
[ "(", ")", ",", "nullptr", ",", "NoCond", ",", "Br", "->", "getDebugLoc", "(", ")", ")", ";" ]
[ "LLVM_DEBUG", "(", "dbgs", "(", ")", "<<", "<STR_LIT>", "Deleting self-copy instruction: ", "<STR_LIT>", ")", ";", "LLVM_DEBUG", "(", "MI", ".", "dump", "(", ")", ")", ";", "InstrsToErase", ".", "push_back", "(", "&", "MI", ")", ";", "continue", ";", "}", ...
LLVM
PowerPC
CPP
stmt_completion
CPU
619,902
[ "PPC", "::", "G8RC_and_G8RC_NOX0RegClass", ":", "RC", ")", ")", ";" ]
[ "const", "TargetRegisterClass", "*", "UseRC", "=", "(", "RC", "==", "&", "PPC", "::", "GPRCRegClass", "?", "&", "PPC", "::", "GPRC_and_GPRC_NOR0RegClass", ":", "(", "RC", "==", "&", "PPC", "::", "G8RCRegClass", "?", "&" ]
LLVM
Teak
CPP
next_suggestion
DSP
619,903
[ "RegNo", "=", "<NUM_LIT>", ";" ]
[ "bool", "TeakAsmParser", "::", "ParseRegister", "(", "unsigned", "&", "RegNo", ",", "SMLoc", "&", "StartLoc", ",", "SMLoc", "&", "EndLoc", ")", "{", "const", "AsmToken", "&", "Tok", "=", "getParser", "(", ")", ".", "getTok", "(", ")", ";", "StartLoc", ...
LLVM
SPIRV
CPP
next_suggestion
Virtual ISA
619,904
[ "}" ]
[ "static", "SPIRVType", "*", "getSamplerType", "(", "MachineIRBuilder", "&", "MIRBuilder", ",", "SPIRVGlobalRegistry", "*", "GR", ")", "{", "return", "GR", "->", "getOrCreateOpTypeSampler", "(", "MIRBuilder", ")", ";" ]
LLVM
Mips
TD
stmt_completion
CPU
619,905
[ "CLEI_U_H_DESC", ";" ]
[ "def", "CLEI_U_H", ":", "CLEI_U_H_ENC", "," ]
LLVM
AArch64
TD
next_suggestion
CPU
619,906
[ "let", "Constraints", "=", "<STR_LIT>", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Pg", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "sz8_64", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}",...
GCC
mep
MD
stmt_completion
CPU
619,907
[ "<STR_LIT>", ")" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "unspec", ":", "DI", "[", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", "...
GCC
nds32
MD
stmt_completion
CPU
619,908
[ "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "and", "(", "eq_attr" ]
LLVM
TPC
CPP
stmt_completion
Virtual ISA
619,909
[ "false", ";" ]
[ "void", "clear", "(", ")", "{", "hasVPU", "=", "false", ";", "hasSPU", "=", "false", ";", "hasLD", "=", "false", ";", "hasST", "=", "false", ";", "VPUInst", "=", "<NUM_LIT>", "L", ";", "SPUInst", "=", "<NUM_LIT>", "L", ";", "LDInst", "=", "<NUM_LIT>"...
GCC
s390
MD
stmt_completion
MPU
619,910
[ "]" ]
[ "(", "unspec", ":", "<", "vec_double", ">", "[", "(", "match_operand", ":", "VI_HW_QHS", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", "UNSPEC_VEC_UNPACKL_L", ")", ")" ]
LLVM
X86
CPP
program_repair
CPU
619,911
[ "<FIXS>", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "{", "<FIXE>", "<FIXS>", "const", "char", "*", "Prefix", "=", "<STR_LIT>", "__imp_", "<STR_LIT>", ";", "Name", ".", "insert", "(", "Name", ".", "begin", "(", ")", ",", "Prefix", ",", "Prefix", "+", ...
[ "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "break", ";", "<BUGS>", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "<BUGE>", "<BUGS>", "Name", "=", "<STR_LIT>", "__imp_", "<STR_LIT>", "+", "Name", ";", "<BUGE>", "b...
GCC
s390
MD
stmt_completion
MPU
619,912
[ "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(" ]
LLVM
Hexagon
CPP
next_suggestion
DSP
619,913
[ "case", "Hexagon", "::", "A2_port", ":" ]
[ "switch", "(", "MI", "->", "getOpcode", "(", ")", ")", "{", "default", ":", "return", "false", ";", "case", "Hexagon", "::", "A2_paddf", ":", "case", "Hexagon", "::", "A2_paddfnew", ":", "case", "Hexagon", "::", "A2_paddt", ":", "case", "Hexagon", "::", ...
LLVM
SystemZ
CPP
next_suggestion
CPU
619,914
[ "if", "(", "TID", ".", "mayStore", "(", ")", ")", "Flags", "|=", "MachineMemOperand", "::", "MOStore", ";" ]
[ "MachineFunction", "&", "MF", "=", "*", "MI", "->", "getParent", "(", ")", "->", "getParent", "(", ")", ";", "MachineFrameInfo", "&", "MFI", "=", "*", "MF", ".", "getFrameInfo", "(", ")", ";", "const", "TargetInstrDesc", "&", "TID", "=", "MI", "->", ...
LLVM
ARM64
TD
next_suggestion
CPU
619,915
[ "let", "PrintMethod", "=", "<STR_LIT>", ";" ]
[ "}", "]", ",", "SDNodeXForm", "<", "fpimm", ",", "[", "{", "APFloat", "InVal", "=", "N", "-", ">", "getValueAPF", "(", ")", ";", "uint32_t", "enc", "=", "ARM64_AM", ":", ":", "encodeAdvSIMDModImmType10", "(", "N", "-", ">", "getValueAPF", "(", ")", "...
GCC
arm
CPP
stmt_completion
CPU
619,916
[ "_", "b", ")", ";" ]
[ "_", "_", "arm_vcmpltq_s16", "(", "int16x8_t", "_", "_", "a", ",", "int16x8_t", "_", "_", "b", ")", "{", "return", "_", "_", "builtin_mve_vcmpltq_sv8hi", "(", "_", "_", "a", ",", "_" ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
619,917
[ "return", "false", ";" ]
[ "switch", "(", "II", "->", "getIntrinsicID", "(", ")", ")", "{", "case", "Intrinsic", "::", "amdgcn_global_load_tr", ":", "case", "Intrinsic", "::", "amdgcn_ds_ordered_add", ":", "case", "Intrinsic", "::", "amdgcn_ds_ordered_swap", ":", "case", "Intrinsic", "::", ...
LLVM
ARM64
TD
stmt_completion
CPU
619,918
[ ":", "$", "Rn", ")", ",", "(", "v8i8", "V64", ":", "$", "Rm", ")", ")", ")", "]", ">", ";" ]
[ "def", "v8i8_v8i16", ":", "BaseSIMDDifferentThreeVectorTied", "<", "U", ",", "<NUM_LIT>", ",", "opc", ",", "V128", ",", "V64", ",", "V64", ",", "asm", ",", "<STR_LIT>", ",", "<STR_LIT>", ",", "<STR_LIT>", ",", "[", "(", "set", "(", "v8i16", "V128", ":", ...
LLVM
SystemZ
CPP
next_suggestion
CPU
619,919
[ "if", "(", "VectorABI", ")", "Ret", "+=", "<STR_LIT>", "-v128:64", "<STR_LIT>", ";" ]
[ "bool", "VectorABI", "=", "UsesVectorABI", "(", "CPU", ",", "FS", ")", ";", "std", "::", "string", "Ret", "=", "<STR_LIT>", "<STR_LIT>", ";", "Ret", "+=", "<STR_LIT>", "E", "<STR_LIT>", ";", "Ret", "+=", "DataLayout", "::", "getManglingComponent", "(", "TT...
LLVM
Hexagon
TD
stmt_completion
DSP
619,920
[ "}", "=", "<NUM_LIT>", ";" ]
[ "def", "A2_addh_h16_hh", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rt32", ",", "IntRegs", ":", "$", "Rs32", ")", ",", "<STR_LIT>", ",", "tc_679309b8", ",", "TypeALU64", ">", ",", "Enc_bd6...
LLVM
IA64
CPP
program_repair
CPU
619,921
[ "<FIXS>", "BuildMI", "(", "&", "BB", ",", "dl", ",", "TII", "->", "get", "(", "<STR_LIT>", "::", "<STR_LIT>", ")", ",", "VirtGPR", ")", ";", "<FIXE>" ]
[ "VirtGPR", "=", "MF", ".", "getRegInfo", "(", ")", ".", "createVirtualRegister", "(", "getRegClassFor", "(", "MVT", "::", "i64", ")", ")", ";", "<BUGS>", "BuildMI", "(", "&", "BB", ",", "TII", "->", "get", "(", "<STR_LIT>", "::", "<STR_LIT>", ")", ",",...
LLVM
Hexagon
TD
stmt_completion
DSP
619,922
[ "}", "=", "<NUM_LIT>", ";" ]
[ "def", "A2_aslh", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rs32", ")", ",", "<STR_LIT>", ",", "tc_57890846", ",", "TypeALU32_2op", ">", ",", "Enc_5e2823", ",", "PredNewRel", "{", "let", ...
LLVM
PowerPC
CPP
next_suggestion
CPU
619,923
[ "break", ";" ]
[ "if", "(", "cast", "<", "VTSDNode", ">", "(", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ")", "->", "getVT", "(", ")", "==", "MVT", "::", "i16", ")", "Known", ".", "Zero", "=", "<NUM_LIT>", ";", "break", ";", "}", "case", "ISD", "::", "INTRI...
GCC
aarch64
MD
stmt_completion
CPU
619,924
[ ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
AArch64
CPP
next_suggestion
CPU
619,925
[ "}" ]
[ "MachineInstr", "*", "getKill", "(", ")", "const", "{", "return", "KillInst", ";" ]
GCC
rs6000
MD
next_suggestion
CPU
619,926
[ "operands", "[", "<NUM_LIT>", "]", "=", "force_reg", "(", "SFmode", ",", "operands", "[", "<NUM_LIT>", "]", ")" ]
[ "(", "define_expand", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "DF", "<NUM_LIT>", "<STR_LIT>", ")", "(", "float_extend", ":", "DF", "(", "match_operand", ":", "SF", "<NUM_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>", "{", "if", "(", ...
GCC
csky
CPP
stmt_completion
CPU
619,927
[ "false", ";" ]
[ "end_reg", "=", "regno", ";", "count", "++", ";", "}", "else", "if", "(", "begin_reg", ")", "break", ";", "}", "if", "(", "count", ">=", "CSKY_MIN_MULTIPLE_STLD", "&&", "count", "<=", "CSKY_MAX_MULTIPLE_STLD", ")", "{", "if", "(", "br", ")", "*", "br",...
LLVM
AArch64
TD
stmt_completion
CPU
619,928
[ "<NUM_LIT>", "}", "=", "idx", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "idx", ";", "let", "Inst", "{", "<NUM_LIT>", "-" ]
GCC
sparc
MD
program_repair
CPU
619,929
[ "<FIXS>", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", "<FIXE>" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "<BUGS>", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", "<BUGE>", "<STR_LIT>", ")" ]
LLVM
Mips
CPP
code_generation
CPU
619,930
[ "static", "bool", "or", "iginalTypeIsF128", "(", "const", "Type", "*", "Ty", ",", "const", "SDNode", "*", "CallNode", ")", "{", "if", "(", "Ty", "->", "isFP128Ty", "(", ")", ")", "return", "true", ";", "if", "(", "Ty", "->", "isStructTy", "(", ")", ...
[ "This", "function", "returns", "true", "if", "Ty", "is", "fp128", ",", "{", "f128", "}", "or", "i128", "which", "was", "originally", "a", "fp128", "." ]
GCC
i386
MD
next_suggestion
CPU
619,931
[ "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")" ]
[ "(", "vec_select", ":", "V2HI", "(", "match_operand", ":", "V8HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "parallel", "[", "(", "const_int", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", "]", ")", ")", ")", ")", "]", "<STR_LIT>", "<STR_LI...
LLVM
WebAssembly
CPP
next_suggestion
Virtual ISA
619,932
[ "}" ]
[ "WebAssemblyFunctionInfo", "&", "MFI", "=", "*", "MI", ".", "getParent", "(", ")", "->", "getParent", "(", ")", "->", "getInfo", "<", "WebAssemblyFunctionInfo", ">", "(", ")", ";", "if", "(", "MFI", ".", "isVRegStackified", "(", "MI", ".", "getOperand", ...
LLVM
Hexagon
CPP
next_suggestion
DSP
619,933
[ "}" ]
[ "inline", "Optional", "<", "Hexagon", "::", "ArchEnum", ">", "getCpu", "(", "StringRef", "CPU", ")", "{", "return", "StringSwitch", "<", "Optional", "<", "Hexagon", "::", "ArchEnum", ">>", "(", "CPU", ")", ".", "Case", "(", "<STR_LIT>", "generic", "<STR_LI...
LLVM
X86
CPP
next_suggestion
CPU
619,934
[ "}" ]
[ "BuildMI", "(", "MBB", ",", "InsertPt", ",", "Loc", ",", "TII", "->", "get", "(", "X86", "::", "LEA64r", ")", ",", "ActualRetAddrReg", ")", ".", "addReg", "(", "X86", "::", "RIP", ")", ".", "addImm", "(", "<NUM_LIT>", ")", ".", "addReg", "(", "<NUM...
GCC
arm
MD
program_repair
CPU
619,935
[ "<FIXS>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", "<FIXE>" ]
[ "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "<BUGS>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", "<BUGE>", ")", "(", "define_insn", "<STR_LIT>" ]
LLVM
CSKY
CPP
stmt_completion
CPU
619,936
[ "<STR_LIT>", ";" ]
[ "return", "<STR_LIT>", "@LO16", "<STR_LIT>", ";", "case", "VK_CSKY_GOT_IMM18_BY4", ":", "case", "VK_CSKY_GOT", ":", "return", "<STR_LIT>", "@GOT", "<STR_LIT>", ";", "case", "VK_CSKY_GOTPC", ":", "return", "<STR_LIT>", "@GOTPC", "<STR_LIT>", ";", "case", "VK_CSKY_GOT...
LLVM
PowerPC
CPP
next_suggestion
CPU
619,937
[ "}" ]
[ "InstructionCost", "PPCTTIImpl", "::", "getIntrinsicInstrCost", "(", "const", "IntrinsicCostAttributes", "&", "ICA", ",", "TTI", "::", "TargetCostKind", "CostKind", ")", "{", "return", "BaseT", "::", "getIntrinsicInstrCost", "(", "ICA", ",", "CostKind", ")", ";" ]
LLVM
AArch64
CPP
next_suggestion
CPU
619,938
[ "return", "Res", ";" ]
[ "if", "(", "!", "BV", "->", "isConstant", "(", ")", ")", "return", "SDValue", "(", ")", ";", "SDLoc", "DL", "(", "N", ")", ";", "EVT", "IntVT", "=", "BV", "->", "getValueType", "(", "<NUM_LIT>", ")", ";", "SDValue", "SourceConst", "=", "DAG", ".", ...
GCC
ia64
CPP
stmt_completion
CPU
619,939
[ "LOC_REG", "(", "<NUM_LIT>", ")", ";" ]
[ "else", "if", "(", "regno", "==", "current_frame_info", ".", "r", "[", "reg_fp", "]", ")", "regno", "=", "HARD_FRAME_POINTER_REGNUM", ";", "}", "if", "(", "IN_REGNO_P", "(", "regno", ")", ")", "return", "<NUM_LIT>", "+", "regno", "-", "IN_REG", "(", "<NU...
GCC
i386
MD
next_suggestion
CPU
619,940
[ "<STR_LIT>" ]
[ "(", "const_int", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", "]", ")", ")", ")", "(", "sign_extend", ...
GCC
i386
MD
next_suggestion
CPU
619,941
[ "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "VF_128", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "vec_merge", ":", "VF_128", "(", "vec_duplicate", ":", "VF_128", "(", "unspec", ":", "<", "ssescalarmode", ">", "[", "(", ...
LLVM
PowerPC
CPP
stmt_completion
CPU
619,942
[ "CallerAllocatedAmt", ")", ";" ]
[ "bool", "UsesTCRet", "=", "RetOpcode", "==", "PPC", "::", "TCRETURNri", "||", "RetOpcode", "==", "PPC", "::", "TCRETURNdi", "||", "RetOpcode", "==", "PPC", "::", "TCRETURNai", "||", "RetOpcode", "==", "PPC", "::", "TCRETURNri8", "||", "RetOpcode", "==", "PPC...
GCC
alpha
MD
next_suggestion
MPU
619,943
[ "<STR_LIT>", ")" ]
[ "[", "(", "unspec_volatile", "[", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", "UNSPECV_REALIGN", ")", "]", "<STR_LIT>" ]
LLVM
AArch64
TD
next_suggestion
CPU
619,944
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "def", "vi64", ":", "SIMDUMov", "<", "<NUM_LIT>", ",", "<STR_LIT>", ",", "v2i64", ",", "GPR64", ",", "VectorIndexD", ">", "{", "bits", "<", "<NUM_LIT>", ">", "idx", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "idx", ";" ]
LLVM
X86
CPP
next_suggestion
CPU
619,945
[ "Builder", ".", "CreateAlignedStore", "(", "WideVec", ",", "SI", "->", "getPointerOperand", "(", ")", ",", "SI", "->", "getAlignment", "(", ")", ")", ";" ]
[ "case", "<NUM_LIT>", ":", "deinterleave8bitStride3", "(", "DecomposedVectors", ",", "TransposedVectors", ",", "NumSubVecElems", ")", ";", "break", ";", "}", "for", "(", "unsigned", "i", "=", "<NUM_LIT>", ",", "e", "=", "Shuffles", ".", "size", "(", ")", ";",...
LLVM
ARM
CPP
program_repair
CPU
619,946
[ "<FIXS>", "SmallString", "<NUM_LIT>", ">", "NameStr", ";", "Mang", "->", "makeNameProper", "(", "NameStr", ",", "MO", ".", "getSymbolName", "(", ")", ")", ";", "<FIXE>", "<FIXS>", "O", "<<", "NameStr", ".", "str", "(", ")", ";", "<FIXE>" ]
[ "}", "case", "MachineOperand", "::", "MO_ExternalSymbol", ":", "{", "bool", "isCallOp", "=", "Modifier", "&&", "!", "strcmp", "(", "Modifier", ",", "<STR_LIT>", "call", "<STR_LIT>", ")", ";", "<BUGS>", "std", "::", "string", "Name", "=", "Mang", "->", "mak...
LLVM
X86
CPP
next_suggestion
CPU
619,947
[ "if", "(", "EntryState", "!=", "ST_UNKNOWN", "||", "(", "!", "BBHasCall", "&&", "CurState", "!=", "ST_UNKNOWN", ")", ")", "BBSolved", "[", "BBNum", "]", "=", "true", ";" ]
[ "CurState", "=", "ST_DIRTY", ";", "continue", ";", "}", "if", "(", "!", "isControlFlow", ")", "continue", ";", "BBHasCall", "=", "true", ";", "if", "(", "CurState", "==", "ST_DIRTY", ")", "{", "if", "(", "EntryState", "!=", "ST_UNKNOWN", ")", "{", "Bui...
LLVM
ARM
CPP
code_generation
CPU
619,948
[ "void", "assignValueToReg", "(", "Register", "ValVReg", ",", "Register", "PhysReg", ",", "CCValAssign", "&", "VA", ")", "override", "{", "assert", "(", "VA", ".", "isRegLoc", "(", ")", "&&", "<STR_LIT>", "Value shouldn't be assigned to reg", "<STR_LIT>", ")", ";...
[ "The", "specified", "value", "has", "been", "assigned", "to", "a", "physical", "register", ",", "handle", "the", "appropriate", "COPY", "(", "either", "to", "or", "from", ")", "and", "mark", "any", "relevant", "uses/defines", "as", "needed", "." ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
619,949
[ "<STR_LIT>", ")", ";" ]
[ "printNamedBit", "(", "MI", ",", "OpNo", ",", "O", ",", "<STR_LIT>", "r128" ]
LLVM
ARM
TD
stmt_completion
CPU
619,950
[ ";" ]
[ "def", "IIC_iLoad_i", ":", "InstrItinClass" ]
LLVM
BPF
CPP
next_suggestion
Virtual ISA
619,951
[ "GlobalVariable", "*", "GV", "=", "new", "GlobalVariable", "(", "*", "M", ",", "VarType", ",", "false", ",", "GlobalVariable", "::", "ExternalLinkage", ",", "NULL", ",", "GVName", ")", ";" ]
[ "uint64_t", "FlagValue", "=", "Flag", "->", "getValue", "(", ")", ".", "getZExtValue", "(", ")", ";", "if", "(", "FlagValue", ">=", "<STR_LIT>", "::", "<STR_LIT>", ")", "report_fatal_error", "(", "<STR_LIT>", "Incorrect flag for llvm.bpf.btf.type.id intrinsic", "<ST...
GCC
i386
MD
program_repair
CPU
619,952
[ "<FIXS>", "(", "match_operand", ":", "SSEMODEF2P", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SSEMODEF2P", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "<FIXE>", "<FIXS>", "<STR_LIT>", "<FIXE>" ]
[ "(", "minus", ":", "SSEMODEF2P", "(", "match_operand", ":", "SSEMODEF2P", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "mult", ":", "SSEMODEF2P", "<BUGS>", "(", "match_operand", ":", "SSEMODEF2P", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand...
LLVM
ARM
CPP
program_repair
CPU
619,953
[ "<FIXS>", "printRegImmShift", "(", "O", ",", "<STR_LIT>", "::", "<STR_LIT>", "(", "MO2", ".", "getImm", "(", ")", ")", ",", "<STR_LIT>", "::", "<STR_LIT>", "(", "MO2", ".", "getImm", "(", ")", ")", ")", ";", "<FIXE>" ]
[ "O", "<<", "getRegisterName", "(", "MO1", ".", "getReg", "(", ")", ")", ";", "<BUGS>", "<STR_LIT>", "::", "<STR_LIT>", "ShOpc", "=", "<STR_LIT>", "::", "<STR_LIT>", "(", "MO2", ".", "getImm", "(", ")", ")", ";", "O", "<<", "<STR_LIT>", ", ", "<STR_LIT>...
LLVM
TPC
CPP
stmt_completion
Virtual ISA
619,954
[ "nreg", ")", ";" ]
[ "unsigned", "ws", "=", "SPScale", ";", "while", "(", "ws", ")", "{", "ws", "=", "ws", ">>", "<NUM_LIT>", ";", "nreg", "++", ";", "}", "assert", "(", "nreg", ">=", "<NUM_LIT>", "&&", "<STR_LIT>", "No more SP regs,Think about SP speel", "<STR_LIT>", ")", ";"...
GCC
s390
MD
stmt_completion
MPU
619,955
[ ")", ")", "<STR_LIT>", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>" ]
GCC
arm
CPP
stmt_completion
CPU
619,956
[ ")", ";" ]
[ "_", "_", "arm_sqrshr", "(", "int32_t", "value", ",", "int32_t", "shift", ")", "{", "return", "_", "_", "builtin_mve_sqrshr_si", "(", "value", ",", "shift" ]
LLVM
Mips
CPP
stmt_completion
CPU
619,957
[ "TM", ")", ";" ]
[ "llvm", "::", "FunctionPass", "*", "llvm", "::", "createMipsModuleISelDagPass", "(", "MipsTargetMachine", "&", "TM", ")", "{", "return", "new", "MipsModuleDAGToDAGISel", "(" ]
LLVM
Hexagon
TD
next_suggestion
DSP
619,958
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isTerminator", "=", "<NUM_LIT>", ";", "let",...
LLVM
Hexagon
TD
stmt_completion
DSP
619,959
[ "USR", "]", ";" ]
[ "def", "F2_conv_sf2uw", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rs32", ")", ",", "<STR_LIT>", ",", "tc_3a867367", ",", "TypeS_2op", ">", ",", "Enc_5e2823", "{", "let", "Inst", "{", "<NU...
GCC
s390
CPP
next_suggestion
MPU
619,960
[ "rtx", "lo", "=", "operand_subword", "(", "op", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "dword_mode", ")", ";" ]
[ "if", "(", "TARGET_ZARCH", "&&", "GET_CODE", "(", "op", ")", "==", "CONST_INT", "&&", "trunc_int_for_mode", "(", "INTVAL", "(", "op", ")", ",", "word_mode", ")", "==", "INTVAL", "(", "op", ")", "&&", "s390_single_part", "(", "op", ",", "word_mode", ",", ...
LLVM
PowerPC
CPP
next_suggestion
CPU
619,961
[ "assert", "(", "Mask", "&&", "<STR_LIT>", "Missing call preserved mask for calling convention", "<STR_LIT>", ")", ";" ]
[ "SDValue", "TOCOff", "=", "DAG", ".", "getIntPtrConstant", "(", "TOCSaveOffset", ",", "dl", ")", ";", "SDValue", "AddTOC", "=", "DAG", ".", "getNode", "(", "ISD", "::", "ADD", ",", "dl", ",", "MVT", "::", "i64", ",", "StackPtr", ",", "TOCOff", ")", "...
LLVM
PowerPC
CPP
stmt_completion
CPU
619,962
[ "false", ";" ]
[ "int64_t", "IntVal", ";", "if", "(", "MatchRegisterName", "(", "RegNo", ",", "IntVal", ")", ")", "return", "TokError", "(", "<STR_LIT>", "invalid register name", "<STR_LIT>", ")", ";", "return" ]
LLVM
AArch64
TD
next_suggestion
CPU
619,963
[ "let", "ParserMatchClass", "=", "Imm0_7Operand", ";" ]
[ "def", "tvecshiftL8", ":", "Operand", "<", "i32", ">", ",", "TImmLeaf", "<", "i32", ",", "[", "{", "return", "(", "(", "(", "uint32_t", ")", "Imm", ")", "<", "<NUM_LIT>", ")", ";", "}", "]", ">", "{", "let", "EncoderMethod", "=", "<STR_LIT>", ";", ...
LLVM
AMDGPU
CPP
next_suggestion
GPU
619,964
[ "}" ]
[ "CCAssignFn", "*", "AMDGPUCallLowering", "::", "CCAssignFnForCall", "(", "CallingConv", "::", "ID", "CC", ",", "bool", "IsVarArg", ")", "const", "{", "return", "CC_AMDGPU", ";" ]
LLVM
Hexagon
TD
next_suggestion
DSP
619,965
[ "let", "opExtentBits", "=", "<NUM_LIT>", ";" ]
[ "let", "addrMode", "=", "Absolute", ";", "let", "accessSize", "=", "HalfWordAccess", ";", "let", "mayLoad", "=", "<NUM_LIT>", ";", "let", "isExtended", "=", "<NUM_LIT>", ";", "let", "CextOpcode", "=", "<STR_LIT>", ";", "let", "BaseOpcode", "=", "<STR_LIT>", ...
GCC
s390
CPP
next_suggestion
MPU
619,966
[ "return_reg", "=", "gen_rtx_REG", "(", "Pmode", ",", "return_regnum", ")", ";" ]
[ "rtvec", "p", ";", "int", "i", ";", "if", "(", "TARGET_TPF_PROFILING", ")", "{", "emit_insn", "(", "gen_blockage", "(", ")", ")", ";", "emit_insn", "(", "gen_epilogue_tpf", "(", ")", ")", ";", "}", "frame_pointer", "=", "(", "frame_pointer_needed", "?", ...
LLVM
XCore
CPP
next_suggestion
MPU
619,967
[ "SDValue", "Lo", "(", "Hi", ".", "getNode", "(", ")", ",", "<NUM_LIT>", ")", ";" ]
[ "LowerSMUL_LOHI", "(", "SDValue", "Op", ",", "SelectionDAG", "&", "DAG", ")", "const", "{", "assert", "(", "Op", ".", "getValueType", "(", ")", "==", "MVT", "::", "i32", "&&", "Op", ".", "getOpcode", "(", ")", "==", "ISD", "::", "SMUL_LOHI", "&&", "<...
LLVM
Hexagon
TD
next_suggestion
DSP
619,968
[ "let", "isPredicatedFalse", "=", "<NUM_LIT>", ";" ]
[ "def", "J4_cmpeqi_f_jumpnv_t", ":", "HInst", "<", "(", "outs", ")", ",", "(", "ins", "IntRegs", ":", "$", "Ns8", ",", "u5_0Imm", ":", "$", "II", ",", "b30_2Imm", ":", "$", "Ii", ")", ",", "<STR_LIT>", ",", "tc_bd8382d1", ",", "TypeNCJ", ">", ",", "...
GCC
rs6000
MD
program_repair
CPU
619,969
[ "<FIXS>", "<STR_LIT>", "<FIXE>" ]
[ "[", "(", "set", "(", "match_operand", ":", "SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "mult", ":", "SF", "(", "match_operand", ":", "SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SF", "<NUM_LIT>", "<STR_LIT>", "<ST...
LLVM
AMDGPU
CPP
next_suggestion
GPU
619,970
[ "}" ]
[ "for", "(", "const", "auto", "&", "FI", ":", "ArgInfoMap", ")", "{", "OS", "<<", "<STR_LIT>", "Arguments for ", "<STR_LIT>", "<<", "FI", ".", "first", "->", "getName", "(", ")", "<<", "'", "\\n", "'", "<<", "<STR_LIT>", " PrivateSegmentBuffer: ", "<STR_LI...
GCC
tilegx
MD
next_suggestion
VLIW
619,971
[ "(", "match_dup", "<NUM_LIT>", ")" ]
[ "(", "match_operand", ":", "I48MODE", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "I48MODE", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "I48MODE", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "...
LLVM
AArch64
CPP
stmt_completion
CPU
619,972
[ "<<", "<STR_LIT>", ", ", "<STR_LIT>", ";" ]
[ "if", "(", "MRI", ".", "getRegClass", "(", "<STR_LIT>", "::", "<STR_LIT>", ")", ".", "contains", "(", "Reg", ")", ")", "{", "const", "MCRegisterClass", "&", "FPR128RC", "=", "MRI", ".", "getRegClass", "(", "<STR_LIT>", "::", "<STR_LIT>", ")", ";", "Reg",...
GCC
mips
MD
stmt_completion
CPU
619,973
[ ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>" ]
GCC
aarch64
MD
stmt_completion
CPU
619,974
[ "VNx2DI", "]", ")" ]
[ "(", "define_mode_iterator", "SVE_FULL_I", "[", "VNx16QI", "VNx8HI", "VNx4SI" ]
GCC
xtensa
MD
next_suggestion
MPU
619,975
[ "operands", "[", "<NUM_LIT>", "]", "=", "force_const_mem", "(", "DImode", ",", "operands", "[", "<NUM_LIT>", "]", ")" ]
[ "<STR_LIT>", "{", "if", "(", "CONSTANT_P", "(", "operands", "[", "<NUM_LIT>", "]", ")", "&", "&", "!", "TARGET_CONST16", ")" ]
GCC
arm
MD
next_suggestion
CPU
619,976
[ "<STR_LIT>" ]
[ "[", "(", "set", "(", "match_dup", "<NUM_LIT>", ")", "(", "match_op_dup", ":", "SI", "<NUM_LIT>", "[", "(", "match_dup", "<NUM_LIT>", ")", "(", "match_dup", "<NUM_LIT>", ")", "]", ")", ")", "(", "set", "(", "match_dup", "<NUM_LIT>", ")", "(", "match_op_d...
LLVM
Nios2
CPP
stmt_completion
MPU
619,977
[ "<NUM_LIT>", ")", ";" ]
[ "return", "new", "Nios2FrameLowering", "(", "ST", "," ]
LLVM
AArch64
CPP
stmt_completion
CPU
619,978
[ ")", ";" ]
[ "LLVM_DEBUG", "(", "InsertionPoint", "->", "print", "(", "dbgs", "(", ")", ")", ")", ";", "LLVM_DEBUG", "(", "dbgs", "(", ")", "<<", "'", "\\n", "'", ")", ";", "if", "(", "isDominated", "(", "InsertionPoint", ",", "User", ",", "OpNo", ",", "InsertPts...
LLVM
AArch64
CPP
next_suggestion
CPU
619,979
[ "int", "UnscaledLdOffset", "=", "TII", "->", "isUnscaledLdSt", "(", "LoadInst", ")", "?", "getLdStOffsetOp", "(", "LoadInst", ")", ".", "getImm", "(", ")", ":", "getLdStOffsetOp", "(", "LoadInst", ")", ".", "getImm", "(", ")", "*", "LoadSize", ";" ]
[ "int", "LoadSize", "=", "getMemScale", "(", "LoadInst", ")", ";", "int", "StoreSize", "=", "getMemScale", "(", "StoreInst", ")", ";", "int", "UnscaledStOffset", "=", "TII", "->", "isUnscaledLdSt", "(", "StoreInst", ")", "?", "getLdStOffsetOp", "(", "StoreInst"...
GCC
visium
CPP
stmt_completion
Virtual ISA
619,980
[ ")", ";" ]
[ "size", "=", "(", "gp_saved", "*", "UNITS_PER_WORD", ")", "+", "(", "fp_saved", "*", "UNITS_PER_HWFPVALUE", ")", ";", "if", "(", "!", "no_rtl", "&&", "size", ">", "<NUM_LIT>", ")", "{", "rtx", "ptr", "=", "force_reg", "(", "Pmode", ",", "plus_constant", ...
LLVM
Hexagon
TD
next_suggestion
DSP
619,981
[ "let", "isExtendable", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isPredicatedFalse", "=", "<NUM_LIT>", ";", "...
LLVM
PowerPC
CPP
next_suggestion
CPU
619,982
[ "MBB", ".", "erase", "(", "II", ")", ";" ]
[ "unsigned", "DestReg", "=", "MI", ".", "getOperand", "(", "<NUM_LIT>", ")", ".", "getReg", "(", ")", ";", "assert", "(", "MI", ".", "definesRegister", "(", "DestReg", ")", "&&", "<STR_LIT>", "RESTORE_VRSAVE does not define its destination", "<STR_LIT>", ")", ";"...
LLVM
PowerPC
TD
stmt_completion
CPU
619,983
[ "=", "<NUM_LIT>", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "RT", ";", "bits", "<", "<NUM_LIT>", ">", "SPR", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "RT", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "SPR", "{", "<NUM_LIT>", "}", ";", "let", "Inst"...
LLVM
MSP430
CPP
next_suggestion
MPU
619,984
[ "setOperationAction", "(", "ISD", "::", "SREM", ",", "MVT", "::", "i8", ",", "Expand", ")", ";" ]
[ "setOperationAction", "(", "ISD", "::", "SELECT_CC", ",", "MVT", "::", "i8", ",", "Custom", ")", ";", "setOperationAction", "(", "ISD", "::", "SELECT_CC", ",", "MVT", "::", "i16", ",", "Custom", ")", ";", "setOperationAction", "(", "ISD", "::", "SIGN_EXTEN...
LLVM
X86
CPP
code_generation
CPU
619,985
[ "std", "::", "pair", "<", "uint16_t", ",", "uint16_t", ">", "X86InstrInfo", "::", "getExecutionDomain", "(", "const", "MachineInstr", "&", "MI", ")", "const", "{", "uint16_t", "domain", "=", "(", "MI", ".", "getDesc", "(", ")", ".", "TSFlags", ">>", "<ST...
[ "Return", "the", "current", "execution", "domain", "and", "bit", "mask", "of", "possible", "domains", "for", "instruction", "." ]
LLVM
Hexagon
TD
next_suggestion
DSP
619,986
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Ii", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Ii", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "bits", "<", "<NUM_LIT>", ...
GCC
loongarch
CPP
stmt_completion
CPU
619,987
[ ";" ]
[ "init_enabled_abi_types", "(", ")", ";", "obstack_init", "(", "&", "msg_obstack", ")", ";", "struct", "{", "int", "arch", ",", "tune", ",", "fpu", ",", "abi_base", ",", "abi_ext", ",", "cmodel", ";", "}", "constrained", "=", "{", "M_OPT_ABSENT", "(", "op...
LLVM
ARM
CPP
next_suggestion
CPU
619,988
[ "}" ]
[ "std", "::", "string", "(", "<STR_LIT>", "e-p:32:32-f64:64:64-i64:64:64-", "<STR_LIT>", "<STR_LIT>", "v128:64:128-v64:64:64-n32-S32", "<STR_LIT>", ")", ")", ",", "ELFWriterInfo", "(", "*", "this", ")", ",", "TLInfo", "(", "*", "this", ")", ",", "TSInfo", "(", "*...
LLVM
PowerPC
CPP
stmt_completion
CPU
619,989
[ "::", "ArgFlagsTy", "Flags", ")", "{" ]
[ "void", "addLiveInAttr", "(", "Register", "VReg", ",", "ISD" ]
GCC
mips
CPP
stmt_completion
CPU
619,990
[ "reg", ")", ")", ")", ";" ]
[ "if", "(", "TARGET_MIPS16", "&&", "!", "M16_REG_P", "(", "REGNO", "(", "reg", ")", ")", ")", "{", "emit_move_insn", "(", "MIPS_EPILOGUE_TEMP", "(", "GET_MODE", "(", "reg", ")", ")", ",", "mem", ")", ";", "emit_move_insn", "(", "reg", ",", "MIPS_EPILOGUE_...
LLVM
SystemZ
CPP
stmt_completion
CPU
619,991
[ "false", ")", ";" ]
[ "uint64_t", "getPC12DBLBPPEncoding", "(", "const", "MCInst", "&", "MI", ",", "unsigned", "OpNum", ",", "SmallVectorImpl", "<", "MCFixup", ">", "&", "Fixups", ",", "const", "MCSubtargetInfo", "&", "STI", ")", "const", "{", "return", "getPCRelEncoding", "(", "MI...
GCC
sparc
MD
stmt_completion
CPU
619,992
[ "]", ")" ]
[ "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "unspec", ":", "SI", "[", "(", "match_dup", "<NUM_LIT>", ")", "(", "match_dup", "<NUM_LIT>", ")", "]", "UNSPEC_SUBV", ")", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "[", ...
GCC
mmix
MD
next_suggestion
CPU
619,993
[ "<STR_LIT>", ")" ]
[ "[", "(", "set", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "if_then_else", ":", "DI", "(", "match_operator", "<NUM_LIT>", "<STR_LIT>", "[", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "("...
GCC
arm
CPP
stmt_completion
CPU
619,994
[ "p", ")", ";" ]
[ "_", "_", "builtin_mve_vstrwq_p_uv4si", "(", "(", "_", "_", "builtin_neon_si", "*", ")", "_", "_", "addr", ",", "_", "_", "value", ",", "_", "_" ]
GCC
arm
CPP
stmt_completion
CPU
619,995
[ "ag_mode", ",", "&", "count", ")", ";" ]
[ "if", "(", "!", "use_vfp_abi", "(", "pcs_variant", ",", "false", ")", ")", "return", "false", ";", "return", "aapcs_vfp_is_call_or_return_candidate", "(", "pcs_variant", ",", "mode", ",", "type", ",", "&" ]
LLVM
JVM
CPP
stmt_completion
Virtual ISA
619,996
[ ")", ";" ]
[ "IdxVec", ".", "push_back", "(", "ConstantInt", "::", "get", "(", "Type", "::", "getInt32Ty", "(", "Cxt", ")", ",", "APInt", "(", "<NUM_LIT>", ",", "i", ")", ")", ")", ";", "Value", "*", "SrcGEP", "=", "IRB", ".", "CreateGEP", "(", "SrcBase", ",", ...
GCC
aarch64
MD
program_repair
CPU
619,997
[ "<FIXS>", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", "<FIXE>" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "<BUGS>", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", "<BUGE>", "<STR_LIT>", ")" ]
LLVM
ARM
CPP
stmt_completion
CPU
619,998
[ "<STR_LIT>", "fd", "<STR_LIT>", ";" ]
[ "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "isLD", "?", "<STR_LIT>", "fd", "<STR_LIT>", ":", "<STR_LIT>", "ea", "<STR_LIT>", ";", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "isLD", "?", "<STR_LIT>", "ed", "<STR_LIT>", ":", "<STR_LIT>", ...
LLVM
SystemZ
CPP
next_suggestion
CPU
619,999
[ "if", "(", "!", "IsLive", "||", "!", "IsImplicit", ")", "{" ]
[ "const", "TargetRegisterInfo", "*", "RI", "=", "MBB", ".", "getParent", "(", ")", "->", "getTarget", "(", ")", ".", "getRegisterInfo", "(", ")", ";", "unsigned", "GPR32", "=", "RI", "->", "getSubReg", "(", "GPR64", ",", "<STR_LIT>", "::", "<STR_LIT>", ")...