Compiler_Type stringclasses 2
values | Target stringclasses 176
values | Programming Language stringclasses 3
values | Task stringclasses 4
values | Target_Type stringclasses 7
values | Idx int64 0 636k | Ground_Truth listlengths 0 2.32k | Input listlengths 1 1.02k |
|---|---|---|---|---|---|---|---|
GCC | rs6000 | MD | next_suggestion | CPU | 620,100 | [
"emit_move_insn",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"src",
")"
] | [
"src",
"=",
"gen_rtx_UNSPEC",
"(",
"V16QImode",
",",
"gen_rtvec",
"(",
"<NUM_LIT>",
",",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"GEN_INT",
"(",
"regoff",
")",
")",
",",
"UNSPEC_MMA_EXTRACT",
")"
] |
LLVM | X86 | CPP | stmt_completion | CPU | 620,101 | [
"v32i8",
":"
] | [
"MVT",
"FpVT",
"=",
"MVT",
"::",
"getVectorVT",
"(",
"MVT",
"::",
"getFloatingPointVT",
"(",
"ElementBits",
")",
",",
"VT",
".",
"getVectorNumElements",
"(",
")",
")",
";",
"V1",
"=",
"DAG",
".",
"getBitcast",
"(",
"FpVT",
",",
"V1",
")",
";",
"V2",
... |
LLVM | ARM | TD | stmt_completion | CPU | 620,102 | [
"}",
";"
] | [
"def",
"VLD1LNd16",
":",
"VLD1LN",
"<",
"<NUM_LIT>",
",",
"{",
"?",
",",
"?",
",",
"<NUM_LIT>",
",",
"?",
"}",
",",
"<STR_LIT>",
",",
"v4i16",
",",
"extloadi16",
">",
"{",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"lane",
"{",
"<... |
GCC | aarch64 | MD | next_suggestion | CPU | 620,103 | [
"<STR_LIT>"
] | [
"(",
"match_operand",
":",
"VHSDF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"VHSDF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
"<STR_LIT>"
] |
LLVM | ARM | CPP | stmt_completion | CPU | 620,104 | [
";"
] | [
"if",
"(",
"!",
"MO",
".",
"isReg",
"(",
")",
")",
"continue",
";",
"if",
"(",
"MO",
".",
"isDef",
"(",
")",
"&&",
"MO",
".",
"getReg",
"(",
")",
"==",
"ARM",
"::",
"CPSR",
"&&",
"!",
"MO",
".",
"isDead",
"(",
")",
")",
"return",
"true",
";... |
LLVM | AArch64 | TD | next_suggestion | CPU | 620,105 | [
"let",
"ElementSize",
"=",
"zprty",
".",
"ElementSize",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"Zd",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"imm8",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"sz",
";",
"let",
"Inst"... |
LLVM | AArch64 | TD | stmt_completion | CPU | 620,106 | [
"u1",
";"
] | [
"class",
"sme_int_outer_product_inst",
"<",
"bit",
"u0",
",",
"bit",
"u1",
",",
"bit",
"S",
",",
"bit",
"sz",
",",
"MatrixTileOperand",
"za_ty",
",",
"ZPRRegOp",
"zpr_ty",
",",
"string",
"mnemonic",
">",
":",
"I",
"<",
"(",
"outs",
"za_ty",
":",
"$",
"... |
LLVM | PowerPC | CPP | next_suggestion | CPU | 620,107 | [
"return",
"<STR_LIT>",
"PPCISD::STRICT_FCFID",
"<STR_LIT>",
";"
] | [
"return",
"<STR_LIT>",
"PPCISD::SCALAR_TO_VECTOR_PERMUTED",
"<STR_LIT>",
";",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"return",
"<STR_LIT>",
"PPCISD::ANDI_rec_1_EQ_BIT",
"<STR_LIT>",
";",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"return",
"<STR_LIT>",
"PPCISD::AN... |
GCC | visium | MD | stmt_completion | Virtual ISA | 620,108 | [
"<STR_LIT>",
")",
"]",
")"
] | [
"(",
"set",
"(",
"reg",
":",
"SI",
"R_MDC",
")",
"(",
"truncate",
":",
"SI",
"(",
"mod",
":",
"DI",
"(",
"reg",
":",
"DI",
"R_MDB",
")",
"(",
"sign_extend",
":",
"DI",
"(",
"match_dup",
"<NUM_LIT>",
")",
")",
")",
")",
")",
"]",
"<STR_LIT>",
"<... |
LLVM | Z80 | CPP | code_generation | MPU | 620,109 | [
"bool",
"Z80AsmParser",
"::",
"ParseInstruction",
"(",
"ParseInstructionInfo",
"&",
"Info",
",",
"StringRef",
"Name",
",",
"SMLoc",
"NameLoc",
",",
"OperandVector",
"&",
"Operands",
")",
"{",
"Operands",
".",
"push_back",
"(",
"Z80Operand",
"::",
"CreateToken",
... | [
"ParseInstruction",
"-",
"Parse",
"one",
"assembly",
"instruction",
"."
] |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 620,110 | [
"}"
] | [
"if",
"(",
"MI",
"->",
"isDebugValue",
"(",
")",
"||",
"!",
"MI",
"->",
"getDebugLoc",
"(",
")",
")",
"continue",
";",
"auto",
"DL",
"=",
"MI",
"->",
"getDebugLoc",
"(",
")",
";",
"if",
"(",
"NopInserted",
".",
"find",
"(",
"DL",
".",
"getLine",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 620,111 | [
"}"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"hasNewVal... |
GCC | nds32 | CPP | next_suggestion | CPU | 620,112 | [
"return",
"gen_rtx_REG",
"(",
"mode",
",",
"regno",
")",
";"
] | [
"}",
"if",
"(",
"TARGET_HARD_FLOAT",
")",
"{",
"gcc_unreachable",
"(",
")",
";",
"}",
"else",
"{",
"if",
"(",
"NDS32_ARG_PARTIAL_IN_GPR_REG_P",
"(",
"cum",
"->",
"gpr_offset",
",",
"mode",
",",
"type",
")",
")",
"{",
"regno",
"=",
"NDS32_AVAILABLE_REGNUM_FOR... |
LLVM | X86 | CPP | stmt_completion | CPU | 620,113 | [
"&&",
"Disp",
".",
"getImm",
"(",
")",
"<",
"<NUM_LIT>",
")",
"return",
"true",
";"
] | [
"bool",
"Is16BitMemOperand",
"(",
"const",
"MCInst",
"&",
"MI",
",",
"unsigned",
"Op",
",",
"const",
"MCSubtargetInfo",
"&",
"STI",
")",
"const",
"{",
"const",
"MCOperand",
"&",
"BaseReg",
"=",
"MI",
".",
"getOperand",
"(",
"Op",
"+",
"X86",
"::",
"AddrB... |
LLVM | ARM | TD | program_repair | CPU | 620,114 | [
"<FIXS>",
"(",
"t2PLIpci",
"t2ldr_pcrel_imm12",
":",
"$",
"addr",
",",
"pred",
":",
"$",
"p",
")",
",",
"<NUM_LIT>",
">",
",",
"<FIXE>"
] | [
"def",
":",
"t2InstAlias",
"<STR_LIT>",
",",
"(",
"t2PLDpci",
"t2ldr_pcrel_imm12",
":",
"$",
"addr",
",",
"pred",
":",
"$",
"p",
")",
">",
";",
"def",
":",
"InstAlias",
"<STR_LIT>",
",",
"<BUGS>",
"(",
"t2PLIpci",
"t2ldr_pcrel_imm12",
":",
"$",
"addr",
"... |
LLVM | AArch64 | TD | program_repair | CPU | 620,115 | [
"<FIXS>",
"!",
"strconcat",
"(",
"asmop",
",",
"<STR_LIT>",
")",
",",
"<FIXE>"
] | [
"(",
"outs",
"VPR128",
":",
"$",
"Rd",
")",
",",
"(",
"ins",
"neon_uimm8",
":",
"$",
"Imm",
",",
"neon_mov_imm_LSL_operand",
":",
"$",
"Simm",
")",
",",
"<BUGS>",
"!",
"strconcat",
"(",
"asmop",
",",
"<STR_LIT>",
")",
",",
"<BUGE>",
"[",
"(",
"set",
... |
LLVM | Hexagon | CPP | stmt_completion | DSP | 620,116 | [
",",
"ValTy",
",",
"CP",
"->",
"getAlignment",
"(",
")",
")",
";"
] | [
"DebugLoc",
"dl",
"=",
"Op",
".",
"getDebugLoc",
"(",
")",
";",
"ConstantPoolSDNode",
"*",
"CP",
"=",
"cast",
"<",
"ConstantPoolSDNode",
">",
"(",
"Op",
")",
";",
"SDValue",
"Res",
";",
"if",
"(",
"CP",
"->",
"isMachineConstantPoolEntry",
"(",
")",
")",
... |
GCC | m32r | CPP | program_repair | MPU | 620,117 | [
"<FIXS>",
"plus_constant",
"(",
"Pmode",
",",
"arg_pointer_rtx",
",",
"<FIXE>"
] | [
"rtx",
"regblock",
";",
"regblock",
"=",
"gen_frame_mem",
"(",
"BLKmode",
",",
"<BUGS>",
"plus_constant",
"(",
"arg_pointer_rtx",
",",
"<BUGE>",
"FIRST_PARM_OFFSET",
"(",
"<NUM_LIT>",
")",
")",
")",
";",
"set_mem_alias_set",
"(",
"regblock",
",",
"get_varargs_alia... |
GCC | aarch64 | CPP | next_suggestion | CPU | 620,118 | [
"enum",
"aarch64_parse_opt_result",
"ext_res",
"=",
"aarch64_parse_extension",
"(",
"ext",
",",
"&",
"isa_temp",
",",
"invalid_extension",
")",
";"
] | [
"if",
"(",
"len",
"==",
"<NUM_LIT>",
")",
"return",
"AARCH64_PARSE_MISSING_ARG",
";",
"for",
"(",
"arch",
"=",
"all_architectures",
";",
"arch",
"->",
"name",
"!=",
"NULL",
";",
"arch",
"++",
")",
"{",
"if",
"(",
"strlen",
"(",
"arch",
"->",
"name",
")... |
LLVM | GBZ80 | CPP | stmt_completion | MPU | 620,119 | [
"(",
")",
")",
";"
] | [
"unsigned",
"EFlags",
"=",
"MCA",
".",
"getELFHeaderEFlags",
"(",
")",
";",
"EFlags",
"|=",
"getEFlagsForFeatureSet",
"(",
"STI",
".",
"getFeatureBits"
] |
GCC | aarch64 | CPP | stmt_completion | CPU | 620,120 | [
";"
] | [
"vmovn_u32",
"(",
"uint32x4_t",
"a",
")",
"{",
"uint16x4_t",
"result",
";",
"_",
"_",
"asm__",
"(",
"<STR_LIT>",
"xtn %0.4h,%1.4s",
"<STR_LIT>",
":",
"<STR_LIT>",
"=w",
"<STR_LIT>",
"(",
"result",
")",
":",
"<STR_LIT>",
"w",
"<STR_LIT>",
"(",
"a",
")",
":"... |
GCC | powerpcspe | CPP | code_generation | CPU | 620,121 | [
"int",
"num_insns_constant_wide",
"(",
"HOST_WIDE_INT",
"value",
")",
"{",
"if",
"(",
"(",
"(",
"unsigned",
"HOST_WIDE_INT",
")",
"value",
"+",
"<NUM_LIT>",
")",
"<",
"<NUM_LIT>",
")",
"return",
"<NUM_LIT>",
";",
"else",
"if",
"(",
"(",
"value",
"&",
"<NUM... | [
"Return",
"the",
"number",
"of",
"instructions",
"it",
"takes",
"to",
"form",
"a",
"constant",
"in",
"an",
"integer",
"register",
"."
] |
LLVM | AArch64 | TD | next_suggestion | CPU | 620,122 | [
"}"
] | [
"let",
"Latency",
"=",
"<NUM_LIT>",
";",
"let",
"NumMicroOps",
"=",
"<NUM_LIT>",
";"
] |
GCC | rs6000 | CPP | program_repair | CPU | 620,123 | [
"<FIXS>",
"rs6000_isa_flags",
"&=",
"~",
"OPTION_MASK_VSX",
";",
"rs6000_isa_flags_explicit",
"|=",
"OPTION_MASK_VSX",
";",
"<FIXE>",
"<FIXS>",
"rs6000_isa_flags",
"|=",
"(",
"ISA_2_6_MASKS_SERVER",
"&",
"~",
"rs6000_isa_flags_explicit",
")",
";",
"<FIXE>",
"<FIXS>",
"r... | [
"if",
"(",
"msg",
")",
"{",
"warning",
"(",
"<NUM_LIT>",
",",
"msg",
")",
";",
"<BUGS>",
"target_flags",
"&=",
"~",
"MASK_VSX",
";",
"target_flags_explicit",
"|=",
"MASK_VSX",
";",
"<BUGE>",
"}",
"}",
"if",
"(",
"TARGET_VSX",
")",
"<BUGS>",
"target_flags",... |
GCC | i386 | CPP | stmt_completion | CPU | 620,124 | [
"m128d",
"_",
"_",
"A",
")",
"{"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m128i",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm_cvtpd_epu64",
"(",
"_",
"_"
] |
GCC | i386 | CPP | stmt_completion | CPU | 620,125 | [
"window_num",
")",
";"
] | [
"DEBUG_FUNCTION",
"void",
"debug_dispatch_window",
"(",
"int",
"window_num",
")",
"{",
"debug_dispatch_window_file",
"(",
"stdout",
","
] |
LLVM | TPC | TD | stmt_completion | Virtual ISA | 620,126 | [
"<STR_LIT>",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"dest",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"reg",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"sw",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"pred",
";",
"let",
"Dest",
"=",
"dest",
";",
"let",
"SrcExtra",
"=",
"{",
"<NUM_LIT>",
... |
LLVM | Mips | CPP | stmt_completion | CPU | 620,127 | [
")",
";"
] | [
"void",
"MipsAsmPrinter",
"::",
"emitInlineAsmStart",
"(",
")",
"const",
"{",
"MipsTargetStreamer",
"&",
"TS",
"=",
"getTargetStreamer",
"(",
")",
";",
"TS",
".",
"emitDirectiveSetPush",
"(",
")",
";",
"TS",
".",
"emitDirectiveSetAt",
"("
] |
LLVM | PowerPC | CPP | next_suggestion | CPU | 620,128 | [
"}"
] | [
"EVT",
"PtrVT",
"=",
"getPointerTy",
"(",
"DAG",
".",
"getDataLayout",
"(",
")",
")",
";",
"SDValue",
"StackPtr",
"=",
"DAG",
".",
"getRegister",
"(",
"PPC",
"::",
"X1",
",",
"PtrVT",
")",
";",
"unsigned",
"TOCSaveOffset",
"=",
"Subtarget",
".",
"getFram... |
LLVM | PowerPC | CPP | code_generation | CPU | 620,129 | [
"const",
"char",
"*",
"getPassName",
"(",
")",
"const",
"override",
"{",
"return",
"<STR_LIT>",
"PowerPC Machine Code Emitter",
"<STR_LIT>",
";",
"}"
] | [
"getPassName",
"-",
"Return",
"a",
"nice",
"clean",
"name",
"for",
"a",
"pass",
"."
] |
LLVM | AArch64 | CPP | stmt_completion | CPU | 620,130 | [
",",
"<NUM_LIT>",
")",
";"
] | [
"return",
"DecodeVecShiftRImm",
"(",
"Inst",
",",
"Imm"
] |
LLVM | ARM | CPP | stmt_completion | CPU | 620,131 | [
"::",
"<STR_LIT>",
"(",
"AM3Opc",
")",
")",
"{"
] | [
"unsigned",
"AM3Opc",
"=",
"(",
"ImplicitRn",
"==",
"ARM",
"::",
"PC",
")",
"?",
"<NUM_LIT>",
":",
"MI",
".",
"getOperand",
"(",
"OpIdx",
"+",
"<NUM_LIT>",
")",
".",
"getImm",
"(",
")",
";",
"Binary",
"|=",
"(",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
"... |
GCC | i386 | CPP | stmt_completion | CPU | 620,132 | [
"(",
"_",
"_",
"v16qi",
")",
"_",
"_",
"B",
")",
";"
] | [
"return",
"(",
"_",
"_",
"m128i",
")",
"_",
"_",
"builtin_ia32_vpcomleub",
"(",
"(",
"_",
"_",
"v16qi",
")",
"_",
"_",
"A",
","
] |
GCC | i386 | CPP | stmt_completion | CPU | 620,133 | [
"cost",
";"
] | [
"if",
"(",
"(",
"insn_type",
"==",
"TYPE_PUSH",
"||",
"insn_type",
"==",
"TYPE_POP",
")",
"&&",
"(",
"dep_insn_type",
"==",
"TYPE_PUSH",
"||",
"dep_insn_type",
"==",
"TYPE_POP",
")",
")",
"return",
"<NUM_LIT>",
";",
"case",
"PROCESSOR_ATHLON",
":",
"case",
"... |
LLVM | ARM | CPP | code_generation | CPU | 620,134 | [
"MachineInstr",
"*",
"ARMBaseInstrInfo",
"::",
"commuteInstructionImpl",
"(",
"MachineInstr",
"*",
"MI",
",",
"bool",
"NewMI",
",",
"unsigned",
"OpIdx1",
",",
"unsigned",
"OpIdx2",
")",
"const",
"{",
"switch",
"(",
"MI",
"->",
"getOpcode",
"(",
")",
")",
"{"... | [
"Commutes",
"the",
"operands",
"in",
"the",
"given",
"instruction",
"by",
"changing",
"the",
"operands",
"order",
"and/or",
"changing",
"the",
"instruction",
"'s",
"opcode",
"and/or",
"the",
"immediate",
"value",
"operand",
"."
] |
LLVM | ARM | CPP | next_suggestion | CPU | 620,135 | [
"}"
] | [
"unsigned",
"getStackAddress",
"(",
"uint64_t",
"Size",
",",
"int64_t",
"Offset",
",",
"MachinePointerInfo",
"&",
"MPO",
")",
"override",
"{",
"assert",
"(",
"(",
"Size",
"==",
"<NUM_LIT>",
"||",
"Size",
"==",
"<NUM_LIT>",
"||",
"Size",
"==",
"<NUM_LIT>",
")... |
LLVM | ARM64 | TD | next_suggestion | CPU | 620,136 | [
"}"
] | [
"def",
"Xi",
":",
"BaseCondSetFlagsImm",
"<",
"op",
",",
"GPR64",
",",
"asm",
">",
"{",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] |
GCC | m68k | MD | stmt_completion | MPU | 620,137 | [
"[",
"<NUM_LIT>",
"]",
")",
")"
] | [
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"]",
"<STR_LIT>",
"{",
"if",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
"=",
"=",
"const0_rtx",
")",
"emit_insn",
"(",
"gen_tstdi",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
")",
... |
LLVM | SPIRV | CPP | stmt_completion | Virtual ISA | 620,138 | [
")",
";"
] | [
"void",
"SPIRVInstructionSelector",
"::",
"setupMF",
"(",
"MachineFunction",
"&",
"MF",
",",
"GISelKnownBits",
"*",
"KB",
",",
"CodeGenCoverage",
"&",
"CoverageInfo",
",",
"ProfileSummaryInfo",
"*",
"PSI",
",",
"BlockFrequencyInfo",
"*",
"BFI",
")",
"{",
"MRI",
... |
GCC | sparc | MD | program_repair | CPU | 620,139 | [
"<FIXS>",
"<STR_LIT>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"set",
"(",
"attr",
"<STR_LIT>",
")",
"(",
"if_then_else",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
... | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"neg",
":",
"SI",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
"<STR_LIT>",
"<BUGS>",
"<STR_LIT>",
"[",
"(",
... |
GCC | i386 | MD | program_repair | CPU | 620,140 | [
"<FIXS>",
"emit_insn",
"(",
"gen_rint",
"mode",
">",
"<NUM_LIT>",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"operands",
"[",
"<NUM_LIT>",
"]",
")",
")",
"<FIXE>"
] | [
"ix86_expand_rint",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"operands",
"[",
"<NUM_LIT>",
"]",
")",
"}",
"else",
"<BUGS>",
"{",
"rtx",
"op0",
"=",
"gen_reg_rtx",
"(",
"XFmode",
")",
"rtx",
"op1",
"=",
"gen_reg_rtx",
"(",
"XFmode",
")",
"emit_insn",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 620,141 | [
"let",
"IClass",
"=",
"<NUM_LIT>",
";"
] | [
"class",
"T_ALU32_2op",
"<",
"string",
"mnemonic",
",",
"bits",
"<",
"<NUM_LIT>",
">",
"minOp",
">",
":",
"ALU32Inst",
"<",
"(",
"outs",
"IntRegs",
":",
"$",
"Rd",
")",
",",
"(",
"ins",
"IntRegs",
":",
"$",
"Rs",
")",
",",
"<STR_LIT>",
"#",
"mnemonic... |
GCC | i386 | CPP | next_suggestion | CPU | 620,142 | [
"}"
] | [
"static",
"_",
"_",
"inline",
"_",
"_",
"m128",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"always_inline__",
")",
")",
"_",
"mm_setr_ps",
"(",
"float",
"_",
"_",
"Z",
",",
"float",
"_",
"_",
"Y",
",",
"float",
"_",
"_",
"X",
",",
"float",
"_... |
LLVM | M68k | CPP | stmt_completion | MPU | 620,143 | [
"(",
")",
";"
] | [
"}",
"else",
"if",
"(",
"auto",
"*",
"AndRHS",
"=",
"dyn_cast",
"<",
"ConstantSDNode",
">",
"(",
"Op1",
")",
")",
"{",
"uint64_t",
"AndRHSVal",
"=",
"AndRHS",
"->",
"getZExtValue",
"(",
")",
";",
"SDValue",
"AndLHS",
"=",
"Op0",
";",
"if",
"(",
"AndR... |
LLVM | Hexagon | TD | next_suggestion | DSP | 620,144 | [
"let",
"hasNewValue",
"=",
"<NUM_LIT>",
";"
] | [
"def",
"A2_addh_h16_ll",
":",
"HInst",
"<",
"(",
"outs",
"IntRegs",
":",
"$",
"Rd32",
")",
",",
"(",
"ins",
"IntRegs",
":",
"$",
"Rt32",
",",
"IntRegs",
":",
"$",
"Rs32",
")",
",",
"<STR_LIT>",
",",
"tc_679309b8",
",",
"TypeALU64",
">",
",",
"Enc_bd6... |
GCC | nios2 | CPP | next_suggestion | MPU | 620,145 | [
"*",
"cmp",
"=",
"gen_rtx_fmt_ee",
"(",
"code",
",",
"mode",
",",
"*",
"op1",
",",
"*",
"op2",
")",
";"
] | [
"code",
"=",
"swap_condition",
"(",
"code",
")",
";",
"if",
"(",
"nios2_fpu_compare_enabled",
"(",
"code",
",",
"mode",
")",
")",
"rev_p",
"=",
"true",
";",
"else",
"return",
"false",
";",
"}",
"if",
"(",
"modify_p",
")",
"{",
"if",
"(",
"rev_p",
")"... |
GCC | rs6000 | CPP | stmt_completion | CPU | 620,146 | [
"first_reg",
")",
")",
"break",
";"
] | [
"for",
"(",
"first_reg",
"=",
"<NUM_LIT>",
";",
"first_reg",
"<=",
"<NUM_LIT>",
";",
"first_reg",
"++",
")",
"if",
"(",
"save_reg_p",
"("
] |
GCC | arm | CPP | stmt_completion | CPU | 620,147 | [
"_",
"p",
")",
";"
] | [
"_",
"_",
"builtin_mve_vstrwq_scatter_base_p_fv4sf",
"(",
"_",
"_",
"addr",
",",
"_",
"_",
"offset",
",",
"_",
"_",
"value",
",",
"_"
] |
LLVM | ARM | TD | stmt_completion | CPU | 620,148 | [
")",
";"
] | [
"def",
"VecListTwoQHWordIndexed",
":",
"Operand",
"<",
"i32",
">",
"{",
"let",
"ParserMatchClass",
"=",
"VecListTwoQHWordIndexAsmOperand",
";",
"let",
"MIOperandInfo",
"=",
"(",
"ops",
"DPR",
":",
"$",
"Vd",
",",
"i32imm",
":",
"$",
"idx"
] |
LLVM | SystemZ | TD | program_repair | CPU | 620,149 | [
"<FIXS>",
"def",
":",
"InstRW",
"[",
"LSU",
",",
"VecDF2",
",",
"VecDF2",
",",
"Lat15",
",",
"GroupAlone",
"]",
",",
"(",
"instregex",
"<STR_LIT>",
")",
">",
";",
"<FIXE>"
] | [
"def",
":",
"InstRW",
"[",
"LSU",
",",
"VecXsPm",
",",
"Lat9",
"]",
",",
"(",
"instregex",
"<STR_LIT>",
")",
">",
";",
"<BUGS>",
"def",
":",
"InstRW",
"[",
"LSU",
",",
"VecDF",
",",
"VecDF",
",",
"Lat15",
",",
"GroupAlone",
"]",
",",
"(",
"instrege... |
GCC | arm | CPP | stmt_completion | CPU | 620,150 | [
"b",
")",
"{"
] | [
"vhsub_u16",
"(",
"uint16x4_t",
"_",
"_",
"a",
",",
"uint16x4_t",
"_",
"_"
] |
LLVM | Hexagon | CPP | next_suggestion | DSP | 620,151 | [
"break",
";"
] | [
"unsigned",
"Opc",
"=",
"N",
"->",
"getOpcode",
"(",
")",
";",
"SDValue",
"Op",
"(",
"N",
",",
"<NUM_LIT>",
")",
";",
"switch",
"(",
"Opc",
")",
"{",
"case",
"ISD",
"::",
"ANY_EXTEND",
":",
"case",
"ISD",
"::",
"SIGN_EXTEND",
":",
"case",
"ISD",
":... |
GCC | s390 | CPP | code_generation | MPU | 620,152 | [
"static",
"rtx",
"find_ltrel_base",
"(",
"rtx",
"x",
")",
"{",
"int",
"i",
",",
"j",
";",
"const",
"char",
"*",
"fmt",
";",
"if",
"(",
"GET_CODE",
"(",
"x",
")",
"==",
"UNSPEC",
"&&",
"XINT",
"(",
"x",
",",
"<NUM_LIT>",
")",
"==",
"UNSPEC_LTREL_BAS... | [
"Check",
"whether",
"X",
"contains",
"an",
"UNSPEC_LTREL_BASE",
".",
"Return",
"its",
"constant",
"pool",
"symbol",
"if",
"found",
",",
"NULL_RTX",
"otherwise",
"."
] |
LLVM | X86 | TD | program_repair | CPU | 620,153 | [
"<FIXS>",
"VR128",
":",
"$",
"src1",
",",
"(",
"memopv4f32",
"addr",
":",
"$",
"src2",
")",
",",
"<FIXE>"
] | [
"<STR_LIT>",
",",
"[",
"(",
"set",
"VR128",
":",
"$",
"dst",
",",
"(",
"v4f32",
"(",
"vector_shuffle",
"<BUGS>",
"VR128",
":",
"$",
"src1",
",",
"(",
"load",
"addr",
":",
"$",
"src2",
")",
",",
"<BUGE>",
"UNPCKH_shuffle_mask",
")",
")",
")",
"]",
"... |
LLVM | SystemZ | TD | next_suggestion | CPU | 620,154 | [
"}"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"enc",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"enc",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";"
] |
LLVM | WebAssembly | CPP | next_suggestion | Virtual ISA | 620,155 | [
"}"
] | [
"for",
"(",
"unsigned",
"I",
"=",
"<NUM_LIT>",
",",
"E",
"=",
"MRI",
".",
"getNumVirtRegs",
"(",
")",
";",
"I",
"<",
"E",
";",
"++",
"I",
")",
"{",
"unsigned",
"Reg",
"=",
"TargetRegisterInfo",
"::",
"index2VirtReg",
"(",
"I",
")",
";",
"if",
"(",
... |
GCC | i386 | CPP | next_suggestion | CPU | 620,156 | [
"}"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m256d",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm256_unpacklo_pd",
"(",
"_",
"_",
"m256d",
"_",
"_",
"A",
... |
LLVM | X86 | CPP | next_suggestion | CPU | 620,157 | [
"}"
] | [
"Mask",
".",
"push_back",
"(",
"i",
")",
";",
"Mask",
".",
"push_back",
"(",
"i",
"+",
"NumElems",
")",
";",
"}",
"return",
"DAG",
".",
"getVectorShuffle",
"(",
"VT",
",",
"dl",
",",
"V1",
",",
"V2",
",",
"&",
"Mask",
"[",
"<NUM_LIT>",
"]",
")",
... |
LLVM | WebAssembly | CPP | next_suggestion | Virtual ISA | 620,158 | [
"}"
] | [
"case",
"FCmpInst",
"::",
"FCMP_OGE",
":",
"Opc",
"=",
"F32",
"?",
"WebAssembly",
"::",
"GE_F32",
":",
"WebAssembly",
"::",
"GE_F64",
";",
"break",
";",
"case",
"FCmpInst",
"::",
"FCMP_OLT",
":",
"Opc",
"=",
"F32",
"?",
"WebAssembly",
"::",
"LT_F32",
":"... |
LLVM | CSKY | CPP | stmt_completion | CPU | 620,159 | [
"HasBTST16",
";"
] | [
"bool",
"hasBTST16",
"(",
")",
"const",
"{",
"return"
] |
LLVM | Cpu0 | CPP | stmt_completion | CPU | 620,160 | [
"getSubExpr",
"(",
")",
")",
";"
] | [
"void",
"Cpu0MCExpr",
"::",
"visitUsedExpr",
"(",
"MCStreamer",
"&",
"Streamer",
")",
"const",
"{",
"Streamer",
".",
"visitUsedExpr",
"(",
"*"
] |
LLVM | AMDGPU | TD | stmt_completion | GPU | 620,161 | [
"opName",
";"
] | [
"class",
"SOPK_Pseudo",
"<",
"string",
"opName",
",",
"dag",
"outs",
",",
"dag",
"ins",
",",
"string",
"asmOps",
",",
"list",
"<",
"dag",
">",
"pattern",
"=",
"[",
"]",
">",
":",
"InstSI",
"<",
"outs",
",",
"ins",
",",
"<STR_LIT>",
",",
"pattern",
... |
LLVM | AVR | TD | stmt_completion | MPU | 620,162 | [
"(",
"i8",
"<NUM_LIT>",
")",
">",
";"
] | [
"def",
"AVR_COND_NE",
":",
"PatLeaf",
"<"
] |
GCC | s390 | MD | stmt_completion | MPU | 620,163 | [
")"
] | [
"<STR_LIT>",
"(",
"and",
"(",
"match_code",
"<STR_LIT>",
")",
"(",
"match_test",
"<STR_LIT>",
")",
")"
] |
LLVM | AArch64 | CPP | next_suggestion | CPU | 620,164 | [
"}"
] | [
"SDValue",
"N0",
"=",
"N",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
",",
"N1",
"=",
"N",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
";",
"ConstantSDNode",
"*",
"ConstantN1",
"=",
"dyn_cast",
"<",
"ConstantSDNode",
">",
"(",
"N1",
")",
";",
"EVT",
"VT... |
GCC | alpha | MD | next_suggestion | MPU | 620,165 | [
"[",
"(",
"set",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"leu",
":",
"DI",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"match_dup",
"<NUM_LIT>",
")",
")",
")"
] | [
"(",
"clobber",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
")",
")",
"]",
"<STR_LIT>"
] |
GCC | i386 | CPP | stmt_completion | CPU | 620,166 | [
"*",
"_",
"_",
"edx",
")",
";"
] | [
"if",
"(",
"_",
"_",
"get_cpuid_max",
"(",
"_",
"_",
"ext",
",",
"<NUM_LIT>",
")",
"<",
"_",
"_",
"level",
")",
"return",
"<NUM_LIT>",
";",
"_",
"_",
"cpuid",
"(",
"_",
"_",
"level",
",",
"*",
"_",
"_",
"eax",
",",
"*",
"_",
"_",
"ebx",
",",
... |
LLVM | AArch64 | CPP | code_generation | CPU | 620,167 | [
"SDValue",
"AArch64TargetLowering",
"::",
"LowerReturn",
"(",
"SDValue",
"Chain",
",",
"CallingConv",
"::",
"ID",
"CallConv",
",",
"bool",
"isVarArg",
",",
"const",
"SmallVectorImpl",
"<",
"ISD",
"::",
"OutputArg",
">",
"&",
"Outs",
",",
"const",
"SmallVectorImp... | [
"This",
"hook",
"must",
"be",
"implemented",
"to",
"lower",
"outgoing",
"return",
"values",
",",
"described",
"by",
"the",
"Outs",
"array",
",",
"into",
"the",
"specified",
"DAG",
"."
] |
GCC | mips | CPP | program_repair | CPU | 620,168 | [
"<FIXS>",
"machine_mode",
"mode",
",",
"rtx",
"x",
",",
"bool",
")",
"<FIXE>"
] | [
"enum",
"reg_classmips_secondary_reload_class",
"(",
"enum",
"reg_class",
"rclass",
",",
"<BUGS>",
"enum",
"machine_mode",
"mode",
",",
"rtx",
"x",
",",
"bool",
")",
"<BUGE>",
"{",
"int",
"regno",
";"
] |
LLVM | ARM | TD | next_suggestion | CPU | 620,169 | [
"}"
] | [
"def",
"VORRiv4i16",
":",
"N1ModImm",
"<",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"{",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"?",
",",
"<NUM_LIT>",
"}",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"(",
"outs",
"DPR",
":",
"$",... |
GCC | aarch64 | CPP | program_repair | CPU | 620,170 | [
"<FIXS>",
"static",
"const",
"aarch64_sve_vec_issue_info",
"neoversev2_sve_issue_info",
"=",
"<FIXE>"
] | [
"<NUM_LIT>",
"}",
";",
"<BUGS>",
"static",
"const",
"aarch64_sve_vec_issue_info",
"demeter_sve_issue_info",
"=",
"<BUGE>",
"{",
"{",
"{"
] |
LLVM | ARM | CPP | stmt_completion | CPU | 620,171 | [
"Val",
";"
] | [
"}",
"else",
"if",
"(",
"(",
"OpCmode",
"&",
"<NUM_LIT>",
")",
"==",
"<NUM_LIT>",
")",
"{",
"unsigned",
"ByteNum",
"=",
"(",
"OpCmode",
"&",
"<NUM_LIT>",
")",
">>",
"<NUM_LIT>",
";",
"Val",
"=",
"Imm8",
"<<",
"(",
"<NUM_LIT>",
"*",
"ByteNum",
")",
";... |
GCC | i386 | CPP | stmt_completion | CPU | 620,172 | [
"W",
",",
"(",
"_",
"_",
"mmask16",
")",
"_",
"_",
"M",
")",
";"
] | [
"return",
"(",
"_",
"_",
"m128i",
")",
"_",
"_",
"builtin_ia32_pminub128_mask",
"(",
"(",
"_",
"_",
"v16qi",
")",
"_",
"_",
"A",
",",
"(",
"_",
"_",
"v16qi",
")",
"_",
"_",
"B",
",",
"(",
"_",
"_",
"v16qi",
")",
"_",
"_"
] |
LLVM | TVM | CPP | stmt_completion | Virtual ISA | 620,173 | [
"(",
")",
";"
] | [
"return",
"new",
"TVMRegStackify"
] |
LLVM | Mips | TD | stmt_completion | CPU | 620,174 | [
"=",
"funct",
";"
] | [
"class",
"SYS_FM",
"<",
"bits",
"<",
"<NUM_LIT>",
">",
"funct",
">",
":",
"StdArch",
"{",
"bits",
"<",
"<NUM_LIT>",
">",
"code_",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"Inst",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",... |
LLVM | ARM | CPP | next_suggestion | CPU | 620,175 | [
"if",
"(",
"NextMII",
"!=",
"E",
"&&",
"MI",
"->",
"isInsideBundle",
"(",
")",
"&&",
"!",
"NextMII",
"->",
"isInsideBundle",
"(",
")",
")",
"{"
] | [
"MachineBasicBlock",
"::",
"instr_iterator",
"I",
"=",
"prior",
"(",
"NextMII",
")",
";",
"MI",
"=",
"&",
"*",
"I",
";",
"}",
"goto",
"ProcessNext",
";",
"}",
"if",
"(",
"Entry",
".",
"NarrowOpc2",
"&&",
"ReduceTo2Addr",
"(",
"MBB",
",",
"MI",
",",
"... |
LLVM | Hexagon | CPP | next_suggestion | DSP | 620,176 | [
"}"
] | [
"const",
"char",
"*",
"getPassName",
"(",
")",
"const",
"override",
"{",
"return",
"<STR_LIT>",
"Hexagon Split Double Registers",
"<STR_LIT>",
";"
] |
LLVM | X86 | CPP | next_suggestion | CPU | 620,177 | [
"}",
"else",
"{"
] | [
"}",
"else",
"if",
"(",
"Op",
".",
"isImm",
"(",
")",
")",
"{",
"O",
"<<",
"'",
"$",
"'",
"<<",
"Op",
".",
"getImm",
"(",
")",
";",
"if",
"(",
"CommentStream",
"&&",
"(",
"Op",
".",
"getImm",
"(",
")",
">",
"<NUM_LIT>",
"||",
"Op",
".",
"ge... |
GCC | rs6000 | MD | stmt_completion | CPU | 620,178 | [
")",
")"
] | [
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>"
] |
LLVM | AArch64 | CPP | program_repair | CPU | 620,179 | [
"<FIXS>",
"<NUM_LIT>",
"U",
",",
"<FIXE>",
"<FIXS>",
"<NUM_LIT>",
"U",
",",
"<FIXE>",
"<FIXS>",
"<NUM_LIT>",
"U",
",",
"<FIXE>",
"<FIXS>",
"<NUM_LIT>",
"U",
",",
"<FIXE>",
"<FIXS>",
"<NUM_LIT>",
"U",
",",
"<FIXE>",
"<FIXS>",
"<NUM_LIT>",
"U",
",",
"<FIXE>",
... | [
"<NUM_LIT>",
"U",
",",
"<NUM_LIT>",
"U",
",",
"<NUM_LIT>",
"U",
",",
"<BUGS>",
"<NUM_LIT>",
"U",
",",
"<BUGE>",
"<NUM_LIT>",
"U",
",",
"<BUGS>",
"<NUM_LIT>",
"U",
",",
"<BUGE>",
"<NUM_LIT>",
"U",
",",
"<NUM_LIT>",
"U",
",",
"<NUM_LIT>",
"U",
",",
"<BUGS>... |
GCC | mips | CPP | stmt_completion | CPU | 620,180 | [
")",
")",
"return",
"true",
";"
] | [
"for",
"(",
"i",
"=",
"<NUM_LIT>",
";",
"i",
"<",
"nelt",
";",
"i",
"+=",
"<NUM_LIT>",
")",
"perm2",
"[",
"i",
"]",
"+=",
"nelt",
";",
"if",
"(",
"mips_expand_vselect_vconcat",
"(",
"d",
"->",
"target",
",",
"d",
"->",
"op0",
",",
"d",
"->",
"op1... |
LLVM | AArch64 | CPP | stmt_completion | CPU | 620,181 | [
"(",
")",
",",
"getShiftExtendAmount",
"(",
")",
")",
";"
] | [
"void",
"addShifterOperands",
"(",
"MCInst",
"&",
"Inst",
",",
"unsigned",
"N",
")",
"const",
"{",
"assert",
"(",
"N",
"==",
"<NUM_LIT>",
"&&",
"<STR_LIT>",
"Invalid number of operands!",
"<STR_LIT>",
")",
";",
"unsigned",
"Imm",
"=",
"<STR_LIT>",
"::",
"<STR_... |
LLVM | Mips | TD | stmt_completion | CPU | 620,182 | [
"<",
"<NUM_LIT>",
">",
";"
] | [
"class",
"CMP_EQ_PH_ENC",
":",
"CMP_EQ_QB_R2_FMT"
] |
LLVM | X86 | CPP | stmt_completion | CPU | 620,183 | [
"CreateExpr",
"(",
"BranchTarget",
")",
")",
";"
] | [
"Branch",
".",
"addOperand",
"(",
"MCOperand",
"::"
] |
LLVM | Hexagon | TD | stmt_completion | DSP | 620,184 | [
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicated",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicatedFalse",
"=",
"<NUM_LIT>",
";",
"... |
GCC | arm | CPP | code_generation | CPU | 620,185 | [
"static",
"void",
"arm_reorg",
"(",
"void",
")",
"{",
"rtx",
"insn",
";",
"HOST_WIDE_INT",
"address",
"=",
"<NUM_LIT>",
";",
"Mfix",
"*",
"fix",
";",
"minipool_fix_head",
"=",
"minipool_fix_tail",
"=",
"NULL",
";",
"insn",
"=",
"get_insns",
"(",
")",
";",
... | [
"Gcc",
"puts",
"the",
"pool",
"in",
"the",
"wrong",
"place",
"for",
"ARM",
",",
"since",
"we",
"can",
"only",
"load",
"addresses",
"a",
"limited",
"distance",
"around",
"the",
"pc",
".",
"We",
"do",
"some",
"special",
"munging",
"to",
"move",
"the",
"c... |
GCC | alpha | CPP | program_repair | MPU | 620,186 | [
"<FIXS>",
"FRP",
"(",
"emit_move_insn",
"(",
"sa_reg",
",",
"plus_constant",
"(",
"stack_pointer_rtx",
",",
"bias",
")",
")",
")",
";",
"<FIXE>",
"<FIXS>",
"FRP",
"(",
"emit_move_insn",
"(",
"gen_rtx_MEM",
"(",
"DImode",
",",
"stack_pointer_rtx",
")",
",",
"... | [
"bias",
"=",
"reg_offset",
",",
"reg_offset",
"=",
"<NUM_LIT>",
";",
"sa_reg",
"=",
"gen_rtx_REG",
"(",
"DImode",
",",
"<NUM_LIT>",
")",
";",
"<BUGS>",
"emit_move_insn",
"(",
"sa_reg",
",",
"plus_constant",
"(",
"stack_pointer_rtx",
",",
"bias",
")",
")",
";... |
GCC | i386 | MD | next_suggestion | CPU | 620,187 | [
"(",
"parallel",
"[",
"(",
"const_int",
"<NUM_LIT>",
")",
"(",
"const_int",
"<NUM_LIT>",
")"
] | [
"(",
"define_expand",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"V4DF",
"<NUM_LIT>",
"<STR_LIT>",
")",
"(",
"vec_select",
":",
"V4DF",
"(",
"vec_concat",
":",
"V8DF",
"(",
"match_operand",
":",
"V4DF",
"<NUM_LIT>",
"<STR_LIT>",
")",
"(",
"matc... |
LLVM | Hexagon | TD | next_suggestion | DSP | 620,188 | [
"let",
"opExtentBits",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"mayLoad",
"=",
"<NUM_LIT>",
";",
"let",
"CextOpcode",
"=",
"<STR_LIT>",
";",
"let",
"BaseOpcode",
"=",
"<STR_LIT>",
";",
"let",
"isPredicable",
"=",
"<NUM_LIT>",
";",
"let",
"isExtendable",
"=",
"<NUM_LIT>",
";",
"let",
"opExtendable",
"=",
"<NUM_LIT>"... |
LLVM | ARM | CPP | stmt_completion | CPU | 620,189 | [
"*=",
"-",
"<NUM_LIT>",
";"
] | [
"if",
"(",
"Val",
"==",
"<NUM_LIT>",
")",
"Inst",
".",
"addOperand",
"(",
"MCOperand",
"::",
"createImm",
"(",
"INT32_MIN",
")",
")",
";",
"else",
"{",
"int",
"imm",
"=",
"Val",
"&",
"<NUM_LIT>",
";",
"if",
"(",
"!",
"(",
"Val",
"&",
"<NUM_LIT>",
"... |
GCC | aarch64 | MD | program_repair | CPU | 620,190 | [
"<FIXS>",
"(",
"call",
"(",
"mem",
":",
"DI",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
")",
")",
"<FIXE>",
"<FIXS>",
"{",
"@",
"[",
"cons",
":",
"<NUM_LIT>",
"[",
"Ucr",
"[",
"Usf",
"}",
"<FIXE>"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"<BUGS>",
"(",
"call",
"(",
"mem",
":",
"DI",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"<BUGE>",
"(",... |
GCC | lm32 | CPP | code_generation | MPU | 620,191 | [
"static",
"void",
"lm32_block_move_inline",
"(",
"rtx",
"dest",
",",
"rtx",
"src",
",",
"HOST_WIDE_INT",
"length",
",",
"HOST_WIDE_INT",
"alignment",
")",
"{",
"HOST_WIDE_INT",
"offset",
",",
"delta",
";",
"unsigned",
"HOST_WIDE_INT",
"bits",
";",
"int",
"i",
... | [
"Emit",
"straight-line",
"code",
"to",
"move",
"LENGTH",
"bytes",
"from",
"SRC",
"to",
"DEST",
".",
"Assume",
"that",
"the",
"areas",
"do",
"not",
"overlap",
"."
] |
LLVM | AMDGPU | CPP | program_repair | GPU | 620,192 | [
"<FIXS>",
"using",
"SDWAOperandsVector",
"=",
"SmallVector",
"SDWAOperand",
"*",
",",
"<NUM_LIT>",
">",
";",
"<FIXE>"
] | [
"class",
"SIPeepholeSDWA",
":",
"public",
"MachineFunctionPass",
"{",
"public",
":",
"<BUGS>",
"typedef",
"SmallVector",
"SDWAOperand",
"*",
",",
"<NUM_LIT>",
">",
"SDWAOperandsVector",
";",
"<BUGE>",
"private",
":",
"MachineRegisterInfo",
"*",
"MRI",
";"
] |
LLVM | WebAssembly | CPP | stmt_completion | Virtual ISA | 620,193 | [
")",
"{"
] | [
"LiveInterval",
"*",
"ToLI",
"=",
"&",
"LIS",
".",
"getInterval",
"(",
"ToReg",
")",
";",
"SlotIndex",
"FromIdx",
"=",
"LIS",
".",
"getInstructionIndex",
"(",
"MI",
")",
".",
"getRegSlot",
"(",
")",
";",
"VNInfo",
"*",
"FromVNI",
"=",
"FromLI",
"->",
"... |
LLVM | X86 | CPP | next_suggestion | CPU | 620,194 | [
"if",
"(",
"SDValue",
"V",
"=",
"lowerShuffleAsRepeatedMaskAndLanePermute",
"(",
"DL",
",",
"MVT",
"::",
"v32i8",
",",
"V1",
",",
"V2",
",",
"Mask",
",",
"Subtarget",
",",
"DAG",
")",
")",
"return",
"V",
";"
] | [
"assert",
"(",
"Subtarget",
".",
"hasAVX2",
"(",
")",
"&&",
"<STR_LIT>",
"We can only lower v32i8 with AVX2!",
"<STR_LIT>",
")",
";",
"if",
"(",
"SDValue",
"ZExt",
"=",
"lowerVectorShuffleAsZeroOrAnyExtend",
"(",
"DL",
",",
"MVT",
"::",
"v32i8",
",",
"V1",
",",
... |
LLVM | ARM | CPP | stmt_completion | CPU | 620,195 | [
"const",
"{"
] | [
"Register",
"ARMTargetLowering",
"::",
"getExceptionSelectorRegister",
"(",
"const",
"Constant",
"*",
"PersonalityFn",
")"
] |
LLVM | PIC16 | CPP | next_suggestion | MPU | 620,196 | [
"InFlag",
"=",
"getOutFlag",
"(",
"LoadRet",
")",
";"
] | [
"SDValue",
"LoadRet",
";",
"for",
"(",
"unsigned",
"i",
"=",
"<NUM_LIT>",
",",
"Offset",
"=",
"<NUM_LIT>",
";",
"i",
"<",
"RetVals",
";",
"i",
"++",
")",
"{",
"LoadRet",
"=",
"DAG",
".",
"getNode",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
",",
"dl",
",",... |
LLVM | Mips | CPP | program_repair | CPU | 620,197 | [
"<FIXS>",
"if",
"(",
"STI",
"->",
"hasMips32r6",
"(",
")",
")",
"<FIXE>",
"<FIXS>",
"TII",
"->",
"get",
"(",
"STI",
"->",
"inMicroMipsMode",
"(",
")",
"?",
"Mips",
"::",
"BC_MMR6",
":",
"Mips",
"::",
"BC",
")",
")",
"<FIXE>",
"<FIXS>",
".",
"append",... | [
"Pos",
"=",
"LongBrMBB",
"->",
"begin",
"(",
")",
";",
"LongBrMBB",
"->",
"addSuccessor",
"(",
"TgtMBB",
")",
";",
"<BUGS>",
"if",
"(",
"Subtarget",
".",
"hasMips32r6",
"(",
")",
")",
"<BUGE>",
"BuildMI",
"(",
"*",
"LongBrMBB",
",",
"Pos",
",",
"DL",
... |
GCC | pru | CPP | next_suggestion | CPU | 620,198 | [
"case",
"<NUM_LIT>",
":",
"return",
"(",
"regno",
"%",
"<NUM_LIT>",
")",
"==",
"<NUM_LIT>",
";"
] | [
"case",
"<NUM_LIT>",
":",
"return",
"(",
"regno",
"%",
"<NUM_LIT>",
")",
"<=",
"<NUM_LIT>",
";",
"case",
"<NUM_LIT>",
":",
"return",
"(",
"regno",
"%",
"<NUM_LIT>",
")",
"==",
"<NUM_LIT>",
";",
"case",
"<NUM_LIT>",
":",
"return",
"(",
"regno",
"%",
"<NUM... |
GCC | rx | MD | next_suggestion | CPU | 620,199 | [
"<STR_LIT>"
] | [
"(",
"memex_nocc",
":",
"SI",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"extend_types",
":",
"SI",
"(",
"match_operand",
":",
"small_int_modes",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
")",
"]",
"<STR_LIT>"... |
Subsets and Splits
No community queries yet
The top public SQL queries from the community will appear here once available.