Compiler_Type stringclasses 2
values | Target stringclasses 176
values | Programming Language stringclasses 3
values | Task stringclasses 4
values | Target_Type stringclasses 7
values | Idx int64 0 636k | Ground_Truth listlengths 0 2.32k | Input listlengths 1 1.02k |
|---|---|---|---|---|---|---|---|
LLVM | AMDGPU | CPP | next_suggestion | GPU | 620,200 | [
"return",
"false",
";"
] | [
"Operands",
".",
"push_back",
"(",
"AMDGPUOperand",
"::",
"CreateToken",
"(",
"this",
",",
"Name",
",",
"NameLoc",
")",
")",
";",
"bool",
"IsMIMG",
"=",
"Name",
".",
"startswith",
"(",
"<STR_LIT>",
"image_",
"<STR_LIT>",
")",
";",
"while",
"(",
"!",
"try... |
GCC | sparc | CPP | stmt_completion | CPU | 620,201 | [
"op0",
",",
"const0_rtx",
")",
",",
"gen_rtx_LABEL_REF",
"(",
"VOIDmode",
",",
"label",
")",
",",
"pc_rtx",
")",
")",
")",
";"
] | [
"emit_jump_insn",
"(",
"gen_rtx_SET",
"(",
"VOIDmode",
",",
"pc_rtx",
",",
"gen_rtx_IF_THEN_ELSE",
"(",
"VOIDmode",
",",
"gen_rtx_fmt_ee",
"(",
"code",
",",
"GET_MODE",
"(",
"op0",
")",
","
] |
LLVM | ARM64 | TD | next_suggestion | CPU | 620,202 | [
"}"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"sz",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"V",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LI... |
LLVM | SPIRV | CPP | next_suggestion | Virtual ISA | 620,203 | [
"SPIRVMCInstLower",
"MCInstLowering",
";"
] | [
"assert",
"(",
"MI",
"->",
"getOpcode",
"(",
")",
"==",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
";",
"auto",
"SC",
"=",
"static_cast",
"<",
"StorageClass",
"::",
"StorageClass",
">",
"(",
"MI",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getImm",
"(",
... |
GCC | powerpcspe | CPP | stmt_completion | CPU | 620,204 | [
"par",
")",
";"
] | [
"rtx",
"sym",
";",
"rtvec",
"p",
";",
"rtx",
"par",
";",
"rtx_insn",
"*",
"insn",
";",
"offset",
"=",
"<NUM_LIT>",
";",
"start_reg",
"=",
"(",
"(",
"sel",
"&",
"SAVRES_REG",
")",
"==",
"SAVRES_GPR",
"?",
"info",
"->",
"first_gp_reg_save",
":",
"(",
"... |
GCC | rs6000 | MD | stmt_completion | CPU | 620,205 | [
")",
"]",
")"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"GPR",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"and",
":",
"GPR",
"(",
"match_operator",
":",
"GPR",
"<NUM_LIT>",
"<STR_LIT>",
"[",
"(",
"match_operand",
":",
"GPR",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
... |
LLVM | PowerPC | CPP | next_suggestion | CPU | 620,206 | [
"}"
] | [
"void",
"setVarArgsFrameIndex",
"(",
"int",
"Index",
")",
"{",
"VarArgsFrameIndex",
"=",
"Index",
";"
] |
LLVM | Mips | TD | stmt_completion | CPU | 620,207 | [
"NoItinerary",
";"
] | [
"class",
"CTCMSA_DESC",
"{",
"dag",
"OutOperandList",
"=",
"(",
"outs",
")",
";",
"dag",
"InOperandList",
"=",
"(",
"ins",
"MSA128CROpnd",
":",
"$",
"cd",
",",
"GPR32Opnd",
":",
"$",
"rs",
")",
";",
"string",
"AsmString",
"=",
"<STR_LIT>",
";",
"InstrIti... |
LLVM | X86 | CPP | next_suggestion | CPU | 620,208 | [
"BuildMI",
"(",
"*",
"MI",
".",
"getParent",
"(",
")",
",",
"MI",
",",
"MI",
".",
"getDebugLoc",
"(",
")",
",",
"get",
"(",
"TargetOpcode",
"::",
"COPY",
")",
")",
".",
"addReg",
"(",
"NewSrc",
",",
"RegState",
"::",
"Define",
"|",
"RegState",
"::"... | [
"return",
"true",
";",
"}",
"if",
"(",
"TargetRegisterInfo",
"::",
"isPhysicalRegister",
"(",
"SrcReg",
")",
")",
"{",
"ImplicitOp",
"=",
"Src",
";",
"ImplicitOp",
".",
"setImplicit",
"(",
")",
";",
"NewSrc",
"=",
"getX86SubSuperRegister",
"(",
"Src",
".",
... |
GCC | arm | MD | next_suggestion | CPU | 620,209 | [
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")"
] | [
"<STR_LIT>",
"<NUM_LIT>",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 620,210 | [
"let",
"hasNewValue",
"=",
"<NUM_LIT>",
";"
] | [
"def",
"F2_conv_sf2w",
":",
"HInst",
"<",
"(",
"outs",
"IntRegs",
":",
"$",
"Rd32",
")",
",",
"(",
"ins",
"IntRegs",
":",
"$",
"Rs32",
")",
",",
"<STR_LIT>",
",",
"tc_3a867367",
",",
"TypeS_2op",
">",
",",
"Enc_5e2823",
"{",
"let",
"Inst",
"{",
"<NUM... |
LLVM | Hexagon | TD | next_suggestion | DSP | 620,211 | [
"let",
"isExtentSigned",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"isPredica... |
GCC | mips | MD | next_suggestion | CPU | 620,212 | [
"(",
"pc",
")"
] | [
"[",
"(",
"set",
"(",
"pc",
")",
"(",
"if_then_else",
"(",
"match_operator",
"<NUM_LIT>",
"<STR_LIT>",
"[",
"(",
"match_operand",
":",
"FPCC",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
"]",
")"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 620,213 | [
"let",
"BaseOpcode",
"=",
"<STR_LIT>",
";"
] | [
"let",
"isPredicated",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicatedFalse",
"=",
"<NUM_LIT>",
";",
"let",
"isTerminator",
"=",
"<NUM_LIT>",
";",
"let",
"isBranch",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicatedNew",
"=",
"<NUM_LIT>",
";",
"let",
"cofRelax1",
"=",
"... |
LLVM | SystemZ | CPP | next_suggestion | CPU | 620,214 | [
"}"
] | [
"Kind",
"=",
"improveShuffleKindFromMask",
"(",
"Kind",
",",
"Mask",
")",
";",
"if",
"(",
"ST",
"->",
"hasVector",
"(",
")",
")",
"{",
"unsigned",
"NumVectors",
"=",
"getNumVectorRegs",
"(",
"Tp",
")",
";",
"if",
"(",
"Tp",
"->",
"getScalarType",
"(",
... |
LLVM | TL45 | CPP | next_suggestion | MPU | 620,215 | [
"if",
"(",
"LowerTL45MachineOperandToMCOperand",
"(",
"MO",
",",
"MCOp",
",",
"*",
"this",
")",
")",
"TmpInst",
".",
"addOperand",
"(",
"MCOp",
")",
";"
] | [
"if",
"(",
"emitPseudoExpansionLowering",
"(",
"*",
"OutStreamer",
",",
"MI",
")",
")",
"return",
";",
"MCInst",
"TmpInst",
";",
"TmpInst",
".",
"setOpcode",
"(",
"MI",
"->",
"getOpcode",
"(",
")",
")",
";",
"for",
"(",
"const",
"MachineOperand",
"&",
"M... |
LLVM | Mips | CPP | stmt_completion | CPU | 620,216 | [
"return",
"IsGP64bit",
";",
"}"
] | [
"bool",
"isGP64bit",
"(",
")",
"const",
"{"
] |
LLVM | Hexagon | CPP | next_suggestion | DSP | 620,217 | [
"}"
] | [
"NewN",
"->",
"Flags",
"&=",
"~",
"GepNode",
"::",
"Used",
";",
"if",
"(",
"C",
")",
"C",
"->",
"Parent",
"=",
"NewN",
";",
"C",
"=",
"NewN",
";",
"N",
"=",
"N",
"->",
"Parent",
";",
"}",
"if",
"(",
"!",
"NewNode",
")",
"return",
";",
"NodeTo... |
LLVM | Mips | TD | next_suggestion | CPU | 620,218 | [
"InstrItinClass",
"Itinerary",
"=",
"Itin",
";"
] | [
"string",
"AsmString",
"=",
"!",
"strconcat",
"(",
"instr_asm",
",",
"<STR_LIT>",
")",
";",
"list",
"<",
"dag",
">",
"Pattern",
"=",
"[",
"(",
"set",
"RC",
":",
"$",
"fd",
",",
"(",
"OpNode",
"RC",
":",
"$",
"fs",
",",
"RC",
":",
"$",
"ft",
")"... |
LLVM | Hexagon | TD | next_suggestion | DSP | 620,219 | [
"let",
"Uses",
"=",
"[",
"USR",
"]",
";"
] | [
"let",
"hasNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"opNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"isFP",
"=",
"<NUM_LIT>",
";"
] |
LLVM | X86 | CPP | stmt_completion | CPU | 620,220 | [
",",
"MVT",
"::",
"i32",
")",
";"
] | [
"bool",
"UseMovddup",
"=",
"HasSSE3",
"&&",
"(",
"!",
"Op",
".",
"hasOneUse",
"(",
")",
"||",
"isVectorLoad",
"(",
"V1",
")",
")",
";",
"MVT",
"PVT",
"=",
"UseMovddup",
"?",
"MVT",
"::",
"v2f64",
":",
"MVT",
"::",
"v4f32",
";",
"MVT",
"VT",
"=",
... |
LLVM | PowerPC | CPP | next_suggestion | CPU | 620,221 | [
"}"
] | [
"unsigned",
"BPReg",
"=",
"HasBP",
"?",
"(",
"unsigned",
")",
"RegInfo",
"->",
"getBaseRegister",
"(",
"MF",
")",
":",
"FPReg",
";",
"unsigned",
"BP8Reg",
"=",
"HasBP",
"?",
"(",
"unsigned",
")",
"PPC",
"::",
"X30",
":",
"FP8Reg",
";",
"for",
"(",
"M... |
GCC | i386 | MD | stmt_completion | CPU | 620,222 | [
")",
")"
] | [
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>"... |
LLVM | Xtensa | CPP | next_suggestion | MPU | 620,223 | [
"}"
] | [
"static",
"MCInstPrinter",
"*",
"createXtensaMCInstPrinter",
"(",
"const",
"Triple",
"&",
"T",
",",
"unsigned",
"SyntaxVariant",
",",
"const",
"MCAsmInfo",
"&",
"MAI",
",",
"const",
"MCInstrInfo",
"&",
"MII",
",",
"const",
"MCRegisterInfo",
"&",
"MRI",
")",
"{... |
GCC | nds32 | CPP | stmt_completion | CPU | 620,224 | [
",",
"regno",
")",
";"
] | [
"CUMULATIVE_ARGS",
"*",
"cum",
"=",
"get_cumulative_args",
"(",
"ca",
")",
";",
"tree",
"type",
"=",
"arg",
".",
"type",
";",
"machine_mode",
"mode",
"=",
"arg",
".",
"mode",
";",
"if",
"(",
"arg",
".",
"end_marker_p",
"(",
")",
")",
"return",
"NULL_RT... |
LLVM | X86 | CPP | stmt_completion | CPU | 620,225 | [
",",
"V1",
",",
"V2",
",",
"Mask",
",",
"Subtarget",
",",
"DAG",
")",
";"
] | [
"return",
"DAG",
".",
"getNode",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
",",
"DL",
",",
"MVT",
"::",
"v4f64",
",",
"V1",
",",
"DAG",
".",
"getTargetConstant",
"(",
"VPERMILPMask",
",",
"DL",
",",
"MVT",
"::",
"i8",
")",
")",
";",
"}",
"if",
"(",
"Sub... |
GCC | rs6000 | MD | next_suggestion | CPU | 620,226 | [
"{"
] | [
"(",
"match_operand",
":",
"P",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"match_operand",
":",
"P",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"(",
"clobber",
"(",
"match_scratch",
":",
"P",
"<NUM_LIT>",
"<STR_LIT>",
")",
")",
"(",
... |
LLVM | AArch64 | CPP | stmt_completion | CPU | 620,227 | [
")",
")",
";"
] | [
"initializeAArch64MIPeepholeOptPass",
"(",
"*",
"PassRegistry",
"::",
"getPassRegistry",
"("
] |
LLVM | PTX | CPP | stmt_completion | GPU | 620,228 | [
";"
] | [
"virtual",
"unsigned",
"getFrameRegister",
"(",
"const",
"MachineFunction",
"&",
"MF",
")",
"const",
"{",
"llvm_unreachable",
"(",
"<STR_LIT>",
"PTX does not have a frame register",
"<STR_LIT>",
")",
";",
"return",
"<NUM_LIT>"
] |
LLVM | AArch64 | CPP | stmt_completion | CPU | 620,229 | [
"i64",
")",
")",
";"
] | [
"if",
"(",
"SDValue",
"Res",
"=",
"performLastTrueTestVectorCombine",
"(",
"N",
",",
"DCI",
",",
"Subtarget",
")",
")",
"return",
"Res",
";",
"SelectionDAG",
"&",
"DAG",
"=",
"DCI",
".",
"DAG",
";",
"SDValue",
"N0",
"=",
"N",
"->",
"getOperand",
"(",
"... |
GCC | sh | MD | next_suggestion | CPU | 620,230 | [
"<STR_LIT>"
] | [
"(",
"gt",
":",
"SI",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]"
] |
LLVM | X86 | CPP | stmt_completion | CPU | 620,231 | [
";"
] | [
"EVT",
"SrcVT",
"=",
"ExtVal",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getValueType",
"(",
")",
";",
"if",
"(",
"SrcVT",
".",
"getScalarType",
"(",
")",
"==",
"MVT",
"::",
"i1",
")",
"return",
"false",
";",
"return",
"true"
] |
LLVM | ARM64 | TD | next_suggestion | CPU | 620,232 | [
"}"
] | [
"class",
"HintI",
"<",
"string",
"mnemonic",
">",
":",
"SimpleSystemI",
"<",
"<NUM_LIT>",
",",
"(",
"ins",
"imm0_127",
":",
"$",
"imm",
")",
",",
"mnemonic",
"#",
"<STR_LIT>",
",",
"<STR_LIT>",
">",
",",
"Sched",
"<",
"[",
"WriteHint",
"]",
">",
"{",
... |
GCC | powerpcspe | CPP | code_generation | CPU | 620,233 | [
"void",
"rs6000_call_aix",
"(",
"rtx",
"value",
",",
"rtx",
"func_desc",
",",
"rtx",
"flag",
",",
"rtx",
"cookie",
")",
"{",
"const",
"bool",
"direct_call_p",
"=",
"GET_CODE",
"(",
"func_desc",
")",
"==",
"SYMBOL_REF",
"&&",
"SYMBOL_REF_FUNCTION_P",
"(",
"fu... | [
"Expand",
"code",
"to",
"perform",
"a",
"call",
"under",
"the",
"AIX",
"or",
"ELFv2",
"ABI",
"."
] |
GCC | s390 | MD | stmt_completion | MPU | 620,234 | [
")"
] | [
"(",
"clobber",
"(",
"match_scratch",
":",
"GPR",
"<NUM_LIT>",
"<STR_LIT>",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>"
] |
LLVM | P2 | CPP | stmt_completion | MPU | 620,235 | [
";"
] | [
"reorder",
"=",
"false"
] |
LLVM | Tile64 | CPP | next_suggestion | VLIW | 620,236 | [
"SDValue",
"NewVal",
"=",
"DAG",
".",
"getNode",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
",",
"DL",
",",
"MVT",
"::",
"i32",
",",
"NewSP",
")",
";"
] | [
"SDValue",
"Chain",
"=",
"Op",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
";",
"SDValue",
"Size",
"=",
"Op",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
";",
"DebugLoc",
"DL",
"=",
"Op",
".",
"getDebugLoc",
"(",
")",
";",
"unsigned",
"SPReg",
"=",
"<STR_L... |
GCC | arm | MD | program_repair | CPU | 620,237 | [
"<FIXS>",
"<STR_LIT>",
"<FIXE>"
] | [
"(",
"define_attr",
"<STR_LIT>",
"<BUGS>",
"<STR_LIT>",
"<BUGE>",
"(",
"if_then_else",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"const_string",
"<STR_LIT>",
")"
] |
GCC | sh | MD | program_repair | CPU | 620,238 | [
"<FIXS>",
"<STR_LIT>",
"<FIXE>"
] | [
"(",
"clobber",
"(",
"reg",
":",
"SI",
"PR_REG",
")",
")",
"(",
"clobber",
"(",
"reg",
":",
"SI",
"R4_REG",
")",
")",
"(",
"use",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"]",
"<BUGS>",
"<STR_LIT>",
"<BUGE>",
... |
GCC | sparc | CPP | next_suggestion | CPU | 620,239 | [
"}"
] | [
"emit_move_insn",
"(",
"adjust_address",
"(",
"m_tramp",
",",
"DImode",
",",
"<NUM_LIT>",
")",
",",
"fnaddr",
")",
";",
"emit_insn",
"(",
"gen_flushdi",
"(",
"validize_mem",
"(",
"adjust_address",
"(",
"m_tramp",
",",
"DImode",
",",
"<NUM_LIT>",
")",
")",
")... |
LLVM | Hexagon | TD | next_suggestion | DSP | 620,240 | [
"let",
"opExtentBits",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"isTerminator",
"=",
"<NUM_LIT>",
";",
"let",
"isBranch",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicatedNew",
"=",
"<NUM_LIT>",
";",
"let",
"cofRelax1",
"=",
"<NUM_LIT>",
";",
"let",
"cofRelax2",
"=",
"<NUM_LIT>",
";",
"let",
"cofMax1",
"=",
"<NUM_LIT>",
... |
GCC | rs6000 | CPP | next_suggestion | CPU | 620,241 | [
"}"
] | [
"inline",
"vector",
"unsigned",
"short",
"vec_vpkuwum",
"(",
"vector",
"unsigned",
"int",
"a1",
",",
"vector",
"unsigned",
"int",
"a2",
")",
"{",
"return",
"(",
"vector",
"unsigned",
"short",
")",
"_",
"_",
"builtin_altivec_vpkuwum",
"(",
"(",
"vector",
"sig... |
LLVM | Lanai | CPP | next_suggestion | CPU | 620,242 | [
"}"
] | [
"int64_t",
"Value",
"=",
"ConstExpr",
"->",
"getValue",
"(",
")",
";",
"return",
"(",
"Value",
"!=",
"<NUM_LIT>",
")",
"&&",
"(",
"(",
"Value",
"&",
"~",
"<NUM_LIT>",
")",
"==",
"<NUM_LIT>",
")",
";"
] |
GCC | i386 | MD | program_repair | CPU | 620,243 | [
"<FIXS>",
"(",
"match_operand",
":",
"V2DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
"<FIXE>",
"<FIXS>",
"*",
"return",
"TARGET_AES",
"?",
"\\\"vaesenc\\t{%2, %1, %0|%0, %1, %2}\\\" : \\\"%{evex%} vaesenc\\t{%2, %1, %0|%0, %1, %2}\\\"<FIXE><FIXS>[(set_attr ",
"<STR_LIT>",
... | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"V2DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"unspec",
":",
"V2DI",
"[",
"(",
"match_operand",
":",
"V2DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"<BUGS>",
"(",
"m... |
LLVM | UPT | CPP | stmt_completion | CPU | 620,244 | [
"UPTELFObjectWriter",
">",
"(",
"OSABI",
")",
";"
] | [
"return",
"std",
"::",
"make_unique",
"<"
] |
LLVM | ARM | CPP | stmt_completion | CPU | 620,245 | [
"<",
"<NUM_LIT>",
")",
"++",
"DefCycle",
";"
] | [
"if",
"(",
"Subtarget",
".",
"isCortexA8",
"(",
")",
")",
"{",
"DefCycle",
"=",
"RegNo",
"/",
"<NUM_LIT>",
";",
"if",
"(",
"DefCycle",
"<",
"<NUM_LIT>",
")",
"DefCycle",
"=",
"<NUM_LIT>",
";",
"DefCycle",
"+=",
"<NUM_LIT>",
";",
"}",
"else",
"if",
"(",... |
LLVM | ARM64 | TD | next_suggestion | CPU | 620,246 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"base",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"opc",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
... |
LLVM | TPC | TD | next_suggestion | Virtual ISA | 620,247 | [
"bits",
"<",
"<NUM_LIT>",
">",
"pred",
";"
] | [
"let",
"InOperandList",
"=",
"(",
"ins",
"Rsrc",
":",
"$",
"src",
",",
"DimMask",
":",
"$",
"mask",
",",
"SwitchSet",
":",
"$",
"sw",
",",
"Rdst",
":",
"$",
"income",
",",
"SPred",
":",
"$",
"pred",
")",
";",
"let",
"Itinerary",
"=",
"IIC_ScalarOp"... |
GCC | sparc | MD | next_suggestion | CPU | 620,248 | [
"<STR_LIT>"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"DF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"neg",
":",
"DF",
"(",
"match_operand",
":",
"DF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
"<STR_LIT>"
] |
GCC | arm | CPP | stmt_completion | CPU | 620,249 | [
"a",
")",
";"
] | [
"return",
"(",
"int16x4_t",
")",
"_",
"_",
"builtin_neon_vclzv4hi",
"(",
"_",
"_"
] |
LLVM | AArch64 | TD | stmt_completion | CPU | 620,250 | [
")",
")",
")",
",",
"(",
"DUP_ZI_H",
"$",
"a",
",",
"$",
"b",
")",
">",
";"
] | [
"def",
":",
"Pat",
"<",
"(",
"nxv8i16",
"(",
"AArch64dup",
"(",
"i32",
"(",
"SVE8BitLslImm",
"i32",
":",
"$",
"a",
",",
"i32",
":",
"$",
"b",
")"
] |
GCC | sparc | MD | stmt_completion | CPU | 620,251 | [
"<STR_LIT>",
")",
"]",
")"
] | [
"(",
"compare",
":",
"CCC",
"(",
"plus",
":",
"SI",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"match_dup",
"<NUM_LIT>",
")",
")",
")",... |
LLVM | AArch64 | TD | stmt_completion | CPU | 620,252 | [
"<STR_LIT>",
";"
] | [
"let",
"RenderMethod",
"=",
"<STR_LIT>",
";",
"let",
"DiagnosticType",
"="
] |
LLVM | Mips | CPP | stmt_completion | CPU | 620,253 | [
"getValueType",
"(",
"ValVT",
")",
")",
";"
] | [
"case",
"CCValAssign",
"::",
"AExtUpper",
":",
"case",
"CCValAssign",
"::",
"SExtUpper",
":",
"case",
"CCValAssign",
"::",
"ZExtUpper",
":",
"{",
"unsigned",
"ValSizeInBits",
"=",
"ArgVT",
".",
"getSizeInBits",
"(",
")",
";",
"unsigned",
"LocSizeInBits",
"=",
... |
LLVM | Hexagon | CPP | next_suggestion | DSP | 620,254 | [
"else",
"if",
"(",
"ArgFlags",
".",
"isZExt",
"(",
")",
")",
"LocInfo",
"=",
"CCValAssign",
"::",
"ZExt",
";"
] | [
"ofst",
"=",
"State",
".",
"AllocateStack",
"(",
"ArgFlags",
".",
"getByValSize",
"(",
")",
",",
"<NUM_LIT>",
")",
";",
"State",
".",
"addLoc",
"(",
"CCValAssign",
"::",
"getMem",
"(",
"ValNo",
",",
"ValVT",
",",
"ofst",
",",
"LocVT",
",",
"LocInfo",
"... |
GCC | arm | MD | next_suggestion | CPU | 620,255 | [
"(",
"match_operand",
":",
"V4HI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
"UNSPEC_WSADZ",
")",
")",
"]"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"V2SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"unspec",
":",
"V2SI",
"[",
"(",
"match_operand",
":",
"V4HI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
GCC | rl78 | CPP | program_repair | MPU | 620,256 | [
"<FIXS>",
"if",
"(",
"!",
"MEM_P",
"(",
"x",
")",
")",
"<FIXE>",
"<FIXS>",
"fprintf",
"(",
"stderr",
",",
"<STR_LIT>",
"\\033[35mrl78_far_p: ",
"<STR_LIT>",
")",
";",
"debug_rtx",
"(",
"x",
")",
";",
"fprintf",
"(",
"stderr",
",",
"<STR_LIT>",
" = %d\\033[... | [
"intrl78_far_p",
"(",
"rtx",
"x",
")",
"{",
"<BUGS>",
"if",
"(",
"GET_CODE",
"(",
"x",
")",
"!=",
"MEM",
")",
"<BUGE>",
"return",
"<NUM_LIT>",
";",
"#",
"if",
"DEBUG0",
"<BUGS>",
"fprintf",
"(",
"stderr",
",",
"<STR_LIT>",
"\\033[35mrl78_far_p: ",
"<STR_LI... |
LLVM | AArch64 | CPP | next_suggestion | CPU | 620,257 | [
"}"
] | [
"return",
"VT",
"==",
"MVT",
"::",
"i8",
"||",
"VT",
"==",
"MVT",
"::",
"i16",
"||",
"VT",
"==",
"MVT",
"::",
"i32",
"||",
"VT",
"==",
"MVT",
"::",
"i64",
";",
"}",
";",
"MVT",
"KeptBitsVT",
"=",
"MVT",
"::",
"getIntegerVT",
"(",
"KeptBits",
")",... |
LLVM | Hexagon | TD | next_suggestion | DSP | 620,258 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] | [
"def",
"C4_and_andn",
":",
"HInst",
"<",
"(",
"outs",
"PredRegs",
":",
"$",
"Pd4",
")",
",",
"(",
"ins",
"PredRegs",
":",
"$",
"Ps4",
",",
"PredRegs",
":",
"$",
"Pt4",
",",
"PredRegs",
":",
"$",
"Pu4",
")",
",",
"<STR_LIT>",
",",
"tc_b31c2e97",
","... |
LLVM | WebAssembly | CPP | stmt_completion | Virtual ISA | 620,259 | [
";"
] | [
"Operands",
".",
"push_back",
"(",
"make_unique",
"<",
"WebAssemblyOperand",
">",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
",",
"NameLoc",
",",
"SMLoc",
"::",
"getFromPointer",
"(",
"NameLoc",
".",
"getPointer",
"(",
")",
"+",
"Name",
".",
"size",
"(",
")",
")... |
GCC | m32c | CPP | next_suggestion | MPU | 620,260 | [
"}"
] | [
"void",
"m32c_emit_eh_epilogue",
"(",
"rtx",
"ret_addr",
")",
"{",
"emit_jump_insn",
"(",
"gen_eh_epilogue",
"(",
"ret_addr",
",",
"cfun",
"->",
"machine",
"->",
"eh_stack_adjust",
")",
")",
";"
] |
LLVM | SPIRV | CPP | program_repair | Virtual ISA | 620,261 | [
"<FIXS>",
"if",
"(",
"!",
"IsLoad",
")",
"{",
"<FIXE>",
"<FIXS>",
"<FIXE>",
"<FIXS>",
"if",
"(",
"(",
"IsLoad",
"&&",
"NumArgs",
">=",
"<NUM_LIT>",
")",
"||",
"NumArgs",
">=",
"<NUM_LIT>",
")",
"{",
"<FIXE>",
"<FIXS>",
"MRI",
"->",
"setRegClass",
"(",
... | [
"}",
"MIB",
".",
"addUse",
"(",
"Call",
"->",
"Arguments",
"[",
"<NUM_LIT>",
"]",
")",
";",
"<BUGS>",
"if",
"(",
"!",
"IsLoad",
")",
"<BUGE>",
"MIB",
".",
"addUse",
"(",
"Call",
"->",
"Arguments",
"[",
"<NUM_LIT>",
"]",
")",
";",
"<BUGS>",
"MachineRe... |
GCC | aarch64 | CPP | code_generation | CPU | 620,262 | [
"enum",
"aarch64_symbol_type",
"aarch64_classify_symbol",
"(",
"rtx",
"x",
",",
"rtx",
"offset",
",",
"enum",
"aarch64_symbol_context",
"context",
"ATTRIBUTE_UNUSED",
")",
"{",
"if",
"(",
"GET_CODE",
"(",
"x",
")",
"==",
"LABEL_REF",
")",
"{",
"switch",
"(",
"... | [
"Return",
"the",
"method",
"that",
"should",
"be",
"used",
"to",
"access",
"SYMBOL_REF",
"or",
"LABEL_REF",
"X",
"."
] |
GCC | arm | CPP | stmt_completion | CPU | 620,263 | [
"_",
"b",
")",
";"
] | [
"return",
"_",
"_",
"builtin_neon_vcvts_nv8hf",
"(",
"_",
"_",
"a",
",",
"_"
] |
GCC | visium | CPP | code_generation | Virtual ISA | 620,264 | [
"bool",
"ok_for_simple_move_operands",
"(",
"rtx",
"*",
"operands",
",",
"machine_mode",
"mode",
")",
"{",
"if",
"(",
"!",
"register_operand",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"mode",
")",
"&&",
"!",
"reg_or_0_operand",
"(",
"operands",
"[",
"<NU... | [
"Return",
"true",
"if",
"the",
"operands",
"are",
"valid",
"for",
"a",
"simple",
"move",
"insn",
"."
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 620,265 | [
"}"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"MajOp",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"MinOp",
";",
"let",
"Inst",
"{",
"... |
GCC | aarch64 | CPP | next_suggestion | CPU | 620,266 | [
"}"
] | [
"bool",
"writeback",
"=",
"false",
";",
"bool",
"ldp",
"=",
"false",
";",
"if",
"(",
"!",
"INSN_P",
"(",
"insn",
")",
"||",
"DEBUG_INSN_P",
"(",
"insn",
")",
")",
"continue",
";",
"if",
"(",
"get_load_info",
"(",
"insn",
",",
"loop",
",",
"&",
"des... |
GCC | sh | MD | stmt_completion | CPU | 620,267 | [
"<STR_LIT>",
")"
] | [
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>"
] |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 620,268 | [
"NewInstr",
")",
";"
] | [
"MachineInstr",
"*",
"NewInstr",
"=",
"MF",
"->",
"CreateMachineInstr",
"(",
"TII",
"->",
"get",
"(",
"NewOpcode",
")",
",",
"DL",
")",
";",
"blk",
"->",
"insert",
"(",
"I",
",",
"NewInstr",
")",
";",
"MachineInstrBuilder",
"(",
"*",
"MF",
",",
"NewIns... |
LLVM | MCS51 | CPP | stmt_completion | MPU | 620,269 | [
")",
")",
")",
";"
] | [
"MRI",
"=",
"getContext",
"(",
")",
".",
"getRegisterInfo",
"(",
")",
";",
"setAvailableFeatures",
"(",
"ComputeAvailableFeatures",
"(",
"STI",
".",
"getFeatureBits",
"("
] |
GCC | sparc | CPP | stmt_completion | CPU | 620,270 | [
",",
"_",
"_",
"i64",
"_",
"_",
"B",
")",
"{"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"i64",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"_",
"vis_fpadd64",
"(",
"_",
"_",
"i64",
"_",
"_",
"A"
] |
LLVM | X86 | CPP | next_suggestion | CPU | 620,271 | [
"}"
] | [
"}",
"TBB",
"=",
"I",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getMBB",
"(",
")",
";",
"continue",
";",
"}",
"X86",
"::",
"CondCode",
"BranchCode",
"=",
"GetCondFromBranchOpc",
"(",
"I",
"->",
"getOpcode",
"(",
")",
")",
";",
"if",
"(",
"Bran... |
LLVM | ARM64 | TD | stmt_completion | CPU | 620,272 | [
"<STR_LIT>",
";"
] | [
"let",
"DiagnosticType",
"="
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 620,273 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] | [
"def",
"A4_cmpheq",
":",
"HInst",
"<",
"(",
"outs",
"PredRegs",
":",
"$",
"Pd4",
")",
",",
"(",
"ins",
"IntRegs",
":",
"$",
"Rs32",
",",
"IntRegs",
":",
"$",
"Rt32",
")",
",",
"<STR_LIT>",
",",
"tc_85d5d03f",
",",
"TypeS_3op",
">",
",",
"Enc_c2b48e",... |
LLVM | Mips | CPP | stmt_completion | CPU | 620,274 | [
"(",
"Constraint",
")",
";"
] | [
"default",
":",
"break",
";",
"case",
"'",
"d",
"'",
":",
"case",
"'",
"y",
"'",
":",
"case",
"'",
"f",
"'",
":",
"case",
"'",
"c",
"'",
":",
"case",
"'",
"l",
"'",
":",
"case",
"'",
"x",
"'",
":",
"return",
"C_RegisterClass",
";",
"}",
"}"... |
LLVM | AArch64 | CPP | program_repair | CPU | 620,275 | [
"<FIXS>",
"NewBB",
"->",
"splice",
"(",
"NewBB",
"->",
"end",
"(",
")",
",",
"OrigBB",
",",
"MI",
".",
"getIterator",
"(",
")",
",",
"OrigBB",
"->",
"end",
"(",
")",
")",
";",
"<FIXE>"
] | [
"MF",
"->",
"insert",
"(",
"++",
"OrigBB",
"->",
"getIterator",
"(",
")",
",",
"NewBB",
")",
";",
"<BUGS>",
"NewBB",
"->",
"splice",
"(",
"NewBB",
"->",
"end",
"(",
")",
",",
"OrigBB",
",",
"MI",
",",
"OrigBB",
"->",
"end",
"(",
")",
")",
";",
... |
LLVM | Mips | CPP | code_generation | CPU | 620,276 | [
"void",
"MipsRegisterBankInfo",
"::",
"setRegBank",
"(",
"MachineInstr",
"&",
"MI",
",",
"MachineRegisterInfo",
"&",
"MRI",
")",
"const",
"{",
"Register",
"Dest",
"=",
"MI",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getReg",
"(",
")",
";",
"switch",
... | [
"RegBankSelect",
"determined",
"that",
"s64",
"operand",
"is",
"better",
"to",
"be",
"split",
"into",
"two",
"s32",
"operands",
"in",
"gprb",
"."
] |
LLVM | SystemZ | CPP | next_suggestion | CPU | 620,277 | [
"InVals",
".",
"push_back",
"(",
"RetValue",
")",
";"
] | [
"SDValue",
"SystemZTargetLowering",
"::",
"LowerCallResult",
"(",
"SDValue",
"Chain",
",",
"SDValue",
"InFlag",
",",
"CallingConv",
"::",
"ID",
"CallConv",
",",
"bool",
"isVarArg",
",",
"const",
"SmallVectorImpl",
"<",
"ISD",
"::",
"InputArg",
">",
"&",
"Ins",
... |
GCC | csky | CPP | code_generation | CPU | 620,278 | [
"static",
"void",
"csky_conditional_register_usage",
"(",
"void",
")",
"{",
"if",
"(",
"TARGET_MINI_REGISTERS",
")",
"{",
"int",
"i",
";",
"for",
"(",
"i",
"=",
"(",
"CSKY_LAST_MINI_REGNUM",
"+",
"<NUM_LIT>",
")",
";",
"i",
"<",
"<NUM_LIT>",
";",
"i",
"++"... | [
"Implement",
"TARGET_CONDITIONAL_REGISTER_USAGE",
".",
"Conditionally",
"modify",
"five",
"variables",
"fixed_regs",
",",
"call_used_regs",
",",
"global_regs",
",",
"reg_names",
",",
"and",
"reg_class_contents",
",",
"to",
"take",
"into",
"account",
"any",
"dependence",... |
GCC | mcore | CPP | code_generation | MPU | 620,279 | [
"static",
"void",
"block_move_sequence",
"(",
"rtx",
"dst_mem",
",",
"rtx",
"src_mem",
",",
"int",
"size",
",",
"int",
"align",
")",
"{",
"rtx",
"temp",
"[",
"<NUM_LIT>",
"]",
";",
"machine_mode",
"mode",
"[",
"<NUM_LIT>",
"]",
";",
"int",
"amount",
"[",... | [
"Emit",
"code",
"to",
"perform",
"a",
"block",
"move",
"with",
"an",
"offset",
"sequence",
"of",
"ld/st",
"instructions",
"(",
"...",
",",
"ld",
"0",
",",
"st",
"1",
",",
"ld",
"1",
",",
"st",
"0",
",",
"...",
")",
".",
"SIZE",
"and",
"ALIGN",
"a... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 620,280 | [
"}"
] | [
"SelectVOP3Mods",
"(",
"N",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
",",
"Ops",
"[",
"<NUM_LIT>",
"]",
",",
"Ops",
"[",
"<NUM_LIT>",
"]",
")",
";",
"SelectVOP3Mods",
"(",
"N",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
",",
"Ops",
"[",
"<NUM_LIT>",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 620,281 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Vv32",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"Rt32",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Rt32",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"Mu2",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",... |
GCC | arm | CPP | next_suggestion | CPU | 620,282 | [
"}"
] | [
"else",
"if",
"(",
"!",
"push",
"&&",
"(",
"mask",
"&",
"(",
"<NUM_LIT>",
"<<",
"PC_REGNUM",
")",
")",
")",
"{",
"if",
"(",
"TARGET_INTERWORK",
"||",
"TARGET_BACKTRACE",
"||",
"current_function_calls_eh_return",
")",
"{",
"fprintf",
"(",
"f",
",",
"<STR_LI... |
GCC | arm | CPP | stmt_completion | CPU | 620,283 | [
"ag_mode",
",",
"&",
"count",
")",
";"
] | [
"if",
"(",
"!",
"use_vfp_abi",
"(",
"pcs_variant",
",",
"false",
")",
")",
"return",
"false",
";",
"return",
"aapcs_vfp_is_call_or_return_candidate",
"(",
"pcs_variant",
",",
"mode",
",",
"type",
",",
"&"
] |
LLVM | X86 | CPP | stmt_completion | CPU | 620,284 | [
")",
";"
] | [
"for",
"(",
"unsigned",
"Elt",
"=",
"<NUM_LIT>",
";",
"Elt",
"!=",
"NumDstEltsPerLane",
";",
"++",
"Elt",
")",
"{",
"unsigned",
"SrcIdx",
"=",
"Lane",
"*",
"NumSrcEltsPerLane",
"+",
"Elt",
"%",
"NumSrcEltsPerLane",
";",
"auto",
"&",
"UndefElts",
"=",
"(",
... |
LLVM | M680x0 | CPP | stmt_completion | MPU | 620,285 | [
"getNumRegs",
"(",
")",
";",
"++",
"i",
")",
"{"
] | [
"for",
"(",
"unsigned",
"i",
"=",
"<NUM_LIT>",
";",
"i",
"<",
"TRC",
"."
] |
LLVM | SystemZ | TD | next_suggestion | CPU | 620,286 | [
"}"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"op",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"V1",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"let",
"Inst",
"{",
"<NU... |
GCC | pdp11 | MD | stmt_completion | MPU | 620,287 | [
")",
")",
")"
] | [
"(",
"and",
"(",
"match_code",
"<STR_LIT>",
")",
"(",
"match_test",
"<STR_LIT>"
] |
LLVM | X86 | TD | program_repair | CPU | 620,288 | [
"<FIXS>",
"OpSize16",
",",
"Requires",
"[",
"Not64BitMode",
"]",
">",
";",
"<FIXE>"
] | [
"<STR_LIT>",
",",
"[",
"(",
"set",
"GR32",
":",
"$",
"dst",
",",
"EFLAGS",
",",
"(",
"X86dec_flag",
"GR32",
":",
"$",
"src1",
")",
")",
"]",
",",
"IIC_UNARY_REG",
">",
",",
"<BUGS>",
"Requires",
"[",
"Not64BitMode",
"]",
">",
";",
"<BUGE>",
"def",
... |
LLVM | Hexagon | CPP | stmt_completion | DSP | 620,289 | [
")",
"const",
"{"
] | [
"short",
"HexagonInstrInfo",
"::",
"getEquivalentHWInstr",
"(",
"const",
"MachineInstr",
"*",
"MI"
] |
GCC | tilegx | MD | next_suggestion | VLIW | 620,290 | [
"(",
"parallel",
"[",
"(",
"const_int",
"<NUM_LIT>",
")",
"(",
"const_int",
"<NUM_LIT>",
")"
] | [
"(",
"vec_concat",
":",
"V8HI",
"(",
"match_operand",
":",
"V4HI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"V4HI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")"
] |
LLVM | PowerPC | CPP | stmt_completion | CPU | 620,291 | [
"<STR_LIT>",
")",
";"
] | [
"MachineBasicBlock",
"&",
"MBB",
"=",
"*",
"MI",
".",
"getParent",
"(",
")",
";",
"MachineFunction",
"&",
"MF",
"=",
"*",
"MBB",
".",
"getParent",
"(",
")",
";",
"const",
"PPCSubtarget",
"&",
"Subtarget",
"=",
"MF",
".",
"getSubtarget",
"<",
"PPCSubtarge... |
GCC | mips | MD | program_repair | CPU | 620,292 | [
"<FIXS>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"V4QI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"unspec",
":",
"V4QI",
"[",
"(",
"match_operand",
":",
"V4QI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
"UNSPEC_ABSQ_S_QB",
")",
")",
"(",
... | [
"]",
")",
"(",
"define_insn",
"<STR_LIT>",
"<BUGS>",
"[",
"(",
"parallel",
"[",
"(",
"set",
"(",
"match_operand",
":",
"V4QI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"unspec",
":",
"V4QI",
"[",
"(",
"match_operand",
":",
"V4QI",
"<NUM_LIT>",
"<ST... |
LLVM | Hexagon | CPP | next_suggestion | DSP | 620,293 | [
"return",
"true",
";"
] | [
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"NonExtOpcode",
"=",
"Hexagon",
"::",
"getBaseWithRegOffset",
"(",
"MI",
".",
"getOpcode",
"(",
")",
")",
";",
"break",
";",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"NonExtOpcode",
"=",
"Hexagon",
"::",
"getR... |
GCC | visium | CPP | code_generation | Virtual ISA | 620,294 | [
"static",
"int",
"visium_compute_frame_size",
"(",
"int",
"size",
")",
"{",
"const",
"int",
"save_area_size",
"=",
"visium_reg_parm_save_area_size",
";",
"const",
"int",
"var_size",
"=",
"VISIUM_STACK_ALIGN",
"(",
"size",
")",
";",
"const",
"int",
"save_fp",
"=",
... | [
"Compute",
"the",
"frame",
"size",
"required",
"by",
"the",
"function",
".",
"This",
"function",
"is",
"called",
"during",
"the",
"reload",
"pass",
"and",
"also",
"by",
"visium_expand_prologue",
"."
] |
GCC | arm | CPP | next_suggestion | CPU | 620,295 | [
"return",
"_",
"_",
"res",
";"
] | [
"uint32x4_t",
"_",
"_",
"res",
"=",
"_",
"_",
"builtin_mve_vidupq_m_n_uv4si",
"(",
"_",
"_",
"arg1",
",",
"*",
"_",
"_",
"a",
",",
"_",
"_",
"imm",
",",
"_",
"_",
"p",
")",
";",
"*",
"_",
"_",
"a",
"+=",
"_",
"_",
"imm",
"*",
"<NUM_LIT>",
"u"... |
LLVM | AArch64 | TD | next_suggestion | CPU | 620,296 | [
"let",
"ParserMatchClass",
"=",
"BarriernXSAsmOperand",
";"
] | [
"def",
"barrier_nxs_op",
":",
"Operand",
"<",
"i32",
">",
"{",
"let",
"PrintMethod",
"=",
"<STR_LIT>",
";"
] |
GCC | rs6000 | CPP | program_repair | CPU | 620,297 | [
"<FIXS>",
"long_integer_type_node",
",",
"pcvoid_type_node",
",",
"NULL_TREE",
")",
";",
"<FIXE>",
"<FIXS>",
"long_integer_type_node",
",",
"pcvoid_type_node",
",",
"NULL_TREE",
")",
";",
"<FIXE>",
"<FIXS>",
"long_integer_type_node",
",",
"pcvoid_type_node",
",",
"NULL_... | [
"tree",
"opaque_ftype_long_pcvoid",
"=",
"build_function_type_list",
"(",
"opaque_V4SI_type_node",
",",
"<BUGS>",
"long_integer_type_node",
",",
"pcvoid_type_node",
",",
"NULL_TREE",
")",
";",
"<BUGE>",
"tree",
"v16qi_ftype_long_pcvoid",
"=",
"build_function_type_list",
"(",
... |
LLVM | X86 | CPP | stmt_completion | CPU | 620,298 | [
"<STR_LIT>",
"Immediate operand value out of range",
"<STR_LIT>",
")",
";"
] | [
"SrcRegNum",
"=",
"CurOp",
"+",
"X86",
"::",
"AddrNumOperands",
";",
"if",
"(",
"HasVEX_4V",
")",
"++",
"SrcRegNum",
";",
"EmitMemModRMByte",
"(",
"MI",
",",
"CurOp",
",",
"GetX86RegNum",
"(",
"MI",
".",
"getOperand",
"(",
"SrcRegNum",
")",
")",
",",
"TS... |
GCC | ia64 | MD | next_suggestion | CPU | 620,299 | [
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")"
] | [
"(",
"match_operator",
":",
"BI",
"<NUM_LIT>",
"<STR_LIT>",
"[",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")",
")",
"]",
"<STR_LIT>",
"<STR_LI... |
Subsets and Splits
No community queries yet
The top public SQL queries from the community will appear here once available.