Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
LLVM
HSAIL
TD
stmt_completion
Virtual ISA
620,300
[ "<STR_LIT>", ",", "<NUM_LIT>", ">", ";" ]
[ "def", "_F32", ":", "LD", "<", "opName", ",", "BrigVal", ",", "(", "outs", "GPR32", ":", "$", "dest", ")", ">", ",", "LdStVectorMap", "<", "NAME", "#" ]
LLVM
AArch64
TD
stmt_completion
CPU
620,301
[ "<NUM_LIT>", ";" ]
[ "class", "Pseudo", "<", "dag", "oops", ",", "dag", "iops", ",", "list", "<", "dag", ">", "pattern", ",", "string", "cstr", "=", "<STR_LIT>", ">", ":", "AArch64Inst", "<", "PseudoFrm", ",", "cstr", ">", "{", "dag", "OutOperandList", "=", "oops", ";", ...
GCC
powerpcspe
CPP
code_generation
CPU
620,302
[ "static", "tree", "rs6000_builtin_vectorized_function", "(", "unsigned", "int", "fn", ",", "tree", "type_out", ",", "tree", "type_in", ")", "{", "machine_mode", "in_mode", ",", "out_mode", ";", "int", "in_n", ",", "out_n", ";", "if", "(", "TARGET_DEBUG_BUILTIN",...
[ "Returns", "a", "function", "decl", "for", "a", "vectorized", "version", "of", "the", "builtin", "function", "with", "builtin", "function", "code", "FN", "and", "the", "result", "vector", "type", "TYPE", ",", "or", "NULL_TREE", "if", "it", "is", "not", "av...
GCC
m68k
MD
stmt_completion
MPU
620,303
[ ")", ")" ]
[ "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>" ]
LLVM
Hexagon
TD
next_suggestion
DSP
620,304
[ "let", "isTaken", "=", "Inst", "{", "<NUM_LIT>", "}", ";" ]
[ "def", "J4_cmpeqi_t_jumpnv_t", ":", "HInst", "<", "(", "outs", ")", ",", "(", "ins", "IntRegs", ":", "$", "Ns8", ",", "u5_0Imm", ":", "$", "II", ",", "b30_2Imm", ":", "$", "Ii", ")", ",", "<STR_LIT>", ",", "tc_bd8382d1", ",", "TypeNCJ", ">", ",", "...
GCC
sh
CPP
stmt_completion
CPU
620,305
[ "reg_", ";" ]
[ "inline", "rtx", "base_reg_disp", "::", "reg", "(", "void", ")", "const", "{", "return" ]
LLVM
SystemZ
TD
next_suggestion
CPU
620,306
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "R1", ";" ]
[ "field", "bits", "<", "<NUM_LIT>", ">", "SoftFail", "=", "<NUM_LIT>", ";", "bits", "<", "<NUM_LIT>", ">", "R1", ";", "bits", "<", "<NUM_LIT>", ">", "R2", ";", "bits", "<", "<NUM_LIT>", ">", "M3", ";", "bits", "<", "<NUM_LIT>", ">", "BD4", ";", "let",...
LLVM
Teak
CPP
next_suggestion
DSP
620,307
[ "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "<NUM_LIT>", ";" ]
[ "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "<NUM_LIT>", ";", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "<NUM_LIT>", ";", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "<NUM_LIT>", ";", "case", "<STR_LIT>", "::", "<STR_LIT>", "...
GCC
rs6000
CPP
stmt_completion
CPU
620,308
[ "rs6000_emit_stack_tie", "(", "frame_reg_rtx", ",", "frame_pointer_needed", ")", ";" ]
[ "rtx", "updt_reg_rtx", ";", "if", "(", "DEFAULT_ABI", "==", "ABI_V4", "||", "(", "TARGET_SPE_ABI", "&&", "info", "->", "spe_64bit_regs_used", "!=", "<NUM_LIT>", "&&", "info", "->", "first_gp_reg_save", "!=", "<NUM_LIT>", ")", ")" ]
LLVM
ARM
CPP
program_repair
CPU
620,309
[ "<FIXS>", "ArgValue", "=", "DAG", ".", "getLoad", "(", "ObjectVT", ",", "dl", ",", "Root", ",", "FIN", ",", "NULL", ",", "<NUM_LIT>", ")", ";", "<FIXE>", "<FIXS>", "SDValue", "ArgValue2", "=", "DAG", ".", "getLoad", "(", "MVT", "::", "i32", ",", "dl"...
[ "int", "FI", "=", "MFI", "->", "CreateFixedObject", "(", "ObjSize", ",", "ArgOffset", ")", ";", "SDValue", "FIN", "=", "DAG", ".", "getFrameIndex", "(", "FI", ",", "MVT", "::", "i32", ")", ";", "if", "(", "ObjGPRs", "==", "<NUM_LIT>", ")", "<BUGS>", ...
LLVM
ARM
TD
next_suggestion
CPU
620,310
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "addr", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "Dbit", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "load", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "addr", "{", "...
GCC
i386
CPP
stmt_completion
CPU
620,311
[ "_", "_", "mmask32", "_", "_", "U", ",", "_", "_", "m512i", "_", "_", "A", ",", "_", "_", "m512i", "_", "_", "B", ")", "{" ]
[ "extern", "_", "_", "inline", "_", "_", "m512i", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm512_mask_adds_epi16", "(", "_", "_", "m512i", "_", "_", "...
GCC
bpf
CPP
code_generation
Virtual ISA
620,312
[ "const", "char", "*", "bpf_output_call", "(", "rtx", "target", ")", "{", "rtx", "xops", "[", "<NUM_LIT>", "]", ";", "switch", "(", "GET_CODE", "(", "target", ")", ")", "{", "case", "CONST_INT", ":", "output_asm_insn", "(", "<STR_LIT>", "call\\t%0", "<STR_L...
[ "Return", "the", "appropriate", "instruction", "to", "CALL", "to", "a", "function", ".", "TARGET", "is", "an", "RTX", "denoting", "the", "address", "of", "the", "called", "function", ".", "The", "main", "purposes", "of", "this", "function", "are", ":", "-"...
GCC
aarch64
MD
stmt_completion
CPU
620,313
[ "]" ]
[ "[", "(", "match_operand", ":", "<", "VPRED", ">", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SVE_STRUCT", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_dup", "<NUM_LIT>", ")", "]", "UNSPEC_STN", ")", ")" ]
GCC
cris
MD
program_repair
MPU
620,314
[ "<FIXS>", "(", "const_int", "-", "<NUM_LIT>", ")", ")", ")", "(", "clobber", "(", "reg", ":", "CC", "CRIS_CC0_REGNUM", ")", ")", "]", "<FIXE>" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", ":", "HI", "(", "match_operand", ":", "HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "<BUGS>", "(", "const_int", "-"...
LLVM
M680x0
CPP
next_suggestion
MPU
620,315
[ "MachineInstrBuilder", "MI", "=", "BuildStackAdjustment", "(", "MBB", ",", "MBBI", ",", "DL", ",", "isSub", "?", "-", "ThisVal", ":", "ThisVal", ",", "InEpilogue", ")", ";" ]
[ "Opc", "=", "isSub", "?", "getSUBrrOpcode", "(", ")", ":", "getADDrrOpcode", "(", ")", ";", "MachineInstr", "*", "MI", "=", "BuildMI", "(", "MBB", ",", "MBBI", ",", "DL", ",", "TII", ".", "get", "(", "Opc", ")", ",", "StackPtr", ")", ".", "addReg",...
LLVM
X86
CPP
stmt_completion
CPU
620,316
[ "Changed", ";" ]
[ "bool", "Changed", "=", "false", ";", "Changed", "|=", "trySADReplacement", "(", "BO", "->", "getOperand", "(", "<NUM_LIT>", ")", ",", "BO", ")", ";", "Changed", "|=", "trySADReplacement", "(", "BO", "->", "getOperand", "(", "<NUM_LIT>", ")", ",", "BO", ...
LLVM
TMS320C64X
CPP
stmt_completion
VLIW
620,317
[ "<STR_LIT>", ";" ]
[ "const", "char", "*", "getPassName", "(", ")", "const", "{", "return", "<STR_LIT>", "C64x+ specific post RA scheduler" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
620,318
[ "[", "<NUM_LIT>", "]", ".", "VectorSize", ";" ]
[ "static", "inline", "int", "getVecSize", "(", "const", "AMDGPULibFunc", "&", "FInfo", ")", "{", "return", "FInfo", ".", "getLeads", "(", ")" ]
LLVM
X86
CPP
program_repair
CPU
620,319
[ "<FIXS>", "if", "(", "Op", ".", "getNumOperands", "(", ")", "==", "(", "<NUM_LIT>", "U", "+", "HasRounding", ")", ")", "{", "<FIXE>" ]
[ "bool", "HasRounding", "=", "IntrWithRoundingModeOpcode", "!=", "<NUM_LIT>", ";", "<BUGS>", "if", "(", "Op", ".", "getNumOperands", "(", ")", "==", "(", "<NUM_LIT>", "+", "HasRounding", ")", ")", "{", "<BUGE>", "if", "(", "HasRounding", ")", "{", "SDValue", ...
LLVM
LoongArch
CPP
stmt_completion
CPU
620,320
[ "const", "{" ]
[ "Align", "getPrefFunctionAlignment", "(", ")" ]
LLVM
ARM64
TD
stmt_completion
CPU
620,321
[ ",", "[", "]", ">", "{" ]
[ "class", "arith_extended_reg32to64", "<", "ValueType", "Ty", ">", ":", "Operand", "<", "Ty", ">", ",", "ComplexPattern", "<", "Ty", ",", "<NUM_LIT>", ",", "<STR_LIT>" ]
GCC
rs6000
CPP
program_repair
CPU
620,322
[ "<FIXS>", "rs6000_tune_index", "=", "tune_index", "=", "cpu_index", ";", "<FIXE>" ]
[ "if", "(", "rs6000_tune_index", ">=", "<NUM_LIT>", ")", "tune_index", "=", "rs6000_tune_index", ";", "else", "if", "(", "have_cpu", ")", "<BUGS>", "{", "if", "(", "processor_target_table", "[", "cpu_index", "]", ".", "processor", "!=", "PROCESSOR_POWER9", ")", ...
LLVM
Hexagon
TD
next_suggestion
DSP
620,323
[ "}" ]
[ "bits", "<", "<NUM_LIT>", ">", "Rtt32", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rtt32", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "bits", "<", "<NUM_LIT>", ">", "Rdd32", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LI...
LLVM
XNCM
CPP
next_suggestion
CPU
620,324
[ "}" ]
[ "FunctionPass", "*", "llvm", "::", "createXNCMISelDag", "(", "XNCMTargetMachine", "&", "TM", ",", "CodeGenOpt", "::", "Level", "OptLevel", ")", "{", "return", "new", "XNCMDAGToDAGISel", "(", "TM", ",", "OptLevel", ")", ";" ]
GCC
nds32
MD
stmt_completion
CPU
620,325
[ "<STR_LIT>", ")" ]
[ "<STR_LIT>", "(", "and", "(", "match_code" ]
GCC
h8300
MD
next_suggestion
MPU
620,326
[ "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")" ]
[ "(", "plus", ":", "SI", "(", "and", ":", "SI", "(", "ashift", ":", "SI", "(", "subreg", ":", "SI", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", ")", "(", "const_int",...
LLVM
AVR
CPP
next_suggestion
MPU
620,327
[ "return", "MI", "->", "getOperand", "(", "<NUM_LIT>", ")", ".", "getReg", "(", ")", ";" ]
[ "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "{", "if", "(", "(", "MI", "->", "getOperand", "(", "<NUM_LIT>", ")", ".", "isFI", "(", ")", ")", "&&", "(", "MI", "->", "getOperand", "(", "<NUM_LIT>", ")", ".", "isImm", "(", ")", ")", "&&", "(", "MI...
LLVM
Hexagon
TD
stmt_completion
DSP
620,328
[ "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=" ]
GCC
xtensa
CPP
next_suggestion
MPU
620,329
[ "}" ]
[ "HOST_WIDE_INT", "total_size", "=", "compute_frame_size", "(", "get_frame_size", "(", ")", ")", ";", "rtx", "frame", "=", "frame_pointer_needed", "?", "hard_frame_pointer_rtx", ":", "stack_pointer_rtx", ";", "rtx", "a0_addr", "=", "plus_constant", "(", "Pmode", ",",...
LLVM
Hexagon
TD
next_suggestion
DSP
620,330
[ "let", "InputType", "=", "<STR_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";" ]
LLVM
XCore
TD
stmt_completion
MPU
620,331
[ ";" ]
[ "let", "PrintMethod", "=", "<STR_LIT>" ]
GCC
sparc
CPP
next_suggestion
CPU
620,332
[ "}" ]
[ "static", "rtx", "sparc_got", "(", "void", ")", "{", "if", "(", "!", "sparc_got_symbol", ")", "sparc_got_symbol", "=", "gen_rtx_SYMBOL_REF", "(", "Pmode", ",", "<STR_LIT>", "_GLOBAL_OFFSET_TABLE_", "<STR_LIT>", ")", ";", "return", "sparc_got_symbol", ";" ]
LLVM
X86
CPP
next_suggestion
CPU
620,333
[ "assert", "(", "!", "Shuffles", ".", "empty", "(", ")", "&&", "<STR_LIT>", "Empty shufflevector input", "<STR_LIT>", ")", ";" ]
[ "bool", "X86TargetLowering", "::", "lowerInterleavedLoad", "(", "LoadInst", "*", "LI", ",", "ArrayRef", "<", "ShuffleVectorInst", "*", ">", "Shuffles", ",", "ArrayRef", "<", "unsigned", ">", "Indices", ",", "unsigned", "Factor", ")", "const", "{", "assert", "(...
LLVM
Mips
CPP
next_suggestion
CPU
620,334
[ "Register", "Tmp", "=", "MRI", ".", "createVirtualRegister", "(", "&", "Mips", "::", "GPR32RegClass", ")", ";" ]
[ "MachineRegisterInfo", "&", "MRI", "=", "MF", "->", "getRegInfo", "(", ")", ";", "const", "TargetInstrInfo", "*", "TII", "=", "Subtarget", ".", "getInstrInfo", "(", ")", ";", "const", "bool", "IsLittle", "=", "Subtarget", ".", "isLittle", "(", ")", ";", ...
LLVM
Hexagon
TD
next_suggestion
DSP
620,335
[ "}" ]
[ "def", "L2_loadrh_pi", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ",", "IntRegs", ":", "$", "Rx32", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rx32in", ",", "s4_1Imm", ":", "$", "Ii", ")", ",", "<STR_LIT>", ",", "tc_44d3da28", ",...
GCC
sparc
MD
stmt_completion
CPU
620,336
[ "<STR_LIT>", "<STR_LIT>", ")", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr" ]
LLVM
R600
CPP
stmt_completion
GPU
620,337
[ "false", ";" ]
[ "const", "AMDGPUOperand", "&", "ParsedOp", "=", "(", "(", "const", "AMDGPUOperand", "&", ")", "*", "Operands", "[", "i", "]", ")", ";", "if", "(", "(", "ParsedOp", ".", "isImm", "(", ")", "&&", "ParsedOp", ".", "getImmTy", "(", ")", "==", "OOp", "....
GCC
i386
MD
next_suggestion
CPU
620,338
[ "(", "match_operand", ":", "<", "avx512fmaskmode", ">", "<NUM_LIT>", "<STR_LIT>", ")", ")", ")", "]" ]
[ "(", "define_expand", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "VI48_AVX512VL", "<NUM_LIT>", "<STR_LIT>", ")", "(", "vec_merge", ":", "VI48_AVX512VL", "(", "match_dup", "<NUM_LIT>", ")", "(", "match_dup", "<NUM_LIT>", ")" ]
GCC
nios2
MD
next_suggestion
MPU
620,339
[ "(", "mem", ":", "SI", "(", "plus", ":", "SI", "(", "match_dup", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", ")", ")", ")" ]
[ "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "mem", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>",...
GCC
tilepro
CPP
code_generation
VLIW
620,340
[ "void", "split_di", "(", "rtx", "operands", "[", "]", ",", "int", "num", ",", "rtx", "lo_half", "[", "]", ",", "rtx", "hi_half", "[", "]", ")", "{", "while", "(", "num", "--", ")", "{", "rtx", "op", "=", "operands", "[", "num", "]", ";", "if", ...
[ "Split", "one", "or", "more", "DImode", "RTL", "references", "into", "pairs", "of", "SImode", "references", ".", "The", "RTL", "can", "be", "REG", ",", "offsettable", "MEM", ",", "integer", "constant", ",", "or", "CONST_DOUBLE", ".", "``", "operands", "''"...
LLVM
Patmos
CPP
code_generation
VLIW
620,341
[ "virtual", "bool", "runOnMachineFunction", "(", "MachineFunction", "&", "MF", ")", "{", "PatmosSinglePathInfo", "&", "PSPI", "=", "getAnalysis", "<", "PatmosSinglePathInfo", ">", "(", ")", ";", "bool", "changed", "=", "false", ";", "if", "(", "PSPI", ".", "i...
[ "runOnMachineFunction", "-", "Emit", "the", "function", "body", "." ]
LLVM
XCore
CPP
stmt_completion
MPU
620,342
[ ")", ";" ]
[ "Symbol", "=", "Printer", ".", "GetExternalSymbolSymbol", "(", "MO", ".", "getSymbolName", "(", ")", ")", ";", "Offset", "+=", "MO", ".", "getOffset", "(", ")", ";", "break", ";", "case", "MachineOperand", "::", "MO_JumpTableIndex", ":", "Symbol", "=", "Pr...
LLVM
AMDGPU
CPP
stmt_completion
GPU
620,343
[ ")", "{" ]
[ "unsigned", "NumSubRegs", "=", "SplitParts", ".", "empty", "(", ")", "?", "<NUM_LIT>", ":", "SplitParts", ".", "size", "(", ")", ";", "int64_t", "FrOffset", "=", "FrameInfo", ".", "getObjectOffset", "(", "Index", ")", ";", "for", "(", "unsigned", "i", "=...
GCC
sparc
CPP
stmt_completion
CPU
620,344
[ ")", ";" ]
[ "rtx", "word1", "=", "adjust_address", "(", "src", ",", "mode", ",", "<NUM_LIT>", ")", ";", "if", "(", "reg_overlap_mentioned_p", "(", "high_part", ",", "word1", ")", ")", "{", "emit_move_insn_1", "(", "low_part", ",", "word1", ")", ";", "emit_move_insn_1", ...
LLVM
Hexagon
TD
stmt_completion
DSP
620,345
[ "[", "SDTCisVT", "<", "<NUM_LIT>", ",", "i32", ">", "]", ">", ";" ]
[ "def", "SDT_Int32Leaf", ":", "SDTypeProfile", "<", "<NUM_LIT>", ",", "<NUM_LIT>", "," ]
LLVM
X86
CPP
code_generation
CPU
620,346
[ "unsigned", "X86RegisterInfo", "::", "eliminateFrameIndex", "(", "MachineBasicBlock", "::", "iterator", "II", ",", "int", "SPAdj", ",", "int", "*", "Value", ",", "RegScavenger", "*", "RS", ")", "const", "{", "assert", "(", "SPAdj", "==", "<NUM_LIT>", "&&", "...
[ "This", "method", "must", "be", "overriden", "to", "eliminate", "abstract", "frame", "indices", "from", "instructions", "which", "may", "use", "them", "." ]
LLVM
LoongArch
CPP
next_suggestion
CPU
620,347
[ "getLexer", "(", ")", ".", "Lex", "(", ")", ";" ]
[ "StringRef", "Name", "=", "getLexer", "(", ")", ".", "getTok", "(", ")", ".", "getIdentifier", "(", ")", ";", "MCRegister", "RegNo", ";", "matchRegisterNameHelper", "(", "RegNo", ",", "Name", ")", ";", "if", "(", "RegNo", "==", "<STR_LIT>", "::", "<STR_L...
GCC
aarch64
CPP
next_suggestion
CPU
620,348
[ "}" ]
[ "vqmovnh_s16", "(", "int16_t", "_", "_", "a", ")", "{", "return", "(", "int8_t", ")", "_", "_", "builtin_aarch64_sqmovnhi", "(", "_", "_", "a", ")", ";" ]
LLVM
AArch64
CPP
code_generation
CPU
620,349
[ "bool", "AArch64TargetLowering", "::", "lowerInterleavedStore", "(", "StoreInst", "*", "SI", ",", "ShuffleVectorInst", "*", "SVI", ",", "unsigned", "Factor", ")", "const", "{", "assert", "(", "Factor", ">=", "<NUM_LIT>", "&&", "Factor", "<=", "getMaxSupportedInter...
[ "Lower", "interleaved", "store", "(", "s", ")", "into", "target", "specific", "instructions/intrinsics", "." ]
GCC
mep
MD
next_suggestion
CPU
620,350
[ "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")" ]
[ "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
PowerPC
CPP
next_suggestion
CPU
620,351
[ "BuildMI", "(", "*", "FuncInfo", ".", "MBB", ",", "FuncInfo", ".", "InsertPt", ",", "MIMD", ",", "TII", ".", "get", "(", "PPC", "::", "FRSP", ")", ",", "ResultReg", ")", ".", "addReg", "(", "SourcePhysReg", ")", ";" ]
[ "assert", "(", "RVLocs", ".", "size", "(", ")", "==", "<NUM_LIT>", "&&", "<STR_LIT>", "No support for multi-reg return values!", "<STR_LIT>", ")", ";", "assert", "(", "VA", ".", "isRegLoc", "(", ")", "&&", "<STR_LIT>", "Can only return in registers!", "<STR_LIT>", ...
LLVM
Mips
CPP
next_suggestion
CPU
620,352
[ "}" ]
[ "explicit", "MipsDAGToDAGISel", "(", "MipsTargetMachine", "&", "tm", ")", ":", "SelectionDAGISel", "(", "tm", ")", ",", "TM", "(", "tm", ")", ",", "Subtarget", "(", "tm", ".", "getSubtarget", "<", "MipsSubtarget", ">", "(", ")", ")", "{" ]
GCC
i386
CPP
stmt_completion
CPU
620,353
[ "W", ",", "_", "_", "mmask16", "_", "_", "U", ",", "_", "_", "m512i", "_", "_", "X", ",", "_", "_", "m512", "_", "_", "Y", ")", "{" ]
[ "extern", "_", "_", "inline", "_", "_", "m512", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm512_mask_permutexvar_ps", "(", "_", "_", "m512", "_", "_" ]
LLVM
Hexagon
TD
next_suggestion
DSP
620,354
[ "}" ]
[ "def", "C2_not", ":", "HInst", "<", "(", "outs", "PredRegs", ":", "$", "Pd4", ")", ",", "(", "ins", "PredRegs", ":", "$", "Ps4", ")", ",", "<STR_LIT>", ",", "tc_de554571", ",", "TypeCR", ">", ",", "Enc_65d691", "{", "let", "Inst", "{", "<NUM_LIT>", ...
LLVM
ARM
CPP
next_suggestion
CPU
620,355
[ "OddDeadKill", "=", "true", ";" ]
[ "bool", "BaseUndef", "=", "BaseOp", ".", "isUndef", "(", ")", ";", "unsigned", "OffReg", "=", "isT2", "?", "<NUM_LIT>", ":", "MI", "->", "getOperand", "(", "<NUM_LIT>", ")", ".", "getReg", "(", ")", ";", "bool", "OffKill", "=", "isT2", "?", "false", ...
GCC
rs6000
MD
stmt_completion
CPU
620,356
[ "]", ")" ]
[ "(", "match_operand", ":", "V16QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", "UNSPEC_BCDSHIFT", ")", ")", "(", "clobber", "(", "reg", ":", "CCFP", "CR6_REGNO", ")", ")", "]"...
GCC
rs6000
CPP
program_repair
CPU
620,357
[ "<FIXS>", "struct", "rs6000_reg_addr", "{", "enum", "insn_code", "reload_load", ";", "enum", "insn_code", "reload_store", ";", "enum", "insn_code", "reload_fpr_gpr", ";", "enum", "insn_code", "reload_gpr_vsx", ";", "enum", "insn_code", "reload_vsx_gpr", ";", "}", ";...
[ "#", "define", "IS_FP_VECT_REG_TYPE", "(", "RTYPE", ")", "IN_RANGE", "(", "RTYPE", ",", "VSX_REG_TYPE", ",", "FPR_REG_TYPE", ")", "<BUGS>", "static", "enum", "insn_code", "reload_fpr_gpr", "[", "NUM_MACHINE_MODES", "]", ";", "static", "enum", "insn_code", "reload_...
LLVM
Hexagon
TD
next_suggestion
DSP
620,358
[ "let", "isTaken", "=", "Inst", "{", "<NUM_LIT>", "}", ";" ]
[ "let", "isBranch", "=", "<NUM_LIT>", ";", "let", "isPredicatedNew", "=", "<NUM_LIT>", ";", "let", "cofRelax1", "=", "<NUM_LIT>", ";", "let", "cofRelax2", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "Uses", "=", "[", "P0", "]", ...
LLVM
Hexagon
TD
next_suggestion
DSP
620,359
[ "let", "opExtendable", "=", "<NUM_LIT>", ";" ]
[ "def", "C2_cmoveit", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "PredRegs", ":", "$", "Pu4", ",", "s32_0Imm", ":", "$", "Ii", ")", ",", "<STR_LIT>", ",", "tc_5a2711e5", ",", "TypeALU32_2op", ">", ",", "Enc_cda0...
LLVM
Hexagon
TD
next_suggestion
DSP
620,360
[ "let", "isCodeGenOnly", "=", "<NUM_LIT>", ";" ]
[ "def", "L4_iand_memoph_zomap", ":", "HInst", "<", "(", "outs", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rs32", ",", "u5_0Imm", ":", "$", "II", ")", ",", "<STR_LIT>", ",", "tc_096199d3", ",", "TypeMAPPING", ">", "{", "let", "isPseudo", "=", "<NUM_LIT...
GCC
i386
CPP
next_suggestion
CPU
620,361
[ "}" ]
[ "bool", "scalar_chain", "::", "build", "(", "bitmap", "candidates", ",", "unsigned", "insn_uid", ",", "bitmap", "disallowed", ")", "{", "queue", "=", "BITMAP_ALLOC", "(", "NULL", ")", ";", "bitmap_set_bit", "(", "queue", ",", "insn_uid", ")", ";", "if", "(...
LLVM
AMDGPU
CPP
next_suggestion
GPU
620,362
[ "SubIndices", "=", "Sub0_15_64", ";" ]
[ "AMDGPU", "::", "sub0_sub1", ",", "AMDGPU", "::", "sub2_sub3", ",", "AMDGPU", "::", "sub4_sub5", ",", "AMDGPU", "::", "sub6_sub7", ",", "}", ";", "static", "const", "int16_t", "Sub0_3", "[", "]", "=", "{", "AMDGPU", "::", "sub0", ",", "AMDGPU", "::", "...
GCC
mips
MD
program_repair
CPU
620,363
[ "<FIXS>", "<STR_LIT>", "<FIXE>" ]
[ "(", "unspec", ":", "V4QI", "[", "(", "match_operand", ":", "V2HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "V2HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", "UNSPEC_PRECR_QB_PH", ")", ")", "]", "<BUGS>", "<STR_LIT>", "<BU...
LLVM
AMDGPU
CPP
stmt_completion
GPU
620,364
[ "]", "=", "{" ]
[ "if", "(", "isa", "<", "ConstantExpr", ">", "(", "LoadNode", "->", "getMemOperand", "(", ")", "->", "getValue", "(", ")", ")", "||", "isa", "<", "Constant", ">", "(", "LoadNode", "->", "getMemOperand", "(", ")", "->", "getValue", "(", ")", ")", "||",...
LLVM
Hexagon
CPP
next_suggestion
DSP
620,365
[ "for", "(", "mb_iterator", "I", "=", "B", ".", "begin", "(", ")", ",", "E", "=", "B", ".", "end", "(", ")", ";", "I", "!=", "E", ";", "++", "I", ")", "{" ]
[ "for", "(", "mf_iterator", "A", "=", "MFN", "->", "begin", "(", ")", ",", "Z", "=", "MFN", "->", "end", "(", ")", ";", "A", "!=", "Z", ";", "++", "A", ")", "{", "const", "MachineBasicBlock", "&", "B", "=", "*", "A", ";", "if", "(", "!", "CM...
LLVM
ARM64
TD
next_suggestion
CPU
620,366
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "dst", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "V", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "opc", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", ...
LLVM
Hexagon
TD
next_suggestion
DSP
620,367
[ "let", "opExtentBits", "=", "<NUM_LIT>", ";" ]
[ "let", "cofRelax2", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "Uses", "=", "[", "P1", "]", ";", "let", "Defs", "=", "[", "P1", ",", "PC", "]", ";", "let", "BaseOpcode", "=", "<STR_LIT>", ";", "let", "isTaken", "=", "Ins...
LLVM
ARM
CPP
next_suggestion
CPU
620,368
[ "}" ]
[ "unsigned", "NumVectorInstToHideOverhead", "=", "<NUM_LIT>", ";", "int", "MaxMergeDistance", "=", "<NUM_LIT>", ";", "if", "(", "ST", "->", "hasNEON", "(", ")", ")", "{", "if", "(", "Ty", "->", "isVectorTy", "(", ")", "&&", "SE", "&&", "!", "BaseT", "::",...
GCC
s390
MD
next_suggestion
MPU
620,369
[ "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")" ]
[ "[", "(", "const_int", "<NUM_LIT>", ")", "]", "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
GCC
i386
CPP
stmt_completion
CPU
620,370
[ "mmask8", ")", "-", "<NUM_LIT>", ")", ";" ]
[ "return", "(", "_", "_", "m256i", ")", "_", "_", "builtin_ia32_prold256_mask", "(", "(", "_", "_", "v8si", ")", "_", "_", "A", ",", "_", "_", "B", ",", "(", "_", "_", "v8si", ")", "_", "mm256_setzero_si256", "(", ")", ",", "(", "_", "_" ]
GCC
arm
CPP
stmt_completion
CPU
620,371
[ "int", "_", "_", "b", ")", "{" ]
[ "vcvth_n_f16_u32", "(", "uint32_t", "_", "_", "a", ",", "const" ]
LLVM
AArch64
CPP
stmt_completion
CPU
620,372
[ "<NUM_LIT>", ";" ]
[ "if", "(", "Parser", ".", "getTok", "(", ")", ".", "isNot", "(", "AsmToken", "::", "LCurly", ")", ")", "return", "MatchOperand_NoMatch", ";", "SMLoc", "S", "=", "getLoc", "(", ")", ";", "StringRef", "Kind", ";", "int", "FirstReg", "=", "tryMatchSVEVector...
LLVM
AMDGPU
CPP
program_repair
GPU
620,373
[ "<FIXS>", "Register", "Tmp", "=", "MRI", ".", "createVirtualRegister", "(", "&", "AMDGPU", "::", "VGPR_32RegClass", ")", ";", "<FIXE>" ]
[ "auto", "MIB", "=", "BuildMI", "(", "MBB", ",", "MI", ",", "DL", ",", "get", "(", "Opcode", ")", ",", "DestReg", ")", ";", "if", "(", "RI", ".", "hasAGPRs", "(", "RC", ")", ")", "{", "MachineRegisterInfo", "&", "MRI", "=", "MF", "->", "getRegInfo...
LLVM
BPF
CPP
next_suggestion
Virtual ISA
620,374
[ "}" ]
[ "void", "BPFAsmBackend", "::", "applyFixup", "(", "const", "MCAssembler", "&", "Asm", ",", "const", "MCFixup", "&", "Fixup", ",", "const", "MCValue", "&", "Target", ",", "MutableArrayRef", "<", "char", ">", "Data", ",", "uint64_t", "Value", ",", "bool", "I...
GCC
avr
CPP
program_repair
MPU
620,375
[ "<FIXS>", "mcus", "[", "ARRAY_SIZE", "(", "avr_mcu_types", ")", "]", ";", "<FIXE>" ]
[ "#", "define", "IN_GEN_AVR_MMCU_TEXI", "#", "include", "<STR_LIT>", "avr-devices.cc", "<STR_LIT>", "static", "const", "avr_mcu_t", "*", "<BUGS>", "mcus", "[", "sizeof", "avr_mcu_types", "/", "sizeof", "avr_mcu_types", "[", "<NUM_LIT>", "]", "]", ";", "<BUGE>", "st...
LLVM
ARM
CPP
code_generation
CPU
620,376
[ "BitVector", "ARMBaseRegisterInfo", "::", "getReservedRegs", "(", "const", "MachineFunction", "&", "MF", ")", "const", "{", "const", "ARMSubtarget", "&", "STI", "=", "MF", ".", "getSubtarget", "<", "ARMSubtarget", ">", "(", ")", ";", "const", "ARMFrameLowering",...
[ "getReservedRegs", "-", "Returns", "a", "bitset", "indexed", "by", "physical", "register", "number", "indicating", "if", "a", "register", "is", "a", "special", "register", "that", "has", "particular", "uses", "and", "should", "be", "considered", "unavailable", "...
GCC
i386
MD
stmt_completion
CPU
620,377
[ "<STR_LIT>", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", "(", "eq_attr", "<STR_LIT>" ]
LLVM
Hexagon
TD
next_suggestion
DSP
620,378
[ "let", "opExtendable", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isTerminator", "=", "<NUM_LIT>", ";", "let",...
LLVM
WebAssembly
CPP
code_generation
Virtual ISA
620,379
[ "bool", "WebAssemblyFastISel", "::", "fastLowerArguments", "(", ")", "{", "if", "(", "!", "FuncInfo", ".", "CanLowerReturn", ")", "return", "false", ";", "const", "Function", "*", "F", "=", "FuncInfo", ".", "Fn", ";", "if", "(", "F", "->", "isVarArg", "(...
[ "This", "method", "is", "called", "by", "target-independent", "code", "to", "do", "target-", "specific", "argument", "lowering", "." ]
LLVM
BPF
CPP
program_repair
Virtual ISA
620,380
[ "<FIXS>", "visitDerivedType", "(", "DTy", ",", "TypeId", ",", "CheckPointer", ",", "SeenPointer", ")", ";", "<FIXE>", "<FIXS>", "visitTypeEntry", "(", "Ty", ",", "TypeId", ",", "false", ",", "false", ")", ";", "}", "void", "BTFDebug", "::", "visitMapDefType"...
[ "else", "if", "(", "const", "auto", "*", "CTy", "=", "dyn_cast", "DICompositeType", ">", "(", "Ty", ")", ")", "visitCompositeType", "(", "CTy", ",", "TypeId", ")", ";", "else", "if", "(", "const", "auto", "*", "DTy", "=", "dyn_cast", "DIDerivedType", "...
LLVM
SystemZ
TD
next_suggestion
CPU
620,381
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "I2", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "V3", ";", "bits", "<", "<NUM_LIT>", ">", "I2", ";", "bits", "<", "<NUM_LIT>", ">", "M4", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "op", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "I...
LLVM
XCore
CPP
stmt_completion
MPU
620,382
[ "::", "i32", ";" ]
[ "return", "MVT" ]
GCC
i386
CPP
next_suggestion
CPU
620,383
[ "}" ]
[ "extern", "_", "_", "inline", "void", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm256_storeu_ps", "(", "float", "*", "_", "_", "P", ",", "_", "_", "...
GCC
rs6000
MD
next_suggestion
CPU
620,384
[ "}", ")" ]
[ "(", "float_truncate", ":", "TF", "(", "match_operand", ":", "KF", "<NUM_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>", "{", "rs6000_expand_float128_convert", "(", "operands", "[", "<NUM_LIT>", "]", ",", "operands", "[", "<NUM_LIT>", "]", ",", "false", ...
GCC
i386
MD
stmt_completion
CPU
620,385
[ "<STR_LIT>", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>" ]
GCC
arm
CPP
stmt_completion
CPU
620,386
[ "mve_pred16_t", "_", "_", "p", ")", "{" ]
[ "_", "_", "arm_vstrbq_p", "(", "uint8_t", "*", "_", "_", "addr", ",", "uint16x8_t", "_", "_", "value", "," ]
LLVM
CellSPU
CPP
program_repair
MPU
620,387
[ "<FIXS>", "if", "(", "Op0", ".", "getOpcode", "(", ")", "==", "ISD", "::", "Constant", "||", "Op0", ".", "getOpcode", "(", ")", "==", "ISD", "::", "TargetConstant", ")", "{", "<FIXE>" ]
[ "const", "SDOperand", "Op0", "=", "N", ".", "getOperand", "(", "<NUM_LIT>", ")", ";", "const", "SDOperand", "Op1", "=", "N", ".", "getOperand", "(", "<NUM_LIT>", ")", ";", "<BUGS>", "if", "(", "Op0", ".", "getOpcode", "(", ")", "!=", "<STR_LIT>", "::",...
LLVM
PowerPC
CPP
stmt_completion
CPU
620,388
[ "Imm", ")", ";" ]
[ "return", "isIntS16Immediate", "(", "Op", ".", "getNode", "(", ")", "," ]
LLVM
AMDGPU
CPP
program_repair
GPU
620,389
[ "<FIXS>", "HardwareLimits", "Limits", "=", "{", "}", ";", "Limits", ".", "VmcntMax", "=", "AMDGPU", "::", "getVmcntBitMask", "(", "IV", ")", ";", "Limits", ".", "ExpcntMax", "=", "AMDGPU", "::", "getExpcntBitMask", "(", "IV", ")", ";", "Limits", ".", "Lg...
[ "for", "(", "auto", "T", ":", "inst_counter_types", "(", ")", ")", "ForceEmitWaitcnt", "[", "T", "]", "=", "false", ";", "<BUGS>", "HardwareLimits", ".", "VmcntMax", "=", "AMDGPU", "::", "getVmcntBitMask", "(", "IV", ")", ";", "HardwareLimits", ".", "Expcn...
LLVM
ARM64
TD
next_suggestion
CPU
620,390
[ "}" ]
[ "def", "Xrs", ":", "BaseAddSubSReg", "<", "isSub", ",", "<NUM_LIT>", ",", "GPR64", ",", "arith_shifted_reg64", ",", "mnemonic", ",", "OpNode", ">", "{", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
620,391
[ "Variants", ")", ";" ]
[ "static", "ArrayRef", "<", "unsigned", ">", "getAllVariants", "(", ")", "{", "static", "const", "unsigned", "Variants", "[", "]", "=", "{", "AMDGPUAsmVariants", "::", "DEFAULT", ",", "AMDGPUAsmVariants", "::", "VOP3", ",", "AMDGPUAsmVariants", "::", "SDWA", ",...
LLVM
ARM64
TD
stmt_completion
CPU
620,392
[ "GPR64", ">", ";" ]
[ "def", "LDRXpost_isel", ":", "LoadPostIdxPseudo", "<" ]
LLVM
Cpu0
CPP
next_suggestion
CPU
620,393
[ "Error", "(", "IDLoc", ",", "<STR_LIT>", "instruction requires a CPU feature not currently enabled", "<STR_LIT>", ")", ";" ]
[ "SmallVector", "<", "MCInst", ",", "<NUM_LIT>", ">", "Instructions", ";", "expandInstruction", "(", "Inst", ",", "IDLoc", ",", "Instructions", ")", ";", "for", "(", "unsigned", "i", "=", "<NUM_LIT>", ";", "i", "<", "Instructions", ".", "size", "(", ")", ...
GCC
i386
CPP
next_suggestion
CPU
620,394
[ "return", "cost", ";" ]
[ "if", "(", "GET_MODE_BITSIZE", "(", "mode", ")", "==", "<NUM_LIT>", "&&", "TARGET_SSE_SPLIT_REGS", ")", "return", "cost", "*", "<NUM_LIT>", ";", "if", "(", "GET_MODE_BITSIZE", "(", "mode", ")", ">", "<NUM_LIT>", "&&", "TARGET_AVX128_OPTIMAL", ")", "return", "c...
GCC
moxie
MD
stmt_completion
CPU
620,395
[ ")" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "mod", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>" ]
LLVM
AArch64
CPP
stmt_completion
CPU
620,396
[ "(", "RHS", ")", ";" ]
[ "break", ";", "case", "MVT", "::", "i32", ":", "case", "MVT", "::", "i64", ":", "break", ";", "}", "MVT", "SrcVT", "=", "RetVT", ";", "RetVT", ".", "SimpleTy", "=", "std", "::", "max", "(", "RetVT", ".", "SimpleTy", ",", "MVT", "::", "i32", ")", ...
GCC
s390
CPP
program_repair
MPU
620,397
[ "<FIXS>", "<FIXE>", "<FIXS>", "emit_insn", "(", "gen_epilogue_tpf", "(", "GEN_INT", "(", "s390_tpf_trace_hook_epilogue_check", ")", ",", "GEN_INT", "(", "s390_tpf_trace_hook_epilogue_target", ")", ")", ")", ";", "<FIXE>" ]
[ "int", "next_offset", ";", "int", "i", ";", "if", "(", "TARGET_TPF_PROFILING", ")", "{", "<BUGS>", "<BUGE>", "emit_insn", "(", "gen_blockage", "(", ")", ")", ";", "<BUGS>", "emit_insn", "(", "gen_epilogue_tpf", "(", ")", ")", ";", "<BUGE>", "}" ]
LLVM
Hexagon
TD
stmt_completion
DSP
620,398
[ "<STR_LIT>", ";" ]
[ "def", "J2_jumprfpt", ":", "HInst", "<", "(", "outs", ")", ",", "(", "ins", "PredRegs", ":", "$", "Pu4", ",", "IntRegs", ":", "$", "Rs32", ")", ",", "<STR_LIT>", ",", "tc_e78647bd", ",", "TypeJ", ">", ",", "Enc_88d4d9", ",", "Requires", "<", "[", "...
LLVM
AArch64
TD
next_suggestion
CPU
620,399
[ "}" ]
[ "class", "BaseSingleOperandFPData", "<", "bits", "<", "<NUM_LIT>", ">", "opcode", ",", "RegisterClass", "regtype", ",", "ValueType", "vt", ",", "string", "asm", ",", "SDPatternOperator", "node", ">", ":", "I", "<", "(", "outs", "regtype", ":", "$", "Rd", "...