Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
LLVM
X86
CPP
next_suggestion
CPU
620,400
[ "unsigned", "SrcReg", "=", "MI", "->", "getOperand", "(", "<NUM_LIT>", ")", ".", "getReg", "(", ")", ";" ]
[ "unsigned", "DstReg", "=", "MI", "->", "getOperand", "(", "<NUM_LIT>", ")", ".", "getReg", "(", ")", ";", "if", "(", "TargetRegisterInfo", "::", "isPhysicalRegister", "(", "DstReg", ")", "&&", "(", "X86", "::", "GR8RegClass", ".", "contains", "(", "DstReg"...
GCC
aarch64
MD
next_suggestion
CPU
620,401
[ ")" ]
[ "[", "(", "set", "(", "match_operand", ":", "SVE_FULL_F", "<NUM_LIT>", "<STR_LIT>", ")", "(", "unspec", ":", "SVE_FULL_F", "[", "(", "match_operand", ":", "SVE_FULL_F", "<NUM_LIT>", "<STR_LIT>", ")", "]", "UNSPEC_FRECPE", ")", ")", "]", "<STR_LIT>" ]
GCC
arm
MD
stmt_completion
CPU
620,402
[ "<STR_LIT>", ")", ")", "<NUM_LIT>", "<NUM_LIT>", ")" ]
[ "(", "define_function_unit", "<STR_LIT>", "<NUM_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>" ]
GCC
visium
MD
stmt_completion
Virtual ISA
620,403
[ "<STR_LIT>", ")", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>" ]
LLVM
SystemZ
CPP
next_suggestion
CPU
620,404
[ "}" ]
[ "}", "if", "(", "Value", ".", "getOpcode", "(", ")", "==", "ISD", "::", "UNDEF", ")", "return", "DAG", ".", "getUNDEF", "(", "VT", ")", ";", "return", "DAG", ".", "getNode", "(", "ISD", "::", "SCALAR_TO_VECTOR", ",", "DL", ",", "VT", ",", "Value", ...
LLVM
WebAssembly
CPP
stmt_completion
Virtual ISA
620,405
[ "<STR_LIT>", "\\n", "<STR_LIT>", ";" ]
[ "Size", "=", "<NUM_LIT>", ";", "if", "(", "Address", "==", "<NUM_LIT>", ")", "{", "int64_t", "FunctionCount", ";", "if", "(", "!", "nextLEB", "(", "FunctionCount", ",", "Bytes", ",", "Size", ",", "false", ")", ")", "return", "None", ";", "outs", "(", ...
LLVM
Hexagon
TD
next_suggestion
DSP
620,406
[ "let", "Defs", "=", "[", "P0", ",", "PC", "]", ";" ]
[ "let", "isPredicatedFalse", "=", "<NUM_LIT>", ";", "let", "isTerminator", "=", "<NUM_LIT>", ";", "let", "isBranch", "=", "<NUM_LIT>", ";", "let", "isPredicatedNew", "=", "<NUM_LIT>", ";", "let", "cofRelax1", "=", "<NUM_LIT>", ";", "let", "cofRelax2", "=", "<NU...
GCC
s390
MD
stmt_completion
MPU
620,407
[ ")", "]", ")" ]
[ "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>" ]
LLVM
SystemZ
TD
program_repair
CPU
620,408
[ "<FIXS>", "let", "Defs", "=", "[", "CC", "]", ",", "CCValues", "=", "<NUM_LIT>", ",", "IsLogical", "=", "<NUM_LIT>", "in", "{", "<FIXE>" ]
[ "defm", ":", "SXB", "z_cmp", ",", "GR64", ",", "CGFR", ">", ";", "<BUGS>", "let", "Defs", "=", "[", "CC", "]", "in", "{", "<BUGE>", "def", "CLR", ":", "CompareRR", "<STR_LIT>", ",", "<NUM_LIT>", ",", "z_ucmp", ",", "GR32", ",", "GR32", ">", ";", ...
LLVM
ARM
TD
next_suggestion
CPU
620,409
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rm", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rn", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Qd", "{", "<NU...
LLVM
ARM64
TD
stmt_completion
CPU
620,410
[ "asm", ",", "pattern", ">", ";" ]
[ "class", "CallImm", "<", "bit", "op", ",", "string", "asm", ",", "list", "<", "dag", ">", "pattern", ">", ":", "BImm", "<", "op", ",", "(", "ins", "am_bl_target", ":", "$", "addr", ")", "," ]
LLVM
AArch64
TD
stmt_completion
CPU
620,411
[ "(", "instrs", "ST3H", ")", ">", ";" ]
[ "def", ":", "InstRW", "<", "[", "A64FXWrite_ST3W_8", "]", "," ]
LLVM
ARM
CPP
program_repair
CPU
620,412
[ "<FIXS>", "MI", ".", "addOperand", "(", "MCOperand", "::", "CreateReg", "(", "getRegisterEnum", "(", "B", ",", "ARM", "::", "tGPRRegClassID", ",", "<FIXE>" ]
[ "for", "(", "unsigned", "i", "=", "<NUM_LIT>", ";", "i", "<NUM_LIT>", ";", "++", "i", ")", "{", "if", "(", "(", "RegListBits", ">>", "i", ")", "&", "<NUM_LIT>", ")", "{", "<BUGS>", "MI", ".", "addOperand", "(", "MCOperand", "::", "CreateReg", "(", ...
LLVM
AAP
TD
next_suggestion
MPU
620,413
[ "}" ]
[ "let", "PrintMethod", "=", "<STR_LIT>", ";", "let", "ParserMatchClass", "=", "memsrc3AsmOperand", ";", "let", "MIOperandInfo", "=", "(", "ops", "GR8", ",", "off3", ")", ";" ]
GCC
rs6000
MD
next_suggestion
CPU
620,414
[ "]", ")" ]
[ "(", "define_c_enum", "<STR_LIT>", "[", "UNSPECV_BLOCK", "UNSPECV_LL", "UNSPECV_SC", "UNSPECV_PROBE_STACK_RANGE", "UNSPECV_EH_RR", "UNSPECV_ISYNC", "UNSPECV_MFTB", "UNSPECV_DARN", "UNSPECV_NLGR", "UNSPECV_MFFS", "UNSPECV_MFFSL", "UNSPECV_MFFSCRN", "UNSPECV_MFFSCDRN", "UNSPECV_MTFSF...
LLVM
AMDGPU
CPP
next_suggestion
GPU
620,415
[ "case", "ImmTyDMask", ":", "OS", "<<", "<STR_LIT>", "DMask", "<STR_LIT>", ";", "break", ";" ]
[ "case", "ImmTyOffset0", ":", "OS", "<<", "<STR_LIT>", "Offset0", "<STR_LIT>", ";", "break", ";", "case", "ImmTyOffset1", ":", "OS", "<<", "<STR_LIT>", "Offset1", "<STR_LIT>", ";", "break", ";", "case", "ImmTyGLC", ":", "OS", "<<", "<STR_LIT>", "GLC", "<STR_L...
GCC
loongarch
CPP
stmt_completion
CPU
620,416
[ "(", "<NUM_LIT>", ")", ",", "x", ")", ")", ";" ]
[ "else", "x", "=", "force_reg", "(", "mode", ",", "x", ")", ";", "set_unique_reg_note", "(", "get_last_insn", "(", ")", ",", "REG_EQUAL", ",", "GEN_INT", "(", "codes", "[", "i", "-", "<NUM_LIT>", "]", ".", "curr_value", ")", ")", ";", "switch", "(", "...
LLVM
X86
TD
next_suggestion
CPU
620,417
[ "}" ]
[ "let", "NumMicroOps", "=", "<NUM_LIT>", ";", "let", "ResourceCycles", "=", "[", "<NUM_LIT>", ",", "<NUM_LIT>", "]", ";" ]
LLVM
TGSI
CPP
stmt_completion
Virtual ISA
620,418
[ ";" ]
[ "addPass", "(", "createAlwaysInlinerLegacyPass", "(", ")", ")", ";", "addPass", "(", "createBarrierNoopPass", "(", ")", ")", ";", "TargetPassConfig", "::", "addIRPasses", "(", ")" ]
GCC
i386
CPP
stmt_completion
CPU
620,419
[ "_", "mmask32", ")", "_", "_", "U", ",", "_", "MM_FROUND_CUR_DIRECTION", ")", ";" ]
[ "return", "(", "_", "_", "m512h", ")", "_", "_", "builtin_ia32_vfmsubaddph512_maskz", "(", "(", "_", "_", "v32hf", ")", "_", "_", "A", ",", "(", "_", "_", "v32hf", ")", "_", "_", "B", ",", "(", "_", "_", "v32hf", ")", "_", "_", "C", ",", "(",...
LLVM
Mips
CPP
next_suggestion
CPU
620,420
[ "}" ]
[ "if", "(", "CPU", ".", "empty", "(", ")", "||", "CPU", "==", "<STR_LIT>", "generic", "<STR_LIT>", ")", "{", "if", "(", "TT", ".", "isMIPS32", "(", ")", ")", "CPU", "=", "<STR_LIT>", "mips32", "<STR_LIT>", ";", "else", "CPU", "=", "<STR_LIT>", "mips64...
LLVM
X86
CPP
stmt_completion
CPU
620,421
[ "Value", ">>", "(", "i", "*", "<NUM_LIT>", ")", ")", ";" ]
[ "for", "(", "unsigned", "i", "=", "<NUM_LIT>", ";", "i", "!=", "Size", ";", "++", "i", ")", "DF", ".", "getContents", "(", ")", "[", "Fixup", ".", "Offset", "+", "i", "]", "=", "uint8_t", "(" ]
GCC
i960
MD
stmt_completion
CPU
620,422
[ "SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", ")", "]" ]
[ "(", "define_expand", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "unsigned_fix", ":", "SI", "(", "fix", ":", "SF", "(", "match_operand", ":" ]
GCC
aarch64
MD
stmt_completion
CPU
620,423
[ ")" ]
[ "<STR_LIT>", "(", "and", "(", "match_code", "<STR_LIT>" ]
LLVM
Hexagon
CPP
next_suggestion
DSP
620,424
[ "}" ]
[ "for", "(", "typename", "T", "::", "iterator", "I", "=", "Blocks", ".", "begin", "(", ")", ",", "E", "=", "Blocks", ".", "end", "(", ")", ";", "I", "!=", "E", ";", "++", "I", ")", "{", "if", "(", "!", "*", "I", ")", "continue", ";", "BasicB...
GCC
mips
MD
stmt_completion
CPU
620,425
[ "IMSA", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "[", "(", "set", "(", "match_operand", ":", "IMSA", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "unspec", ":", "IMSA", "[", "(", "match_operand", ":" ]
LLVM
ARM
CPP
next_suggestion
CPU
620,426
[ "Entry", ".", "Ty", "=", "(", "Type", "*", ")", "Type", "::", "getInt32Ty", "(", "*", "DAG", ".", "getContext", "(", ")", ")", ";" ]
[ "SDValue", "ARMTargetLowering", "::", "LowerToTLSGeneralDynamicModel", "(", "GlobalAddressSDNode", "*", "GA", ",", "SelectionDAG", "&", "DAG", ")", "const", "{", "DebugLoc", "dl", "=", "GA", "->", "getDebugLoc", "(", ")", ";", "EVT", "PtrVT", "=", "getPointerTy"...
LLVM
WebAssembly
CPP
next_suggestion
Virtual ISA
620,427
[ "M", ".", "addModuleFlag", "(", "Module", "::", "ModFlagBehavior", "::", "Error", ",", "<STR_LIT>", "wasm-feature-shared-mem", "<STR_LIT>", ",", "<STR_LIT>", "::", "<STR_LIT>", ")", ";" ]
[ "M", ".", "addModuleFlag", "(", "Module", "::", "ModFlagBehavior", "::", "Error", ",", "MDKey", ",", "<STR_LIT>", "::", "<STR_LIT>", ")", ";", "}", "}", "if", "(", "Stripped", ")", "{" ]
LLVM
X86
CPP
stmt_completion
CPU
620,428
[ ";", "return", "NULL", ";" ]
[ "Value", "*", "X86IREmitter", "::", "visitMOVDQ2Q", "(", "const", "SDNode", "*", "N", ")", "{", "llvm_unreachable", "(", "<STR_LIT>", "visitMOVDQ2Q Unimplemented X86 visit...", "<STR_LIT>", ")" ]
GCC
mips
MD
stmt_completion
CPU
620,429
[ "<STR_LIT>", ")", "]", ")" ]
[ "(", "match_operand", ":", "ANYF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>" ]
LLVM
ARM
CPP
stmt_completion
CPU
620,430
[ "MO", ".", "isKill", "(", ")", ")", "continue", ";" ]
[ "for", "(", "MachineOperand", "&", "MO", ":", "MI", "->", "operands", "(", ")", ")", "{", "if", "(", "!", "MO", ".", "isReg", "(", ")", "||", "MO", ".", "isDef", "(", ")", "||", "!" ]
GCC
avr
CPP
program_repair
MPU
620,431
[ "<FIXS>", "int", "segment", "=", "avr_addrspace", "[", "as", "]", ".", "segment", ";", "<FIXE>" ]
[ "xop", "[", "<NUM_LIT>", "]", "=", "tmp_reg_rtx", ";", "xop", "[", "<NUM_LIT>", "]", "=", "XEXP", "(", "rampz_rtx", ",", "<NUM_LIT>", ")", ";", "<BUGS>", "segment", "=", "avr_addrspace", "[", "as", "]", ".", "segment", ";", "<BUGE>" ]
LLVM
X86
CPP
stmt_completion
CPU
620,432
[ "DispVal", ";" ]
[ "if", "(", "NeedPlus", ")", "O", "<<", "<STR_LIT>", " + ", "<STR_LIT>", ";", "if", "(", "ScaleVal", "!=", "<NUM_LIT>", ")", "O", "<<", "ScaleVal", "<<", "'", "*", "'", ";", "printOperand", "(", "MI", ",", "Op", "+", "<NUM_LIT>", ")", ";", "NeedPlus",...
LLVM
PowerPC
CPP
stmt_completion
CPU
620,433
[ "<NUM_LIT>", ")", ",", "getI32Imm", "(", "<NUM_LIT>", ")", ",", "getI32Imm", "(", "<NUM_LIT>", ")", "}", ";" ]
[ "case", "ISD", "::", "SETNE", ":", "{", "if", "(", "isPPC64", ")", "break", ";", "Op", "=", "SDValue", "(", "CurDAG", "->", "getMachineNode", "(", "PPC", "::", "NOR", ",", "dl", ",", "MVT", "::", "i32", ",", "Op", ",", "Op", ")", ",", "<NUM_LIT>"...
GCC
mcore
MD
next_suggestion
MPU
620,434
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")" ]
[ "(", "ne", ":", "CC", "(", "zero_extract", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "c...
LLVM
ARM
TD
stmt_completion
CPU
620,435
[ "(", "outs", "DPR", ":", "$", "Vd", ")", ",", "(", "ins", "QPR", ":", "$", "Vm", ")", ",", "itin", ",", "OpcodeStr", ",", "Dt", ",", "<STR_LIT>", ",", "<STR_LIT>", ",", "[", "(", "set", "DPR", ":", "$", "Vd", ",", "(", "TyD", "(", "IntOp", ...
[ "class", "N2VNInt", "<", "bits", "<", "<NUM_LIT>", ">", "op24_23", ",", "bits", "<", "<NUM_LIT>", ">", "op21_20", ",", "bits", "<", "<NUM_LIT>", ">", "op19_18", ",", "bits", "<", "<NUM_LIT>", ">", "op17_16", ",", "bits", "<", "<NUM_LIT>", ">", "op11_7", ...
GCC
rs6000
CPP
next_suggestion
CPU
620,436
[ "gcc_unreachable", "(", ")", ";" ]
[ "case", "CONST_WIDE_INT", ":", "{", "int", "i", ";", "int", "ins", "=", "CONST_WIDE_INT_NUNITS", "(", "op", ")", "-", "<NUM_LIT>", ";", "for", "(", "i", "=", "<NUM_LIT>", ";", "i", "<", "CONST_WIDE_INT_NUNITS", "(", "op", ")", ";", "i", "++", ")", "i...
GCC
rs6000
CPP
stmt_completion
CPU
620,437
[ ")", ")", ")", ")", ";" ]
[ "static", "_", "_", "inline", "qword", "si_ceqhi", "(", "qword", "a", ",", "signed", "short", "b", ")", "{", "return", "(", "(", "qword", ")", "(", "vec_cmpeq", "(", "(", "vec_short8", ")", "(", "a", ")", ",", "vec_splat", "(", "(", "vec_short8", "...
LLVM
Mips
CPP
next_suggestion
CPU
620,438
[ "}" ]
[ "void", "MipsInstrInfo", "::", "AnalyzeCondBr", "(", "const", "MachineInstr", "*", "Inst", ",", "unsigned", "Opc", ",", "MachineBasicBlock", "*", "&", "BB", ",", "SmallVectorImpl", "<", "MachineOperand", ">", "&", "Cond", ")", "const", "{", "assert", "(", "G...
LLVM
AMDGPU
CPP
next_suggestion
GPU
620,439
[ "}" ]
[ "SIPostRABundler", "(", ")", ":", "MachineFunctionPass", "(", "ID", ")", "{", "initializeSIPostRABundlerPass", "(", "*", "PassRegistry", "::", "getPassRegistry", "(", ")", ")", ";" ]
GCC
aarch64
CPP
next_suggestion
CPU
620,440
[ "}" ]
[ "if", "(", "DECL_SIZE", "(", "field", ")", "&&", "integer_zerop", "(", "DECL_SIZE", "(", "field", ")", ")", ")", "continue", ";", "pure_scalable_type_info", "field_info", ";", "analysis_result", "subresult", "=", "field_info", ".", "analyze", "(", "TREE_TYPE", ...
LLVM
Hexagon
TD
next_suggestion
DSP
620,441
[ "}" ]
[ "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isPredicatedFalse", "=", "<NUM_LIT>", ";", "let", "BaseOpcode", "=", "<STR_LIT>", ";", "let", "isPseudo", "=", "<NUM_LIT>", ";" ]
GCC
nds32
MD
next_suggestion
CPU
620,442
[ "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "ior", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "match_test", "<STR_LIT>", ")", ")" ]
LLVM
Hexagon
CPP
stmt_completion
DSP
620,443
[ ")", "==", "<NUM_LIT>", ")", ";" ]
[ "MVT", "VecTy", "=", "ty", "(", "Op", ")", ";", "assert", "(", "!", "Subtarget", ".", "useHVXOps", "(", ")", "||", "!", "Subtarget", ".", "isHVXVectorType", "(", "VecTy", ")", ")", ";", "if", "(", "VecTy", ".", "getSizeInBits", "(", ")", "==", "<NU...
GCC
aarch64
CPP
stmt_completion
CPU
620,444
[ "(", ")", ".", "vectors_per_tuple", ";" ]
[ "unsigned", "int", "vectors_per_tuple", "(", "const", "function_instance", "&", "fi", ")", "const", "override", "{", "if", "(", "fi", ".", "group_suffix_id", "!=", "GROUP_none", ")", "{", "gcc_checking_assert", "(", "m_vectors_per_tuple", "==", "<NUM_LIT>", ")", ...
GCC
arm
MD
stmt_completion
CPU
620,445
[ "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "and", "(", "eq_attr" ]
LLVM
PIC16
CPP
stmt_completion
MPU
620,446
[ "i", "]", "&&", "<NUM_LIT>", ")", ";" ]
[ "std", "::", "string", "Tmp", ";", "if", "(", "!", "TagName", ".", "empty", "(", ")", ")", "Tmp", "+=", "<STR_LIT>", ", ", "<STR_LIT>", "+", "TagName", ";", "for", "(", "int", "i", "=", "<NUM_LIT>", ";", "i", "<", "Num", ";", "i", "++", ")", "T...
GCC
m32c
CPP
code_generation
MPU
620,447
[ "static", "bool", "m32c_class_likely_spilled_p", "(", "reg_class_t", "regclass", ")", "{", "if", "(", "regclass", "==", "A_REGS", ")", "return", "true", ";", "return", "(", "reg_class_size", "[", "(", "int", ")", "regclass", "]", "==", "<NUM_LIT>", ")", ";",...
[ "Implements", "CLASS_LIKELY_SPILLED_P", ".", "A_REGS", "is", "needed", "for", "address", "reloads", "." ]
LLVM
PowerPC
CPP
next_suggestion
CPU
620,448
[ "}" ]
[ "std", "::", "unique_ptr", "<", "MCObjectWriter", ">", "llvm", "::", "createPPCMachObjectWriter", "(", "raw_pwrite_stream", "&", "OS", ",", "bool", "Is64Bit", ",", "uint32_t", "CPUType", ",", "uint32_t", "CPUSubtype", ")", "{", "return", "createMachObjectWriter", ...
LLVM
Mips
CPP
code_generation
CPU
620,449
[ "TargetTransformInfo", "MipsTargetMachine", "::", "getTargetTransformInfo", "(", "const", "Function", "&", "F", ")", "const", "{", "if", "(", "Subtarget", "->", "allowMixed16_32", "(", ")", ")", "{", "LLVM_DEBUG", "(", "errs", "(", ")", "<<", "<STR_LIT>", "No ...
[ "Get", "a", "TargetTransformInfo", "implementation", "for", "the", "target", "." ]
LLVM
Mips
CPP
next_suggestion
CPU
620,450
[ "}" ]
[ "if", "(", "Subtarget", ".", "isABI_N64", "(", ")", ")", "return", "CSR_N64_SaveList", ";", "if", "(", "Subtarget", ".", "isABI_N32", "(", ")", ")", "return", "CSR_N32_SaveList", ";", "if", "(", "Subtarget", ".", "isFP64bit", "(", ")", ")", "return", "CS...
LLVM
AAP
TD
stmt_completion
MPU
620,451
[ "}", "=", "opcode", ";" ]
[ "class", "Inst_rr_i10", "<", "bits", "<", "<NUM_LIT>", ">", "opclass", ",", "bits", "<", "<NUM_LIT>", ">", "opcode", ",", "dag", "outs", ",", "dag", "ins", ",", "string", "asmstr", ",", "list", "<", "dag", ">", "pattern", ">", ":", "InstAAP_base", "<",...
GCC
i386
MD
next_suggestion
CPU
620,452
[ "return", "standard_80387_constant_opcode", "(", "operands", "[", "<NUM_LIT>", "]", ")" ]
[ "{", "switch", "(", "get_attr_type", "(", "insn", ")", ")", "{", "case", "TYPE_FMOV", ":", "if", "(", "which_alternative", "=", "=", "<NUM_LIT>", ")" ]
LLVM
R600
CPP
next_suggestion
GPU
620,453
[ "APInt", "Offset", "=", "CAdd", "->", "getAPIntValue", "(", ")", "<<", "CN1", "->", "getAPIntValue", "(", ")", ";" ]
[ "if", "(", "N0", ".", "getOpcode", "(", ")", "!=", "ISD", "::", "ADD", ")", "return", "SDValue", "(", ")", ";", "const", "ConstantSDNode", "*", "CN1", "=", "dyn_cast", "<", "ConstantSDNode", ">", "(", "N1", ")", ";", "if", "(", "!", "CN1", ")", "...
GCC
arm
MD
stmt_completion
CPU
620,454
[ "]", ")", ")" ]
[ "(", "lshiftrt", ":", "V2DI", "(", "plus", ":", "V2DI", "(", "mult", ":", "V2DI", "(", "zero_extend", ":", "V2DI", "(", "match_operand", ":", "V2SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "zero_extend", ":", "V2DI", "(", "match_operand", ...
GCC
rs6000
MD
program_repair
CPU
620,455
[ "<FIXS>", "<STR_LIT>", "<FIXE>" ]
[ "(", "set", "(", "match_operand", ":", "P", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "minus", ":", "P", "(", "match_dup", "<NUM_LIT>", ")", "(", "match_dup", "<NUM_LIT>", ")", ")", ")", "]", "<BUGS>", "<STR_LIT>", "<BUGE>", "<STR_LIT>" ]
LLVM
Hexagon
TD
stmt_completion
DSP
620,456
[ "<NUM_LIT>", ";" ]
[ "let", "cofRelax2", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "Uses", "=", "[", "P1", "]", ";", "let", "Defs", "=", "[", "P1", ",", "PC", "]", ";", "let", "BaseOpcode", "=", "<STR_LIT>", ";", "let", "isTaken", "=", "Ins...
LLVM
ARM
TD
stmt_completion
CPU
620,457
[ ")", ",", "(", "Ty", "(", "NEONvduplane", "(", "Ty", "DPR_8", ":", "$", "Vm", ")", ",", "imm", ":", "$", "lane", ")", ")", ")", ")", ")", "]", ">", "{" ]
[ "class", "N3VDSL16", "<", "bits", "<", "<NUM_LIT>", ">", "op21_20", ",", "bits", "<", "<NUM_LIT>", ">", "op11_8", ",", "string", "OpcodeStr", ",", "string", "Dt", ",", "ValueType", "Ty", ",", "SDNode", "ShOp", ">", ":", "N3VLane16", "<", "<NUM_LIT>", ","...
LLVM
TPC
TD
next_suggestion
Virtual ISA
620,458
[ "}" ]
[ "def", "MMriAsmOperand", ":", "AsmOperandClass", "{", "let", "Name", "=", "<STR_LIT>", ";", "let", "RenderMethod", "=", "<STR_LIT>", ";", "let", "PredicateMethod", "=", "<STR_LIT>", ";", "let", "ParserMethod", "=", "<STR_LIT>", ";" ]
LLVM
SystemZ
CPP
next_suggestion
CPU
620,459
[ "}" ]
[ "uint64_t", "getPLT16DBLEncoding", "(", "const", "MCInst", "&", "MI", ",", "unsigned", "OpNum", ",", "SmallVectorImpl", "<", "MCFixup", ">", "&", "Fixups", ")", "const", "{", "return", "getPCRelEncoding", "(", "MI", ",", "OpNum", ",", "Fixups", ",", "<STR_LI...
LLVM
AMDGPU
CPP
next_suggestion
GPU
620,460
[ "return", ";" ]
[ "void", "ArgDescriptor", "::", "print", "(", "raw_ostream", "&", "OS", ",", "const", "TargetRegisterInfo", "*", "TRI", ")", "const", "{", "if", "(", "!", "isSet", "(", ")", ")", "{", "OS", "<<", "<STR_LIT>", "<not set>\\n", "<STR_LIT>", ";" ]
LLVM
DLX
CPP
next_suggestion
CPU
620,461
[ "}" ]
[ "bool", "DLXInstrInfo", "::", "getMemOpBaseRegImmOfs", "(", "MachineInstr", "&", "LdSt", ",", "unsigned", "&", "BaseReg", ",", "int64_t", "&", "Offset", ",", "const", "TargetRegisterInfo", "*", "TRI", ")", "const", "{", "return", "false", ";" ]
LLVM
TriCore
CPP
stmt_completion
MPU
620,462
[ "<STR_LIT>", ";" ]
[ "return", "<STR_LIT>", "e-m:e-p:32:32-i64:32-a:0:32-n32" ]
LLVM
Hexagon
TD
next_suggestion
DSP
620,463
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "addrMode", "=", "BaseImmOffset", ";", "let", "accessSize", "=", "DoubleWordAccess", ";", "...
GCC
stormy16
MD
stmt_completion
CPU
620,464
[ "BI", "CARRY_REG", ")", ")", ")" ]
[ "(", "set", "(", "reg", ":", "BI", "CARRY_REG", ")", "(", "truncate", ":", "BI", "(", "lshiftrt", ":", "SI", "(", "plus", ":", "SI", "(", "plus", ":", "SI", "(", "zero_extend", ":", "SI", "(", "match_dup", "<NUM_LIT>", ")", ")", "(", "zero_extend",...
LLVM
Hexagon
TD
next_suggestion
DSP
620,465
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
GCC
i386
CPP
next_suggestion
CPU
620,466
[ "fputc", "(", "'", "\\n", "'", ",", "f", ")", ";" ]
[ "seh", "->", "cfa_reg", "=", "stack_pointer_rtx", ";", "fputs", "(", "<STR_LIT>", "\\t.seh_proc\\t", "<STR_LIT>", ",", "f", ")", ";", "assemble_name", "(", "f", ",", "IDENTIFIER_POINTER", "(", "DECL_ASSEMBLER_NAME", "(", "cfun", "->", "decl", ")", ")", ")", ...
LLVM
AMDGPU
CPP
stmt_completion
GPU
620,467
[ "NextBB", ")", "{" ]
[ "TRI", "=", "&", "TII", "->", "getRegisterInfo", "(", ")", ";", "LIS", "=", "getAnalysisIfAvailable", "<", "LiveIntervals", ">", "(", ")", ";", "MRI", "=", "&", "MF", ".", "getRegInfo", "(", ")", ";", "BoolRC", "=", "TRI", "->", "getBoolRC", "(", ")"...
LLVM
AArch64
TD
stmt_completion
CPU
620,468
[ "V128", ":", "$", "Rd", ")", ",", "(", "v16i8", "V128", ":", "$", "Rn", ")", ",", "(", "v16i8", "V128", ":", "$", "Rm", ")", ")", ")", "]", ">", ";" ]
[ "def", "v16i8", ":", "BaseSIMDThreeSameVectorTied", "<", "<NUM_LIT>", ",", "U", ",", "<NUM_LIT>", ",", "opc", ",", "V128", ",", "asm", ",", "<STR_LIT>", ",", "[", "(", "set", "(", "v16i8", "V128", ":", "$", "dst", ")", ",", "(", "OpNode", "(", "v16i8...
GCC
sparc
CPP
code_generation
CPU
620,469
[ "static", "bool", "sparc_function_value_regno_p", "(", "const", "unsigned", "int", "regno", ")", "{", "return", "(", "regno", "==", "<NUM_LIT>", "||", "(", "TARGET_FPU", "&&", "regno", "==", "<NUM_LIT>", ")", ")", ";", "}" ]
[ "Handle", "FUNCTION_VALUE_REGNO_P", ".", "On", "the", "SPARC", ",", "the", "first", "``", "output", "''", "reg", "is", "used", "for", "integer", "values", ",", "and", "the", "first", "floating", "point", "register", "is", "used", "for", "floating", "point", ...
GCC
i386
MD
stmt_completion
CPU
620,470
[ "]", ")" ]
[ "(", "define_mode_attr", "SDOT_VPDP_SUF", "[", "(", "V32HI", "<STR_LIT>", ")", "(", "V16HI", "<STR_LIT>", ")", "(", "V8HI", "<STR_LIT>", ")" ]
LLVM
Mips
CPP
code_generation
CPU
620,471
[ "bool", "MipsCallLowering", "::", "lowerReturn", "(", "MachineIRBuilder", "&", "MIRBuilder", ",", "const", "Value", "*", "Val", ",", "ArrayRef", "<", "Register", ">", "VRegs", ",", "FunctionLoweringInfo", "&", "FLI", ")", "const", "{", "MachineInstrBuilder", "Re...
[ "This", "hook", "behaves", "as", "the", "extended", "lowerReturn", "function", ",", "but", "for", "targets", "that", "do", "not", "support", "swifterror", "value", "promotion", "." ]
GCC
i386
MD
stmt_completion
CPU
620,472
[ "<STR_LIT>", ")", ")", ")", "]", ")" ]
[ "(", "match_operand", ":", "FMAMODE_AVX512", "<NUM_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "FMAMODE_AVX512", "<NUM_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "FMAMODE_AVX512", "<NUM_LIT>" ]
GCC
arm
CPP
stmt_completion
CPU
620,473
[ "{" ]
[ "static", "unsigned", "int", "arm_autovectorize_vector_modes", "(", "vector_modes", "*", "modes", ",", "bool", ")", "{", "if", "(", "!", "TARGET_NEON_VECTORIZE_DOUBLE", ")" ]
GCC
bpf
CPP
program_repair
Virtual ISA
620,474
[ "<FIXS>", "int", "padding_locals", ";", "<FIXE>" ]
[ "bpf_compute_frame_layout", "(", "void", ")", "{", "int", "stack_alignment", "=", "STACK_BOUNDARY", "/", "BITS_PER_UNIT", ";", "<BUGS>", "int", "padding_locals", ",", "regno", ";", "<BUGE>" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
620,475
[ "PSK_FastHardware", ";" ]
[ "assert", "(", "isPowerOf2_32", "(", "TyWidth", ")", "&&", "<STR_LIT>", "Ty width must be power of 2", "<STR_LIT>", ")", ";", "return", "TTI", "::" ]
LLVM
SystemZ
TD
next_suggestion
CPU
620,476
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "V2", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
[ "class", "InstVRId", "<", "bits", "<", "<NUM_LIT>", ">", "op", ",", "dag", "outs", ",", "dag", "ins", ",", "string", "asmstr", ",", "list", "<", "dag", ">", "pattern", ">", ":", "InstSystemZ", "<", "<NUM_LIT>", ",", "outs", ",", "ins", ",", "asmstr",...
GCC
i386
MD
stmt_completion
CPU
620,477
[ "<STR_LIT>", ")" ]
[ "(", "match_operand", ":", "VF_128", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "neg", ":", "VF_128", "(", "match_operand", ":", "VF_128", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "(", "match_dup", "<NUM_LIT>", ")", "(", "match_operand", ":"...
LLVM
Mips
CPP
stmt_completion
CPU
620,478
[ ")", "const", "{" ]
[ "unsigned", "MipsABIInfo", "::", "GetPtrAdduOp", "(" ]
GCC
loongarch
CPP
code_generation
CPU
620,479
[ "void", "loongarch_expand_scc", "(", "rtx", "operands", "[", "]", ")", "{", "rtx", "target", "=", "operands", "[", "<NUM_LIT>", "]", ";", "enum", "rtx_code", "code", "=", "GET_CODE", "(", "operands", "[", "<NUM_LIT>", "]", ")", ";", "rtx", "op0", "=", ...
[ "Try", "performing", "the", "comparison", "in", "OPERANDS", "[", "1", "]", ",", "whose", "arms", "are", "OPERANDS", "[", "2", "]", "and", "OPERAND", "[", "3", "]", ".", "Store", "the", "result", "in", "OPERANDS", "[", "0", "]", ".", "On", "64-bit", ...
GCC
pa
CPP
stmt_completion
CPU
620,480
[ "+", "<NUM_LIT>", ",", "objfmt", ")", ";" ]
[ "if", "(", "objfmt", "==", "NULL", ")", "return", "NULL_TREE", ";", "return", "build_string_literal", "(", "strlen", "(", "objfmt", ")" ]
LLVM
Hexagon
TD
stmt_completion
DSP
620,481
[ "PC", "]", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isPredicatedFalse", "=", "<NUM_LIT>", ";", "...
LLVM
Mips
TD
stmt_completion
CPU
620,482
[ "int_mips_ave_s_w", ",", "MSA128WOpnd", ">", ",", "IsCommutable", ";" ]
[ "class", "AVE_S_W_DESC", ":", "MSA_3R_DESC_BASE", "<", "<STR_LIT>", "," ]
GCC
mips
MD
program_repair
CPU
620,483
[ "<FIXS>", "gen_int_relational", "(", "LTU", ",", "operands", "[", "<NUM_LIT>", "]", ",", "branch_cmp", "[", "<NUM_LIT>", "]", ",", "branch_cmp", "[", "<NUM_LIT>", "]", ",", "NULL", ")", "DONE", "<FIXE>" ]
[ "if", "(", "branch_type", "!", "=", "CMP_SI", "&", "&", "(", "!", "TARGET_64BIT", "|", "|", "branch_type", "!", "=", "CMP_DI", ")", ")", "FAIL", "<BUGS>", "operands", "[", "<NUM_LIT>", "]", "=", "branch_cmp", "[", "<NUM_LIT>", "]", "operands", "[", "<N...
LLVM
ARM
TD
next_suggestion
CPU
620,484
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "L_bit", ";", "let", "D", "=", "VFPNeonDomain", ";" ]
GCC
rs6000
MD
stmt_completion
CPU
620,485
[ "<STR_LIT>", ")" ]
[ "(", "define_automaton" ]
LLVM
ARM
CPP
stmt_completion
CPU
620,486
[ "break", ";" ]
[ "MachineBasicBlock", "::", "const_instr_iterator", "II", "=", "std", "::", "prev", "(", "I", ".", "getInstrIterator", "(", ")", ")", ";", "assert", "(", "II", "->", "isInsideBundle", "(", ")", "&&", "<STR_LIT>", "Empty bundle?", "<STR_LIT>", ")", ";", "int",...
GCC
bfin
MD
stmt_completion
DSP
620,487
[ "match_code", "<STR_LIT>", ")" ]
[ "(", "and", "(" ]
GCC
sparc
MD
stmt_completion
CPU
620,488
[ "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_reservation" ]
GCC
mep
CPP
stmt_completion
CPU
620,489
[ ";" ]
[ "subrtx_iterator", "::", "array_type", "array", ";", "FOR_EACH_SUBRTX", "(", "iter", ",", "array", ",", "x", ",", "NONCONST", ")", "if", "(", "REG_P", "(", "x", ")", "&&", "reg_set_p", "(", "x", ",", "prev", ")", ")", "return", "true", ";", "return", ...
LLVM
ARM
CPP
next_suggestion
CPU
620,490
[ "if", "(", "rsym", "->", "reserved", "(", ")", "&", "ARMRelocator", "::", "ReservePLT", ")", "{" ]
[ "ARMRelocator", "::", "Result", "thm_movt_abs", "(", "Relocation", "&", "pReloc", ",", "ARMRelocator", "&", "pParent", ")", "{", "ResolveInfo", "*", "rsym", "=", "pReloc", ".", "symInfo", "(", ")", ";", "Relocator", "::", "Address", "S", "=", "pReloc", "."...
LLVM
AArch64
TD
stmt_completion
CPU
620,491
[ "<NUM_LIT>", ",", "<NUM_LIT>", ">", ";" ]
[ "def", ":", "ROSysReg", "<", "<STR_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", "," ]
LLVM
BPF
CPP
code_generation
Virtual ISA
620,492
[ "SDValue", "BPFTargetLowering", "::", "LowerCallResult", "(", "SDValue", "Chain", ",", "SDValue", "InGlue", ",", "CallingConv", "::", "ID", "CallConv", ",", "bool", "IsVarArg", ",", "const", "SmallVectorImpl", "<", "ISD", "::", "InputArg", ">", "&", "Ins", ","...
[ "LowerCallResult", "-", "Lower", "the", "result", "values", "of", "an", "ISD", ":", ":CALL", "into", "the", "appropriate", "copies", "out", "of", "appropriate", "physical", "registers", "." ]
GCC
i386
MD
stmt_completion
CPU
620,493
[ "<NUM_LIT>", ")", "]", ")", ")", ")", ")", "]" ]
[ "(", "float", ":", "V2DF", "(", "vec_select", ":", "V2SI", "(", "match_operand", ":", "V4SI", "<NUM_LIT>", "<STR_LIT>", ")", "(", "parallel", "[", "(", "const_int", "<NUM_LIT>", ")", "(", "const_int" ]
LLVM
PowerPC
TD
next_suggestion
CPU
620,494
[ "let", "RenderMethod", "=", "<STR_LIT>", ";" ]
[ "def", "PPCS17ImmAsmOperand", ":", "AsmOperandClass", "{", "let", "Name", "=", "<STR_LIT>", ";", "let", "PredicateMethod", "=", "<STR_LIT>", ";" ]
GCC
mips
MD
program_repair
CPU
620,495
[ "<FIXS>", "[", "(", "set", "(", "match_operand", ":", "V2SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "vec_select", ":", "V2SF", "(", "vec_concat", ":", "V4SF", "(", "match_operand", ":", "SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match...
[ "(", "define_expand", "<STR_LIT>", "<BUGS>", "[", "(", "match_operand", ":", "V2SF", "<NUM_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SF", "<NUM_LIT>", "<STR_LIT>", ")", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", ")", "]", "<BUGE>", "<STR_LIT>", "...
LLVM
X86
CPP
stmt_completion
CPU
620,496
[ "(", "<NUM_LIT>", ")", ".", "getReg", "(", ")", ")", ")", "REX", "|=", "<NUM_LIT>", "<<", "<NUM_LIT>", ";" ]
[ "static", "unsigned", "DetermineREXPrefix", "(", "const", "MCInst", "&", "MI", ",", "uint64_t", "TSFlags", ",", "const", "MCInstrDesc", "&", "Desc", ")", "{", "unsigned", "REX", "=", "<NUM_LIT>", ";", "if", "(", "TSFlags", "&", "<STR_LIT>", "::", "<STR_LIT>"...
LLVM
SystemZ
CPP
stmt_completion
CPU
620,497
[ ",", "const", "MCTargetOptions", "&", "Options", ")", "{" ]
[ "static", "MCRegisterInfo", "*", "createSystemZMCRegisterInfo", "(", "const", "Triple", "&", "TT" ]
GCC
s390
MD
program_repair
MPU
620,498
[ "<FIXS>", "(", "and", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "<FIXE>" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "<BUGS>", "(", "and", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "<BUGE>", "(", "match...
GCC
i386
CPP
stmt_completion
CPU
620,499
[ ",", "_", "_", "m128i", "_", "_", "Y", ")", "{" ]
[ "extern", "_", "_", "inline", "_", "_", "m128i", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_insert_si64", "(", "_", "_", "m128i", "_", "_", "X" ]