Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
LLVM
AArch64
TD
stmt_completion
CPU
620,500
[ "=", "<STR_LIT>", ";" ]
[ "class", "NeonI_3VDL_3Op", "<", "bit", "q", ",", "bit", "u", ",", "bits", "<", "<NUM_LIT>", ">", "size", ",", "bits", "<", "<NUM_LIT>", ">", "opcode", ",", "string", "asmop", ",", "string", "ResS", ",", "string", "OpS", ",", "SDPatternOperator", "opnode"...
GCC
rs6000
CPP
next_suggestion
CPU
620,501
[ "}" ]
[ "rtx", "out_set", ",", "in_set", ";", "out_set", "=", "single_set", "(", "out_insn", ")", ";", "if", "(", "out_set", ")", "{", "in_set", "=", "single_set", "(", "in_insn", ")", ";", "if", "(", "in_set", ")", "return", "reg_mentioned_p", "(", "SET_DEST", ...
GCC
i386
MD
program_repair
CPU
620,502
[ "<FIXS>", "(", "define_expand", "<STR_LIT>", "<FIXE>" ]
[ "elt", "*", "GET_MODE_SIZE", "(", "ssescalarmode", ">", "mode", ")", ")", "}", ")", "<BUGS>", "(", "define_expand", "<STR_LIT>", "<BUGE>", "[", "(", "set", "(", "match_operand", ":", "VF2", "<NUM_LIT>", "<STR_LIT>", ")", "(", "vec_select", ":", "VF2", "(",...
GCC
mips
CPP
next_suggestion
CPU
620,503
[ "memcpy", "(", "rname", "+", "<NUM_LIT>", ",", "<STR_LIT>", "data", "<STR_LIT>", ",", "<NUM_LIT>", ")", ";" ]
[ "else", "if", "(", "decl", "&&", "DECL_SECTION_NAME", "(", "decl", ")", ")", "{", "const", "char", "*", "name", "=", "TREE_STRING_POINTER", "(", "DECL_SECTION_NAME", "(", "decl", ")", ")", ";", "if", "(", "DECL_ONE_ONLY", "(", "decl", ")", "&&", "strncmp...
LLVM
ARM64
TD
next_suggestion
CPU
620,504
[ "}" ]
[ "def", "Dri", ":", "BaseOneOperandFPComparison", "<", "signalAllNans", ",", "FPR64", ",", "asm", ",", "[", "(", "OpNode", "(", "f64", "FPR64", ":", "$", "Rn", ")", ",", "fpimm0", ")", ",", "(", "implicit", "CPSR", ")", "]", ">", "{", "let", "Inst", ...
GCC
sparc
MD
next_suggestion
CPU
620,505
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "VADDSUB", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "plusminus", ":", "VADDSUB", "(", "match_operand", ":", "VADDSUB", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_op...
GCC
alpha
CPP
next_suggestion
MPU
620,506
[ "else", "temp", "+=", "b", "-", "a", ";" ]
[ "static", "tree", "alpha_fold_builtin_perr", "(", "unsigned", "HOST_WIDE_INT", "opint", "[", "]", ",", "long", "op_const", ")", "{", "unsigned", "HOST_WIDE_INT", "temp", "=", "<NUM_LIT>", ";", "int", "i", ";", "if", "(", "op_const", "!=", "<NUM_LIT>", ")", "...
GCC
pa
MD
next_suggestion
CPU
620,507
[ "(", "and", "(", "match_code", "<STR_LIT>", ")" ]
[ "(", "define_constraint", "<STR_LIT>", "<STR_LIT>" ]
LLVM
ARM
CPP
next_suggestion
CPU
620,508
[ "VT", "=", "ST", "->", "getMemoryVT", "(", ")", ";" ]
[ "Alignment", "=", "LD", "->", "getAlign", "(", ")", ";", "isSEXTLoad", "=", "LD", "->", "getExtensionType", "(", ")", "==", "ISD", "::", "SEXTLOAD", ";", "}", "else", "if", "(", "StoreSDNode", "*", "ST", "=", "dyn_cast", "<", "StoreSDNode", ">", "(", ...
GCC
i386
MD
stmt_completion
CPU
620,509
[ "<STR_LIT>", ")" ]
[ "(", "define_reservation", "<STR_LIT>" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
620,510
[ "&", "STI", ",", "raw_ostream", "&", "O", ")", "{" ]
[ "void", "AMDGPUInstPrinter", "::", "printSMEMOffsetMod", "(", "const", "MCInst", "*", "MI", ",", "unsigned", "OpNo", ",", "const", "MCSubtargetInfo" ]
LLVM
SystemZ
TD
next_suggestion
CPU
620,511
[ "bits", "<", "<NUM_LIT>", ">", "V1", ";" ]
[ "class", "InstVRIh", "<", "bits", "<", "<NUM_LIT>", ">", "op", ",", "dag", "outs", ",", "dag", "ins", ",", "string", "asmstr", ",", "list", "<", "dag", ">", "pattern", ">", ":", "InstSystemZ", "<", "<NUM_LIT>", ",", "outs", ",", "ins", ",", "asmstr",...
LLVM
X86
TD
next_suggestion
CPU
620,512
[ "let", "ResourceCycles", "=", "[", "<NUM_LIT>", "]", ";" ]
[ "def", ":", "WriteRes", "<", "WritePCmpIStrI", ",", "[", "SKXPort0", "]", ">", "{", "let", "Latency", "=", "<NUM_LIT>", ";", "let", "NumMicroOps", "=", "<NUM_LIT>", ";" ]
LLVM
Lanai
TD
stmt_completion
CPU
620,513
[ ";" ]
[ "let", "ParserMatchClass", "=", "MemImmAsmOperand", ";", "let", "PrintMethod", "=", "<STR_LIT>" ]
LLVM
ARM
CPP
stmt_completion
CPU
620,514
[ ".", "clampScalar", "(", "<NUM_LIT>", ",", "s32", ",", "s32", ")", ";" ]
[ "if", "(", "HasHWDivide", ")", "getActionDefinitionsBuilder", "(", "{", "G_SDIV", ",", "G_UDIV", "}", ")", ".", "legalFor", "(", "{", "s32", "}", ")", ".", "clampScalar", "(", "<NUM_LIT>", ",", "s32", ",", "s32", ")", ";", "else", "getActionDefinitionsBuil...
GCC
m32c
MD
stmt_completion
MPU
620,515
[ ")", ")" ]
[ "<STR_LIT>", "(", "and", "(", "match_code", "<STR_LIT>", ")", "(", "match_test", "<STR_LIT>", ")" ]
GCC
arm
MD
program_repair
CPU
620,516
[ "<FIXS>", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "<FIXE>" ]
[ "(", "set", "(", "match_operand", ":", "V_narrow_pack", ">", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "unspec", ":", "V_narrow_pack", ">", "[", "(", "match_operand", ":", "V_narrow_pack", ">", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_opera...
GCC
alpha
CPP
stmt_completion
MPU
620,517
[ ";" ]
[ "int", "len", ",", "in_use", ";", "len", "=", "in_use", "=", "<NUM_LIT>", ";", "if", "(", "!", "INSN_P", "(", "insn", ")", "||", "GET_CODE", "(", "PATTERN", "(", "insn", ")", ")", "==", "CLOBBER", "||", "GET_CODE", "(", "PATTERN", "(", "insn", ")",...
LLVM
X86
CPP
next_suggestion
CPU
620,518
[ "SmallVector", "<", "SDValue", ",", "<NUM_LIT>", ">", "ULTOp1", ";" ]
[ "BuildVectorSDNode", "*", "BV", "=", "dyn_cast", "<", "BuildVectorSDNode", ">", "(", "Op1", ".", "getNode", "(", ")", ")", ";", "if", "(", "!", "BV", ")", "return", "SDValue", "(", ")", ";", "MVT", "VT", "=", "Op1", ".", "getSimpleValueType", "(", ")...
GCC
csky
CPP
stmt_completion
CPU
620,519
[ "to", ")", ")", ")", "return", "<NUM_LIT>", ";" ]
[ "(", "(", "CLASS", ")", "==", "GENERAL_REGS", "||", "(", "CLASS", ")", "==", "MINI_REGS", "||", "(", "CLASS", ")", "==", "SP_REGS", "\\", "||", "(", "CLASS", ")", "==", "LOW_REGS", ")", "(", "(", "CLASS", ")", "==", "HILO_REGS", ")", "(", "(", "C...
LLVM
Mips
CPP
stmt_completion
CPU
620,520
[ "::", "Success", ";" ]
[ "unsigned", "Reg", "=", "getReg", "(", "Decoder", ",", "Mips", "::", "MSA128BRegClassID", ",", "RegNo", ")", ";", "Inst", ".", "addOperand", "(", "MCOperand", "::", "createReg", "(", "Reg", ")", ")", ";", "return", "MCDisassembler" ]
GCC
aarch64
MD
next_suggestion
CPU
620,521
[ "<STR_LIT>" ]
[ "(", "unspec", ":", "SVE_F", "[", "(", "match_operand", ":", "<", "VPRED", ">", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SVE_F", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SVE_F", "<NUM_LIT>", "<STR_L...
LLVM
AArch64
TD
stmt_completion
CPU
620,522
[ ";" ]
[ "def", "neon_uimm3_bare", ":", "Operand", "<", "i64", ">", ",", "ImmLeaf", "<", "i64", ",", "[", "{", "return", "Imm", "<", "<NUM_LIT>", ";", "}", "]", ">", "{", "let", "ParserMatchClass", "=", "uimm3_asmoperand", ";", "let", "PrintMethod", "=", "<STR_LI...
LLVM
Mips
CPP
next_suggestion
CPU
620,523
[ "return", "Mips16ConstantIslands", ";" ]
[ "bool", "MipsSubtarget", "::", "useConstantIslands", "(", ")", "{", "LLVM_DEBUG", "(", "dbgs", "(", ")", "<<", "<STR_LIT>", "use constant islands ", "<STR_LIT>", "<<", "Mips16ConstantIslands", "<<", "<STR_LIT>", "\\n", "<STR_LIT>", ")", ";" ]
LLVM
AMDGPU
TD
next_suggestion
GPU
620,524
[ "bit", "isReMaterializable", ";" ]
[ "bit", "ReadsModeReg", ";", "bit", "mayRaiseFPException", ";", "bit", "isCommutable", ";", "bit", "isConvertibleToThreeAddress", ";", "bit", "isMoveImm", ";" ]
LLVM
PowerPC
CPP
next_suggestion
CPU
620,525
[ "}" ]
[ "bool", "PPCAsmParser", "::", "ParseDirectiveAbiVersion", "(", "SMLoc", "L", ")", "{", "int64_t", "AbiVersion", ";", "if", "(", "getParser", "(", ")", ".", "parseAbsoluteExpression", "(", "AbiVersion", ")", ")", "{", "Error", "(", "L", ",", "<STR_LIT>", "exp...
GCC
xtensa
MD
next_suggestion
MPU
620,526
[ "(", "set_attr", "<STR_LIT>", "\t", "<STR_LIT>", ")", "]", ")" ]
[ "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "\t", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "\t", "<STR_LIT>", ")" ]
GCC
arm
MD
next_suggestion
CPU
620,527
[ "<STR_LIT>", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
GCC
i386
MD
program_repair
CPU
620,528
[ "<FIXS>", "(", "vec_select", ":", "V8QI", "<FIXE>" ]
[ "(", "ss_plus", ":", "V8HI", "(", "mult", ":", "V8HI", "(", "zero_extend", ":", "V8HI", "<BUGS>", "(", "vec_select", ":", "V4QI", "<BUGE>", "(", "match_operand", ":", "V16QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "parallel", "[", "(", "const_in...
GCC
i386
CPP
program_repair
CPU
620,529
[ "<FIXS>", "{", "if", "(", "TARGET_IAMCU_P", "(", "opts", "->", "x_target_flags", ")", ")", "opts", "->", "x_flag_pcc_struct_return", "=", "<NUM_LIT>", ";", "elseopts", "->", "x_flag_pcc_struct_return", "=", "DEFAULT_PCC_STRUCT_RETURN", ";", "}", "<FIXE>" ]
[ "if", "(", "opts", "->", "x_flag_asynchronous_unwind_tables", "==", "<NUM_LIT>", ")", "opts", "->", "x_flag_asynchronous_unwind_tables", "=", "!", "USE_IX86_FRAME_POINTER", ";", "if", "(", "opts", "->", "x_flag_pcc_struct_return", "==", "<NUM_LIT>", ")", "<BUGS>", "op...
GCC
sh
MD
stmt_completion
CPU
620,530
[ ")", "]" ]
[ "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "neg", ":", "SI", "(", "plus", ":", "SI", "(", "reg", ":", "SI", "T_REG", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")...
GCC
rs6000
MD
program_repair
CPU
620,531
[ "<FIXS>", "(", "define_insn", "<STR_LIT>", "<FIXE>", "<FIXS>", "(", "define_insn", "<STR_LIT>", "<FIXE>" ]
[ "<STR_LIT>", "<STR_LIT>", ")", "<BUGS>", "(", "define_insn", "<STR_LIT>", "<BUGE>", "[", "(", "set", "(", "match_operand", ":", "DF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "abs", ":", "DF", "(", "match_operand", ":", "DF", "<NUM_LIT>", "<STR_LIT>", ...
LLVM
XCore
CPP
stmt_completion
MPU
620,532
[ ")", "{" ]
[ "bool", "LRUsed", "=", "MRI", ".", "isPhysRegModified", "(", "<STR_LIT>", "::", "<STR_LIT>", ")", ";", "if", "(", "!", "LRUsed", "&&", "!", "MF", ".", "getFunction", "(", ")", ".", "isVarArg", "(", ")", "&&", "MF", ".", "getFrameInfo", "(", ")", ".",...
GCC
rs6000
MD
program_repair
CPU
620,533
[ "<FIXS>", "gen_rtx", "(", "SYMBOL_REF", ",", "Pmode", ",", "RS6000_ITRUNC", ")", ")", ")", "<FIXE>" ]
[ "<STR_LIT>", ")" ]
LLVM
PowerPC
CPP
next_suggestion
CPU
620,534
[ "else", "SReg", "=", "PPC", "::", "R0", ";" ]
[ "if", "(", "MI", ".", "getOpcode", "(", ")", "==", "TargetInstrInfo", "::", "INLINEASM", ")", "OffsetOperandNo", "=", "FIOperandNo", "-", "<NUM_LIT>", ";", "int", "FrameIndex", "=", "MI", ".", "getOperand", "(", "FIOperandNo", ")", ".", "getIndex", "(", ")...
LLVM
AArch64
TD
stmt_completion
CPU
620,535
[ "Imm", "=", "=", "<NUM_LIT>", ";", "}", "]", ">", "{" ]
[ "def", "uimm_exact6", ":", "Operand", "<", "i32", ">", ",", "ImmLeaf", "<", "i32", ",", "[", "{", "return" ]
GCC
mmix
CPP
stmt_completion
CPU
620,536
[ "x", ")", ")", "{" ]
[ "rtx", "x2", "=", "XEXP", "(", "x", ",", "<NUM_LIT>", ")", ";", "if", "(", "REG_P", "(", "x1", ")", ")", "{", "fprintf", "(", "stream", ",", "<STR_LIT>", "%s,", "<STR_LIT>", ",", "reg_names", "[", "MMIX_OUTPUT_REGNO", "(", "REGNO", "(", "x1", ")", ...
LLVM
Hexagon
TD
stmt_completion
DSP
620,537
[ "}", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>" ]
LLVM
PowerPC
CPP
next_suggestion
CPU
620,538
[ "}" ]
[ "assert", "(", "TT", ".", "isOSBinFormatELF", "(", ")", "&&", "<STR_LIT>", "All remaining PPC OSes are ELF based.", "<STR_LIT>", ")", ";", "if", "(", "TT", ".", "isArch32Bit", "(", ")", ")", "return", "CodeModel", "::", "Small", ";", "assert", "(", "TT", "."...
LLVM
WebAssembly
CPP
stmt_completion
Virtual ISA
620,539
[ "addParam", "(", "In", ".", "VT", ")", ";" ]
[ "for", "(", "const", "ISD", "::", "InputArg", "&", "In", ":", "Ins", ")", "{", "if", "(", "In", ".", "Flags", ".", "isInAlloca", "(", ")", ")", "fail", "(", "DL", ",", "DAG", ",", "<STR_LIT>", "WebAssembly hasn't implemented inalloca arguments", "<STR_LIT>...
LLVM
PowerPC
CPP
stmt_completion
CPU
620,540
[ ",", "<NUM_LIT>" ]
[ "const", "MCFixupKindInfo", "&", "getFixupKindInfo", "(", "MCFixupKind", "Kind", ")", "const", "override", "{", "const", "static", "MCFixupKindInfo", "InfosBE", "[", "PPC", "::", "NumTargetFixupKinds", "]", "=", "{", "{", "<STR_LIT>", "fixup_ppc_br24", "<STR_LIT>", ...
LLVM
ARM64
TD
next_suggestion
CPU
620,541
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "idx", "{", "<NUM_LIT>", "}", ";" ]
[ "def", "v4i32_indexed", ":", "BaseSIMDIndexedTied", "<", "<NUM_LIT>", ",", "U", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "opc", ",", "V128", ",", "V128", ",", "V128", ",", "VectorIndexS", ",", "asm", ",", "<STR_LIT>", ",", "<STR_LIT>", ",", "<STR_LIT>", ",...
GCC
sparc
MD
stmt_completion
CPU
620,542
[ ")", ")" ]
[ "(", "define_attr", "<STR_LIT>", "<STR_LIT>", "(", "const_string", "<STR_LIT>" ]
LLVM
ARM64
TD
next_suggestion
CPU
620,543
[ "let", "ParserMatchClass", "=", "Imm0_15Operand", ";" ]
[ "def", "vecshiftL16", ":", "Operand", "<", "i32", ">", ",", "ImmLeaf", "<", "i32", ",", "[", "{", "return", "(", "(", "(", "uint32_t", ")", "Imm", ")", "<", "<NUM_LIT>", ")", ";", "}", "]", ">", "{", "let", "EncoderMethod", "=", "<STR_LIT>", ";", ...
LLVM
SystemZ
CPP
next_suggestion
CPU
620,544
[ "}" ]
[ "}", "if", "(", "EffectivelyUnsigned", "&&", "CmpVal", ">=", "Mask", "-", "High", "&&", "CmpVal", "<", "High", ")", "{", "if", "(", "CCMask", "==", "<STR_LIT>", "::", "<STR_LIT>", ")", "return", "<STR_LIT>", "::", "<STR_LIT>", ";", "if", "(", "CCMask", ...
GCC
i386
MD
next_suggestion
CPU
620,545
[ "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "match_operand", ":", "VF_128", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "match_dup", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "...
LLVM
Hexagon
TD
stmt_completion
DSP
620,546
[ "<STR_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredica...
LLVM
Hexagon
TD
stmt_completion
DSP
620,547
[ "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredica...
LLVM
SNES
CPP
stmt_completion
DSP
620,548
[ ")", ";" ]
[ "RegisterMCAsmInfo", "<", "SNESMCAsmInfo", ">", "X", "(", "getTheSNESTarget", "(", ")", ")", ";", "TargetRegistry", "::", "RegisterMCInstrInfo", "(", "getTheSNESTarget", "(", ")", ",", "createSNESMCInstrInfo", ")", ";", "TargetRegistry", "::", "RegisterMCRegInfo", "...
LLVM
ARM
CPP
stmt_completion
CPU
620,549
[ ",", "PICLabelUId", "(", "<NUM_LIT>", ")", ",", "VarArgsFrameIndex", "(", "<NUM_LIT>", ")", ",", "HasITBlocks", "(", "false", ")", ",", "GlobalBaseReg", "(", "<NUM_LIT>", ")", "{" ]
[ "isThumb", "(", "false", ")", ",", "hasThumb2", "(", "false", ")", ",", "ArgRegsSaveSize", "(", "<NUM_LIT>", ")", ",", "ReturnRegsCount", "(", "<NUM_LIT>", ")", ",", "HasStackFrame", "(", "false", ")", ",", "RestoreSPFromFP", "(", "false", ")", ",", "LRSpi...
LLVM
BPF
CPP
stmt_completion
Virtual ISA
620,550
[ ")", ";" ]
[ "PB", ".", "registerPeepholeEPCallback", "(", "[", "=", "]", "(", "FunctionPassManager", "&", "FPM", ",", "PassBuilder", "::", "OptimizationLevel", "Level", ")", "{", "FPM", ".", "addPass", "(", "SimplifyCFGPass", "(", "SimplifyCFGOptions", "(", ")", ".", "hoi...
LLVM
PowerPC
CPP
stmt_completion
CPU
620,551
[ "<STR_LIT>", "E-p:32:32-f64:32:64-i64:32:64-f128:64:128-n32", "<STR_LIT>", ";" ]
[ "const", "char", "*", "getTargetDataString", "(", ")", "const", "{", "return", "isPPC64", "(", ")", "?", "<STR_LIT>", "E-p:64:64-f64:64:64-i64:64:64-f128:64:128-n32:64", "<STR_LIT>", ":" ]
LLVM
Mips
CPP
next_suggestion
CPU
620,552
[ "}" ]
[ "void", "EmitInstruction", "(", "const", "MachineInstr", "*", "MI", ")", "{", "printInstruction", "(", "MI", ")", ";", "OutStreamer", ".", "AddBlankLine", "(", ")", ";" ]
GCC
arm
CPP
stmt_completion
CPU
620,553
[ "const", "{" ]
[ "virtual", "gimple", "*", "fold", "(", "gimple_folder", "&", ")" ]
GCC
avr
MD
stmt_completion
MPU
620,554
[ ")", "]", ")" ]
[ "[", "(", "set", "(", "reg", ":", "HI", "<NUM_LIT>", ")", "(", "truncate", ":", "HI", "(", "lshiftrt", ":", "SI", "(", "mult", ":", "SI", "(", "any_extend", ":", "SI", "(", "reg", ":", "HI", "<NUM_LIT>", ")", ")", "(", "any_extend", ":", "SI", ...
LLVM
AMDGPU
CPP
stmt_completion
GPU
620,555
[ ")", ";" ]
[ "MachineInstr", "*", "predSet", "=", "findFirstPredicateSetterFrom", "(", "MBB", ",", "I", ")", ";", "clearFlag", "(", "predSet", ",", "<NUM_LIT>", ",", "MO_FLAG_PUSH", ")", ";", "I", "->", "eraseFromParent", "(", ")", ";", "MachineBasicBlock", "::", "iterator...
LLVM
Hexagon
TD
next_suggestion
DSP
620,556
[ "let", "Uses", "=", "[", "USR", "]", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isFP", "=", "<NUM_LIT>", ";" ]
LLVM
VE
CPP
next_suggestion
CPU
620,557
[ "}" ]
[ "for", "(", "unsigned", "i", "=", "<NUM_LIT>", ",", "e", "=", "MI", "->", "getNumOperands", "(", ")", ";", "i", "!=", "e", ";", "++", "i", ")", "{", "const", "MachineOperand", "&", "MO", "=", "MI", "->", "getOperand", "(", "i", ")", ";", "MCOpera...
LLVM
TPC
TD
next_suggestion
Virtual ISA
620,558
[ "let", "Constraints", "=", "<STR_LIT>", ";" ]
[ "let", "Pattern", "=", "pattern", ";", "let", "Itinerary", "=", "IIC_ScalarOp", ";", "bits", "<", "<NUM_LIT>", ">", "dest", ";", "bits", "<", "<NUM_LIT>", ">", "op1", ";", "bits", "<", "<NUM_LIT>", ">", "op2", ";", "bits", "<", "<NUM_LIT>", ">", "optyp...
GCC
i386
CPP
next_suggestion
CPU
620,559
[ "seh", "->", "sp_offset", "+=", "offset", ";" ]
[ "static", "void", "seh_emit_stackalloc", "(", "FILE", "*", "f", ",", "struct", "seh_frame_state", "*", "seh", ",", "HOST_WIDE_INT", "offset", ")", "{", "gcc_assert", "(", "offset", "<", "<NUM_LIT>", ")", ";", "offset", "=", "-", "offset", ";", "if", "(", ...
GCC
rs6000
CPP
stmt_completion
CPU
620,560
[ "_", "m128i", "_", "_", "B", ")", "{" ]
[ "extern", "_", "_", "inline", "_", "_", "m128i", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_cmpgt_epi32", "(", "_", "_", "m128i", "_", "_", "A", "...
LLVM
MCS51
CPP
stmt_completion
MPU
620,561
[ "<NUM_LIT>", ";" ]
[ "adjustRelativeBranch", "(", "Size", ",", "Fixup", ",", "Value", ",", "Ctx", ")", ";", "Value", "&=" ]
GCC
mips
MD
next_suggestion
CPU
620,562
[ "[", "(", "set_attr", "<STR_LIT>", "\t", "<STR_LIT>", ")" ]
[ "UNSPEC_ADDWC", ")", ")", "(", "set", "(", "reg", ":", "CCDSP", "CCDSP_OU_REGNUM", ")", "(", "unspec", ":", "CCDSP", "[", "(", "match_dup", "<NUM_LIT>", ")", "(", "match_dup", "<NUM_LIT>", ")", "]", "UNSPEC_ADDWC", ")", ")", "]", "<STR_LIT>", "<STR_LIT>" ]
GCC
mcore
CPP
program_repair
MPU
620,563
[ "<FIXS>", "assert", "(", "ARRAY_SIZE", "(", "arg_regs", ")", "==", "<NUM_LIT>", ")", ";", "<FIXE>" ]
[ "}", "<BUGS>", "assert", "(", "sizeof", "(", "arg_regs", ")", "/", "sizeof", "(", "arg_regs", "[", "<NUM_LIT>", "]", ")", "==", "<NUM_LIT>", ")", ";", "<BUGE>", "rtvec", "=", "gen_rtvec", "(", "nregs", ",", "arg_regs", "[", "<NUM_LIT>", "]", ",", "arg_...
LLVM
PowerPC
CPP
stmt_completion
CPU
620,564
[ "(", ")", ";" ]
[ "if", "(", "PredToInc2", ")", "{", "NewImm2", "++", ";", "NewPredicate2", "=", "PredToInc2", ";", "}", "else", "if", "(", "PredToDec1", ")", "{", "NewImm1", "--", ";", "NewPredicate1", "=", "PredToDec1", ";", "}", "}", "else", "if", "(", "Diff", "==", ...
LLVM
Patmos
CPP
next_suggestion
VLIW
620,565
[ "size", "+=", "MID", ".", "getSize", "(", ")", ";" ]
[ "void", "emitInstruction", "(", "const", "MCInst", "&", "Inst", ",", "const", "MCSubtargetInfo", "&", "STI", ")", "override", "{", "const", "MCInstrDesc", "&", "MID", "=", "MII", ".", "get", "(", "Inst", ".", "getOpcode", "(", ")", ")", ";", "count", "...
LLVM
ARM
CPP
code_generation
CPU
620,566
[ "DecodeStatus", "ThumbDisassembler", "::", "getInstruction", "(", "MCInst", "&", "MI", ",", "uint64_t", "&", "Size", ",", "const", "MemoryObject", "&", "Region", ",", "uint64_t", "Address", ",", "raw_ostream", "&", "os", ",", "raw_ostream", "&", "cs", ")", "...
[ "Returns", "the", "disassembly", "of", "a", "single", "instruction", "." ]
GCC
rx
CPP
stmt_completion
CPU
620,567
[ "decl", ")", "&&", "!", "is_naked_func", "(", "decl", ")", ";" ]
[ "return", "!", "is_fast_interrupt_func", "(", "decl", ")", "&&", "!", "is_interrupt_func", "(" ]
LLVM
X86
CPP
program_repair
CPU
620,568
[ "<FIXS>", "SrcValueSDNode", "*", "TrmpSV", "=", "cast", "SrcValueSDNode", ">", "(", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ")", ";", "<FIXE>" ]
[ "SDOperand", "FPtr", "=", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ";", "SDOperand", "Nest", "=", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ";", "<BUGS>", "const", "Value", "*", "TrmpAddr", "=", "cast", "SrcValueSDNode", ">", "(", "Op", ".",...
GCC
arm
CPP
next_suggestion
CPU
620,569
[ "}" ]
[ "vqadd_s16", "(", "int16x4_t", "_", "_", "a", ",", "int16x4_t", "_", "_", "b", ")", "{", "return", "(", "int16x4_t", ")", "_", "_", "builtin_neon_vqaddsv4hi", "(", "_", "_", "a", ",", "_", "_", "b", ")", ";" ]
GCC
ia64
MD
stmt_completion
CPU
620,570
[ "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "fma", ":", "SF", "(", "match_operand", ":", "SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SF"...
LLVM
LM32
CPP
next_suggestion
MPU
620,571
[ "MAI", "->", "addInitialFrameState", "(", "Inst", ")", ";" ]
[ "static", "MCAsmInfo", "*", "createLM32MCAsmInfo", "(", "const", "MCRegisterInfo", "&", "MRI", ",", "StringRef", "TT", ")", "{", "MCAsmInfo", "*", "MAI", "=", "new", "LM32MCAsmInfo", "(", "TT", ")", ";", "MCCFIInstruction", "Inst", "=", "MCCFIInstruction", "::...
GCC
rs6000
CPP
program_repair
CPU
620,572
[ "<FIXS>", "if", "(", "flag_shrink_wrap", "||", "offset_below_red_zone_p", "(", "info", "->", "altivec_save_offset", "+", "(", "i", "-", "info", "->", "first_altivec_reg_save", ")", "*", "<NUM_LIT>", ")", ")", "<FIXE>" ]
[ "reg", "=", "gen_rtx_REG", "(", "V4SImode", ",", "i", ")", ";", "emit_move_insn", "(", "reg", ",", "mem", ")", ";", "<BUGS>", "if", "(", "offset_below_red_zone_p", "(", "info", "->", "altivec_save_offset", "+", "(", "i", "-", "info", "->", "first_altivec_r...
GCC
powerpcspe
MD
stmt_completion
CPU
620,573
[ "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr" ]
LLVM
X86
CPP
program_repair
CPU
620,574
[ "<FIXS>", "bool", "isVolatile", ",", "bool", "AlwaysInline", ",", "<FIXE>" ]
[ "SDValue", "Chain", ",", "SDValue", "Dst", ",", "SDValue", "Src", ",", "SDValue", "Size", ",", "unsigned", "Align", ",", "const", "Value", "*", "DstSV", ",", "uint64_t", "DstSVOff", ")", ";", "SDValue", "EmitTargetCodeForMemcpy", "(", "SelectionDAG", "&", "D...
LLVM
Hexagon
TD
next_suggestion
DSP
620,575
[ "let", "BaseOpcode", "=", "<STR_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "InputType", "=", "<STR_LIT>", ";" ]
GCC
i386
CPP
stmt_completion
CPU
620,576
[ "m128", ")", "_", "_", "A", ")", ";" ]
[ "extern", "_", "_", "inline", "_", "_", "m512", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm512_castps128_ps512", "(", "_", "_", "m128", "_", "_", "A"...
LLVM
ARM
CPP
program_repair
CPU
620,577
[ "<FIXS>", "bool", "ValidateMVEInst", "(", "MachineInstr", "*", "MI", ")", ";", "<FIXE>", "<FIXS>", "void", "AnalyseMVEInst", "(", "MachineInstr", "*", "MI", ")", "{", "CannotTailPredicate", "=", "!", "ValidateMVEInst", "(", "MI", ")", ";", "<FIXE>" ]
[ "MF", "=", "ML", "->", "getHeader", "(", ")", "->", "getParent", "(", ")", ";", "}", "<BUGS>", "bool", "RecordVPTBlocks", "(", "MachineInstr", "*", "MI", ")", ";", "void", "AnalyseMVEInst", "(", "MachineInstr", "*", "MI", ")", "{", "if", "(", "CannotTa...
GCC
mips
CPP
code_generation
CPU
620,578
[ "static", "void", "mips_block_move_loop", "(", "rtx", "dest", ",", "rtx", "src", ",", "HOST_WIDE_INT", "length", ",", "HOST_WIDE_INT", "bytes_per_iter", ")", "{", "rtx_code_label", "*", "label", ";", "rtx", "src_reg", ",", "dest_reg", ",", "final_src", ",", "t...
[ "Move", "LENGTH", "bytes", "from", "SRC", "to", "DEST", "using", "a", "loop", "that", "moves", "MAX_MOVE_BYTES", "per", "iteration", ".", "LENGTH", "must", "be", "at", "least", "MAX_MOVE_BYTES", ".", "Assume", "that", "the", "memory", "regions", "do", "not",...
GCC
aarch64
MD
next_suggestion
CPU
620,579
[ "(", "plus", ":", "GPI", "(", "match_dup", "<NUM_LIT>", ")", "(", "match_dup", "<NUM_LIT>", ")", ")", ")", "]", ")" ]
[ "<STR_LIT>", "<STR_LIT>", "[", "(", "parallel", "[", "(", "set", "(", "reg", ":", "CC", "CC_REGNUM", ")", "(", "compare", ":", "CC", "(", "match_dup", "<NUM_LIT>", ")", "(", "match_dup", "<NUM_LIT>", ")", ")", ")", "(", "set", "(", "match_dup", "<NUM_L...
LLVM
X86
CPP
stmt_completion
CPU
620,580
[ "VMOVUPDZ256mr", ":", "X86", "::", "VMOVUPDYmr", ";" ]
[ "else", "Opc", "=", "HasAVX512", "?", "X86", "::", "VMOVSDZmr", ":", "HasAVX", "?", "X86", "::", "VMOVSDmr", ":", "X86", "::", "MOVSDmr", ";", "}", "else", "Opc", "=", "X86", "::", "ST_Fp64m", ";", "break", ";", "case", "MVT", "::", "v4f32", ":", "...
LLVM
GBZ80
CPP
next_suggestion
MPU
620,581
[ "BuildMI", "(", "LoopMBB", ",", "dl", ",", "TII", ".", "get", "(", "Opc2", ")", ",", "RegHi2", ")", ".", "addReg", "(", "RegHi", ")", ";" ]
[ "RC", "=", "&", "<STR_LIT>", "::", "<STR_LIT>", ";", "break", ";", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "Opc", "=", "<STR_LIT>", "::", "<STR_LIT>", ";", "RC", "=", "&", "<STR_LIT>", "::", "<STR_LIT>", ";", "break", ";", "case", "<STR_LIT>", "::",...
LLVM
PowerPC
CPP
next_suggestion
CPU
620,582
[ "}" ]
[ "return", "SDValue", "(", ")", ";", "}", "}", "}", "DenseMap", "<", "SDNode", "*", ",", "EVT", ">", "SelectTruncOp", "[", "<NUM_LIT>", "]", ";", "for", "(", "unsigned", "i", "=", "<NUM_LIT>", ",", "ie", "=", "Inputs", ".", "size", "(", ")", ";", ...
GCC
alpha
MD
next_suggestion
MPU
620,583
[ "DONE" ]
[ "<STR_LIT>", "{", "alpha_expand_movmisalign", "(", "<", "MODE", ">", "mode", ",", "operands", ")" ]
LLVM
AVR
TD
stmt_completion
MPU
620,584
[ ",", "ELFArchAVR5", ">", ";" ]
[ "def", ":", "Device", "<", "<STR_LIT>", ",", "FamilyAVR5" ]
LLVM
X86
TD
stmt_completion
CPU
620,585
[ "v4i32", "immAllOnesV", ")", ")", "]", ">", ";" ]
[ "def", "V_SETALLONES", ":", "I", "<", "<NUM_LIT>", ",", "Pseudo", ",", "(", "outs", "VR128", ":", "$", "dst", ")", ",", "(", "ins", ")", ",", "<STR_LIT>", ",", "[", "(", "set", "VR128", ":", "$", "dst", ",", "(" ]
GCC
i386
MD
program_repair
CPU
620,586
[ "<FIXS>", "<STR_LIT>", "<FIXE>" ]
[ "(", "clobber", "(", "match_scratch", ":", "SI", "<NUM_LIT>", "<STR_LIT>", ")", ")", "(", "clobber", "(", "reg", ":", "CC", "<NUM_LIT>", ")", ")", "]", "<STR_LIT>", "<BUGS>", "<STR_LIT>", "<BUGE>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", ...
GCC
ia64
CPP
stmt_completion
CPU
620,587
[ "<NUM_LIT>", ";" ]
[ "case", "IN_REG", "(", "<NUM_LIT>", ")", ":", "case", "IN_REG", "(", "<NUM_LIT>", ")", ":", "case", "IN_REG", "(", "<NUM_LIT>", ")", ":", "case", "IN_REG", "(", "<NUM_LIT>", ")", ":", "case", "IN_REG", "(", "<NUM_LIT>", ")", ":", "case", "IN_REG", "(",...
GCC
rs6000
CPP
stmt_completion
CPU
620,588
[ "_", "_", "p", ")", ";" ]
[ "extern", "_", "_", "inline", "void", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_maskmoveu_si128", "(", "_", "_", "m128i", "_", "_", "A", ",", "_", ...
LLVM
Hexagon
CPP
next_suggestion
DSP
620,589
[ "if", "(", "TargetRegisterInfo", "::", "isVirtualRegister", "(", "RD", ".", "R", ")", ")", "PredGPRs", ".", "insert", "(", "RD", ")", ";" ]
[ "void", "HexagonGenPredicate", "::", "collectPredicateGPR", "(", "MachineFunction", "&", "MF", ")", "{", "for", "(", "MachineFunction", "::", "iterator", "A", "=", "MF", ".", "begin", "(", ")", ",", "Z", "=", "MF", ".", "end", "(", ")", ";", "A", "!=",...
GCC
rs6000
CPP
stmt_completion
CPU
620,590
[ "<NUM_LIT>", ")", ":", "vec_splat_u8", "(", "-", "<NUM_LIT>", ")", ";" ]
[ "x", ".", "i", "[", "<NUM_LIT>", "]", "=", "cnt", "=", "(", "<NUM_LIT>", "-", "x", ".", "i", "[", "<NUM_LIT>", "]", ")", "<<", "<NUM_LIT>", ";", "x", ".", "v", "=", "vec_splat", "(", "x", ".", "v", ",", "<NUM_LIT>", ")", ";", "mask", "=", "("...
LLVM
Hexagon
TD
next_suggestion
DSP
620,591
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "dst", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "offsetBits", ";", "let", "offsetBits", "=", "!", "if", "(", "!", "eq", "(", "!", "cast", "<", "string", ">", "(", "ImmOp", ")", ",", "<STR_LIT>", ")", ",", "offset", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ",", "off...
LLVM
X86
CPP
stmt_completion
CPU
620,592
[ "else", "{" ]
[ "if", "(", "!", "ResultReg", ")", "return", "false", ";", "if", "(", "!", "isTypeLegal", "(", "PrevVal", "->", "getType", "(", ")", ",", "VT", ")", ")", "return", "false", ";", "ResultReg", "=", "fastEmit_ri", "(", "VT", ",", "VT", ",", "ISD", "::"...
LLVM
X86
TD
stmt_completion
CPU
620,593
[ ">", ";" ]
[ "def", ":", "ReadAdvance", "<", "ReadInt2Fpu", ",", "<NUM_LIT>" ]
GCC
cris
MD
stmt_completion
MPU
620,594
[ ")", ")", ")" ]
[ "(", "ior", "(", "match_test", "<STR_LIT>", ")", "(", "match_test", "<STR_LIT>", ")" ]
LLVM
ARM
CPP
next_suggestion
CPU
620,595
[ "return", "S", ";" ]
[ "CurBit", "^=", "(", "Val", ">>", "i", ")", "&", "<NUM_LIT>", "U", ";", "Imm", "|=", "(", "CurBit", "<<", "i", ")", ";", "if", "(", "(", "Val", "&", "~", "(", "~", "<NUM_LIT>", "U", "<<", "i", ")", ")", "==", "<NUM_LIT>", ")", "{", "Imm", "...
LLVM
AMDGPU
CPP
code_generation
GPU
620,596
[ "void", "SIInstrInfo", "::", "moveToVALU", "(", "MachineInstr", "&", "TopInst", ")", "const", "{", "SmallVector", "<", "MachineInstr", "*", ",", "<NUM_LIT>", ">", "Worklist", ";", "Worklist", ".", "push_back", "(", "&", "TopInst", ")", ";", "while", "(", "...
[ "Replace", "the", "instructions", "opcode", "with", "the", "equivalent", "VALU", "opcode", "." ]
LLVM
Hexagon
TD
next_suggestion
DSP
620,597
[ "}" ]
[ "def", "J4_cmpeq_tp0_jump_nt", ":", "HInst", "<", "(", "outs", ")", ",", "(", "ins", "GeneralSubRegs", ":", "$", "Rs16", ",", "GeneralSubRegs", ":", "$", "Rt16", ",", "b30_2Imm", ":", "$", "Ii", ")", ",", "<STR_LIT>", ",", "tc_56336eb0", ",", "TypeCJ", ...
LLVM
X86
CPP
next_suggestion
CPU
620,598
[ "}" ]
[ "CCInfo", ".", "AnalyzeCallOperands", "(", "Outs", ",", "CC_X86", ")", ";", "if", "(", "CCInfo", ".", "getNextStackOffset", "(", ")", ")", "{", "MachineFunction", "&", "MF", "=", "DAG", ".", "getMachineFunction", "(", ")", ";", "if", "(", "MF", ".", "g...
GCC
i386
CPP
stmt_completion
CPU
620,599
[ "mm256_mask_sqrt_pd", "(", "_", "_", "m256d", "_", "_", "W", ",", "_", "_", "mmask8", "_", "_", "U", ",", "_", "_", "m256d", "_", "_", "A", ")", "{" ]
[ "extern", "_", "_", "inline", "_", "_", "m256d", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_" ]