Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
GCC
rs6000
CPP
program_repair
CPU
620,600
[ "<FIXS>", "if", "(", "TARGET_FLOAT128_HW", "&&", "!", "TARGET_FLOAT128_KEYWORD", "&&", "(", "rs6000_isa_flags_explicit", "&", "OPTION_MASK_FLOAT128_HW", ")", "!=", "<NUM_LIT>", "&&", "(", "rs6000_isa_flags_explicit", "&", "OPTION_MASK_FLOAT128_KEYWORD", ")", "==", "<NUM_L...
[ "rs6000_isa_flags", "&=", "~", "OPTION_MASK_FLOAT128_HW", ";", "}", "<BUGS>", "if", "(", "TARGET_FLOAT128_HW", "&&", "(", "rs6000_isa_flags_explicit", "&", "OPTION_MASK_FLOAT128", ")", "==", "<NUM_LIT>", ")", "rs6000_isa_flags", "|=", "OPTION_MASK_FLOAT128", ";", "<BUGE...
GCC
rs6000
MD
program_repair
CPU
620,601
[ "<FIXS>", "$", "v", ",", "^", "wa", ",", "wa", ",", "wa", ",", "v", ",", "wa", ",", "wa", ",", "v", ",", "v", ",", "r", ",", "*", "h", ",", "*", "h", ",", "<FIXE>", "<FIXS>", "^", "d", ",", "m", ",", "^", "d", ",", "^", "v", ",", "$...
[ "[", "(", "set", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "]" ]
GCC
arm
CPP
stmt_completion
CPU
620,602
[ "_", "b", ")", ";" ]
[ "return", "_", "_", "builtin_neon_vcmla0v8hf", "(", "_", "_", "r", ",", "_", "_", "a", ",", "_" ]
GCC
tilepro
MD
stmt_completion
VLIW
620,603
[ ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>" ]
LLVM
Mips
CPP
stmt_completion
CPU
620,604
[ "true", ";" ]
[ "MachineInstr", "*", "NewInst", "=", "BuildMI", "(", "*", "I", ".", "getParent", "(", ")", ",", "I", ",", "I", ".", "getDebugLoc", "(", ")", ",", "TII", ".", "get", "(", "Opc", ")", ")", ".", "addDef", "(", "Dest", ")", ".", "add", "(", "BaseAd...
LLVM
Sparc
CPP
stmt_completion
CPU
620,605
[ "S", ";" ]
[ "SparcOperand", "*", "Op", "=", "new", "SparcOperand", "(", "k_Token", ")", ";", "Op", "->", "Tok", ".", "Data", "=", "Str", ".", "data", "(", ")", ";", "Op", "->", "Tok", ".", "Length", "=", "Str", ".", "size", "(", ")", ";", "Op", "->", "Star...
LLVM
CSKY
CPP
next_suggestion
CPU
620,606
[ "computeBlockSize", "(", "OrigBB", ")", ";" ]
[ "MF", "->", "RenumberBlocks", "(", "NewBB", ")", ";", "BBInfo", ".", "insert", "(", "BBInfo", ".", "begin", "(", ")", "+", "NewBB", "->", "getNumber", "(", ")", ",", "BasicBlockInfo", "(", ")", ")", ";", "water_iterator", "IP", "=", "llvm", "::", "lo...
LLVM
TPC
TD
next_suggestion
Virtual ISA
620,607
[ "let", "PredPolarity", "=", "pred", "{", "<NUM_LIT>", "}", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "dt", ";", "bits", "<", "<NUM_LIT>", ">", "sw", ";", "bits", "<", "<NUM_LIT>", ">", "pred", ";", "let", "Dest", "=", "dest", ";", "let", "SrcA", "=", "op1", ";", "let", "SrcB", "=", "op2", ";", "let", "OperandType", ...
GCC
arm
MD
next_suggestion
CPU
620,608
[ "<STR_LIT>" ]
[ "(", "parallel", "[", "(", "const_int", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", "]", ")", ")", "(", "vec_select", ":", "V2SI", "(", "zero_extend", ":", "V4SI", "(", "match_operand", ":", "V4HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")"...
LLVM
ARM64
CPP
stmt_completion
CPU
620,609
[ ";" ]
[ "Offset", "=", "O" ]
GCC
aarch64
MD
stmt_completion
CPU
620,610
[ "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "and", "(" ]
LLVM
X86
CPP
next_suggestion
CPU
620,611
[ "assert", "(", "std", "::", "adjacent_find", "(", "Table", ".", "begin", "(", ")", ",", "Table", ".", "end", "(", ")", ")", "==", "Table", ".", "end", "(", ")", "&&", "<STR_LIT>", "Memory unfolding table is not unique!", "<STR_LIT>", ")", ";" ]
[ "for", "(", "const", "X86MemoryFoldTableEntry", "&", "Entry", ":", "MemoryFoldTable4", ")", "addTableEntry", "(", "Entry", ",", "TB_INDEX_4", "|", "TB_FOLDED_LOAD", ")", ";", "for", "(", "const", "X86MemoryFoldTableEntry", "&", "Entry", ":", "BroadcastFoldTable2", ...
LLVM
PowerPC
CPP
stmt_completion
CPU
620,612
[ ";" ]
[ "const", "TargetRegisterClass", "*", "RC", "=", "RI", ".", "getCommonSubClass", "(", "MRI", ".", "getRegClass", "(", "TrueReg", ")", ",", "MRI", ".", "getRegClass", "(", "FalseReg", ")", ")", ";", "if", "(", "!", "RC", ")", "return", "false", ";", "if"...
LLVM
SystemZ
TD
stmt_completion
CPU
620,613
[ "BD2", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "BD1", ";", "bits", "<", "<NUM_LIT>", ">", "BD2", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "op", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "BD1", ";", "let", "Inst", "{...
GCC
aarch64
CPP
next_suggestion
CPU
620,614
[ "}" ]
[ "_", "_", "asm__", "(", "<STR_LIT>", "sadalp %0.4s,%2.8h", "<STR_LIT>", ":", "<STR_LIT>", "=w", "<STR_LIT>", "(", "result", ")", ":", "<STR_LIT>", "<NUM_LIT>", "<STR_LIT>", "(", "a", ")", ",", "<STR_LIT>", "w", "<STR_LIT>", "(", "b", ")", ":", ")", ";", ...
LLVM
Hexagon
TD
next_suggestion
DSP
620,615
[ "}" ]
[ "let", "cofRelax2", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "Uses", "=", "[", "P0", "]", ";", "let", "Defs", "=", "[", "P0", ",", "PC", "]", ";", "let", "BaseOpcode", "=", "<STR_LIT>", ";", "let", "isTaken", "=", "Ins...
GCC
i860
MD
next_suggestion
CPU
620,616
[ "<STR_LIT>", ")" ]
[ "(", "match_operand", ":", "DF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>" ]
LLVM
WebAssembly
CPP
stmt_completion
Virtual ISA
620,617
[ "MVT", "::", "v2i64", "&&", "MemT", "==", "MVT", "::", "v2i32", ")", ";" ]
[ "MVT", "MemT", "=", "cast", "<", "LoadSDNode", ">", "(", "ExtVal", "->", "getOperand", "(", "<NUM_LIT>", ")", ")", "->", "getSimpleValueType", "(", "<NUM_LIT>", ")", ";", "return", "(", "ExtT", "==", "MVT", "::", "v8i16", "&&", "MemT", "==", "MVT", "::...
GCC
arm
CPP
stmt_completion
CPU
620,618
[ ",", "_", "_", "offset", ")", ";" ]
[ "_", "_", "arm_vldrhq_gather_offset_u32", "(", "uint16_t", "const", "*", "_", "_", "base", ",", "uint32x4_t", "_", "_", "offset", ")", "{", "return", "_", "_", "builtin_mve_vldrhq_gather_offset_uv4si", "(", "(", "_", "_", "builtin_neon_hi", "*", ")", "_", "_...
GCC
i386
MD
stmt_completion
CPU
620,619
[ "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_cpu_unit", "<STR_LIT>", "<STR_LIT>", ")", "(", "define_cpu_unit" ]
LLVM
X86
CPP
code_generation
CPU
620,620
[ "SDValue", "X86TargetLowering", "::", "LowerCallResult", "(", "SDValue", "Chain", ",", "SDValue", "InFlag", ",", "CallingConv", "::", "ID", "CallConv", ",", "bool", "isVarArg", ",", "const", "SmallVectorImpl", "<", "ISD", "::", "InputArg", ">", "&", "Ins", ","...
[ "LowerCallResult", "-", "Lower", "the", "result", "values", "of", "an", "ISD", ":", ":CALL", "into", "the", "appropriate", "copies", "out", "of", "appropriate", "physical", "registers", "." ]
GCC
m68k
CPP
next_suggestion
MPU
620,621
[ "else", "flags_operand2", "=", "NULL_RTX", ";" ]
[ "return", ";", "}", "else", "if", "(", "v", "==", "FLAGS_VALID_UNCHANGED", ")", "{", "if", "(", "flags_operand1", "!=", "NULL_RTX", "&&", "modified_in_p", "(", "flags_operand1", ",", "insn", ")", ")", "flags_operand1", "=", "NULL_RTX", ";", "if", "(", "fla...
LLVM
AArch64
CPP
next_suggestion
CPU
620,622
[ "return", "BaseT", "::", "getInterleavedMemoryOpCost", "(", "Opcode", ",", "VecTy", ",", "Factor", ",", "Indices", ",", "Alignment", ",", "AddressSpace", ",", "UseMaskForCond", ",", "UseMaskForGaps", ")", ";" ]
[ "unsigned", "NumElts", "=", "VecVTy", "->", "getNumElements", "(", ")", ";", "auto", "*", "SubVecTy", "=", "VectorType", "::", "get", "(", "VecTy", "->", "getScalarType", "(", ")", ",", "NumElts", "/", "Factor", ")", ";", "if", "(", "NumElts", "%", "Fa...
LLVM
AArch64
CPP
next_suggestion
CPU
620,623
[ "if", "(", "TM", "->", "getOptLevel", "(", ")", "!=", "CodeGenOpt", "::", "None", "&&", "(", "TM", "->", "getSubtarget", "<", "AArch64Subtarget", ">", "(", ")", ".", "isCortexA53", "(", ")", "||", "TM", "->", "getSubtarget", "<", "AArch64Subtarget", ">",...
[ "void", "AArch64PassConfig", "::", "addPostRegAlloc", "(", ")", "{", "if", "(", "TM", "->", "getOptLevel", "(", ")", "!=", "CodeGenOpt", "::", "None", "&&", "EnableDeadRegisterElimination", ")", "addPass", "(", "createAArch64DeadRegisterDefinitions", "(", ")", ")"...
LLVM
ARM
CPP
next_suggestion
CPU
620,624
[ "case", "Intrinsic", "::", "arm_mve_vld4q", ":" ]
[ "}", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "{", "unsigned", "HighWidth", "=", "N", "->", "getOperand", "(", "<NUM_LIT>", ")", ".", "getValueType", "(", ")", ".", "getSizeInBits", "(", ")", ";", "APInt", "HighMask", "=", "APInt", "::", "getHighBitsSe...
GCC
i386
MD
stmt_completion
CPU
620,625
[ "(", "V4SF", "<STR_LIT>", ")" ]
[ "(", "V16SI", "<STR_LIT>", ")", "(", "V8SI", "<STR_LIT>", ")", "(", "V4SI", "<STR_LIT>", ")", "(", "V8DI", "<STR_LIT>", ")", "(", "V4DI", "<STR_LIT>", ")", "(", "V2DI", "<STR_LIT>", ")", "(", "V16SF", "<STR_LIT>", ")", "(", "V8SF", "<STR_LIT>", ")" ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
620,626
[ "}" ]
[ "SDValue", "N0", "=", "Addr", ";", "if", "(", "CurDAG", "->", "isBaseWithConstantOffset", "(", "Addr", ")", ")", "{", "C1", "=", "cast", "<", "ConstantSDNode", ">", "(", "Addr", ".", "getOperand", "(", "<NUM_LIT>", ")", ")", ";", "if", "(", "isUInt", ...
GCC
arm
CPP
stmt_completion
CPU
620,627
[ "value", ",", "_", "_", "p", ")", ";" ]
[ "_", "_", "builtin_mve_vstrbq_scatter_offset_p_sv16qi", "(", "(", "_", "_", "builtin_neon_qi", "*", ")", "_", "_", "base", ",", "_", "_", "offset", ",", "_", "_" ]
LLVM
Hexagon
TD
stmt_completion
DSP
620,628
[ ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", "CextOpcode", "=", "<STR_LIT>", ";", "let", "InputType", "=", "<STR_LIT>", ";", "...
GCC
mips
CPP
code_generation
CPU
620,629
[ "static", "rtx", "mips_expand_builtin", "(", "tree", "exp", ",", "rtx", "target", ",", "rtx", "subtarget", "ATTRIBUTE_UNUSED", ",", "machine_mode", "mode", ",", "int", "ignore", ")", "{", "tree", "fndecl", ";", "unsigned", "int", "fcode", ",", "avail", ";", ...
[ "Expand", "builtin", "functions", ".", "This", "is", "called", "from", "TARGET_EXPAND_BUILTIN", "." ]
LLVM
Mips
TD
stmt_completion
CPU
620,630
[ "INSERT_W_ENC", ",", "INSERT_W_DESC", ";" ]
[ "def", "INSERT_W", ":" ]
LLVM
X86
CPP
next_suggestion
CPU
620,631
[ "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "combinePDEP", "(", "N", ",", "DAG", ",", "DCI", ")", ";" ]
[ "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "case", "<STR_LIT>", "::", "<STR_LI...
LLVM
X86
CPP
next_suggestion
CPU
620,632
[ "}" ]
[ "static", "void", "reorderSubVector", "(", "MVT", "VT", ",", "SmallVectorImpl", "<", "Value", "*", ">", "&", "TransposedMatrix", ",", "ArrayRef", "<", "Value", "*", ">", "Vec", ",", "ArrayRef", "<", "uint32_t", ">", "VPShuf", ",", "unsigned", "VecElems", "...
GCC
gcn
CPP
program_repair
GPU
620,633
[ "<FIXS>", "echo", "isa", ":", "fiji", "gfx803", "gfx900", "gfx906", "gfx908", "gfx90a", "gfx1030", ">>", "$", "@", "<FIXE>" ]
[ "elf_arch", "=", "EF_AMDGPU_MACH_AMDGCN_GFX908", ";", "else", "if", "(", "strcmp", "(", "argv", "[", "i", "]", ",", "<STR_LIT>", "-march=gfx90a", "<STR_LIT>", ")", "==", "<NUM_LIT>", ")", "elf_arch", "=", "EF_AMDGPU_MACH_AMDGCN_GFX90a", ";", "#", "define", "STR"...
GCC
i386
MD
program_repair
CPU
620,634
[ "<FIXS>", "(", "compare", ":", "CC", "(", "match_operand", ":", "MODEF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "MODEF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<FIXE>" ]
[ "(", "define_expand", "<STR_LIT>", "[", "(", "set", "(", "reg", ":", "CC", "FLAGS_REG", ")", "<BUGS>", "(", "compare", ":", "CC", "(", "match_operand", ":", "SSEMODEF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SSEMODEF", "<NUM_...
LLVM
ARM
CPP
stmt_completion
CPU
620,635
[ "false", ";" ]
[ "PM", ".", "add", "(", "createARMISelDag", "(", "*", "this", ")", ")", ";", "return" ]
GCC
s390
MD
program_repair
MPU
620,636
[ "<FIXS>", "operands", "[", "<NUM_LIT>", "]", "=", "operand_subword", "(", "operands", "[", "<NUM_LIT>", "]", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "DImode", ")", "<FIXE>" ]
[ "operands", "[", "<NUM_LIT>", "]", "=", "operand_subword", "(", "operands", "[", "<NUM_LIT>", "]", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "DImode", ")", "operands", "[", "<NUM_LIT>", "]", "=", "operand_subword", "(", "operands", "[", "<NUM_LIT>", "]", ",",...
LLVM
Hexagon
TD
next_suggestion
DSP
620,637
[ "let", "isPredicated", "=", "<NUM_LIT>", ";" ]
[ "def", "J4_cmpgtn1_tp0_jump_nt", ":", "HInst", "<", "(", "outs", ")", ",", "(", "ins", "GeneralSubRegs", ":", "$", "Rs16", ",", "n1Const", ":", "$", "n1", ",", "b30_2Imm", ":", "$", "Ii", ")", ",", "<STR_LIT>", ",", "tc_3d495a39", ",", "TypeCJ", ">", ...
LLVM
Hexagon
CPP
stmt_completion
DSP
620,638
[ "const", "{" ]
[ "unsigned", "top", "(", ")" ]
LLVM
Hexagon
TD
stmt_completion
DSP
620,639
[ "<NUM_LIT>", "}", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Mu2", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Mu2", "{", "<NUM_LIT>", "-" ]
LLVM
Hexagon
TD
next_suggestion
DSP
620,640
[ "}" ]
[ "let", "isBranch", "=", "<NUM_LIT>", ";", "let", "isNewValue", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "isRestrictNoSlot1Store", "=", "<NUM_LIT>", ";", "let", "Defs", "=", "[", "PC", "]", ";", "let", "BaseOpcode", "=", "<STR_...
LLVM
BPF
CPP
next_suggestion
Virtual ISA
620,641
[ "setLoadExtAction", "(", "ISD", "::", "ZEXTLOAD", ",", "VT", ",", "MVT", "::", "i1", ",", "Promote", ")", ";" ]
[ "setOperationAction", "(", "ISD", "::", "MULHU", ",", "VT", ",", "Expand", ")", ";", "setOperationAction", "(", "ISD", "::", "MULHS", ",", "VT", ",", "Expand", ")", ";", "setOperationAction", "(", "ISD", "::", "UMUL_LOHI", ",", "VT", ",", "Expand", ")", ...
GCC
i386
CPP
next_suggestion
CPU
620,642
[ "it_v", "=", "default_version_info", ";" ]
[ "if", "(", "first_v", "!=", "default_version_info", ")", "{", "default_version_info", "->", "prev", "->", "next", "=", "default_version_info", "->", "next", ";", "if", "(", "default_version_info", "->", "next", ")", "default_version_info", "->", "next", "->", "p...
GCC
mips
CPP
stmt_completion
CPU
620,643
[ "i", "<", "MAX_ARGS_IN_REGISTERS", ";" ]
[ "fp_saved", "=", "(", "EABI_FLOAT_VARARGS_P", "?", "MAX_ARGS_IN_REGISTERS", "-", "local_cum", ".", "num_fprs", ":", "<NUM_LIT>", ")", ";", "if", "(", "!", "no_rtl", ")", "{", "if", "(", "gp_saved", ">", "<NUM_LIT>", ")", "{", "rtx", "ptr", ",", "mem", ";...
LLVM
Hexagon
TD
next_suggestion
DSP
620,644
[ "let", "BaseOpcode", "=", "<STR_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", "isPredicatedNew", "=", "<NUM_LIT>", ...
GCC
aarch64
MD
program_repair
CPU
620,645
[ "<FIXS>", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "<FIXE>" ]
[ "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "<BUGS>", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "<BUGE>", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")" ]
LLVM
Hexagon
TD
next_suggestion
DSP
620,646
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "def", "A2_andp", ":", "HInst", "<", "(", "outs", "DoubleRegs", ":", "$", "Rdd32", ")", ",", "(", "ins", "DoubleRegs", ":", "$", "Rss32", ",", "DoubleRegs", ":", "$", "Rtt32", ")", ",", "<STR_LIT>", ",", "tc_946df596", ",", "TypeALU64", ">", ",", "En...
LLVM
X86
CPP
next_suggestion
CPU
620,647
[ "}" ]
[ "bool", "X86PreAMXConfig", "::", "getKeyAMXShapes", "(", "IntrinsicInst", "*", "KeyAMX", ",", "SmallVector", "<", "Value", "*", ",", "<NUM_LIT>", ">", "&", "Shapes", ")", "{", "for", "(", "unsigned", "I", "=", "<NUM_LIT>", ";", "I", "<", "KeyAMX", "->", ...
GCC
arm
CPP
stmt_completion
CPU
620,648
[ "fntype", ")", ")", ";" ]
[ "*", "no_add_attrs", "=", "true", ";", "warning", "(", "OPT_Wattributes", ",", "<STR_LIT>", "%qE attribute ignored without -mcmse option.", "<STR_LIT>", ",", "name", ")", ";", "return", "NULL_TREE", ";", "}", "if", "(", "TREE_CODE", "(", "*", "node", ")", "==", ...
GCC
mips
MD
stmt_completion
CPU
620,649
[ "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_bypass", "<NUM_LIT>", "<STR_LIT>" ]
LLVM
AArch64
CPP
stmt_completion
CPU
620,650
[ ";" ]
[ "FunctionPass", "*", "llvm", "::", "createAArch64ExpandPseudoPass", "(", ")", "{", "return", "new", "AArch64ExpandPseudo", "(", ")" ]
LLVM
Hexagon
TD
next_suggestion
DSP
620,651
[ "}" ]
[ "def", "L4_and_memoph_io", ":", "HInst", "<", "(", "outs", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rs32", ",", "u31_1Imm", ":", "$", "Ii", ",", "IntRegs", ":", "$", "Rt32", ")", ",", "<STR_LIT>", ",", "tc_7186d325", ",", "TypeV4LDST", ">", ",", ...
LLVM
Patmos
CPP
stmt_completion
VLIW
620,652
[ "const", "{" ]
[ "Type", "*", "getType", "(", ")" ]
LLVM
PowerPC
CPP
next_suggestion
CPU
620,653
[ "SDValue", "Op1", "=", "DAG", ".", "getNode", "(", "ISD", "::", "SHL", ",", "DL", ",", "VT", ",", "N", "->", "getOperand", "(", "<NUM_LIT>", ")", ",", "DAG", ".", "getConstant", "(", "(", "MulAmtAbs", "+", "<NUM_LIT>", ")", ".", "logBase2", "(", ")...
[ "return", "true", ";", "case", "PPC", "::", "DIR_PWR9", ":", "return", "IsAddOne", "&&", "IsNeg", "?", "VT", ".", "isVector", "(", ")", ":", "true", ";", "}", "}", ";", "EVT", "VT", "=", "N", "->", "getValueType", "(", "<NUM_LIT>", ")", ";", "SDLoc...
GCC
mips
MD
stmt_completion
CPU
620,654
[ ")", ")", ")" ]
[ "(", "define_predicate", "<STR_LIT>", "(", "and", "(", "match_code", "<STR_LIT>", ")", "(", "match_test", "<STR_LIT>" ]
LLVM
ARM
TD
stmt_completion
CPU
620,655
[ "VecListThreeQHWordIndexAsmOperand", ";" ]
[ "def", "VecListThreeQHWordIndexed", ":", "Operand", "<", "i32", ">", "{", "let", "ParserMatchClass", "=" ]
LLVM
AArch64
TD
stmt_completion
CPU
620,656
[ ";" ]
[ "let", "Name", "=", "<STR_LIT>" ]
LLVM
AArch64
TD
stmt_completion
CPU
620,657
[ "<STR_LIT>", ";" ]
[ "def", "LogicalVecHalfWordShifterOperand", ":", "AsmOperandClass", "{", "let", "SuperClasses", "=", "[", "LogicalVecShifterOperand", "]", ";", "let", "Name", "=", "<STR_LIT>", ";", "let", "RenderMethod", "=" ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
620,658
[ "for", "(", "auto", "I", ":", "PALMetadata", ")", "OS", ".", "EmitIntValue", "(", "I", ",", "sizeof", "(", "uint32_t", ")", ")", ";" ]
[ "bool", "AMDGPUTargetELFStreamer", "::", "EmitPALMetadata", "(", "const", "PALMD", "::", "Metadata", "&", "PALMetadata", ")", "{", "EmitAMDGPUNote", "(", "MCConstantExpr", "::", "create", "(", "PALMetadata", ".", "size", "(", ")", "*", "sizeof", "(", "uint32_t",...
GCC
nios2
MD
stmt_completion
MPU
620,659
[ ")", "]", ")" ]
[ "(", "UNSPEC_FTAN", "<STR_LIT>", ")", "(", "UNSPEC_FATAN", "<STR_LIT>", ")", "(", "UNSPEC_FEXP", "<STR_LIT>", ")", "(", "UNSPEC_FLOG", "<STR_LIT>" ]
LLVM
Hexagon
TD
next_suggestion
DSP
620,660
[ "}" ]
[ "def", "J2_endloop0", ":", "HInst", "<", "(", "outs", ")", ",", "(", "ins", ")", ",", "<STR_LIT>", ",", "tc_1b6f7cec", ",", "TypeJ", ">", "{", "let", "Uses", "=", "[", "LC0", ",", "SA0", "]", ";", "let", "Defs", "=", "[", "LC0", ",", "P3", ",",...
LLVM
AArch64
CPP
next_suggestion
CPU
620,661
[ "}" ]
[ "}", "else", "{", "addPass", "(", "createAArch64PreLegalizerCombiner", "(", ")", ")", ";", "addPass", "(", "new", "Localizer", "(", ")", ")", ";", "if", "(", "EnableGISelLoadStoreOptPreLegal", ")", "addPass", "(", "new", "LoadStoreOpt", "(", ")", ")", ";" ]
GCC
loongarch
CPP
next_suggestion
CPU
620,662
[ "}" ]
[ "static", "int", "loongarch_adjust_cost", "(", "rtx_insn", "*", ",", "int", "dep_type", ",", "rtx_insn", "*", ",", "int", "cost", ",", "unsigned", "int", ")", "{", "if", "(", "dep_type", "!=", "<NUM_LIT>", "&&", "(", "dep_type", "!=", "REG_DEP_OUTPUT", ")"...
LLVM
TPC
TD
next_suggestion
Virtual ISA
620,663
[ "let", "VectorPred", "=", "<NUM_LIT>", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "rmw", ";", "bits", "<", "<NUM_LIT>", ">", "sw", ";", "bits", "<", "<NUM_LIT>", ">", "pred", ";", "let", "SrcA", "=", "coords", ";", "let", "SrcB", "=", "tensor", ";", "let", "SrcExtra", "=", "value", ";", "let", "Swi...
GCC
alpha
MD
program_repair
MPU
620,664
[ "<FIXS>", "if", "(", "!", "call_operand", "(", "operands", "[", "<NUM_LIT>", "]", ",", "Pmode", ")", ")", "<FIXE>", "<FIXS>", "rtx", "pv", "=", "gen_rtx_REG", "(", "Pmode", ",", "<NUM_LIT>", ")", "emit_move_insn", "(", "pv", ",", "operands", "[", "<NUM_L...
[ "abort", "(", ")", "operands", "[", "<NUM_LIT>", "]", "=", "XEXP", "(", "operands", "[", "<NUM_LIT>", "]", ",", "<NUM_LIT>", ")", "<BUGS>", "if", "(", "GET_CODE", "(", "operands", "[", "<NUM_LIT>", "]", ")", "!", "=", "SYMBOL_REF", "&", "&", "!", "("...
GCC
i386
CPP
next_suggestion
CPU
620,665
[ "}" ]
[ "extern", "_", "_", "inline", "_", "_", "mmask16", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm256_cmpge_epu16_mask", "(", "_", "_", "m256i", "_", "_", ...
GCC
alpha
CPP
next_suggestion
MPU
620,666
[ "return", "plus_constant", "(", "Pmode", ",", "base", ",", "offset", ")", ";" ]
[ "if", "(", "reload_in_progress", "&&", "!", "memory_address_p", "(", "GET_MODE", "(", "ref", ")", ",", "XEXP", "(", "ref", ",", "<NUM_LIT>", ")", ")", ")", "{", "base", "=", "find_replacement", "(", "&", "XEXP", "(", "ref", ",", "<NUM_LIT>", ")", ")", ...
GCC
rs6000
MD
stmt_completion
CPU
620,667
[ "<STR_LIT>", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>" ]
LLVM
AArch64
TD
stmt_completion
CPU
620,668
[ "$", "MHS", ",", "V128", ":", "$", "RHS", ")", ">", ";" ]
[ "def", ":", "Pat", "<", "(", "v2i64", "(", "OpNode", "(", "v2i64", "V128", ":", "$", "LHS", ")", ",", "(", "v2i64", "V128", ":", "$", "MHS", ")", ",", "(", "v2i64", "V128", ":", "$", "RHS", ")", ")", ")", ",", "(", "!", "cast", "<", "Instru...
LLVM
LC2200
CPP
next_suggestion
CPU
620,669
[ "}" ]
[ "EVT", "TrueType", "=", "TrueValue", ".", "getValueType", "(", ")", ";", "EVT", "FalseType", "=", "FalseValue", ".", "getValueType", "(", ")", ";", "if", "(", "TrueType", "!=", "FalseType", ")", "{", "llvm_unreachable", "(", "<STR_LIT>", "mismatched types of s...
GCC
bfin
CPP
program_repair
DSP
620,670
[ "<FIXS>", "if", "(", "warning", "(", "<NUM_LIT>", ",", "<STR_LIT>", "pointer offset from symbol maybe incorrect", "<STR_LIT>", ")", ")", "<FIXE>", "<FIXS>", "Make", "the", "linker", "relaxation", "machine", "assume", "that", "a", "program", "counter", "wrap", "-", ...
[ "output_addr_const", "(", "file", ",", "XEXP", "(", "x", ",", "<NUM_LIT>", ")", ")", ";", "fprintf", "(", "file", ",", "<STR_LIT>", "+", "<STR_LIT>", "HOST_WIDE_INT_PRINT_DEC", "<STR_LIT>", ")", "<STR_LIT>", ",", "<NUM_LIT>", "*", "INTVAL", "(", "XEXP", "(",...
GCC
v850
MD
next_suggestion
MPU
620,671
[ "<STR_LIT>" ]
[ "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "]", "<STR_LIT>" ]
LLVM
XCore
CPP
stmt_completion
MPU
620,672
[ "'", ";" ]
[ "if", "(", "ExtraCode", "&&", "ExtraCode", "[", "<NUM_LIT>", "]", ")", "{", "return", "true", ";", "}", "printOperand", "(", "MI", ",", "OpNum", ",", "O", ")", ";", "O", "<<", "'", "[" ]
LLVM
SNES
TD
next_suggestion
DSP
620,673
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "memri", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "memri", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "type", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "reg", "{", "<NUM_LIT>", "}", ";", ...
LLVM
Hexagon
TD
next_suggestion
DSP
620,674
[ "let", "BaseOpcode", "=", "<STR_LIT>", ";" ]
[ "let", "isTerminator", "=", "<NUM_LIT>", ";", "let", "isBranch", "=", "<NUM_LIT>", ";", "let", "isPredicatedNew", "=", "<NUM_LIT>", ";", "let", "cofRelax1", "=", "<NUM_LIT>", ";", "let", "cofRelax2", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ...
LLVM
ARM
CPP
next_suggestion
CPU
620,675
[ "}" ]
[ "MIB", ".", "addImm", "(", "<STR_LIT>", "::", "<STR_LIT>", ")", ";", "MIB", ".", "add", "(", "VCMP", "->", "getOperand", "(", "<NUM_LIT>", ")", ")", ";", "MIB", ".", "add", "(", "VCMP", "->", "getOperand", "(", "<NUM_LIT>", ")", ")", ";", "MIB", "....
LLVM
AArch64
CPP
next_suggestion
CPU
620,676
[ "return", "expandMOVImm", "(", "MBB", ",", "MBBI", ",", "<NUM_LIT>", ")", ";" ]
[ "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "Opcode", "=", "<STR_LIT>", "::", "<STR_LIT>", ";", "break", ";", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "Opcode", "=", "<STR_LIT>", "::", "<STR_LIT>", ";", "break", ";", "case", "<STR_LIT>", "::", "<STR_LIT...
GCC
i386
CPP
next_suggestion
CPU
620,677
[ "}" ]
[ "else", "num_of_st", "=", "<NUM_LIT>", ";", "else", "num_of_st", "=", "<NUM_LIT>", ";", "rtx", "st_reg", "=", "gen_rtx_REG", "(", "XFmode", ",", "FIRST_STACK_REG", ")", ";", "for", "(", "unsigned", "int", "i", "=", "<NUM_LIT>", ";", "i", "<", "num_of_st", ...
LLVM
AArch64
TD
next_suggestion
CPU
620,678
[ "let", "Defs", "=", "[", "NZCV", "]", ";" ]
[ "class", "MRSI", ":", "RtSystemI", "<", "<NUM_LIT>", ",", "(", "outs", "GPR64", ":", "$", "Rt", ")", ",", "(", "ins", "mrs_sysreg_op", ":", "$", "systemreg", ")", ",", "<STR_LIT>", ",", "<STR_LIT>", ">", "{", "bits", "<", "<NUM_LIT>", ">", "systemreg",...
LLVM
Hexagon
TD
next_suggestion
DSP
620,679
[ "let", "isCompare", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isFP", "=", "<NUM_LIT>", ";", "let", "Uses", "=", "[", "USR", "]", ";" ]
LLVM
ARM
CPP
next_suggestion
CPU
620,680
[ "UpdateValueMap", "(", "I", ",", "Result", ")", ";" ]
[ "Value", "*", "V", "=", "I", "->", "getOperand", "(", "<NUM_LIT>", ")", ";", "if", "(", "!", "(", "I", "->", "getType", "(", ")", "->", "isFloatTy", "(", ")", "&&", "V", "->", "getType", "(", ")", "->", "isDoubleTy", "(", ")", ")", ")", "return...
LLVM
Xtensa
CPP
next_suggestion
MPU
620,681
[ "}" ]
[ "void", "XtensaAsmPrinter", "::", "EmitFunctionBodyStart", "(", ")", "{", "assert", "(", "false", "&&", "<STR_LIT>", "XtensaAsmPrinter::EmitFunctionBodyStart", "<STR_LIT>", "<STR_LIT>", " not implemented", "<STR_LIT>", ")", ";" ]
LLVM
Mips
TD
stmt_completion
CPU
620,682
[ ",", "AssemblerPredicate", "<", "<STR_LIT>", ">", ";" ]
[ "def", "NotMips32r6", ":", "Predicate", "<", "<STR_LIT>", ">" ]
LLVM
AArch64
CPP
code_generation
CPU
620,683
[ "TargetLowering", "::", "AtomicExpansionKind", "AArch64TargetLowering", "::", "shouldExpandAtomicCmpXchgInIR", "(", "AtomicCmpXchgInst", "*", "AI", ")", "const", "{", "if", "(", "Subtarget", "->", "hasLSE", "(", ")", ")", "return", "AtomicExpansionKind", "::", "None",...
[ "Returns", "how", "the", "given", "atomic", "cmpxchg", "should", "be", "expanded", "by", "the", "IR-level", "AtomicExpand", "pass", "." ]
LLVM
ARM64
TD
next_suggestion
CPU
620,684
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Ra", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Rm", ";", "bits", "<", "<NUM_LIT>", ">", "Ra", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "isNegated", ";", "let", "Inst", "{", "<NUM_...
LLVM
AArch64
TD
stmt_completion
CPU
620,685
[ ">", ";" ]
[ "def", "_H", ":", "sve_int_index_ii", "<", "<NUM_LIT>", ",", "asm", ",", "ZPR16", ",", "simm5_32b" ]
LLVM
X86
CPP
stmt_completion
CPU
620,686
[ "Loaded", ")", ";" ]
[ "Module", "*", "M", "=", "Builder", ".", "GetInsertBlock", "(", ")", "->", "getParent", "(", ")", "->", "getParent", "(", ")", ";", "auto", "SSID", "=", "AI", "->", "getSyncScopeID", "(", ")", ";", "auto", "Order", "=", "AtomicCmpXchgInst", "::", "getS...
LLVM
ARM
CPP
next_suggestion
CPU
620,687
[ "}" ]
[ "Offset", "=", "N", ".", "getOperand", "(", "<NUM_LIT>", ")", ";", "SDValue", "N1", "=", "N", ".", "getOperand", "(", "<NUM_LIT>", ")", ";", "Label", "=", "CurDAG", "->", "getTargetConstant", "(", "cast", "<", "ConstantSDNode", ">", "(", "N1", ")", "->...
GCC
avr
CPP
program_repair
MPU
620,688
[ "<FIXS>", "for", "(", "int", "reg", "=", "REG_31", ";", "reg", ">=", "REG_0", ";", "--", "reg", ")", "<FIXE>" ]
[ "CLEAR_HARD_REG_BIT", "(", "set", ",", "treg", ")", ";", "}", "<BUGS>", "for", "(", "int", "reg", "=", "<NUM_LIT>", ";", "reg", ">=", "<NUM_LIT>", ";", "--", "reg", ")", "<BUGE>", "if", "(", "TEST_HARD_REG_BIT", "(", "set", ",", "reg", ")", ")", "emi...
LLVM
Hexagon
TD
next_suggestion
DSP
620,689
[ "let", "opExtentAlign", "=", "<NUM_LIT>", ";" ]
[ "let", "Uses", "=", "[", "P0", "]", ";", "let", "Defs", "=", "[", "P0", ",", "PC", "]", ";", "let", "BaseOpcode", "=", "<STR_LIT>", ";", "let", "isTaken", "=", "Inst", "{", "<NUM_LIT>", "}", ";", "let", "isExtendable", "=", "<NUM_LIT>", ";", "let",...
LLVM
Hexagon
CPP
next_suggestion
DSP
620,690
[ "return", "false", ";" ]
[ "int", "SecLastOpcode", "=", "SecondLastInst", "->", "getOpcode", "(", ")", ";", "bool", "SecLastOpcodeHasJMP_c", "=", "PredOpcodeHasJMP_c", "(", "SecLastOpcode", ")", ";", "bool", "SecLastOpcodeHasNot", "=", "PredOpcodeHasNot", "(", "SecLastOpcode", ")", ";", "if",...
LLVM
Mips
CPP
code_generation
CPU
620,691
[ "SDValue", "MipsTargetLowering", "::", "LowerReturn", "(", "SDValue", "Chain", ",", "CallingConv", "::", "ID", "CallConv", ",", "bool", "IsVarArg", ",", "const", "SmallVectorImpl", "<", "ISD", "::", "OutputArg", ">", "&", "Outs", ",", "const", "SmallVectorImpl",...
[ "This", "hook", "must", "be", "implemented", "to", "lower", "outgoing", "return", "values", ",", "described", "by", "the", "Outs", "array", ",", "into", "the", "specified", "DAG", "." ]
GCC
i386
CPP
program_repair
CPU
620,692
[ "<FIXS>", "output_address", "(", "VOIDmode", ",", "x", ")", ";", "<FIXE>" ]
[ "if", "(", "TARGET_64BIT", ")", "x", "=", "gen_rtx_UNSPEC", "(", "DImode", ",", "gen_rtvec", "(", "<NUM_LIT>", ",", "x", ")", ",", "UNSPEC_LEA_ADDR", ")", ";", "<BUGS>", "output_address", "(", "x", ")", ";", "<BUGE>", "return", ";", "case", "'", "L", "...
LLVM
X86
CPP
program_repair
CPU
620,693
[ "<FIXS>", "<FIXE>", "<FIXS>", "Chain", "=", "RetVal", ".", "getValue", "(", "<NUM_LIT>", ")", ";", "InFlag", "=", "RetVal", ".", "getValue", "(", "<NUM_LIT>", ")", ";", "<FIXE>" ]
[ "Chain", "=", "Hi", ".", "getValue", "(", "<NUM_LIT>", ")", ";", "break", ";", "}", "<BUGS>", "case", "MVT", "::", "f32", ":", "<BUGE>", "case", "MVT", "::", "f64", ":", "{", "std", "::", "vector", "MVT", "::", "ValueType", ">", "Tys", ";", "Tys", ...
GCC
arm
CPP
next_suggestion
CPU
620,694
[ "}" ]
[ "_", "_", "arm_vminavq_s8", "(", "uint8_t", "_", "_", "a", ",", "int8x16_t", "_", "_", "b", ")", "{", "return", "_", "_", "builtin_mve_vminavq_sv16qi", "(", "_", "_", "a", ",", "_", "_", "b", ")", ";" ]
LLVM
X86
CPP
next_suggestion
CPU
620,695
[ "for", "(", "StringSet", "<", ">", "::", "iterator", "i", "=", "DLLExportedGVs", ".", "begin", "(", ")", ",", "e", "=", "DLLExportedGVs", ".", "end", "(", ")", ";", "i", "!=", "e", ";", "++", "i", ")", "O", "<<", "<STR_LIT>", "\\t.ascii \\\" -export:...
[ "O", "<<", "'", "\\n", "'", ";", "}", "if", "(", "!", "GVStubs", ".", "empty", "(", ")", ")", "{", "const", "MCSection", "*", "TheSection", "=", "TLOFMacho", ".", "getMachOSection", "(", "<STR_LIT>", "__IMPORT", "<STR_LIT>", ",", "<STR_LIT>", "__pointers...
LLVM
AArch64
TD
next_suggestion
CPU
620,696
[ "}" ]
[ "bits", "<", "<NUM_LIT>", ">", "Rm", ";", "bits", "<", "<NUM_LIT>", ">", "ext", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "isSub", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "setFlags", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>...
LLVM
ARM
TD
stmt_completion
CPU
620,697
[ "Imm1_15AsmOperand", ";" ]
[ "def", "Imm1_15AsmOperand", ":", "ImmAsmOperand", "{", "let", "Name", "=", "<STR_LIT>", ";", "}", "def", "imm1_15", ":", "Operand", "<", "i32", ">", ",", "ImmLeaf", "<", "i32", ",", "[", "{", "return", "Imm", ">", "<NUM_LIT>", "&", "&", "Imm", "<", "...
LLVM
Mips
TD
stmt_completion
CPU
620,698
[ "FuncUnit", ";" ]
[ "def", "ALU", ":" ]
GCC
s390
CPP
stmt_completion
MPU
620,699
[ "]", ")", "<", "<NUM_LIT>", ")", "continue", ";" ]
[ "}", "if", "(", "max_index", "!=", "-", "<NUM_LIT>", ")", "{", "if", "(", "max_index", "!=", "last_index", ")", "{", "tmp", "=", "ready", "[", "max_index", "]", ";", "ready", "[", "max_index", "]", "=", "ready", "[", "last_index", "]", ";", "ready", ...