Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
LLVM
ARM
TD
next_suggestion
CPU
620,900
[ "let", "RenderMethod", "=", "<STR_LIT>", "#", "From", ".", "Size", "#", "<STR_LIT>", ";" ]
[ "let", "Name", "=", "<STR_LIT>", "#", "To", ".", "Size", "#", "<STR_LIT>", "#", "From", ".", "Size", "#", "<STR_LIT>", ";", "let", "PredicateMethod", "=", "<STR_LIT>", "#", "From", ".", "Size", "#", "<STR_LIT>", "#", "To", ".", "Size", "#", "<STR_LIT>"...
LLVM
AArch64
TD
stmt_completion
CPU
620,901
[ "GPR32sp", ",", "arith_extended_reg32_i32", ",", "mnemonic", ",", "OpNode", ">", "{" ]
[ "def", "Wrx", ":", "BaseAddSubEReg", "<", "isSub", ",", "<NUM_LIT>", ",", "GPR32sp", "," ]
GCC
mcore
MD
program_repair
MPU
620,902
[ "<FIXS>", "=", "gen_rtx_SET", "(", "<FIXE>" ]
[ "for", "(", "i", "=", "<NUM_LIT>", "(", "operands", "[", "<NUM_LIT>", "]", ",", "<NUM_LIT>", ",", "i", ")", "<BUGS>", "=", "gen_rtx_SET", "(", "VOIDmode", ",", "<BUGE>", "gen_rtx_MEM", "(", "SImode", ",", "plus_constant", "(", "Pmode", ",", "stack_pointer_...
LLVM
AMDGPU
CPP
next_suggestion
GPU
620,903
[ "}", "else", "{" ]
[ "MachineOperand", "*", "Src1", "=", "&", "MI", ".", "getOperand", "(", "<NUM_LIT>", ")", ";", "MachineOperand", "*", "SrcReg", "=", "Src0", ";", "MachineOperand", "*", "SrcImm", "=", "Src1", ";", "if", "(", "!", "SrcImm", "->", "isImm", "(", ")", "||",...
LLVM
Mips
CPP
next_suggestion
CPU
620,904
[ "return", "false", ";" ]
[ "if", "(", "RegSet", ".", "count", "(", "Reg", ")", ")", "return", "true", ";", "for", "(", "const", "unsigned", "*", "Alias", "=", "TM", ".", "getRegisterInfo", "(", ")", "->", "getAliasSet", "(", "Reg", ")", ";", "*", "Alias", ";", "++", "Alias",...
LLVM
Sparc
CPP
next_suggestion
CPU
620,905
[ "}" ]
[ "if", "(", "modName", "==", "<STR_LIT>", "a", "<STR_LIT>", "||", "modName", "==", "<STR_LIT>", "pn", "<STR_LIT>", "||", "modName", "==", "<STR_LIT>", "pt", "<STR_LIT>", ")", "{", "Operands", ".", "push_back", "(", "<STR_LIT>", "::", "<STR_LIT>", "(", "modNam...
LLVM
ARM
CPP
next_suggestion
CPU
620,906
[ "AddDefaultPred", "(", "MIB", ")", ";" ]
[ "ARMFunctionInfo", "*", "AFI", "=", "MF", ".", "getInfo", "<", "ARMFunctionInfo", ">", "(", ")", ";", "if", "(", "AFI", "->", "isThumbFunction", "(", ")", ")", "{", "Opc", "=", "Addr", "[", "<NUM_LIT>", "]", ".", "isFI", "(", ")", "?", "ARM", "::",...
GCC
i386
MD
stmt_completion
CPU
620,907
[ ")", "]", ")" ]
[ "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>" ]
LLVM
AArch64
TD
next_suggestion
CPU
620,908
[ "}" ]
[ "def", ":", "WriteRes", "<", "WriteFImm", ",", "[", "A64FXGI0", "]", ">", "{", "let", "Latency", "=", "<NUM_LIT>", ";", "let", "ResourceCycles", "=", "[", "<NUM_LIT>", "]", ";" ]
LLVM
TPC
TD
stmt_completion
Virtual ISA
620,909
[ "}", ";" ]
[ "let", "SrcB", "=", "op2", ";", "let", "OperandType", "=", "optype", ";", "let", "Switches", "=", "sw", ";", "bit", "Src1IsSRF", "=", "!", "eq", "(", "!", "cast", "<", "string", ">", "(", "Rsrc1", ")", ",", "<STR_LIT>", ")", ";", "bit", "Src2IsSRF"...
LLVM
AArch64
TD
next_suggestion
CPU
620,910
[ "}" ]
[ "let", "ParserMatchClass", "=", "BranchTarget14Operand", ";", "let", "OperandType", "=", "<STR_LIT>", ";" ]
LLVM
TPC
TD
stmt_completion
Virtual ISA
620,911
[ "<STR_LIT>", ";" ]
[ "let", "MIOperandInfo", "=", "(", "ops", "i32imm", ":", "$", "step", ")", ";", "let", "DecoderMethod", "=" ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
620,912
[ "}" ]
[ "MI", "=", "BuildMI", "(", "MBB", ",", "Before", ",", "DebugLoc", "(", ")", ",", "TII", "->", "get", "(", "ST", "->", "isWave32", "(", ")", "?", "AMDGPU", "::", "S_AND_B32", ":", "AMDGPU", "::", "S_AND_B64", ")", ",", "Exec", ")", ".", "addReg", ...
LLVM
ARM
CPP
stmt_completion
CPU
620,913
[ ";" ]
[ "SDValue", "NewFrom", "=", "ParseBFI", "(", "V", ".", "getNode", "(", ")", ",", "NewToMask", ",", "NewFromMask", ")", ";", "if", "(", "NewFrom", "!=", "From", ")", "{", "CombinedToMask", "|=", "NewToMask", ";", "V", "=", "V", ".", "getOperand", "(", ...
LLVM
Hexagon
TD
next_suggestion
DSP
620,914
[ "let", "isCompare", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "CextOpcod...
LLVM
Mips
CPP
program_repair
CPU
620,915
[ "<FIXS>", "Imm", "=", "CurDAG", "->", "getTargetConstant", "(", "ImmValue", ".", "countPopulation", "(", ")", ",", "SDLoc", "(", "N", ")", ",", "EltTy", ")", ";", "<FIXE>" ]
[ "if", "(", "ImmValue", "==", "~", "(", "~", "ImmValue", "&", "~", "(", "~", "ImmValue", "+", "<NUM_LIT>", ")", ")", ")", "{", "<BUGS>", "Imm", "=", "CurDAG", "->", "getTargetConstant", "(", "ImmValue", ".", "countPopulation", "(", ")", ",", "EltTy", ...
LLVM
Cpu0
CPP
stmt_completion
CPU
620,916
[ "::", "PIC_", ")", "&&", "Cpu0FI", "->", "globalBaseRegSet", "(", ")", "&&", "Cpu0FI", "->", "globalBaseRegFixed", "(", ")", ";" ]
[ "void", "Cpu0AsmPrinter", "::", "EmitFunctionBodyStart", "(", ")", "{", "MCInstLowering", ".", "Initialize", "(", "Mang", ",", "&", "MF", "->", "getContext", "(", ")", ")", ";", "emitFrameDirective", "(", ")", ";", "bool", "EmitCPLoad", "=", "(", "MF", "->...
LLVM
AMDGPU
CPP
next_suggestion
GPU
620,917
[ "case", "<NUM_LIT>", ":" ]
[ "switch", "(", "N", ")", "{", "case", "<NUM_LIT>", ":", "IntrID", "=", "IsAMDGCN", "?", "(", "Intrinsic", "::", "ID", ")", "Intrinsic", "::", "amdgcn_workitem_id_x", ":", "(", "Intrinsic", "::", "ID", ")", "Intrinsic", "::", "r600_read_tidig_x", ";", "brea...
GCC
i386
CPP
stmt_completion
CPU
620,918
[ "_", "A", ")", ";" ]
[ "extern", "_", "_", "inline", "double", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm512_mask_reduce_max_pd", "(", "_", "_", "mmask8", "_", "_", "U", ","...
GCC
h8300
MD
stmt_completion
MPU
620,919
[ "nil", ")" ]
[ "(", "eq", "(", "symbol_ref", "<STR_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", ")", ")", "[", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(" ]
GCC
nios2
CPP
stmt_completion
MPU
620,920
[ ")", ";" ]
[ "break", ";", "}", "if", "(", "!", "flag_unsafe_math_optimizations", ")", "for", "(", "i", "=", "<NUM_LIT>", ";", "i", "<", "ARRAY_SIZE", "(", "nios2_fpu_insn", ")", ";", "i", "++", ")", "if", "(", "N2FPU_ENABLED_P", "(", "i", ")", "&&", "N2FPU_UNSAFE_P"...
GCC
i386
CPP
next_suggestion
CPU
620,921
[ "}" ]
[ "extern", "_", "_", "inline", "_", "_", "m512d", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm512_fmaddsub_pd", "(", "_", "_", "m512d", "_", "_", "A", ...
GCC
i386
MD
program_repair
CPU
620,922
[ "<FIXS>", "return", "<STR_LIT>", "<FIXE>" ]
[ "case", "TYPE_IMOV", ":", "gcc_assert", "(", "!", "flag_pic", "|", "|", "LEGITIMATE_PIC_OPERAND_P", "(", "operands", "[", "<NUM_LIT>", "]", ")", ")", "if", "(", "get_attr_mode", "(", "insn", ")", "=", "=", "MODE_SI", ")", "<BUGS>", "{", "if", "(", "optim...
LLVM
ARM
CPP
stmt_completion
CPU
620,923
[ ",", "CondCode2", ";" ]
[ "if", "(", "LHS", ".", "getValueType", "(", ")", "==", "MVT", "::", "i32", ")", "{", "SDValue", "ARMcc", ";", "SDValue", "Cmp", "=", "getARMCmp", "(", "LHS", ",", "RHS", ",", "CC", ",", "ARMcc", ",", "DAG", ",", "dl", ")", ";", "SDValue", "CCR", ...
GCC
aarch64
MD
stmt_completion
CPU
620,924
[ "]" ]
[ "[", "(", "set", "(", "match_operand", ":", "VSDQ_I", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "unspec", ":", "VSDQ_I", "[", "(", "match_operand", ":", "VSDQ_I", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", ...
GCC
mips
CPP
program_repair
CPU
620,925
[ "<FIXS>", "emit_insn", "(", "gen_movsi", "(", "frame_pointer_rtx", ",", "stack_pointer_rtx", ")", ")", ";", "<FIXE>" ]
[ "save_restore_insns", "(", "TRUE", ")", ";", "if", "(", "frame_pointer_needed", ")", "<BUGS>", "emit_insn", "(", "gen_addsi3", "(", "frame_pointer_rtx", ",", "stack_pointer_rtx", ",", "tsize_rtx", ")", ")", ";", "<BUGE>", "}", "}" ]
LLVM
Sparc
CPP
program_repair
CPU
620,926
[ "<FIXS>", "SDValue", "Mask", "=", "DAG", ".", "getConstant", "(", "<NUM_LIT>", ",", "DL", ",", "Result", ".", "getValueType", "(", ")", ")", ";", "<FIXE>" ]
[ "return", "DAG", ".", "getNode", "(", "<STR_LIT>", "::", "<STR_LIT>", ",", "DL", ",", "MVT", "::", "Glue", ",", "Result", ",", "RHS", ")", ";", "}", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "{", "<BUGS>", "SDValue", "Mask", "=", "DAG", ".", "getT...
LLVM
AMDGPU
CPP
next_suggestion
GPU
620,927
[ "}", "else", "if", "(", "Imm", "==", "<NUM_LIT>", ")", "{" ]
[ "void", "AMDGPUInstPrinter", "::", "printDPPCtrl", "(", "const", "MCInst", "*", "MI", ",", "unsigned", "OpNo", ",", "raw_ostream", "&", "O", ")", "{", "unsigned", "Imm", "=", "MI", "->", "getOperand", "(", "OpNo", ")", ".", "getImm", "(", ")", ";", "if...
LLVM
AMDGPU
CPP
next_suggestion
GPU
620,928
[ "LoadInst", "*", "LoadZU", "=", "Builder", ".", "CreateAlignedLoad", "(", "I32Ty", ",", "GEPZU", ",", "Align", "(", "<NUM_LIT>", ")", ")", ";" ]
[ "Function", "*", "LocalSizeZFn", "=", "Intrinsic", "::", "getDeclaration", "(", "Mod", ",", "Intrinsic", "::", "r600_read_local_size_z", ")", ";", "CallInst", "*", "LocalSizeY", "=", "Builder", ".", "CreateCall", "(", "LocalSizeYFn", ",", "{", "}", ")", ";", ...
LLVM
AArch64
TD
next_suggestion
CPU
620,929
[ "let", "DecoderMethod", "=", "<STR_LIT>", ";" ]
[ "def", "simm6s1", ":", "Operand", "<", "i64", ">", ",", "ImmLeaf", "<", "i64", ",", "[", "{", "return", "Imm", ">", "=", "-", "<NUM_LIT>", "&", "&", "Imm", "<", "<NUM_LIT>", ";", "}", "]", ">", "{", "let", "ParserMatchClass", "=", "SImm6s1Operand", ...
LLVM
AMDGPU
CPP
next_suggestion
GPU
620,930
[ "}" ]
[ "void", "AMDGPUTargetELFStreamer", "::", "finish", "(", ")", "{", "MCAssembler", "&", "MCA", "=", "getStreamer", "(", ")", ".", "getAssembler", "(", ")", ";", "MCA", ".", "setELFHeaderEFlags", "(", "getEFlags", "(", ")", ")", ";", "std", "::", "string", ...
GCC
rs6000
CPP
next_suggestion
CPU
620,931
[ "if", "(", "TARGET_ELF", ")", "emit_insn", "(", "gen_elf_high", "(", "reg", ",", "x", ")", ")", ";" ]
[ "}", "else", "if", "(", "GET_CODE", "(", "x", ")", "==", "PLUS", "&&", "REG_P", "(", "XEXP", "(", "x", ",", "<NUM_LIT>", ")", ")", "&&", "!", "CONST_INT_P", "(", "XEXP", "(", "x", ",", "<NUM_LIT>", ")", ")", "&&", "GET_MODE_NUNITS", "(", "mode", ...
LLVM
AMDGPU
CPP
stmt_completion
GPU
620,932
[ ")", ")", "return", "false", ";" ]
[ "bool", "SIRegisterInfo", "::", "needsFrameBaseReg", "(", "MachineInstr", "*", "MI", ",", "int64_t", "Offset", ")", "const", "{", "if", "(", "!", "MI", "->", "mayLoadOrStore", "(" ]
LLVM
AArch64
TD
stmt_completion
CPU
620,933
[ "ro_Xextend32", ">", ";" ]
[ "def", "ro32", ":", "ROAddrMode", "<", "ro_Windexed32", ",", "ro_Xindexed32", ",", "ro_Wextend32", "," ]
GCC
m68k
CPP
stmt_completion
MPU
620,934
[ "op", ")", ";" ]
[ "return", "reg_renumber", "&&", "FP_REG_P", "(" ]
LLVM
Hexagon
TD
next_suggestion
DSP
620,935
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Pd", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Rs", ";", "bits", "<", "<NUM_LIT>", ">", "Rt", ";", "let", "IClass", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>"...
LLVM
X86
CPP
stmt_completion
CPU
620,936
[ ";" ]
[ "if", "(", "ISD", "::", "isBuildVectorOfConstantSDNodes", "(", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ".", "getNode", "(", ")", ")", "&&", "ISD", "::", "isBuildVectorOfConstantSDNodes", "(", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ".", "getN...
GCC
mep
CPP
program_repair
CPU
620,937
[ "<FIXS>", "(", "OPTIONAL_CP_INSN", "ivc2", "-", "c3", "-", "isa", "(", "SLOTS", "C3", ")", "(", "INTRINSIC", "<STR_LIT>", "cpmula1_b", "<STR_LIT>", ")", "(", "CPTYPE", "V8QI", ")", "VOLATILE", ")", "<FIXE>" ]
[ ";", "<NUM_LIT>", "<NUM_LIT>", "<NUM_LIT>", "<NUM_LIT>", "<NUM_LIT>", "qqqqq", "ppppp", "<NUM_LIT>", "cpmula1", ".", "b", "crqc", ",", "crpc", "(", "c3_1", ")", "(", "dni", "cpmula1_b_C3", "<STR_LIT>", "cpmula1.b $crqc,$crpc C3", "<STR_LIT>", "<BUGS>", "(", "OPTIO...
GCC
s390
MD
stmt_completion
MPU
620,938
[ "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "and", "(", "eq_attr" ]
GCC
m68k
MD
stmt_completion
MPU
620,939
[ "<STR_LIT>", ")", ")" ]
[ "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "eq_attr", "<STR_LIT>" ]
LLVM
Hexagon
TD
stmt_completion
DSP
620,940
[ ";" ]
[ "def", "A4_vrmaxuw", ":", "HInst", "<", "(", "outs", "DoubleRegs", ":", "$", "Rxx32", ")", ",", "(", "ins", "DoubleRegs", ":", "$", "Rxx32in", ",", "DoubleRegs", ":", "$", "Rss32", ",", "IntRegs", ":", "$", "Ru32", ")", ",", "<STR_LIT>", ",", "tc_5b5...
LLVM
AArch64
TD
stmt_completion
CPU
620,941
[ ",", "shr_imm32", ",", "OpNode", ">", "{" ]
[ "def", "_4S", ":", "N2VShiftAdd_R", "<", "<NUM_LIT>", ",", "u", ",", "opcode", ",", "asmop", ",", "<STR_LIT>", ",", "VPR128", ",", "v4i32" ]
LLVM
ARM
TD
stmt_completion
CPU
620,942
[ ",", "cde_vcx_params_s_noacc", ">", ";" ]
[ "def", "CDE_VCX2_fpsp", ":", "CDE_VCX2_FP_Instr_S", "<", "<STR_LIT>" ]
GCC
sparc
MD
stmt_completion
CPU
620,943
[ "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "lshiftrt", ":", "DI", "(", "match_operand", ":", "DI" ]
GCC
m32r
CPP
stmt_completion
MPU
620,944
[ ")", ";" ]
[ "current_frame_info", "=", "zero_frame_info", ";", "m32r_compute_function_type", "(", "NULL_TREE" ]
GCC
arm
CPP
stmt_completion
CPU
620,945
[ "_", "_", "o", ",", "_", "_", "c", ")", ";" ]
[ "union", "{", "uint32x2x2_t", "_", "_", "i", ";", "_", "_", "builtin_neon_ti", "_", "_", "o", ";", "}", "_", "_", "bu", "=", "{", "_", "_", "b", "}", ";", "_", "_", "builtin_neon_vst2_lanev2si", "(", "(", "_", "_", "builtin_neon_si", "*", ")", "_...
LLVM
X86
CPP
program_repair
CPU
620,946
[ "<FIXS>", "unsigned", "leaInReg", "=", "RegInfo", ".", "createVirtualRegister", "(", "&", "X86", "::", "GR32_NOSPRegClass", ")", ";", "<FIXE>" ]
[ "unsigned", "Opc", "=", "TM", ".", "getSubtarget", "X86Subtarget", ">", "(", ")", ".", "is64Bit", "(", ")", "?", "X86", "::", "LEA64_32r", ":", "X86", "::", "LEA32r", ";", "MachineRegisterInfo", "&", "RegInfo", "=", "MFI", "->", "getParent", "(", ")", ...
GCC
rs6000
CPP
program_repair
CPU
620,947
[ "<FIXS>", "abort", "(", ")", ";", "<FIXE>" ]
[ "{", "if", "(", "GET_MODE_BITSIZE", "(", "mode", ")", "<=", "HOST_BITS_PER_WIDE_INT", "||", "mode", "!=", "DImode", ")", "<BUGS>", "abort", "(", ")", ";", "<BUGE>", "return", "CONST_DOUBLE_HIGH", "(", "op", ")", "==", "<NUM_LIT>", ";", "}" ]
LLVM
WebAssembly
CPP
code_generation
Virtual ISA
620,948
[ "MCDisassembler", "::", "DecodeStatus", "WebAssemblyDisassembler", "::", "getInstruction", "(", "MCInst", "&", "MI", ",", "uint64_t", "&", "Size", ",", "ArrayRef", "<", "uint8_t", ">", "Bytes", ",", "uint64_t", ",", "raw_ostream", "&", ",", "raw_ostream", "&", ...
[ "Returns", "the", "disassembly", "of", "a", "single", "instruction", "." ]
GCC
frv
MD
next_suggestion
VLIW
620,949
[ "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]" ]
[ "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "zero_extend", ":", "SI" ]
GCC
i386
MD
program_repair
CPU
620,950
[ "<FIXS>", "(", "match_operand", ":", "VFH_128", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "<FIXE>" ]
[ "(", "match_operand", ":", "VFH_128", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "match_operand", ":", "VFH_128", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "VFH_128", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "<BUGS>"...
LLVM
AMDGPU
CPP
next_suggestion
GPU
620,951
[ "}" ]
[ "IsaVersion", "Version", "=", "getIsaVersion", "(", "Features", ")", ";", "if", "(", "Version", ".", "Major", ">=", "<NUM_LIT>", ")", "return", "<NUM_LIT>", ";", "return", "<NUM_LIT>", ";" ]
LLVM
Hexagon
TD
next_suggestion
DSP
620,952
[ "let", "Constraints", "=", "<STR_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewVal...
LLVM
Hexagon
TD
stmt_completion
DSP
620,953
[ "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "def", "A2_vnavgwr", ":", "HInst", "<", "(", "outs", "DoubleRegs", ":", "$", "Rdd32", ")", ",", "(", "ins", "DoubleRegs", ":", "$", "Rtt32", ",", "DoubleRegs", ":", "$", "Rss32", ")", ",", "<STR_LIT>", ",", "tc_002cb246", ",", "TypeALU64", ">", ",", ...
LLVM
AArch64
CPP
stmt_completion
CPU
620,954
[ "DL", ")", ";" ]
[ "if", "(", "Elt0", "->", "getOpcode", "(", ")", "==", "ISD", "::", "EXTRACT_VECTOR_ELT", "&&", "Elt1", "->", "getOpcode", "(", ")", "==", "ISD", "::", "EXTRACT_VECTOR_ELT", "&&", "isa", "<", "ConstantSDNode", ">", "(", "Elt0", "->", "getOperand", "(", "<...
LLVM
Hexagon
TD
stmt_completion
DSP
620,955
[ "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "CextOpcode", "=", "<STR_LIT>", ";", "let", "InputType", "=", "<STR_LIT>", ";", "let", "isCompare", "=", "<NUM_LIT>", ";", "let", "isExtendable", "=", "<NUM_LIT>", ";", "...
LLVM
M88k
CPP
next_suggestion
MPU
620,956
[ "}" ]
[ "MachineFunctionProperties", "M88kDelaySlotFiller", "::", "getRequiredProperties", "(", ")", "const", "{", "return", "MachineFunctionProperties", "(", ")", ".", "set", "(", "MachineFunctionProperties", "::", "Property", "::", "NoVRegs", ")", ";" ]
LLVM
Hexagon
TD
next_suggestion
DSP
620,957
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Vd32", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Vu32", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Vu32", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "bits", "<", "<NUM_LIT>", ">", "Vv32", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>"...
GCC
arm
CPP
stmt_completion
CPU
620,958
[ ")", "{" ]
[ "vreinterpret_u16_s8", "(", "int8x8_t", "_", "_", "a" ]
LLVM
ARM
CPP
program_repair
CPU
620,959
[ "<FIXS>", ".", "addOperand", "(", "MI", ".", "getOperand", "(", "<NUM_LIT>", ")", ")", ".", "addReg", "(", "<NUM_LIT>", ")", ".", "addImm", "(", "<STR_LIT>", "::", "<STR_LIT>", "(", "(", "Opcode", "==", "ARM", "::", "MOVsrl_flag", "?", "<STR_LIT>", "::",...
[ "AddDefaultPred", "(", "BuildMI", "(", "MBB", ",", "MBBI", ",", "MI", ".", "getDebugLoc", "(", ")", ",", "TII", "->", "get", "(", "ARM", "::", "MOVs", ")", ",", "MI", ".", "getOperand", "(", "<NUM_LIT>", ")", ".", "getReg", "(", ")", ")", "<BUGS>",...
LLVM
PowerPC
CPP
program_repair
CPU
620,960
[ "<FIXS>", "SelectionDAG", "::", "allnodes_iterator", "Position", "=", "CurDAG", "->", "allnodes_end", "(", ")", ";", "<FIXE>" ]
[ "}", "void", "PPCDAGToDAGISel", "::", "PreprocessISelDAG", "(", ")", "{", "<BUGS>", "SelectionDAG", "::", "allnodes_iterator", "Position", "(", "CurDAG", "->", "getRoot", "(", ")", ".", "getNode", "(", ")", ")", ";", "++", "Position", ";", "<BUGE>", "bool", ...
LLVM
WebAssembly
CPP
stmt_completion
Virtual ISA
620,961
[ ".", "getImm", "(", ")", ")", ";" ]
[ "}", "else", "if", "(", "Name", "==", "<STR_LIT>", "local.tee", "<STR_LIT>", ")", "{", "if", "(", "getLocal", "(", "ErrorLoc", ",", "Inst", ",", "Type", ")", ")", "return", "true", ";", "if", "(", "popType", "(", "ErrorLoc", ",", "Type", ")", ")", ...
LLVM
ARM
CPP
stmt_completion
CPU
620,962
[ "Align", "(", "<NUM_LIT>", ")", ")", ";" ]
[ "unsigned", "PaddedSize", "=", "Size", "+", "(", "(", "RequiredPadding", "==", "<NUM_LIT>", ")", "?", "<NUM_LIT>", ":", "RequiredPadding", ")", ";", "MachineFunction", "&", "MF", "=", "DAG", ".", "getMachineFunction", "(", ")", ";", "ARMFunctionInfo", "*", "...
LLVM
AMDGPU
CPP
stmt_completion
GPU
620,963
[ "<STR_LIT>", ")", ";" ]
[ "NewOpcode", "=", "AMDGPU", "::", "V_LSHLREV_B32_e64", ";", "swapOperands", "(", "Inst", ")", ";", "}", "break", ";", "case", "AMDGPU", "::", "S_ASHR_I32", ":", "if", "(", "ST", ".", "getGeneration", "(", ")", ">=", "SISubtarget", "::", "VOLCANIC_ISLANDS", ...
LLVM
AArch64
CPP
stmt_completion
CPU
620,964
[ "<NUM_LIT>", ")", "==", "<NUM_LIT>", ")", "return", "Color", "::", "Even", ";" ]
[ "if", "(", "(", "TRI", "->", "getEncodingValue", "(", "Reg", ")", "%" ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
620,965
[ "break", ";" ]
[ "case", "CF_TC", ":", "Opcode", "=", "isEg", "?", "<STR_LIT>", "::", "<STR_LIT>", ":", "<STR_LIT>", "::", "<STR_LIT>", ";", "break", ";", "case", "CF_VC", ":", "Opcode", "=", "isEg", "?", "<STR_LIT>", "::", "<STR_LIT>", ":", "<STR_LIT>", "::", "<STR_LIT>",...
LLVM
AArch64
TD
stmt_completion
CPU
620,966
[ ",", "FCMGTvvv_2S", ",", "VPR64", ">", ";" ]
[ "def", "FCMLTvvv_2S", ":", "NeonI_compare_aliases", "<", "<STR_LIT>", ",", "<STR_LIT>" ]
GCC
m68k
MD
stmt_completion
MPU
620,967
[ "<STR_LIT>", ")", ")" ]
[ "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "eq_attr", "<STR_LIT>" ]
LLVM
AArch64
TD
next_suggestion
CPU
620,968
[ "}" ]
[ "let", "Name", "=", "<STR_LIT>", ";", "let", "ParserMethod", "=", "<STR_LIT>", ";", "let", "DiagnosticType", "=", "<STR_LIT>", ";" ]
LLVM
Hexagon
TD
next_suggestion
DSP
620,969
[ "}" ]
[ "let", "mayLoad", "=", "<NUM_LIT>", ";", "let", "isExtended", "=", "<NUM_LIT>", ";", "let", "CextOpcode", "=", "<STR_LIT>", ";", "let", "BaseOpcode", "=", "<STR_LIT>", ";", "let", "DecoderNamespace", "=", "<STR_LIT>", ";", "let", "isExtendable", "=", "<NUM_LIT...
LLVM
AArch64
CPP
next_suggestion
CPU
620,970
[ "Error", "(", "S", ",", "<STR_LIT>", "gotpage label reference not allowed an addend", "<STR_LIT>", ")", ";" ]
[ "const", "MCExpr", "*", "Expr", "=", "nullptr", ";", "if", "(", "Parser", ".", "getTok", "(", ")", ".", "is", "(", "AsmToken", "::", "Hash", ")", ")", "{", "Parser", ".", "Lex", "(", ")", ";", "}", "if", "(", "parseSymbolicImmVal", "(", "Expr", "...
GCC
mips
MD
next_suggestion
CPU
620,971
[ "<STR_LIT>", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", ")" ]
LLVM
Hexagon
TD
next_suggestion
DSP
620,972
[ "let", "Uses", "=", "[", "USR", "]", ";" ]
[ "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", "isFP", "=", "<NUM_LIT>", ";" ]
LLVM
Hexagon
TD
stmt_completion
DSP
620,973
[ ";" ]
[ "def", "A2_sxtb", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rs32", ")", ",", "<STR_LIT>", ",", "tc_57890846", ",", "TypeALU32_2op", ">", ",", "Enc_5e2823", ",", "PredNewRel", "{", "let", ...
GCC
rs6000
MD
stmt_completion
CPU
620,974
[ ")" ]
[ "(", "define_cpu_unit", "<STR_LIT>", "<STR_LIT>" ]
LLVM
TGSI
CPP
next_suggestion
Virtual ISA
620,975
[ "}" ]
[ "switch", "(", "VT", ".", "SimpleTy", ")", "{", "default", ":", "case", "MVT", "::", "i32", ":", "return", "&", "<STR_LIT>", "::", "<STR_LIT>", ";" ]
GCC
arm
CPP
stmt_completion
CPU
620,976
[ "p", ")", "{" ]
[ "_", "_", "arm_vrev64q_m_f16", "(", "float16x8_t", "_", "_", "inactive", ",", "float16x8_t", "_", "_", "a", ",", "mve_pred16_t", "_", "_" ]
LLVM
ARM
TD
next_suggestion
CPU
620,977
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "imm", "{", "<NUM_LIT>", "}", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Qd", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "imm", "{", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "Qd", ...
LLVM
AArch64
CPP
next_suggestion
CPU
620,978
[ "unsigned", "ResEltSize", "=", "VT", ".", "getVectorElementType", "(", ")", ".", "getSizeInBits", "(", ")", ";" ]
[ "BuildVectorSDNode", "*", "BVN", "=", "cast", "<", "BuildVectorSDNode", ">", "(", "Op", ".", "getNode", "(", ")", ")", ";", "SDLoc", "DL", "(", "Op", ")", ";", "EVT", "VT", "=", "Op", ".", "getValueType", "(", ")", ";", "APInt", "SplatBits", ",", "...
LLVM
AArch64
CPP
next_suggestion
CPU
620,979
[ "}" ]
[ "MachineFunction", "*", "MF", "=", "C", ".", "getMF", "(", ")", ";", "const", "TargetRegisterInfo", "&", "TRI", "=", "*", "MF", "->", "getSubtarget", "(", ")", ".", "getRegisterInfo", "(", ")", ";", "const", "AArch64RegisterInfo", "*", "ARI", "=", "stati...
LLVM
ARM
TD
stmt_completion
CPU
620,980
[ ")", "=", "=", "MVT", ":", ":", "i16", ";" ]
[ "return", "cast", "<", "MemIntrinsicSDNode", ">", "(", "N", ")", "-", ">", "getMemoryVT", "(", ")", "=", "=", "MVT", ":", ":", "i16", ";", "}", "]", ">", ";", "def", "strex_4", ":", "PatFrag", "<", "(", "ops", "node", ":", "$", "val", ",", "nod...
GCC
s390
MD
next_suggestion
MPU
620,981
[ "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
AArch64
TD
stmt_completion
CPU
620,982
[ "$", "Rn", ",", "GPR64", ":", "$", "Rm", ",", "XZR", ")", ">", ";" ]
[ "def", ":", "Pat", "<", "(", "i64", "(", "ineg", "(", "mul", "GPR64", ":", "$", "Rn", ",", "GPR64", ":", "$", "Rm", ")", ")", ")", ",", "(", "MSUBXrrr", "GPR64", ":" ]
LLVM
WebAssembly
CPP
code_generation
Virtual ISA
620,983
[ "static", "unsigned", "getType", "(", "const", "TargetRegisterClass", "*", "RC", ")", "{", "if", "(", "RC", "==", "&", "WebAssembly", "::", "I32RegClass", ")", "return", "unsigned", "(", "WebAssembly", "::", "ExprType", "::", "I32", ")", ";", "if", "(", ...
[ "Overload", "to", "return", "most", "specific", "vector", "type", "." ]
LLVM
ARM
CPP
stmt_completion
CPU
620,984
[ "Offset", ")", ";" ]
[ "const", "ARMSubtarget", "&", "STI", "=", "MF", ".", "getSubtarget", "<", "ARMSubtarget", ">", "(", ")", ";", "if", "(", "!", "STI", ".", "isThumb1Only", "(", ")", ")", "return", "ARMBaseRegisterInfo", "::", "eliminateFrameIndex", "(", "II", ",", "SPAdj", ...
GCC
i386
MD
stmt_completion
CPU
620,985
[ "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(" ]
LLVM
AArch64
TD
next_suggestion
CPU
620,986
[ "bits", "<", "<NUM_LIT>", ">", "imm3", ";" ]
[ "class", "sve_fp_ftmad", "<", "bits", "<", "<NUM_LIT>", ">", "sz", ",", "string", "asm", ",", "ZPRRegOp", "zprty", ">", ":", "I", "<", "(", "outs", "zprty", ":", "$", "Zdn", ")", ",", "(", "ins", "zprty", ":", "$", "_Zdn", ",", "zprty", ":", "$",...
GCC
rs6000
MD
program_repair
CPU
620,987
[ "<FIXS>", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<FIXE>" ]
[ "return", "rs6000_output_move_128bit", "(", "operands", ")", "}", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "<BUGS>", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<BUGE>", "(", "define_split", "[", "(", "set", "(", "match_operand", ":"...
GCC
rs6000
CPP
next_suggestion
CPU
620,988
[ "return", "(", "_", "_", "m64", ")", "(", "(", "_", "_", "v2du", ")", "_", "_", "C", ")", "[", "<NUM_LIT>", "]", ";" ]
[ "_", "_", "v8hi", "_", "_", "C", "=", "(", "_", "_", "v8hi", ")", "(", "_", "_", "v2du", ")", "{", "_", "_", "A", ",", "_", "_", "B", "}", ";", "_", "_", "v8hi", "_", "_", "D", "=", "vec_perm", "(", "_", "_", "C", ",", "_", "_", "C"...
LLVM
Patmos
CPP
next_suggestion
VLIW
620,989
[ "if", "(", "!", "masks", ".", "count", "(", "fi", ")", ")", "{" ]
[ "std", "::", "map", "<", "int", ",", "uint32_t", ">", "masks", ";", "LLVM_DEBUG", "(", "dbgs", "(", ")", "<<", "<STR_LIT>", " - Stack Loc: ", "<STR_LIT>", ")", ";", "for", "(", "auto", "pred", ":", "S", "->", "getAllPredicates", "(", ")", ")", "{", ...
LLVM
ARM
CPP
program_repair
CPU
620,990
[ "<FIXS>", "const", "Value", "*", "DstSV", ",", "uint64_t", "DstOff", ",", "const", "Value", "*", "SrcSV", ",", "uint64_t", "SrcOff", ")", ";", "<FIXE>" ]
[ "SDOperand", "Dst", ",", "SDOperand", "Src", ",", "SDOperand", "Size", ",", "unsigned", "Align", ",", "bool", "AlwaysInline", ",", "<BUGS>", "Value", "*", "DstSV", ",", "uint64_t", "DstOff", ",", "Value", "*", "SrcSV", ",", "uint64_t", "SrcOff", ")", ";", ...
GCC
mmix
MD
stmt_completion
CPU
620,991
[ ")", ")" ]
[ "(", "define_constraint", "<STR_LIT>", "<STR_LIT>", "(", "and", "(", "match_code", "<STR_LIT>", ")", "(", "match_test", "<STR_LIT>", ")" ]
LLVM
PowerPC
CPP
stmt_completion
CPU
620,992
[ "&", "PPC", "::", "G8RC_NOX0RegClass", ";" ]
[ "const", "TargetRegisterClass", "*", "PPCRegisterInfo", "::", "getPointerRegClass", "(", "const", "MachineFunction", "&", "MF", ",", "unsigned", "Kind", ")", "const", "{", "if", "(", "Kind", "==", "<NUM_LIT>", ")", "{", "if", "(", "Subtarget", ".", "isPPC64", ...
LLVM
Mips
CPP
stmt_completion
CPU
620,993
[ "ArgInfos", ")", ")", "return", "false", ";" ]
[ "MipsCCState", "CCInfo", "(", "F", ".", "getCallingConv", "(", ")", ",", "F", ".", "isVarArg", "(", ")", ",", "MF", ",", "ArgLocs", ",", "F", ".", "getContext", "(", ")", ")", ";", "const", "MipsTargetMachine", "&", "TM", "=", "static_cast", "<", "co...
LLVM
Hexagon
TD
next_suggestion
DSP
620,994
[ "let", "isExtentSigned", "=", "<NUM_LIT>", ";" ]
[ "let", "isPredicatedFalse", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", "CextOpcode", "=", "<STR_LIT>", ";", "let", "InputType", "=", "<STR_LIT>", ";", "let", "BaseOpcode", "=", "<STR_L...
LLVM
TPC
CPP
stmt_completion
Virtual ISA
620,995
[ "FrameIndex", ",", "StackID", ")", ";" ]
[ "if", "(", "<STR_LIT>", "::", "<STR_LIT>", ".", "hasSubClassEq", "(", "RC", ")", ")", "{", "StoreOpCode", "=", "<STR_LIT>", "::", "<STR_LIT>", ";", "StackID", "=", "<STR_LIT>", "::", "<STR_LIT>", ";", "}", "else", "if", "(", "<STR_LIT>", "::", "<STR_LIT>",...
LLVM
AMDGPU
CPP
stmt_completion
GPU
620,996
[ ";" ]
[ "BlockInfo", ".", "resize", "(", "MF", ".", "getNumBlockIDs", "(", ")", ")", ";", "const", "GCNSubtarget", "&", "ST", "=", "MF", ".", "getSubtarget", "<", "GCNSubtarget", ">", "(", ")", ";", "const", "SIInstrInfo", "*", "TII", "=", "ST", ".", "getInstr...
LLVM
SystemZ
CPP
stmt_completion
CPU
620,997
[ ")", ")", "return", ";" ]
[ "SDNode", "*", "UpdatedNode", "=", "CurDAG", "->", "UpdateNodeOperands", "(", "Node", ",", "Op1", ",", "Op0", ",", "CCValid", ",", "CCMask", ",", "Op4", ")", ";", "if", "(", "UpdatedNode", "!=", "Node", ")", "{", "ReplaceNode", "(", "Node", ",", "Updat...
GCC
v850
CPP
next_suggestion
MPU
620,998
[ "size", "=", "atoi", "(", "value", ")", ";" ]
[ "int", "i", ",", "size", ";", "if", "(", "*", "value", "!=", "'", "-", "'", "&&", "*", "value", "!=", "'", "=", "'", ")", "return", "false", ";", "value", "++", ";", "for", "(", "i", "=", "<NUM_LIT>", ";", "value", "[", "i", "]", ";", "i", ...
LLVM
AArch64
TD
next_suggestion
CPU
620,999
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "MRm", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "Imm", "{", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "Imm", "{", "<NUM_LIT>", "}", ";" ]