Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
LLVM
SystemZ
CPP
stmt_completion
CPU
621,000
[ "SYSTEMZ_POSTREWRITE_NAME", ";" ]
[ "StringRef", "getPassName", "(", ")", "const", "override", "{", "return" ]
LLVM
Hexagon
TD
stmt_completion
DSP
621,001
[ ";" ]
[ "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", "addrMode", "=", "BaseImmOffset", ";", "let", "accessSize", "=", "ByteAccess", ";", "let", "mayLoad", "=", "<NUM_LIT>", ";", "let", "CextOpcode", "=", "<STR_LIT>", ...
LLVM
ARM
CPP
next_suggestion
CPU
621,002
[ "}" ]
[ "bool", "CanDeleteLEA", "=", "false", ";", "bool", "BaseRegKill", "=", "false", ";", "bool", "PreservedBaseReg", "=", "preserveBaseRegister", "(", "MI", ",", "User", ".", "MI", ",", "DeadSize", ",", "CanDeleteLEA", ",", "BaseRegKill", ")", ";", "if", "(", ...
LLVM
Z80old
CPP
next_suggestion
MPU
621,003
[ "}" ]
[ "OS", "<<", "<STR_LIT>", "\\tXDEF\\t", "<STR_LIT>", ";", "Symbol", "->", "print", "(", "OS", ",", "MAI", ")", ";", "OS", "<<", "'", "\\n", "'", ";" ]
LLVM
SystemZ
TD
next_suggestion
CPU
621,004
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "BD2", ";" ]
[ "field", "bits", "<", "<NUM_LIT>", ">", "Inst", ";", "field", "bits", "<", "<NUM_LIT>", ">", "SoftFail", "=", "<NUM_LIT>", ";", "bits", "<", "<NUM_LIT>", ">", "V1", ";", "bits", "<", "<NUM_LIT>", ">", "BD2", ";", "bits", "<", "<NUM_LIT>", ">", "V3", ...
GCC
pa
MD
next_suggestion
CPU
621,005
[ "<STR_LIT>" ]
[ "(", "define_expand", "<STR_LIT>", "[", "(", "set", "(", "reg", ":", "CCFP", "<NUM_LIT>", ")", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "]" ]
GCC
i386
MD
stmt_completion
CPU
621,006
[ "XFmode", ")" ]
[ "(", "use", "(", "match_operand", ":", "MODEF", "<NUM_LIT>", "<STR_LIT>", ")", ")", "(", "use", "(", "match_operand", ":", "MODEF", "<NUM_LIT>", "<STR_LIT>", ")", ")", "]", "<STR_LIT>", "{", "rtx", "op0", "=", "gen_reg_rtx", "(", "XFmode", ")", "rtx", "o...
LLVM
ARM
CPP
stmt_completion
CPU
621,007
[ ")", "{" ]
[ "default", ":", "llvm_unreachable", "(", "<STR_LIT>", "Unhandled submode!", "<STR_LIT>", ")", ";", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "ARM", "::", "t2LDMIA_UPD", ";", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "ARM", "::", "t2LDMD...
GCC
i386
MD
stmt_completion
CPU
621,008
[ "simple_return", ")" ]
[ "(", "define_expand", "<STR_LIT>", "[", "(", "parallel", "[", "(" ]
GCC
pa
MD
stmt_completion
CPU
621,009
[ "<STR_LIT>", ")", "]", ")" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "neg", ":", "SF", "(", "match_operand", ":", "SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>", "...
GCC
i386
CPP
stmt_completion
CPU
621,010
[ "_", "m256", "_", "_", "A", ",", "_", "_", "m256", "_", "_", "B", ",", "_", "_", "m256", "_", "_", "C", ",", "_", "_", "mmask8", "_", "_", "U", ")", "{" ]
[ "extern", "_", "_", "inline", "_", "_", "m256", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm256_mask3_fnmsub_ps", "(", "_" ]
LLVM
Alpha
CPP
program_repair
MPU
621,011
[ "<FIXS>", "{", "Tmp3", "=", "MakeReg", "(", "MVT", "::", "f64", ")", ";", "BuildMI", "(", "BB", ",", "<STR_LIT>", "::", "<STR_LIT>", ",", "<NUM_LIT>", ",", "Tmp3", ")", ".", "addReg", "(", "Tmp1", ")", ";", "Tmp1", "=", "Tmp3", ";", "}", "<FIXE>", ...
[ "Tmp2", "=", "SelectExpr", "(", "N", ".", "getOperand", "(", "<NUM_LIT>", ")", ")", ";", "if", "(", "SetCC", "->", "getOperand", "(", "<NUM_LIT>", ")", ".", "getValueType", "(", ")", "==", "MVT", "::", "f32", ")", "<BUGS>", "{", "Tmp3", "=", "MakeReg...
LLVM
Mips
CPP
next_suggestion
CPU
621,012
[ "if", "(", "!", "RegZeroIsDDC", ")", "{" ]
[ "ErrorIfNotPending", "(", "Parser", ".", "getTok", "(", ")", ".", "getLoc", "(", ")", ",", "<STR_LIT>", "Register name $", "<STR_LIT>", "+", "Name", "+", "<STR_LIT>", " can only be used in the pure-capability ABI", "<STR_LIT>", ")", ";", "return", "-", "<NUM_LIT>", ...
GCC
rs6000
MD
stmt_completion
CPU
621,013
[ ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
GCC
i386
CPP
stmt_completion
CPU
621,014
[ "artificial__", ")", ")", "_", "mm512_broadcastb_epi8", "(", "_", "_", "m128i", "_", "_", "A", ")", "{" ]
[ "extern", "_", "_", "inline", "_", "_", "m512i", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_" ]
GCC
ia64
CPP
next_suggestion
CPU
621,015
[ "first_instruction", "=", "saved_first_instruction", ";" ]
[ "int", "saved_first_instruction", ";", "int", "t", ";", "saved_first_instruction", "=", "first_instruction", ";", "in_safe_group_barrier", "=", "<NUM_LIT>", ";", "t", "=", "group_barrier_needed", "(", "insn", ")", ";" ]
LLVM
AArch64
TD
stmt_completion
CPU
621,016
[ "=", "DestructiveInstType", ".", "Value", ";" ]
[ "DestructiveInstTypeEnum", "DestructiveInstType", "=", "NotDestructive", ";", "ElementSizeEnum", "ElementSize", "=", "ElementSizeNone", ";", "let", "TSFlags", "{", "<NUM_LIT>", "}", "=", "isPTestLike", ";", "let", "TSFlags", "{", "<NUM_LIT>", "}", "=", "isWhile", ";...
LLVM
R600
CPP
stmt_completion
GPU
621,017
[ "<STR_LIT>", ";" ]
[ "AMDGPUMCAsmInfo", "::", "AMDGPUMCAsmInfo", "(", "StringRef", "&", "TT", ")", ":", "MCAsmInfo", "(", ")", "{", "HasSingleParameterDotFile", "=", "false", ";", "HasSubsectionsViaSymbols", "=", "true", ";", "HasMachoZeroFillDirective", "=", "false", ";", "HasMachoTBSS...
LLVM
X86
CPP
next_suggestion
CPU
621,018
[ "unsigned", "Reg", "=", "Subtarget", "->", "is64Bit", "(", ")", "?", "X86", "::", "RAX", ":", "X86", "::", "EAX", ";" ]
[ "SDValue", "Result", "=", "DAG", ".", "getTargetGlobalAddress", "(", "GA", "->", "getGlobal", "(", ")", ",", "DL", ",", "GA", "->", "getValueType", "(", "<NUM_LIT>", ")", ",", "GA", "->", "getOffset", "(", ")", ",", "OpFlag", ")", ";", "SDValue", "Offs...
LLVM
ARM
CPP
next_suggestion
CPU
621,019
[ "}" ]
[ "break", ";", "case", "ARM", "::", "LDMIA_UPD", ":", "case", "ARM", "::", "LDMDB_UPD", ":", "case", "ARM", "::", "LDMIB_UPD", ":", "case", "ARM", "::", "LDMDA_UPD", ":", "case", "ARM", "::", "t2LDMIA_UPD", ":", "case", "ARM", "::", "t2LDMDB_UPD", ":", ...
LLVM
AMDGPU
CPP
next_suggestion
GPU
621,020
[ "SDNode", "*", "N0Lo", "=", "CurDAG", "->", "getMachineNode", "(", "TargetOpcode", "::", "EXTRACT_SUBREG", ",", "DL", ",", "MVT", "::", "i32", ",", "N0", ",", "Sub0", ")", ";" ]
[ "if", "(", "TII", "->", "isLegalFLATOffset", "(", "COffsetVal", ",", "AS", ",", "IsSigned", ")", ")", "{", "Addr", "=", "N0", ";", "OffsetVal", "=", "COffsetVal", ";", "}", "else", "{", "SDLoc", "DL", "(", "N", ")", ";", "uint64_t", "RemainderOffset", ...
LLVM
ARM
CPP
next_suggestion
CPU
621,021
[ "}" ]
[ "static", "MCAsmInfo", "*", "createARMMCAsmInfo", "(", "const", "MCRegisterInfo", "&", "MRI", ",", "StringRef", "TT", ")", "{", "Triple", "TheTriple", "(", "TT", ")", ";", "if", "(", "TheTriple", ".", "isOSDarwin", "(", ")", ")", "return", "new", "ARMMCAsm...
LLVM
PowerPC
CPP
stmt_completion
CPU
621,022
[ "true", ";" ]
[ "bool", "UseMemory", "=", "false", ";", "unsigned", "Align", "=", "CalculateStackSlotAlignment", "(", "ArgVT", ",", "OrigVT", ",", "Flags", ",", "PtrByteSize", ")", ";", "ArgOffset", "=", "(", "(", "ArgOffset", "+", "Align", "-", "<NUM_LIT>", ")", "/", "Al...
LLVM
Hexagon
CPP
next_suggestion
DSP
621,023
[ "return", "true", ";" ]
[ "assert", "(", "TripCount", "->", "isImm", "(", ")", "&&", "<STR_LIT>", "Expecting immediate value for trip count", "<STR_LIT>", ")", ";", "int64_t", "CountImm", "=", "TripCount", "->", "getImm", "(", ")", ";", "if", "(", "!", "TII", "->", "isValidOffset", "("...
LLVM
AArch64
CPP
stmt_completion
CPU
621,024
[ ".", "getPersonalityFn", "(", ")", ")", ")", "&&", "<STR_LIT>", "SEH does not use catchret!", "<STR_LIT>", ")", ";" ]
[ "assert", "(", "!", "isAsynchronousEHPersonality", "(", "classifyEHPersonality", "(", "BB", "->", "getParent", "(", ")", "->", "getFunction", "(", ")" ]
GCC
arm
MD
next_suggestion
CPU
621,025
[ "UNSPEC_VCDE", ")", ")", "]" ]
[ "(", "match_operand", ":", "V16QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "V16QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]" ]
LLVM
AArch64
TD
next_suggestion
CPU
621,026
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Zd", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Zm", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Pg", ";", "let", "Inst", "{", "<NUM_L...
LLVM
Hexagon
TD
next_suggestion
DSP
621,027
[ "let", "isPredicatedNew", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isPredicatedFalse", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ...
GCC
rl78
CPP
next_suggestion
MPU
621,028
[ "}" ]
[ "static", "void", "rl78_asm_destructor", "(", "rtx", "symbol", ",", "int", "priority", ")", "{", "rl78_asm_ctor_dtor", "(", "symbol", ",", "priority", ",", "false", ")", ";" ]
LLVM
AArch64
TD
stmt_completion
CPU
621,029
[ ">", ";" ]
[ "def", "SETFFR", ":", "sve_int_setffr", "<", "<STR_LIT>", ",", "int_aarch64_sve_setffr" ]
LLVM
Mips
CPP
next_suggestion
CPU
621,030
[ "JTILo", "=", "DAG", ".", "getTargetJumpTable", "(", "JT", "->", "getIndex", "(", ")", ",", "PtrVT", ",", "OfstFlag", ")", ";" ]
[ "DebugLoc", "dl", "=", "Op", ".", "getDebugLoc", "(", ")", ";", "bool", "IsPIC", "=", "getTargetMachine", "(", ")", ".", "getRelocationModel", "(", ")", "==", "Reloc", "::", "PIC_", ";", "EVT", "PtrVT", "=", "Op", ".", "getValueType", "(", ")", ";", ...
GCC
ia64
MD
next_suggestion
CPU
621,031
[ "(", "match_test", "<STR_LIT>", ")", ")", ")", ")" ]
[ "(", "define_predicate", "<STR_LIT>", "(", "ior", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", ")", "(", "and", "(", "match_code", "<STR_LIT>", ")" ]
LLVM
ARM
CPP
stmt_completion
CPU
621,032
[ ")", ";" ]
[ "const", "MCConstantExpr", "*", "CE", "=", "dyn_cast", "<", "MCConstantExpr", ">", "(", "getImm", "(", ")", ")", ";", "if", "(", "!", "CE", ")", "return", "false", ";", "int64_t", "Value", "=", "CE", "->", "getValue", "(" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
621,033
[ ")", ":", "nullptr", ")", ";" ]
[ "LRegion", "->", "setRegionMRT", "(", "Region", ")", ";", "Region", "->", "setLinearizedRegion", "(", "LRegion", ")", ";", "LRegion", "->", "setParent", "(", "Region", "->", "getParent", "(", ")", "?", "Region", "->", "getParent", "(", ")", "->", "getLinea...
LLVM
AMDGPU
TD
program_repair
GPU
621,034
[ "<FIXS>", "dag", "InsPartVOP3DPP", "=", "(", "ins", "FPVRegInputMods", ":", "$", "src0_modifiers", ",", "VGPRSrc_32", ":", "$", "src0", ",", "VCSrc_b32", ":", "$", "src1", ")", ";", "<FIXE>" ]
[ "let", "Ins64", "=", "(", "ins", "Src0Mod", ":", "$", "src0_modifiers", ",", "Src0RC64", ":", "$", "src0", ",", "Src1RC64", ":", "$", "src1", ")", ";", "<BUGS>", "dag", "InsPartVOP3DPP", "=", "(", "ins", "FPVRegInputMods", ":", "$", "src0_modifiers", ","...
LLVM
AMDGPU
CPP
stmt_completion
GPU
621,035
[ ";" ]
[ "assert", "(", "(", "StoreVT", ".", "getVectorNumElements", "(", ")", "!=", "<NUM_LIT>", ")", "&&", "<STR_LIT>", "Handle v3f16", "<STR_LIT>", ")", ";", "if", "(", "Subtarget", "->", "hasUnpackedD16VMem", "(", ")", ")", "{", "EVT", "IntStoreVT", "=", "StoreVT...
LLVM
Hexagon
TD
stmt_completion
DSP
621,036
[ "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}" ]
LLVM
PowerPC
TD
program_repair
CPU
621,037
[ "<FIXS>", "(", "instregex", "<STR_LIT>", ")", ",", "(", "instregex", "<STR_LIT>", ")", ",", "(", "instregex", "<STR_LIT>", ")", ",", "(", "instregex", "<STR_LIT>", ")", ",", "(", "instregex", "<STR_LIT>", ")", ",", "(", "instregex", "<STR_LIT>", ")", ",", ...
[ "def", ":", "InstRW", "[", "P9_DPOpAndALU2Op_10C", ",", "IP_EXEC_1C", ",", "IP_EXEC_1C", ",", "DISP_3SLOTS_1C", ",", "DISP_1C", "]", ",", "(", "instrs", "<BUGS>", "(", "instregex", "<STR_LIT>", ")", ",", "(", "instregex", "<STR_LIT>", ")", ",", "(", "instreg...
LLVM
X86
CPP
next_suggestion
CPU
621,038
[ "}" ]
[ "return", "false", ";", "}", "assert", "(", "BlockStates", ".", "empty", "(", ")", "&&", "DirtySuccessors", ".", "empty", "(", ")", "&&", "<STR_LIT>", "X86VZeroUpper state should be clear", "<STR_LIT>", ")", ";", "BlockStates", ".", "resize", "(", "MF", ".", ...
LLVM
AArch64
TD
next_suggestion
CPU
621,039
[ "}" ]
[ "let", "EncoderMethod", "=", "<STR_LIT>", "#", "OFFSET", ";", "let", "DecoderMethod", "=", "<STR_LIT>", "#", "OFFSET", ";", "let", "ParserMatchClass", "=", "!", "cast", "<", "AsmOperandClass", ">", "(", "<STR_LIT>", "#", "OFFSET", "#", "<STR_LIT>", ")", ";" ...
LLVM
ARM
TD
stmt_completion
CPU
621,040
[ "<NUM_LIT>", ">", ";" ]
[ "def", "MVE_VSHLL_immu8th", ":", "MVE_VSHLL_imm8", "<", "<STR_LIT>", ",", "<STR_LIT>", ",", "<NUM_LIT>", "," ]
LLVM
Hexagon
TD
next_suggestion
DSP
621,041
[ "let", "opExtentAlign", "=", "<NUM_LIT>", ";" ]
[ "let", "Uses", "=", "[", "P1", "]", ";", "let", "Defs", "=", "[", "P1", ",", "PC", "]", ";", "let", "BaseOpcode", "=", "<STR_LIT>", ";", "let", "isTaken", "=", "Inst", "{", "<NUM_LIT>", "}", ";", "let", "isExtendable", "=", "<NUM_LIT>", ";", "let",...
GCC
i386
CPP
stmt_completion
CPU
621,042
[ ")", ")", ";" ]
[ "if", "(", "stack_realign_fp", ")", "return", "(", "(", "from", "==", "ARG_POINTER_REGNUM", "&&", "to", "==", "HARD_FRAME_POINTER_REGNUM", ")", "||", "(", "from", "==", "FRAME_POINTER_REGNUM", "&&", "to", "==", "STACK_POINTER_REGNUM" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
621,043
[ ")", ";" ]
[ "if", "(", "STI", "->", "getFeatureBits", "(", ")", ".", "test", "(", "FeatureTrapHandler", ")", ")", "MaxNumSGPRs", "-=", "std", "::", "min", "(", "MaxNumSGPRs", ",", "(", "unsigned", ")", "TRAP_NUM_SGPRS", ")", ";", "MaxNumSGPRs", "=", "alignDown", "(", ...
GCC
mn10200
MD
next_suggestion
MPU
621,044
[ "<STR_LIT>" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "ior", ":", "HI", "(", "match_operand", ":", "HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "HI"...
LLVM
X86
CPP
stmt_completion
CPU
621,045
[ "Val", ",", "getContext", "(", ")", ")", ";" ]
[ "return", "<STR_LIT>", "::", "<STR_LIT>", "(", "Disp", ",", "Start", ",", "End", ",", "Size", ")", ";", "}", "}", "else", "if", "(", "getLexer", "(", ")", ".", "is", "(", "AsmToken", "::", "Integer", ")", ")", "{", "int64_t", "Val", "=", "Parser", ...
GCC
aarch64
CPP
code_generation
CPU
621,046
[ "rtx", "function_expander", "::", "generate_insn", "(", "insn_code", "icode", ")", "{", "expand_insn", "(", "icode", ",", "m_ops", ".", "length", "(", ")", ",", "m_ops", ".", "address", "(", ")", ")", ";", "return", "function_returns_void_p", "(", ")", "?"...
[ "Generate", "instruction", "ICODE", ",", "given", "that", "its", "operands", "have", "already", "been", "added", "to", "M_OPS", ".", "Return", "the", "value", "of", "the", "first", "operand", "." ]
GCC
rs6000
MD
next_suggestion
CPU
621,047
[ "<STR_LIT>", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
LLVM
X86
TD
stmt_completion
CPU
621,048
[ "]", ">", ";" ]
[ "def", "SKXPort56", ":", "ProcResGroup", "<", "[", "SKXPort5", ",", "SKXPort6" ]
GCC
arm
MD
next_suggestion
CPU
621,049
[ "ops", "[", "<NUM_LIT>", "]", "=", "gen_rtx_REG", "(", "DImode", ",", "regno", "+", "<NUM_LIT>", ")" ]
[ "<STR_LIT>", "{", "int", "regno", "=", "REGNO", "(", "operands", "[", "<NUM_LIT>", "]", ")", "rtx", "ops", "[", "<NUM_LIT>", "]", "ops", "[", "<NUM_LIT>", "]", "=", "gen_rtx_REG", "(", "DImode", ",", "regno", "+", "<NUM_LIT>", ")", "ops", "[", "<NUM_LI...
LLVM
AArch64
CPP
next_suggestion
CPU
621,050
[ "return", "-", "<NUM_LIT>", ";" ]
[ "MCAsmParser", "&", "Parser", "=", "getParser", "(", ")", ";", "if", "(", "Parser", ".", "getTok", "(", ")", ".", "isNot", "(", "AsmToken", "::", "Identifier", ")", ")", "{", "TokError", "(", "<STR_LIT>", "vector register expected", "<STR_LIT>", ")", ";", ...
LLVM
Hexagon
TD
next_suggestion
DSP
621,051
[ "let", "isExtentSigned", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredica...
LLVM
Hexagon
TD
next_suggestion
DSP
621,052
[ "let", "isPredicated", "=", "<NUM_LIT>", ";" ]
[ "def", "J4_cmpgt_fp1_jump_nt", ":", "HInst", "<", "(", "outs", ")", ",", "(", "ins", "GeneralSubRegs", ":", "$", "Rs16", ",", "GeneralSubRegs", ":", "$", "Rt16", ",", "b30_2Imm", ":", "$", "Ii", ")", ",", "<STR_LIT>", ",", "tc_56336eb0", ",", "TypeCJ", ...
LLVM
TPC
TD
next_suggestion
Virtual ISA
621,053
[ "let", "OutOfSlotData", "=", "<NUM_LIT>", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "acc", ";", "bits", "<", "<NUM_LIT>", ">", "pred", ";", "let", "Dest", "=", "dest", ";", "let", "SrcA", "=", "op1", ";", "let", "SrcB", "=", "op2", ";", "let", "OperandType", "=", "optype", ";", "let", "Switches", "="...
GCC
s390
CPP
program_repair
MPU
621,054
[ "<FIXS>", "t", "=", "build2", "(", "POINTER_PLUS_EXPR", ",", "ptr_type_node", ",", "t", ",", "size_int", "(", "UNITS_PER_WORD", "-", "size", ")", ")", ";", "<FIXE>", "<FIXS>", "t", "=", "build2", "(", "POINTER_PLUS_EXPR", ",", "ptr_type_node", ",", "t", ",...
[ "t", "=", "ovf", ";", "if", "(", "size", "UNITS_PER_WORD", ")", "<BUGS>", "t", "=", "build2", "(", "PLUS_EXPR", ",", "ptr_type_node", ",", "t", ",", "fold_convert", "(", "ptr_type_node", ",", "size_int", "(", "UNITS_PER_WORD", "-", "size", ")", ")", ")",...
GCC
i386
CPP
next_suggestion
CPU
621,055
[ "}" ]
[ "extern", "_", "_", "inline", "_", "_", "mmask32", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm512_cmpgt_epu16_mask", "(", "_", "_", "m512i", "_", "_", ...
GCC
arm
MD
next_suggestion
CPU
621,056
[ "(", "xor", ":", "VDQ", "(", "match_operand", ":", "VDQ", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_expand", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "VDQ", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
Hexagon
TD
next_suggestion
DSP
621,057
[ "let", "Uses", "=", "[", "USR", "]", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isFP", "=", "<NUM_LIT>", ";" ]
GCC
i386
CPP
stmt_completion
CPU
621,058
[ ",", "(", "_", "_", "v16qi", ")", "_", "_", "B", ",", "(", "_", "_", "mmask16", ")", "_", "_", "U", ")", ";" ]
[ "return", "(", "_", "_", "m128i", ")", "_", "_", "builtin_ia32_vpermi2varqi128_mask", "(", "(", "_", "_", "v16qi", ")", "_", "_", "A", ",", "(", "_", "_", "v16qi", ")", "_", "_", "I" ]
LLVM
ARM
TD
next_suggestion
CPU
621,059
[ "}", "]", ",", "vfp_f32imm_xform", ">", "{", "let", "PrintMethod", "=", "<STR_LIT>", ";" ]
[ "def", "vfp_f32imm", ":", "Operand", "<", "f32", ">", ",", "PatLeaf", "<", "(", "f32", "fpimm", ")", ",", "[", "{", "return", "ARM_AM", ":", ":", "getFP32Imm", "(", "N", "-", ">", "getValueAPF", "(", ")", ")", "!", "=", "-", "<NUM_LIT>", ";" ]
LLVM
TPC
CPP
next_suggestion
Virtual ISA
621,060
[ "}" ]
[ "return", "false", ";", "case", "Instruction", "::", "Add", ":", "case", "Instruction", "::", "Mul", ":", "case", "Instruction", "::", "Or", ":", "case", "Instruction", "::", "Xor", ":", "case", "Instruction", "::", "And", ":", "case", "Instruction", "::",...
LLVM
AArch64
TD
next_suggestion
CPU
621,061
[ "}" ]
[ "def", "_4H", ":", "N2VShiftAdd", "<", "<NUM_LIT>", ",", "u", ",", "opcode", ",", "asmop", ",", "<STR_LIT>", ",", "VPR64", ",", "v4i16", ",", "shr_imm16", ",", "OpNode", ">", "{", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>"...
LLVM
ARM
CPP
stmt_completion
CPU
621,062
[ "Mask", "->", "getType", "(", ")", "}", ",", "{", "Ptr", ",", "Builder", ".", "getInt32", "(", "Increment", ")", ",", "Input", ",", "Mask", "}", ")", ";" ]
[ "LLVM_DEBUG", "(", "dbgs", "(", ")", "<<", "<STR_LIT>", "masked scatters: storing to a vector of pointers\\n", "<STR_LIT>", ")", ";", "if", "(", "match", "(", "Mask", ",", "m_One", "(", ")", ")", ")", "return", "Builder", ".", "CreateIntrinsic", "(", "Intrinsic"...
LLVM
AArch64
CPP
code_generation
CPU
621,063
[ "bool", "AArch64TargetLowering", "::", "isExtractSubvectorCheap", "(", "EVT", "ResVT", ",", "EVT", "SrcVT", ",", "unsigned", "Index", ")", "const", "{", "if", "(", "!", "isOperationLegalOrCustom", "(", "ISD", "::", "EXTRACT_SUBVECTOR", ",", "ResVT", ")", ")", ...
[ "Return", "true", "if", "EXTRACT_SUBVECTOR", "is", "cheap", "for", "this", "result", "type", "with", "this", "index", "." ]
LLVM
Hexagon
TD
stmt_completion
DSP
621,064
[ ">", "Pe4", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rs32", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "bits", "<", "<NUM_LIT>", ">", "Rt32", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rt32", "{", "<NUM_LIT>", "-", ...
LLVM
Cpu0
CPP
next_suggestion
CPU
621,065
[ "OutStreamer", "->", "EmitRawText", "(", "StringRef", "(", "<STR_LIT>", "\\t.set\\treorder", "<STR_LIT>", ")", ")", ";" ]
[ "if", "(", "OutStreamer", "->", "hasRawTextSupport", "(", ")", ")", "{", "if", "(", "Cpu0MFI", "->", "getEmitNOAT", "(", ")", ")", "OutStreamer", "->", "EmitRawText", "(", "StringRef", "(", "<STR_LIT>", "\\t.set\\tat", "<STR_LIT>", ")", ")", ";", "OutStreame...
LLVM
AMDGPU
CPP
next_suggestion
GPU
621,066
[ "}" ]
[ "bool", "hasVcmpxPermlaneHazard", "(", ")", "const", "{", "return", "HasVcmpxPermlaneHazard", ";" ]
GCC
rs6000
MD
stmt_completion
CPU
621,067
[ "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]" ]
[ "(", "unspec", ":", "CCFP", "[", "(", "match_operand", ":", "VSX_B", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "VSX_B" ]
LLVM
TPC
CPP
next_suggestion
Virtual ISA
621,068
[ "}" ]
[ "SMLoc", "getStartLoc", "(", ")", "const", "override", "{", "return", "StartLoc", ";" ]
GCC
loongarch
CPP
stmt_completion
CPU
621,069
[ "return", "true", ";" ]
[ "static", "bool", "loongarch_frame_pointer_required", "(", "void", ")", "{", "if", "(", "cfun", "->", "calls_alloca", ")" ]
LLVM
AMDGPU
CPP
code_generation
GPU
621,070
[ "bool", "SIOptimizeExecMaskingPreRA", "::", "runOnMachineFunction", "(", "MachineFunction", "&", "MF", ")", "{", "if", "(", "skipFunction", "(", "MF", ".", "getFunction", "(", ")", ")", ")", "return", "false", ";", "const", "GCNSubtarget", "&", "ST", "=", "M...
[ "runOnMachineFunction", "-", "Emit", "the", "function", "body", "." ]
LLVM
AMDGPU
TD
next_suggestion
GPU
621,071
[ "let", "Word1", "{", "<NUM_LIT>", "}", "=", "dst_rel", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "clamp", ";", "bits", "<", "<NUM_LIT>", ">", "dst_sel", "=", "dst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "bits", "<", "<NUM_LIT>", ">", "dst_chan", "=", "dst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let",...
LLVM
ARM
CPP
next_suggestion
CPU
621,072
[ "MachineConstantPool", "*", "ConstantPool", "=", "MF", ".", "getConstantPool", "(", ")", ";" ]
[ "emitLoadConstPool", "(", "MachineBasicBlock", "&", "MBB", ",", "MachineBasicBlock", "::", "iterator", "&", "MBBI", ",", "DebugLoc", "dl", ",", "unsigned", "DestReg", ",", "unsigned", "SubIdx", ",", "int", "Val", ",", "<STR_LIT>", "::", "<STR_LIT>", "Pred", ",...
LLVM
AArch64
TD
stmt_completion
CPU
621,073
[ "$", "LHS", ")", ",", "(", "i64", "<NUM_LIT>", ")", ")", ">", ";" ]
[ "def", "extract_high_v8i16", ":", "UnOpFrag", "<", "(", "extract_subvector", "(", "v8i16", "node", ":" ]
LLVM
P2
CPP
code_generation
MPU
621,074
[ "void", "P2InstrInfo", "::", "adjustStackPtr", "(", "unsigned", "SP", ",", "int64_t", "amount", ",", "MachineBasicBlock", "&", "MBB", ",", "MachineBasicBlock", "::", "iterator", "I", ")", "const", "{", "DebugLoc", "DL", "=", "I", "!=", "MBB", ".", "end", "...
[ "Adjust", "SP", "by", "Amount", "bytes", "." ]
LLVM
ARM
CPP
program_repair
CPU
621,075
[ "<FIXS>", "if", "(", "!", "MRI", ".", "isReserved", "(", "ARM", "::", "LR", ")", "&&", "!", "MRI", ".", "isPhysRegUsed", "(", "ARM", "::", "LR", ")", "&&", "!", "AFI", "->", "isThumb1OnlyFunction", "(", ")", ")", "<FIXE>" ]
[ "UnspilledCS1GPRs", ".", "erase", "(", "LRPos", ")", ";", "ForceLRSpill", "=", "false", ";", "<BUGS>", "if", "(", "!", "MRI", ".", "isReserved", "(", "ARM", "::", "LR", ")", "&&", "!", "MRI", ".", "isPhysRegUsed", "(", "ARM", "::", "LR", ")", ")", ...
LLVM
ARM
CPP
stmt_completion
CPU
621,076
[ ",", "Range", ")", ";" ]
[ "return", "getParser", "(", ")", ".", "Warning", "(", "L", ",", "Msg" ]
LLVM
AMDGPU
TD
next_suggestion
GPU
621,077
[ "}" ]
[ "class", "R600ALU_Word0", ":", "R600_ALU_LDS_Word0", "{", "bits", "<", "<NUM_LIT>", ">", "src0_neg", ";", "bits", "<", "<NUM_LIT>", ">", "src1_neg", ";", "let", "Word0", "{", "<NUM_LIT>", "}", "=", "src0_neg", ";", "let", "Word0", "{", "<NUM_LIT>", "}", "=...
LLVM
X86
CPP
program_repair
CPU
621,078
[ "<FIXS>", "static", "void", "writeGadgetGraph", "(", "raw_ostream", "&", "OS", ",", "MachineFunction", "&", "MF", ",", "<FIXE>" ]
[ "AU", ".", "setPreservesCFG", "(", ")", ";", "}", "<BUGS>", "static", "void", "WriteGadgetGraph", "(", "raw_ostream", "&", "OS", ",", "MachineFunction", "&", "MF", ",", "<BUGE>", "MachineGadgetGraph", "*", "G", ")", "{", "WriteGraph", "(", "OS", ",", "G", ...
LLVM
AArch64
TD
next_suggestion
CPU
621,079
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "MRm", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "Imm", "{", "<NUM_LIT>", "}", ";" ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
621,080
[ "if", "(", "isRFE", "(", "MI", "->", "getOpcode", "(", ")", ")", "&&", "checkRFEHazards", "(", "MI", ")", ">", "<NUM_LIT>", ")", "return", "NoopHazard", ";" ]
[ "ScheduleHazardRecognizer", "::", "HazardType", "GCNHazardRecognizer", "::", "getHazardType", "(", "SUnit", "*", "SU", ",", "int", "Stalls", ")", "{", "MachineInstr", "*", "MI", "=", "SU", "->", "getInstr", "(", ")", ";", "if", "(", "SIInstrInfo", "::", "isS...
LLVM
AMDGPU
TD
next_suggestion
GPU
621,081
[ "}" ]
[ "bits", "<", "<NUM_LIT>", ">", "offen", "=", "!", "if", "(", "!", "eq", "(", "addrKind", ",", "BUFAddrKind", ".", "OffEn", ")", ",", "<NUM_LIT>", ",", "!", "if", "(", "!", "eq", "(", "addrKind", ",", "BUFAddrKind", ".", "BothEn", ")", ",", "<NUM_LI...
GCC
i386
MD
next_suggestion
CPU
621,082
[ "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")" ]
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set", "(", "attr", "<STR_LIT>", ")", "(", "if_then_else", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", ")", "(", "const_string", "<STR_LIT>", ")", "(", "const_string", "<STR_LIT>", ")", ")", ")" ]
LLVM
Hexagon
CPP
next_suggestion
DSP
621,083
[ "case", "Hexagon", "::", "DoubleRegsRegClassID", ":" ]
[ "unsigned", "HexagonEarlyIfConversion", "::", "buildMux", "(", "MachineBasicBlock", "*", "B", ",", "MachineBasicBlock", "::", "iterator", "At", ",", "const", "TargetRegisterClass", "*", "DRC", ",", "unsigned", "PredR", ",", "unsigned", "TR", ",", "unsigned", "TSR"...
GCC
rs6000
CPP
stmt_completion
CPU
621,084
[ "=", "_", "_", "b7", ";" ]
[ "_", "_", "res", ".", "as_char", "[", "<NUM_LIT>", "]", "=", "_", "_", "b3", ";", "_", "_", "res", ".", "as_char", "[", "<NUM_LIT>", "]", "=", "_", "_", "b4", ";", "_", "_", "res", ".", "as_char", "[", "<NUM_LIT>", "]", "=", "_", "_", "b5", ...
LLVM
CellSPU
CPP
stmt_completion
MPU
621,085
[ ")", ")", ";" ]
[ "printOp", "(", "MI", "->", "getOperand", "(", "OpNo" ]
LLVM
Hexagon
CPP
next_suggestion
DSP
621,086
[ "return", "MCDisassembler", "::", "Success", ";" ]
[ "static", "DecodeStatus", "DecodeIntRegsRegisterClass", "(", "MCInst", "&", "Inst", ",", "unsigned", "RegNo", ",", "uint64_t", ",", "void", "const", "*", "Decoder", ")", "{", "if", "(", "RegNo", ">", "<NUM_LIT>", ")", "return", "MCDisassembler", "::", "Fail", ...
GCC
nds32
MD
stmt_completion
CPU
621,087
[ "match_test", "<STR_LIT>", ")" ]
[ "(", "and", "(", "match_code", "<STR_LIT>", ")", "(", "and", "(" ]
LLVM
X86
CPP
code_generation
CPU
621,088
[ "void", "X86FrameLowering", "::", "emitEpilogue", "(", "MachineFunction", "&", "MF", ",", "MachineBasicBlock", "&", "MBB", ")", "const", "{", "const", "MachineFrameInfo", "&", "MFI", "=", "MF", ".", "getFrameInfo", "(", ")", ";", "X86MachineFunctionInfo", "*", ...
[ "Insert", "epilog", "code", "into", "the", "function", "." ]
LLVM
CellSPU
TD
stmt_completion
MPU
621,089
[ "<", "v4i32", ">", ";" ]
[ "def", "v4i32", ":", "SHLQBYVecInst" ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
621,090
[ "unsigned", "MinMask", "=", "std", "::", "min", "(", "CI", ".", "DMask", ",", "Paired", ".", "DMask", ")", ";" ]
[ "int", "Idx", "=", "AMDGPU", "::", "getNamedOperandIdx", "(", "CI", ".", "I", "->", "getOpcode", "(", ")", ",", "op", ")", ";", "if", "(", "AMDGPU", "::", "getNamedOperandIdx", "(", "Paired", ".", "I", "->", "getOpcode", "(", ")", ",", "op", ")", "...
LLVM
AArch64
CPP
code_generation
CPU
621,091
[ "bool", "AArch64FrameLowering", "::", "canUseAsPrologue", "(", "const", "MachineBasicBlock", "&", "MBB", ")", "const", "{", "const", "MachineFunction", "*", "MF", "=", "MBB", ".", "getParent", "(", ")", ";", "MachineBasicBlock", "*", "TmpMBB", "=", "const_cast",...
[ "Check", "whether", "or", "not", "the", "given", "MBB", "can", "be", "used", "as", "a", "prologue", "for", "the", "target", "." ]
GCC
aarch64
CPP
code_generation
CPU
621,092
[ "static", "bool", "aarch64_return_in_memory", "(", "const_tree", "type", ",", "const_tree", "fndecl", "ATTRIBUTE_UNUSED", ")", "{", "HOST_WIDE_INT", "size", ";", "machine_mode", "ag_mode", ";", "int", "count", ";", "if", "(", "!", "AGGREGATE_TYPE_P", "(", "type", ...
[ "Implement", "TARGET_RETURN_IN_MEMORY", ".", "If", "the", "type", "T", "of", "the", "result", "of", "a", "function", "is", "such", "that", "void", "func", "(", "T", "arg", ")", "would", "require", "that", "arg", "be", "passed", "as", "a", "value", "in", ...
GCC
microblaze
MD
stmt_completion
MPU
621,093
[ "<NUM_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_predicate", "<STR_LIT>", "(", "ior", "(", "match_operand" ]
LLVM
AMDGPU
TD
next_suggestion
GPU
621,094
[ "}" ]
[ "let", "MIOperandInfo", "=", "(", "ops", "R600_TReg32_X", ":", "$", "ptr", ",", "i32imm", ":", "$", "index", ")", ";", "let", "PrintMethod", "=", "<STR_LIT>", ";" ]
LLVM
M68k
CPP
next_suggestion
MPU
621,095
[ "}" ]
[ "Inst", ".", "setLoc", "(", "Loc", ")", ";", "Out", ".", "emitInstruction", "(", "Inst", ",", "STI", ")", ";", "return", "false", ";" ]
LLVM
TPC
TD
stmt_completion
Virtual ISA
621,096
[ "<STR_LIT>", ";" ]
[ "class", "VpuInst_MovIType", "<", "bits", "<", "<NUM_LIT>", ">", "opc", ",", "RegisterClass", "Rdst", ",", "Operand", "Isrc", ",", "string", "asmstr", ",", "Operand", "Pred", ">", ":", "VectorInstShort", "<", "opc", ",", "asmstr", ">", "{", "let", "OutOper...
LLVM
CSKY
CPP
next_suggestion
CPU
621,097
[ "else", "if", "(", "v2sf", "&&", "<STR_LIT>", "::", "<STR_LIT>", ".", "contains", "(", "SrcReg", ")", "&&", "<STR_LIT>", "::", "<STR_LIT>", ".", "contains", "(", "DestReg", ")", ")", "Opcode", "=", "<STR_LIT>", "::", "<STR_LIT>", ";" ]
[ "BuildMI", "(", "MBB", ",", "I", ",", "DL", ",", "get", "(", "<STR_LIT>", "::", "<STR_LIT>", ")", ",", "DestReg", ")", ".", "addImm", "(", "<NUM_LIT>", ")", ";", "BuildMI", "(", "MBB", ",", "I", ",", "DL", ",", "get", "(", "<STR_LIT>", "::", "<ST...
LLVM
ARM
TD
next_suggestion
CPU
621,098
[ "}" ]
[ "let", "EncoderMethod", "=", "<STR_LIT>", "#", "shift", "#", "<STR_LIT>", ";", "let", "DecoderMethod", "=", "<STR_LIT>", "#", "shift", "#", "<STR_LIT>", ";", "let", "MIOperandInfo", "=", "(", "ops", "tGPR", ":", "$", "base", ",", "i32imm", ":", "$", "off...
LLVM
AArch64
TD
next_suggestion
CPU
621,099
[ "}" ]
[ "class", "BaseCRC32", "<", "bit", "sf", ",", "bits", "<", "<NUM_LIT>", ">", "sz", ",", "bit", "C", ",", "RegisterClass", "StreamReg", ",", "SDPatternOperator", "OpNode", ",", "string", "asm", ">", ":", "I", "<", "(", "outs", "GPR32", ":", "$", "Rd", ...