Compiler_Type stringclasses 2
values | Target stringclasses 176
values | Programming Language stringclasses 3
values | Task stringclasses 4
values | Target_Type stringclasses 7
values | Idx int64 0 636k | Ground_Truth listlengths 0 2.32k | Input listlengths 1 1.02k |
|---|---|---|---|---|---|---|---|
LLVM | Mips | CPP | next_suggestion | CPU | 621,100 | [
"}"
] | [
"DebugLoc",
"DL",
";",
"if",
"(",
"I",
"!=",
"MBB",
".",
"end",
"(",
")",
")",
"DL",
"=",
"I",
"->",
"getDebugLoc",
"(",
")",
";",
"MachineMemOperand",
"*",
"MMO",
"=",
"GetMemOperand",
"(",
"MBB",
",",
"FI",
",",
"MachineMemOperand",
"::",
"MOLoad",... |
LLVM | Mips | TD | next_suggestion | CPU | 621,101 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"rs",
";"
] | [
"class",
"ARITH_FM_MM16",
"<",
"bit",
"funct",
">",
"{",
"bits",
"<",
"<NUM_LIT>",
">",
"rd",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"rt",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"rs",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"Inst",
";",
"let",
"Inst",
"{",
"... |
LLVM | AArch64 | CPP | next_suggestion | CPU | 621,102 | [
"CmpInstr",
".",
"setDesc",
"(",
"MCID",
")",
";"
] | [
"assert",
"(",
"CmpInstr",
".",
"getParent",
"(",
")",
")",
";",
"assert",
"(",
"MRI",
")",
";",
"int",
"DeadNZCVIdx",
"=",
"CmpInstr",
".",
"findRegisterDefOperandIdx",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
",",
"true",
")",
";",
"if",
"(",
"DeadNZCVIdx",
... |
LLVM | ARM | CPP | next_suggestion | CPU | 621,103 | [
"if",
"(",
"isUpdating",
")",
"ReplaceUses",
"(",
"SDValue",
"(",
"N",
",",
"NumVecs",
"+",
"<NUM_LIT>",
")",
",",
"SDValue",
"(",
"VLdDup",
",",
"<NUM_LIT>",
")",
")",
";"
] | [
"}",
"Ops",
".",
"push_back",
"(",
"Pred",
")",
";",
"Ops",
".",
"push_back",
"(",
"Reg0",
")",
";",
"Ops",
".",
"push_back",
"(",
"Chain",
")",
";",
"unsigned",
"ResTyElts",
"=",
"(",
"NumVecs",
"==",
"<NUM_LIT>",
")",
"?",
"<NUM_LIT>",
":",
"NumVec... |
GCC | i386 | CPP | stmt_completion | CPU | 621,104 | [
";"
] | [
"gcc_assert",
"(",
"(",
"REG_P",
"(",
"src",
")",
"&&",
"GET_MODE",
"(",
"src",
")",
"==",
"DImode",
")",
"||",
"(",
"SUBREG_P",
"(",
"src",
")",
"&&",
"GET_MODE",
"(",
"src",
")",
"==",
"V2DImode",
")",
")",
";",
"if",
"(",
"REG_P",
"(",
"src",
... |
LLVM | AArch64 | TD | next_suggestion | CPU | 621,105 | [
"return",
"AArch64BTIHint",
":",
":",
"lookupBTIByEncoding",
"(",
"MCOp",
".",
"getImm",
"(",
")",
"^",
"<NUM_LIT>",
")",
"!",
"=",
"nullptr",
";"
] | [
"let",
"PrintMethod",
"=",
"<STR_LIT>",
";",
"let",
"MCOperandPredicate",
"=",
"[",
"{",
"if",
"(",
"!",
"MCOp",
".",
"isImm",
"(",
")",
")",
"return",
"false",
";"
] |
LLVM | ARM | CPP | program_repair | CPU | 621,106 | [
"<FIXS>",
"if",
"(",
"!",
"produceSameValue",
"(",
"*",
"Def0",
",",
"*",
"Def1",
",",
"MRI",
")",
")",
"<FIXE>",
"<FIXS>",
"for",
"(",
"unsigned",
"i",
"=",
"<NUM_LIT>",
",",
"e",
"=",
"MI0",
".",
"getNumOperands",
"(",
")",
";",
"i",
"!=",
"e",
... | [
"MachineInstr",
"*",
"Def1",
"=",
"MRI",
"->",
"getVRegDef",
"(",
"Addr1",
")",
";",
"<BUGS>",
"if",
"(",
"!",
"produceSameValue",
"(",
"Def0",
",",
"Def1",
",",
"MRI",
")",
")",
"<BUGE>",
"return",
"false",
";",
"}",
"<BUGS>",
"for",
"(",
"unsigned",
... |
LLVM | X86 | CPP | program_repair | CPU | 621,107 | [
"<FIXS>",
"const",
"Register",
"DefReg",
"=",
"I",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getReg",
"(",
")",
";",
"<FIXE>"
] | [
"assert",
"(",
"(",
"Opc",
"==",
"TargetOpcode",
"::",
"G_FRAME_INDEX",
"||",
"Opc",
"==",
"TargetOpcode",
"::",
"G_GEP",
")",
"&&",
"<STR_LIT>",
"unexpected instruction",
"<STR_LIT>",
")",
";",
"<BUGS>",
"const",
"unsigned",
"DefReg",
"=",
"I",
".",
"getOpera... |
LLVM | X86 | CPP | stmt_completion | CPU | 621,108 | [
"else",
"{"
] | [
"return",
"true",
";",
"}",
"if",
"(",
"Subtarget",
".",
"hasAVX512",
"(",
")",
"&&",
"MaskVT",
".",
"is512BitVector",
"(",
")",
")",
"{",
"SmallVector",
"<",
"int",
",",
"<NUM_LIT>",
">",
"RepeatedMask",
";",
"if",
"(",
"is256BitLaneRepeatedShuffleMask",
... |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 621,109 | [
",",
"Hi",
",",
"Op",
"->",
"getFlags",
"(",
")",
")",
";"
] | [
"assert",
"(",
"VT",
"==",
"MVT",
"::",
"v4f16",
"||",
"VT",
"==",
"MVT",
"::",
"v4i16",
")",
";",
"SDValue",
"Lo",
",",
"Hi",
";",
"std",
"::",
"tie",
"(",
"Lo",
",",
"Hi",
")",
"=",
"DAG",
".",
"SplitVectorOperand",
"(",
"Op",
".",
"getNode",
... |
LLVM | AArch64 | TD | stmt_completion | CPU | 621,110 | [
"Neon_mla",
">",
";"
] | [
"def",
"MLAvvv_8H",
":",
"NeonI_3VSame_Constraint_impl",
"<",
"<STR_LIT>",
",",
"<STR_LIT>",
",",
"VPR128",
",",
"v8i16",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
","
] |
LLVM | AArch64 | TD | stmt_completion | CPU | 621,111 | [
"]",
">",
";"
] | [
"def",
"SDT_AArch64Dup",
":",
"SDTypeProfile",
"<",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"[",
"SDTCisVec",
"<",
"<NUM_LIT>",
">"
] |
GCC | pa | MD | program_repair | CPU | 621,112 | [
"<FIXS>",
"{",
"op",
"=",
"XEXP",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"<NUM_LIT>",
")",
"if",
"(",
"GET_CODE",
"(",
"op",
")",
"=",
"=",
"SYMBOL_REF",
")",
"{",
"if",
"(",
"TARGET_HPUX",
"&",
"&",
"!",
"TARGET_DISABLE_FPREGS",
"&",
"&",
"!",... | [
"rtx",
"oprtx",
"dst",
"=",
"operands",
"[",
"<NUM_LIT>",
"]",
"rtx",
"nb",
"=",
"operands",
"[",
"<NUM_LIT>",
"]",
"if",
"(",
"TARGET_PORTABLE_RUNTIME",
")",
"op",
"=",
"force_reg",
"(",
"SImode",
",",
"XEXP",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
","... |
LLVM | SystemZ | TD | next_suggestion | CPU | 621,113 | [
"let",
"ValueCols",
"=",
"[",
"[",
"<STR_LIT>",
"]",
"]",
";"
] | [
"let",
"ColFields",
"=",
"[",
"<STR_LIT>",
"]",
";",
"let",
"KeyCol",
"=",
"[",
"<STR_LIT>",
"]",
";"
] |
LLVM | X86 | TD | stmt_completion | CPU | 621,114 | [
"addr",
":",
"$",
"src1",
")",
">",
";"
] | [
"def",
":",
"Pat",
"<",
"(",
"X86cmov",
"(",
"loadi64",
"addr",
":",
"$",
"src1",
")",
",",
"GR64",
":",
"$",
"src2",
",",
"X86_COND_NE",
",",
"EFLAGS",
")",
",",
"(",
"CMOVE64rm",
"GR64",
":",
"$",
"src2",
","
] |
LLVM | Hexagon | CPP | stmt_completion | DSP | 621,115 | [
";"
] | [
"}",
"if",
"(",
"hvxInsts",
".",
"size",
"(",
")",
">",
"<NUM_LIT>",
")",
"{",
"unsigned",
"startIdx",
",",
"usedUnits",
";",
"startIdx",
"=",
"usedUnits",
"=",
"<NUM_LIT>",
";",
"if",
"(",
"!",
"checkHVXPipes",
"(",
"hvxInsts",
",",
"startIdx",
",",
"... |
LLVM | LoongArch | CPP | stmt_completion | CPU | 621,116 | [
"<",
"Subtarget",
".",
"getGRLen",
"(",
")",
")",
")",
"return",
"false",
";"
] | [
"if",
"(",
"Subtarget",
".",
"isSoftFPABI",
"(",
")",
"&&",
"(",
"Type",
".",
"isFloatingPoint",
"(",
")",
"&&",
"!",
"Type",
".",
"isVector",
"(",
")",
"&&",
"Type",
".",
"getSizeInBits",
"(",
")"
] |
GCC | i386 | MD | stmt_completion | CPU | 621,117 | [
")"
] | [
"(",
"define_predicate",
"<STR_LIT>",
"(",
"if_then_else",
"(",
"match_code",
"<STR_LIT>"
] |
LLVM | R600 | CPP | next_suggestion | GPU | 621,118 | [
"}"
] | [
"bool",
"writeNopData",
"(",
"uint64_t",
"Count",
",",
"MCObjectWriter",
"*",
"OW",
")",
"const",
"override",
"{",
"return",
"true",
";"
] |
LLVM | Mips | CPP | stmt_completion | CPU | 621,119 | [
"(",
"AU",
")",
";"
] | [
"AU",
".",
"addRequired",
"<",
"MachineModuleInfo",
">",
"(",
")",
";",
"MachineFunctionPass",
"::",
"getAnalysisUsage"
] |
GCC | xtensa | MD | next_suggestion | MPU | 621,120 | [
"<STR_LIT>"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"mod",
":",
"SI",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR... |
GCC | rs6000 | CPP | next_suggestion | CPU | 621,121 | [
"}"
] | [
"static",
"_",
"_",
"inline",
"qword",
"si_ila",
"(",
"unsigned",
"int",
"imm",
")",
"{",
"return",
"(",
"(",
"qword",
")",
"(",
"vec_splat",
"(",
"(",
"vec_uint4",
")",
"(",
"si_from_uint",
"(",
"imm",
")",
")",
",",
"<NUM_LIT>",
")",
")",
")",
";... |
GCC | i386 | MD | program_repair | CPU | 621,122 | [
"<FIXS>",
"(",
"match_operand",
":",
"V16QI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"<FIXE>"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"V16QI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"vec_select",
":",
"V16QI",
"(",
"vec_concat",
":",
"V32QI",
"<BUGS>",
"(",
"match_operand",
":",
"V16QI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"<BUGE>... |
LLVM | AArch64 | CPP | stmt_completion | CPU | 621,123 | [
"nosha2",
"<STR_LIT>",
")",
";"
] | [
"break",
";",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
"::",
"ARMV8_4A",
":",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
"::",
"ARMV8_5A",
":",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
"::",
"ARMV8_6A",
":",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
"::",
"ARMV8_7A",... |
GCC | avr | MD | program_repair | MPU | 621,124 | [
"<FIXS>",
"(",
"set",
"(",
"match_operand",
":",
"ALL4",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"ALL4",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"<FIXE>",
"<FIXS>",
"<STR_LIT>",
"[",
"(",
"parallel",
"[",
"(",
"set",
"... | [
"(",
"define_peephole2",
"[",
"(",
"match_scratch",
":",
"QI",
"<NUM_LIT>",
"<STR_LIT>",
")",
"<BUGS>",
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>... |
GCC | avr | CPP | program_repair | MPU | 621,125 | [
"<FIXS>",
"||",
"regno",
"==",
"ARG_POINTER_REGNUM",
"||",
"regno",
"==",
"FRAME_POINTER_REGNUM",
")",
"<FIXE>"
] | [
"if",
"(",
"regno",
"==",
"REG_X",
"||",
"regno",
"==",
"REG_Y",
"||",
"regno",
"==",
"REG_Z",
"<BUGS>",
"||",
"regno",
"==",
"ARG_POINTER_REGNUM",
")",
"<BUGE>",
"{",
"ok",
"=",
"true",
";",
"}"
] |
LLVM | Hexagon | TD | stmt_completion | DSP | 621,126 | [
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"isPredica... |
LLVM | X86 | CPP | next_suggestion | CPU | 621,127 | [
"SDValue",
"StackSlot",
"=",
"DAG",
".",
"getFrameIndex",
"(",
"SSFI",
",",
"getPointerTy",
"(",
")",
")",
";"
] | [
"}",
"return",
"SDValue",
"(",
")",
";",
"}",
"assert",
"(",
"SrcVT",
".",
"getSimpleVT",
"(",
")",
"<=",
"MVT",
"::",
"i64",
"&&",
"SrcVT",
".",
"getSimpleVT",
"(",
")",
">=",
"MVT",
"::",
"i16",
"&&",
"<STR_LIT>",
"Unknown SINT_TO_FP to lower!",
"<STR_... |
GCC | alpha | MD | stmt_completion | MPU | 621,128 | [
")",
")",
")"
] | [
"<STR_LIT>",
"(",
"and",
"(",
"match_code",
"<STR_LIT>",
")",
"(",
"not",
"(",
"match_code",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
LLVM | AMDGPU | CPP | program_repair | GPU | 621,129 | [
"<FIXS>",
"bool",
"CanCommute",
"=",
"TII",
"->",
"findCommutedOpIndices",
"(",
"*",
"MI",
",",
"CommuteIdx0",
",",
"CommuteIdx1",
")",
";",
"<FIXE>"
] | [
"unsigned",
"CommuteIdx0",
"=",
"TargetInstrInfo",
"::",
"CommuteAnyOperandIndex",
";",
"unsigned",
"CommuteIdx1",
"=",
"TargetInstrInfo",
"::",
"CommuteAnyOperandIndex",
";",
"<BUGS>",
"bool",
"CanCommute",
"=",
"TII",
"->",
"findCommutedOpIndices",
"(",
"MI",
",",
"... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 621,130 | [
"cleanPotentialDisabledCFAlu",
"(",
"MI",
")",
";"
] | [
"TII",
"=",
"static_cast",
"<",
"const",
"R600InstrInfo",
"*",
">",
"(",
"MF",
".",
"getSubtarget",
"(",
")",
".",
"getInstrInfo",
"(",
")",
")",
";",
"for",
"(",
"MachineFunction",
"::",
"iterator",
"BB",
"=",
"MF",
".",
"begin",
"(",
")",
",",
"BB_... |
GCC | sparc | MD | stmt_completion | CPU | 621,131 | [
"<STR_LIT>",
")",
")"
] | [
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>"
] |
LLVM | ARM | CPP | stmt_completion | CPU | 621,132 | [
"N",
")",
";"
] | [
"void",
"addMemNegImm8OffsetOperands",
"(",
"MCInst",
"&",
"Inst",
",",
"unsigned",
"N",
")",
"const",
"{",
"addMemImm8OffsetOperands",
"(",
"Inst",
","
] |
LLVM | ARM | CPP | code_generation | CPU | 621,133 | [
"bool",
"Thumb1FrameLowering",
"::",
"restoreCalleeSavedRegisters",
"(",
"MachineBasicBlock",
"&",
"MBB",
",",
"MachineBasicBlock",
"::",
"iterator",
"MI",
",",
"const",
"std",
"::",
"vector",
"<",
"CalleeSavedInfo",
">",
"&",
"CSI",
",",
"const",
"TargetRegisterInf... | [
"restoreCalleeSavedRegisters",
"-",
"Issues",
"instruction",
"(",
"s",
")",
"to",
"restore",
"all",
"callee",
"saved",
"registers",
"and",
"returns",
"true",
"if",
"it",
"is",
"n't",
"possible",
"/",
"profitable",
"to",
"do",
"so",
"by",
"issuing",
"a",
"ser... |
LLVM | SystemZ | TD | next_suggestion | CPU | 621,134 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"op",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"XBD2",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"M3",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"V1",
"{",
"<NUM_LIT>",
"}",
";",
"let",
"Inst",
"{",
"<NUM... |
LLVM | ARM | TD | program_repair | CPU | 621,135 | [
"<FIXS>",
"[",
"(",
"set",
"rGPR",
":",
"$",
"Rd",
",",
"CPSR",
",",
"(",
"opnode",
"t2_so_reg",
":",
"$",
"ShiftedRm",
",",
"rGPR",
":",
"$",
"Rn",
")",
")",
"]",
">",
"{",
"<FIXE>"
] | [
"def",
"rs",
":",
"T2TwoRegShiftedReg",
"(",
"outs",
"rGPR",
":",
"$",
"Rd",
")",
",",
"(",
"ins",
"rGPR",
":",
"$",
"Rn",
",",
"t2_so_reg",
":",
"$",
"ShiftedRm",
")",
",",
"IIC_iALUsi",
",",
"!",
"strconcat",
"(",
"opc",
",",
"<STR_LIT>",
")",
",... |
GCC | sh | CPP | program_repair | CPU | 621,136 | [
"<FIXS>",
"But",
"don",
"'",
"t do this when not optimizing, since we wouldn",
"'",
"t",
"suppress",
"the",
"<FIXE>"
] | [
"jump",
"=",
"emit_jump_insn_after",
"(",
"gen_return",
"(",
")",
",",
"insn",
")",
";",
"if",
"(",
"optimize",
")"
] |
LLVM | X86 | TD | program_repair | CPU | 621,137 | [
"<FIXS>",
"<STR_LIT>",
",",
"[",
"]",
",",
"IIC_LAR_RM",
">",
",",
"TB",
",",
"OpSize16",
";",
"<FIXE>",
"<FIXS>",
"<STR_LIT>",
",",
"[",
"]",
",",
"IIC_LAR_RR",
">",
",",
"TB",
",",
"OpSize16",
";",
"<FIXE>",
"<FIXS>",
"OpSize32",
";",
"<FIXE>",
"<FIX... | [
"def",
"SWAPGS",
":",
"I",
"<NUM_LIT>",
",",
"MRM_F8",
",",
"(",
"outs",
")",
",",
"(",
"ins",
")",
",",
"<STR_LIT>",
",",
"[",
"]",
",",
"IIC_SWAPGS",
">",
",",
"TB",
";",
"def",
"LAR16rm",
":",
"I",
"<NUM_LIT>",
",",
"MRMSrcMem",
",",
"(",
"out... |
GCC | arm | CPP | stmt_completion | CPU | 621,138 | [
"_",
"b",
")",
";"
] | [
"return",
"_",
"_",
"builtin_mve_vqrshlq_n_sv8hi",
"(",
"_",
"_",
"a",
",",
"_"
] |
LLVM | SystemZ | TD | next_suggestion | CPU | 621,139 | [
"bits",
"<",
"<NUM_LIT>",
">",
"M3",
";"
] | [
"class",
"InstRIEb",
"<",
"bits",
"<",
"<NUM_LIT>",
">",
"op",
",",
"dag",
"outs",
",",
"dag",
"ins",
",",
"string",
"asmstr",
",",
"list",
"<",
"dag",
">",
"pattern",
">",
":",
"InstSystemZ",
"<",
"<NUM_LIT>",
",",
"outs",
",",
"ins",
",",
"asmstr",... |
LLVM | PowerPC | CPP | next_suggestion | CPU | 621,140 | [
"assert",
"(",
"LdSt",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"isReg",
"(",
")",
"&&",
"<STR_LIT>",
"Expected a reg operand.",
"<STR_LIT>",
")",
";"
] | [
"if",
"(",
"LdSt",
".",
"hasOrderedMemoryRef",
"(",
")",
"||",
"LdSt",
".",
"getNumExplicitOperands",
"(",
")",
"!=",
"<NUM_LIT>",
")",
"return",
"false",
";",
"if",
"(",
"LdSt",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"isFI",
"(",
")",
")",
"re... |
GCC | rs6000 | MD | program_repair | CPU | 621,141 | [
"<FIXS>",
"&",
"&",
"TARGET_HARD_FLOAT",
"&",
"&",
"TARGET_FPRS",
"&",
"&",
"TARGET_DOUBLE_FLOAT",
"<FIXE>"
] | [
"(",
"set",
"(",
"match_operand",
":",
"DF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"DF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"]",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_dup",
"<NUM_LIT>",
")"
] |
GCC | loongarch | CPP | stmt_completion | CPU | 621,142 | [
"evolution",
"(",
"<NUM_LIT>",
")",
",",
"evolution_set",
"(",
"<NUM_LIT>",
")",
"{"
] | [
"base",
"(",
"<NUM_LIT>",
")",
",",
"fpu",
"(",
"<NUM_LIT>",
")",
",",
"simd",
"(",
"<NUM_LIT>",
")",
","
] |
GCC | arm | CPP | stmt_completion | CPU | 621,143 | [
"i",
";"
] | [
"_",
"_",
"rv",
".",
"_",
"_",
"o",
"=",
"_",
"_",
"builtin_neon_vld2_dupdi",
"(",
"(",
"const",
"_",
"_",
"builtin_neon_di",
"*",
")",
"_",
"_",
"a",
")",
";",
"return",
"_",
"_",
"rv",
".",
"_",
"_"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 621,144 | [
"let",
"opExtendable",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"isPredicated",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicatedFalse",
"=",
"<NUM_LIT>",
";",
"let",
"isTerminator",
"=",
"<NUM_LIT>",
";",
"let",
"isBranch",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicatedNew",
"=",
"<NUM_LIT>",
";",
"let",
"cofRelax1",
"=",
"... |
LLVM | Mips | TD | stmt_completion | CPU | 621,145 | [
",",
"node",
":",
"$",
"idx",
",",
"i64",
")",
">",
";"
] | [
"def",
"vextract_sext_i64",
":",
"PatFrag",
"<",
"(",
"ops",
"node",
":",
"$",
"vec",
",",
"node",
":",
"$",
"idx",
")",
",",
"(",
"MipsVExtractSExt",
"node",
":",
"$",
"vec"
] |
GCC | h8300 | MD | stmt_completion | MPU | 621,146 | [
"<STR_LIT>",
")"
] | [
"(",
"and",
"(",
"match_code"
] |
GCC | sparc | MD | stmt_completion | CPU | 621,147 | [
")"
] | [
"(",
"define_delay",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"not",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"[",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"nil"
] |
LLVM | ARM | CPP | next_suggestion | CPU | 621,148 | [
"LLVM_DEBUG",
"(",
"dbgs",
"(",
")",
"<<",
"<STR_LIT>",
"masked scatters: storing to a vector of pointers\\n",
"<STR_LIT>",
")",
";"
] | [
"Value",
"*",
"MVEGatherScatterLowering",
"::",
"tryCreateMaskedScatterBase",
"(",
"IntrinsicInst",
"*",
"I",
",",
"Value",
"*",
"Ptr",
",",
"IRBuilder",
"<",
">",
"&",
"Builder",
",",
"int64_t",
"Increment",
")",
"{",
"using",
"namespace",
"PatternMatch",
";",
... |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 621,149 | [
",",
"int",
"&",
"FrameIndex",
")",
"const",
"{"
] | [
"bool",
"AMDGPUInstrInfo",
"::",
"hasStoreFromStackSlot",
"(",
"const",
"MachineInstr",
"*",
"MI",
",",
"const",
"MachineMemOperand",
"*",
"&",
"MMO"
] |
GCC | s390 | MD | next_suggestion | MPU | 621,150 | [
"<STR_LIT>"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"HI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"bswap",
":",
"HI",
"(",
"match_operand",
":",
"HI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
"<STR_LIT>"
] |
GCC | nds32 | CPP | stmt_completion | CPU | 621,151 | [
"basic_align",
";"
] | [
"at_least_align_to_word",
"=",
"true",
";",
"break",
";",
"default",
":",
"at_least_align_to_word",
"=",
"false",
";",
"break",
";",
"}",
"if",
"(",
"at_least_align_to_word",
"&&",
"(",
"basic_align",
"<",
"BITS_PER_WORD",
")",
")",
"return",
"BITS_PER_WORD",
";... |
LLVM | ARM | TD | stmt_completion | CPU | 621,152 | [
",",
"?",
"}",
",",
"<STR_LIT>",
">",
";"
] | [
"def",
"VST3q32",
":",
"VST3D",
"<",
"<NUM_LIT>",
",",
"{",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>"
] |
LLVM | Mips | TD | next_suggestion | CPU | 621,153 | [
"string",
"AsmString",
"=",
"!",
"strconcat",
"(",
"instr_asm",
",",
"<STR_LIT>",
")",
";"
] | [
"dag",
"OutOperandList",
"=",
"(",
"outs",
"ROWD",
":",
"$",
"wd",
")",
";",
"dag",
"InOperandList",
"=",
"(",
"ins",
"ROWS",
":",
"$",
"ws",
",",
"SplatImm",
".",
"OpClass",
":",
"$",
"imm",
")",
";"
] |
GCC | pa | MD | stmt_completion | CPU | 621,154 | [
")",
"]"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"zero_extend",
":",
"DI",
"(",
"match_operand",
":",
"HI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")"
] |
LLVM | X86 | CPP | stmt_completion | CPU | 621,155 | [
"get231Opcode",
"(",
")",
";"
] | [
"unsigned",
"Opc",
"=",
"MI",
".",
"getOpcode",
"(",
")",
";",
"assert",
"(",
"!",
"(",
"FMA3Group",
".",
"isIntrinsic",
"(",
")",
"&&",
"(",
"SrcOpIdx1",
"==",
"<NUM_LIT>",
"||",
"SrcOpIdx2",
"==",
"<NUM_LIT>",
")",
")",
"&&",
"<STR_LIT>",
"Intrinsic in... |
LLVM | Hexagon | TD | next_suggestion | DSP | 621,156 | [
"let",
"BaseOpcode",
"=",
"<STR_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"hasNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"opNewValue",
"=",
"<NUM_LIT>",
";",
"let",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 621,157 | [
"let",
"isExtentSigned",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"isPredicateLate",
"=",
"<NUM_LIT>",
";",
"let",
"cofRelax1",
"=",
"<NUM_LIT>",
";",
"let",
"cofRelax2",
"=",
"<NUM_LIT>",
";",
"let",
"Defs",
"=",
"[",
"LC0",
",",
"P3",
",",
"SA0",
",",
"USR",
"]",
";",
"let",
"isExtendable",
"=",
"<NUM_LIT>",
... |
GCC | i386 | MD | stmt_completion | CPU | 621,158 | [
")",
")",
")"
] | [
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
GCC | i386 | CPP | next_suggestion | CPU | 621,159 | [
"}"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m256i",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm512_mask_cvtusepi32_epi16",
"(",
"_",
"_",
"m256i",
"_",
"_... |
LLVM | PowerPC | CPP | stmt_completion | CPU | 621,160 | [
")",
")",
"&&",
"(",
"getImm",
"(",
")",
"&",
"<NUM_LIT>",
")",
"==",
"<NUM_LIT>",
")",
";",
"}"
] | [
"bool",
"isDirectBr",
"(",
")",
"const",
"{",
"return",
"Kind",
"==",
"Expression",
"||",
"(",
"Kind",
"==",
"Immediate",
"&&",
"isInt",
"<",
"<NUM_LIT>",
">",
"(",
"getImm",
"("
] |
LLVM | Mips | CPP | stmt_completion | CPU | 621,161 | [
"JR16_MM",
";"
] | [
"case",
"Mips",
"::",
"JAL",
":",
"case",
"Mips",
"::",
"JAL_MM",
":",
"return",
"Mips",
"::",
"JALS_MM",
";",
"case",
"Mips",
"::",
"JALR",
":",
"return",
"Mips",
"::",
"JALRS_MM",
";",
"case",
"Mips",
"::",
"JALR16_MM",
":",
"return",
"Mips",
"::",
... |
LLVM | Hexagon | TD | stmt_completion | DSP | 621,162 | [
"=",
"<NUM_LIT>",
";"
] | [
"def",
"C4_addipc",
":",
"HInst",
"<",
"(",
"outs",
"IntRegs",
":",
"$",
"Rd32",
")",
",",
"(",
"ins",
"u32_0Imm",
":",
"$",
"Ii",
")",
",",
"<STR_LIT>",
",",
"tc_a813cf9a",
",",
"TypeCR",
">",
",",
"Enc_607661",
"{",
"let",
"Inst",
"{",
"<NUM_LIT>",... |
LLVM | XCore | CPP | next_suggestion | MPU | 621,163 | [
"}"
] | [
"addPass",
"(",
"createXCoreISelDag",
"(",
"getXCoreTargetMachine",
"(",
")",
",",
"getOptLevel",
"(",
")",
")",
")",
";",
"return",
"false",
";"
] |
GCC | i386 | CPP | stmt_completion | CPU | 621,164 | [
")",
"_",
"_",
"C",
",",
"(",
"_",
"_",
"mmask16",
")",
"_",
"_",
"U",
",",
"_",
"MM_FROUND_CUR_DIRECTION",
")",
";"
] | [
"return",
"(",
"_",
"_",
"m512",
")",
"_",
"_",
"builtin_ia32_vfnmsubps512_mask",
"(",
"(",
"_",
"_",
"v16sf",
")",
"_",
"_",
"A",
",",
"(",
"_",
"_",
"v16sf",
")",
"_",
"_",
"B",
",",
"(",
"_",
"_",
"v16sf"
] |
LLVM | Hexagon | CPP | next_suggestion | DSP | 621,165 | [
"BT",
".",
"put",
"(",
"BitTracker",
"::",
"RegisterRef",
"(",
"NewR",
")",
",",
"RC",
")",
";"
] | [
"if",
"(",
"!",
"matchPackhl",
"(",
"RD",
".",
"Reg",
",",
"RC",
",",
"Rs",
",",
"Rt",
")",
")",
"return",
"false",
";",
"MachineBasicBlock",
"&",
"B",
"=",
"*",
"MI",
"->",
"getParent",
"(",
")",
";",
"unsigned",
"NewR",
"=",
"MRI",
".",
"create... |
GCC | powerpcspe | MD | stmt_completion | CPU | 621,166 | [
"<STR_LIT>",
")"
] | [
"(",
"define_cpu_unit",
"<STR_LIT>"
] |
GCC | ia64 | MD | stmt_completion | CPU | 621,167 | [
")",
"]"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"VECINT",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"gt",
":",
"VECINT",
"(",
"match_operand",
":",
"VECINT",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"VECINT",
"<NUM_LIT>",
"<STR... |
LLVM | UPT | CPP | stmt_completion | CPU | 621,168 | [
"(",
"getTheUPTTarget",
"(",
")",
")",
";"
] | [
"RegisterTargetMachine",
"<",
"UPTTargetMachine",
">",
"X"
] |
LLVM | Mips | CPP | stmt_completion | CPU | 621,169 | [
".",
"addLiveIn",
"(",
"R",
")",
";"
] | [
"for",
"(",
"unsigned",
"I",
"=",
"<NUM_LIT>",
",",
"E",
"=",
"Filler",
"->",
"getNumOperands",
"(",
")",
";",
"I",
"!=",
"E",
";",
"++",
"I",
")",
"{",
"const",
"MachineOperand",
"&",
"MO",
"=",
"Filler",
"->",
"getOperand",
"(",
"I",
")",
";",
... |
GCC | mips | CPP | next_suggestion | CPU | 621,170 | [
"}"
] | [
"unsigned",
"int",
"flags",
"=",
"<NUM_LIT>",
";",
"if",
"(",
"lookup_attribute",
"(",
"<STR_LIT>",
"nocompression",
"<STR_LIT>",
",",
"attributes",
")",
"!=",
"NULL",
")",
"flags",
"|=",
"MASK_MIPS16",
"|",
"MASK_MICROMIPS",
";",
"if",
"(",
"lookup_attribute",
... |
GCC | c6x | MD | next_suggestion | VLIW | 621,171 | [
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
GCC | s390 | MD | next_suggestion | MPU | 621,172 | [
"<STR_LIT>",
")"
] | [
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 621,173 | [
"let",
"opNewValue",
"=",
"<NUM_LIT>",
";"
] | [
"def",
"A2_pxorfnew",
":",
"HInst",
"<",
"(",
"outs",
"IntRegs",
":",
"$",
"Rd32",
")",
",",
"(",
"ins",
"PredRegs",
":",
"$",
"Pu4",
",",
"IntRegs",
":",
"$",
"Rs32",
",",
"IntRegs",
":",
"$",
"Rt32",
")",
",",
"<STR_LIT>",
",",
"tc_05c070ec",
","... |
GCC | mt | CPP | stmt_completion | CPU | 621,174 | [
")",
";"
] | [
"if",
"(",
"TARGET_MS2",
")",
"{",
"split_all_insns_noflow",
"(",
")",
";",
"mt_reorg_hazard",
"("
] |
GCC | i386 | CPP | next_suggestion | CPU | 621,175 | [
"else",
"if",
"(",
"REG_ORDER",
"[",
"i",
"]",
"==",
"regno",
")",
"return",
"true",
";"
] | [
"gcc_assert",
"(",
"i",
"<",
"MAX_REGS",
")",
";",
"if",
"(",
"REG_ORDER",
"[",
"i",
"]",
"==",
"BP_REG",
"&&",
"hfp",
")",
"++",
"count",
";"
] |
LLVM | X86 | CPP | next_suggestion | CPU | 621,176 | [
"}"
] | [
"addPass",
"(",
"new",
"RegBankSelect",
"(",
")",
")",
";",
"return",
"false",
";"
] |
GCC | aarch64 | CPP | code_generation | CPU | 621,177 | [
"rtx",
"aarch64_simd_vect_par_cnst_half",
"(",
"machine_mode",
"mode",
",",
"bool",
"high",
")",
"{",
"int",
"nunits",
"=",
"GET_MODE_NUNITS",
"(",
"mode",
")",
";",
"rtvec",
"v",
"=",
"rtvec_alloc",
"(",
"nunits",
"/",
"<NUM_LIT>",
")",
";",
"int",
"high_ba... | [
"Construct",
"and",
"return",
"a",
"PARALLEL",
"RTX",
"vector",
"with",
"elements",
"numbering",
"the",
"lanes",
"of",
"either",
"the",
"high",
"(",
"HIGH",
"==",
"TRUE",
")",
"or",
"low",
"(",
"HIGH",
"==",
"FALSE",
")",
"half",
"of",
"the",
"vector",
... |
LLVM | Mips | TD | program_repair | CPU | 621,178 | [
"<FIXS>",
"class",
"Atomic2Ops",
"PatFrag",
"Op",
",",
"RegisterClass",
"DRC",
">",
":",
"PseudoSE",
"(",
"outs",
"DRC",
":",
"$",
"dst",
")",
",",
"(",
"ins",
"PtrRC",
":",
"$",
"ptr",
",",
"DRC",
":",
"$",
"incr",
")",
",",
"[",
"(",
"set",
"DR... | [
"}",
"<BUGS>",
"class",
"Atomic2Ops",
"PatFrag",
"Op",
",",
"RegisterClass",
"DRC",
",",
"RegisterClass",
"PRC",
">",
":",
"PseudoSE",
"(",
"outs",
"DRC",
":",
"$",
"dst",
")",
",",
"(",
"ins",
"PRC",
":",
"$",
"ptr",
",",
"DRC",
":",
"$",
"incr",
... |
GCC | i386 | CPP | stmt_completion | CPU | 621,179 | [
"(",
"_",
"_",
"v4sf",
")",
"_",
"_",
"A",
")",
";"
] | [
"static",
"_",
"_",
"inline",
"_",
"_",
"m64",
"_",
"mm_cvttps_pi32",
"(",
"_",
"_",
"m128",
"_",
"_",
"A",
")",
"{",
"return",
"(",
"_",
"_",
"m64",
")",
"_",
"_",
"builtin_ia32_cvttps2pi",
"("
] |
LLVM | OR1K | CPP | stmt_completion | CPU | 621,180 | [
"::",
"<STR_LIT>",
":"
] | [
"switch",
"(",
"Kind",
")",
"{",
"default",
":",
"llvm_unreachable",
"(",
"<STR_LIT>",
"Unsupported fixup kind in adjustFixupValue",
"<STR_LIT>",
")",
";",
"case",
"FK_Data_1",
":",
"case",
"FK_Data_2",
":",
"case",
"FK_Data_4",
":",
"case",
"<STR_LIT>",
"::",
"<S... |
GCC | nios2 | MD | next_suggestion | MPU | 621,181 | [
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")"
] | [
"[",
"(",
"match_parallel",
"<NUM_LIT>",
"<STR_LIT>",
"[",
"(",
"return",
")",
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"mem",
":",
"SI",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LI... |
GCC | mips | MD | stmt_completion | CPU | 621,182 | [
")",
")"
] | [
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
GCC | alpha | MD | next_suggestion | MPU | 621,183 | [
"<STR_LIT>"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"FMODE",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"neg",
":",
"FMODE",
"(",
"match_operand",
":",
"FMODE",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
"<STR_L... |
LLVM | AVR | TD | stmt_completion | MPU | 621,184 | [
"val",
"<",
"<NUM_LIT>",
";"
] | [
"def",
"iobitpos8_XFORM",
":",
"SDNodeXForm",
"<",
"imm",
",",
"[",
"{",
"return",
"CurDAG",
"-",
">",
"getTargetConstant",
"(",
"Log2_32",
"(",
"uint8_t",
"(",
"N",
"-",
">",
"getZExtValue",
"(",
")",
")",
")",
",",
"SDLoc",
"(",
"N",
")",
",",
"MVT... |
GCC | i386 | MD | stmt_completion | CPU | 621,185 | [
")",
")",
")"
] | [
"(",
"and",
"(",
"match_code",
"<STR_LIT>",
")",
"(",
"match_test",
"<STR_LIT>"
] |
GCC | mips | CPP | program_repair | CPU | 621,186 | [
"<FIXS>",
"if",
"(",
"type",
"!=",
"(",
"tree",
")",
"<NUM_LIT>",
"&&",
"TYPE_ALIGN",
"(",
"type",
")",
">",
"(",
"unsigned",
")",
"BITS_PER_WORD",
"<FIXE>"
] | [
"case",
"BLKmode",
":",
"<BUGS>",
"if",
"(",
"type",
"!=",
"(",
"tree",
")",
"<NUM_LIT>",
"&&",
"TYPE_ALIGN",
"(",
"type",
")",
">",
"BITS_PER_WORD",
"<BUGE>",
"&&",
"!",
"TARGET_64BIT",
"&&",
"mips_abi",
"!=",
"ABI_EABI",
")",
"cum",
"->",
"arg_words",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 621,187 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] | [
"def",
"C4_and_andn",
":",
"HInst",
"<",
"(",
"outs",
"PredRegs",
":",
"$",
"Pd4",
")",
",",
"(",
"ins",
"PredRegs",
":",
"$",
"Ps4",
",",
"PredRegs",
":",
"$",
"Pt4",
",",
"PredRegs",
":",
"$",
"Pu4",
")",
",",
"<STR_LIT>",
",",
"tc_b31c2e97",
","... |
LLVM | PowerPC | TD | next_suggestion | CPU | 621,188 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"xo",
";"
] | [
"class",
"XForm_sr",
"<",
"bits",
"<",
"<NUM_LIT>",
">",
"opcode",
",",
"bits",
"<",
"<NUM_LIT>",
">",
"xo",
",",
"dag",
"OOL",
",",
"dag",
"IOL",
",",
"string",
"asmstr",
",",
"InstrItinClass",
"itin",
">",
":",
"I",
"<",
"opcode",
",",
"OOL",
",",
... |
LLVM | Hexagon | TD | program_repair | DSP | 621,189 | [
"<FIXS>",
"<STR_LIT>",
",",
"<FIXE>"
] | [
"let",
"AddedComplexity",
"=",
"<NUM_LIT>",
"indef",
"MEMw_SUBi_indexed_MEM_V4",
":",
"MEMInst_V4",
"(",
"outs",
")",
",",
"(",
"ins",
"IntRegs",
":",
"$",
"base",
",",
"u6_2Imm",
":",
"$",
"offset",
",",
"u5Imm",
":",
"$",
"subend",
")",
",",
"<BUGS>",
... |
GCC | pru | CPP | next_suggestion | CPU | 621,190 | [
"rtx",
"op1",
"=",
"XEXP",
"(",
"operand",
",",
"<NUM_LIT>",
")",
";"
] | [
"case",
"CONST_INT",
":",
"return",
"ctable_addr_operand",
"(",
"operand",
",",
"VOIDmode",
")",
";",
"case",
"REG",
":",
"return",
"pru_regno_ok_for_base_p",
"(",
"REGNO",
"(",
"operand",
")",
",",
"strict_p",
")",
";",
"case",
"PLUS",
":",
"{",
"rtx",
"o... |
GCC | i386 | CPP | code_generation | CPU | 621,191 | [
"static",
"rtx",
"ix86_expand_sse_comi_round",
"(",
"const",
"struct",
"builtin_description",
"*",
"d",
",",
"tree",
"exp",
",",
"rtx",
"target",
")",
"{",
"rtx",
"pat",
",",
"set_dst",
";",
"tree",
"arg0",
"=",
"CALL_EXPR_ARG",
"(",
"exp",
",",
"<NUM_LIT>",... | [
"Subroutine",
"of",
"ix86_expand_round_builtin",
"to",
"take",
"care",
"of",
"comi",
"insns",
"with",
"rounding",
"."
] |
LLVM | AArch64 | CPP | next_suggestion | CPU | 621,192 | [
"}"
] | [
"assert",
"(",
"(",
"CallTarget",
"&",
"<NUM_LIT>",
")",
"==",
"CallTarget",
"&&",
"<STR_LIT>",
"High 16 bits of call target should be zero.",
"<STR_LIT>",
")",
";",
"Register",
"ScratchReg",
"=",
"MI",
".",
"getOperand",
"(",
"Opers",
".",
"getNextScratchIdx",
"(",... |
LLVM | AArch64 | CPP | stmt_completion | CPU | 621,193 | [
"getContext",
"(",
")",
";"
] | [
"const",
"MCExpr",
"*",
"AArch64MCAsmInfoDarwin",
"::",
"getExprForPersonalitySymbol",
"(",
"const",
"MCSymbol",
"*",
"Sym",
",",
"unsigned",
"Encoding",
",",
"MCStreamer",
"&",
"Streamer",
")",
"const",
"{",
"MCContext",
"&",
"Context",
"=",
"Streamer",
"."
] |
LLVM | R600 | CPP | next_suggestion | GPU | 621,194 | [
"if",
"(",
"OffIdx0",
"==",
"-",
"<NUM_LIT>",
"||",
"OffIdx1",
"==",
"-",
"<NUM_LIT>",
")",
"return",
"false",
";"
] | [
"if",
"(",
"isSMRD",
"(",
"Opc0",
")",
"&&",
"isSMRD",
"(",
"Opc1",
")",
")",
"{",
"assert",
"(",
"getNumOperandsNoGlue",
"(",
"Load0",
")",
"==",
"getNumOperandsNoGlue",
"(",
"Load1",
")",
")",
";",
"if",
"(",
"Load0",
"->",
"getOperand",
"(",
"<NUM_L... |
LLVM | AArch64 | TD | stmt_completion | CPU | 621,195 | [
"(",
"NAME",
"#",
"<STR_LIT>",
")",
",",
"V64",
",",
"VecListFour128",
">",
";"
] | [
"def",
":",
"SIMDTableLookupAlias",
"<",
"asm",
"#",
"<STR_LIT>",
",",
"!",
"cast",
"<",
"Instruction",
">"
] |
GCC | sparc | CPP | stmt_completion | CPU | 621,196 | [
"low_bits",
"&",
"<NUM_LIT>",
";"
] | [
"if",
"(",
"(",
"(",
"highest_bit_set",
"==",
"<NUM_LIT>",
"||",
"lowest_bit_set",
"==",
"<NUM_LIT>",
")",
"&&",
"all_bits_between_are_set",
"!=",
"<NUM_LIT>",
")",
"||",
"(",
"(",
"highest_bit_set",
"-",
"lowest_bit_set",
")",
"<",
"<NUM_LIT>",
")",
")",
"{",... |
LLVM | AArch64 | TD | next_suggestion | CPU | 621,197 | [
"let",
"OperandType",
"=",
"<STR_LIT>",
";"
] | [
"let",
"PrintMethod",
"=",
"<STR_LIT>",
";",
"let",
"ParserMatchClass",
"=",
"BranchTarget26Operand",
";"
] |
LLVM | PowerPC | CPP | program_repair | CPU | 621,198 | [
"<FIXS>",
"void",
"PPC64ISel",
"::",
"visitVAArgInst",
"(",
"VAArgInst",
"&",
"I",
")",
"{",
"<FIXE>"
] | [
"BuildMI",
"(",
"BB",
",",
"PPC",
"::",
"ADDI",
",",
"<NUM_LIT>",
",",
"DestReg",
")",
".",
"addReg",
"(",
"VAList",
")",
".",
"addSImm",
"(",
"Size",
")",
";",
"}",
"<BUGS>",
"void",
"ISel",
"::",
"visitVAArgInst",
"(",
"VAArgInst",
"&",
"I",
")",
... |
LLVM | TPC | TD | stmt_completion | Virtual ISA | 621,199 | [
";"
] | [
"class",
"SpuInst_MovToHWReg",
"<",
"bits",
"<",
"<NUM_LIT>",
">",
"opc",
",",
"RegisterClass",
"Rdst",
",",
"RegisterClass",
"Rsrc",
",",
"string",
"asmstr",
">",
":",
"ScalarInstBase",
"<",
"opc",
",",
"asmstr",
">",
"{",
"let",
"OutOperandList",
"=",
"(",... |
Subsets and Splits
No community queries yet
The top public SQL queries from the community will appear here once available.