Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
LLVM
AArch64
TD
stmt_completion
CPU
621,300
[ "=", "pattern", ";" ]
[ "class", "EncodedI", "<", "string", "cstr", ",", "list", "<", "dag", ">", "pattern", ">", ":", "AArch64Inst", "<", "NormalFrm", ",", "cstr", ">", "{", "let", "Pattern" ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
621,301
[ "}" ]
[ "unsigned", "ScratchRsrcReg", "=", "getReservedPrivateSegmentBufferReg", "(", "ST", ",", "TII", ",", "TRI", ",", "MFI", ",", "MF", ")", ";", "unsigned", "ScratchWaveOffsetReg", ";", "bool", "FPAdjusted", ";", "std", "::", "tie", "(", "ScratchWaveOffsetReg", ",",...
GCC
s390
MD
stmt_completion
MPU
621,302
[ "<STR_LIT>", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>" ]
LLVM
SPIRV
CPP
stmt_completion
Virtual ISA
621,303
[ ",", "MIRBuilder", ",", "I32Ty", ")", ";" ]
[ "auto", "ptr", "=", "OrigArgs", "[", "<NUM_LIT>", "]", ";", "auto", "scSem", "=", "getMemSemanticsForStorageClass", "(", "GR", "->", "getPointerStorageClass", "(", "ptr", ")", ")", ";", "Register", "memSemReg", ";", "auto", "memSem", "=", "MemorySemantics", ":...
GCC
i386
CPP
stmt_completion
CPU
621,304
[ "mm512_setzero_si512", "(", ")", ",", "(", "_", "_", "mmask8", ")", "_", "_", "U", ",", "_", "MM_FROUND_CUR_DIRECTION", ")", ";" ]
[ "extern", "_", "_", "inline", "_", "_", "m512i", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm512_maskz_cvttpd_epu64", "(", "_", "_", "mmask8", "_", "_",...
GCC
c6x
CPP
stmt_completion
VLIW
621,305
[ ")", ";" ]
[ "return", "get_hard_reg_initial_val", "(", "Pmode", ",", "RETURN_ADDR_REGNO" ]
GCC
nds32
MD
stmt_completion
CPU
621,306
[ "(", "match_test", "<STR_LIT>", ")" ]
[ "(", "if_then_else", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_test", "<STR_LIT>", ")", ")", "(", "const_string", "<STR_LIT>", ")", "(", "cond", "[", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "const_string", "<STR_LIT>", ...
GCC
avr
MD
next_suggestion
MPU
621,307
[ "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")" ]
[ "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
ARM
CPP
stmt_completion
CPU
621,308
[ ">", "Uses", ";" ]
[ "std", "::", "map", "<", "MachineInstr", "*", ",", "SmallPtrSet", "<", "MachineInstr", "*", ",", "<NUM_LIT>", ">>", "ITBlocks", ";", "for", "(", "auto", "*", "MBB", ":", "BasicBlocks", ")", "{", "for", "(", "auto", "&", "IT", ":", "*", "MBB", ")", ...
LLVM
ARM
TD
next_suggestion
CPU
621,309
[ "}" ]
[ "def", "VBICiv4i32", ":", "N1ModImm", "<", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "{", "<NUM_LIT>", ",", "?", ",", "?", ",", "<NUM_LIT>", "}", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "(", "outs", "QPR", ":", "$", "Vd",...
GCC
rs6000
MD
program_repair
CPU
621,310
[ "<FIXS>", "<STR_LIT>", "<FIXE>" ]
[ "(", "neg", ":", "SF", "(", "plus", ":", "SF", "(", "mult", ":", "SF", "(", "match_operand", ":", "SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "match_operand", ":...
GCC
i386
MD
stmt_completion
CPU
621,311
[ ")", "]", ")" ]
[ "(", "mult", ":", "SWI248", "(", "match_dup", "<NUM_LIT>", ")", "(", "match_dup", "<NUM_LIT>", ")", ")", ")", ")", ")", "(", "set", "(", "match_operand", ":", "SWI248", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "mult", ":", "SWI248", "(", "match_d...
LLVM
AMDGPU
CPP
next_suggestion
GPU
621,312
[ "Register", "Interm", "=", "MRI", ".", "createVirtualRegister", "(", "&", "AMDGPU", "::", "SReg_32RegClass", ")", ";" ]
[ "MachineRegisterInfo", "&", "MRI", "=", "MBB", ".", "getParent", "(", ")", "->", "getRegInfo", "(", ")", ";", "MachineBasicBlock", "::", "iterator", "MII", "=", "Inst", ";", "const", "DebugLoc", "&", "DL", "=", "Inst", ".", "getDebugLoc", "(", ")", ";", ...
GCC
cris
CPP
code_generation
MPU
621,313
[ "static", "int", "cris_address_cost", "(", "rtx", "x", ")", "{", "if", "(", "BASE_OR_AUTOINCR_P", "(", "x", ")", ")", "return", "<NUM_LIT>", ";", "if", "(", "GET_CODE", "(", "x", ")", "==", "MEM", ")", "return", "(", "<NUM_LIT>", "+", "<NUM_LIT>", ")",...
[ "The", "ADDRESS_COST", "worker", "." ]
GCC
i386
MD
stmt_completion
CPU
621,314
[ "const_int", "<NUM_LIT>", ")" ]
[ "(", "define_expand", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "V8DF", "<NUM_LIT>", "<STR_LIT>", ")", "(", "float", ":", "V8DF", "(", "vec_select", ":", "V8SI", "(", "match_operand", ":", "V16SI", "<NUM_LIT>", "<STR_LIT>", ")", "(", "parallel...
GCC
i386
MD
next_suggestion
CPU
621,315
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
Hexagon
TD
stmt_completion
DSP
621,316
[ ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", ...
LLVM
AArch64
CPP
stmt_completion
CPU
621,317
[ "CompileKernel", ")", "{" ]
[ "MCSymbol", "*", "ReturnSym", "=", "OutContext", ".", "createTempSymbol", "(", ")", ";", "OutStreamer", "->", "emitLabel", "(", "ReturnSym", ")", ";", "OutStreamer", "->", "emitInstruction", "(", "MCInstBuilder", "(", "<STR_LIT>", "::", "<STR_LIT>", ")", ".", ...
LLVM
Hexagon
TD
program_repair
DSP
621,318
[ "<FIXS>", "let", "hasSideEffects", "=", "<NUM_LIT>", ",", "isSoloAX", "=", "<NUM_LIT>", "in", "<FIXE>" ]
[ "def", "HexagonBARRIER", ":", "SDNode", "<STR_LIT>", ",", "SDTNone", ",", "[", "SDNPHasChain", "]", ">", ";", "<BUGS>", "let", "hasSideEffects", "=", "<NUM_LIT>", ",", "isSoloAX", "=", "<NUM_LIT>", ",", "isCodeGenOnly", "=", "<NUM_LIT>", "in", "<BUGE>", "def",...
GCC
avr
MD
next_suggestion
MPU
621,319
[ "output_asm_insn", "(", "<STR_LIT>", ",", "operands", ")" ]
[ "(", "const_int", "<NUM_LIT>", ")", ")", "(", "label_ref", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "pc", ")", ")", ")", "(", "clobber", "(", "reg", ":", "CC", "REG_CC", ")", ")", "]", ")", "]", "<STR_LIT>", "{", "c...
LLVM
AMDGPU
CPP
stmt_completion
GPU
621,320
[ "&&", "Imm", "<=", "<NUM_LIT>", ";" ]
[ "static", "bool", "isPositionExport", "(", "const", "SIInstrInfo", "*", "TII", ",", "SUnit", "*", "SU", ")", "{", "const", "MachineInstr", "*", "MI", "=", "SU", "->", "getInstr", "(", ")", ";", "int", "Imm", "=", "TII", "->", "getNamedOperand", "(", "*...
GCC
avr
MD
stmt_completion
MPU
621,321
[ "<NUM_LIT>", ")", ")", ")" ]
[ "(", "define_peephole2", "[", "(", "parallel", "[", "(", "set", "(", "match_operand", ":", "ALL1", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "lshiftrt", ":", "ALL1", "(", "match_dup", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", ")", ")", "...
LLVM
AArch64
TD
stmt_completion
CPU
621,322
[ "=", "<STR_LIT>", ";" ]
[ "let", "ParserMatchClass", "=", "MSRSystemRegisterOperand", ";", "let", "DecoderMethod", "=", "<STR_LIT>", ";", "let", "PrintMethod" ]
LLVM
JVM
CPP
next_suggestion
Virtual ISA
621,323
[ "case", "<STR_LIT>", "::", "<STR_LIT>", ":" ]
[ "case", "ISD", "::", "STRUCT_REF", ":", "case", "ISD", "::", "ARRAY_REF", ":", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "case", "<STR_LIT>", "::", "<STR_LIT>", ":",...
LLVM
R600
TD
program_repair
GPU
621,324
[ "<FIXS>", "string", "noRetOp", "=", "<STR_LIT>", ",", "RegisterClass", "src", "=", "rc", ">", ":", "DS_1A2D_RET_m", "<FIXE>", "<FIXS>", "(", "ins", "i1imm", ":", "$", "gds", ",", "VGPR_32", ":", "$", "addr", ",", "src", ":", "$", "data0", ",", "src", ...
[ "}", "multiclass", "DS_1A2D_RET", "bits", "<NUM_LIT>", ">", "op", ",", "string", "asm", ",", "RegisterClass", "rc", ",", "<BUGS>", "string", "noRetOp", "=", "<STR_LIT>", ">", ":", "DS_1A2D_RET_m", "<BUGE>", "op", ",", "asm", ",", "(", "outs", "rc", ":", ...
GCC
arm
CPP
next_suggestion
CPU
621,325
[ "}" ]
[ "_", "_", "arm_vcvtnq_x_u16_f16", "(", "float16x8_t", "_", "_", "a", ",", "mve_pred16_t", "_", "_", "p", ")", "{", "return", "_", "_", "builtin_mve_vcvtnq_m_uv8hi", "(", "_", "_", "arm_vuninitializedq_u16", "(", ")", ",", "_", "_", "a", ",", "_", "_", ...
LLVM
AArch64
CPP
next_suggestion
CPU
621,326
[ "default", ":" ]
[ "unsigned", "AArch64InstrInfo", "::", "GetInstSizeInBytes", "(", "const", "MachineInstr", "*", "MI", ")", "const", "{", "const", "MCInstrDesc", "&", "Desc", "=", "MI", "->", "getDesc", "(", ")", ";", "switch", "(", "Desc", ".", "getOpcode", "(", ")", ")", ...
GCC
arm
MD
stmt_completion
CPU
621,327
[ "<STR_LIT>", ")" ]
[ "[", "(", "set", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "plus", ":", "DI", "(", "mult", ":", "DI", "(", "sign_extend", ":", "DI", "(", "match_operand", ":", "HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")",...
LLVM
R600
CPP
stmt_completion
GPU
621,328
[ "<STR_LIT>", ";" ]
[ "return", "<STR_LIT>", "R600 Vector Registers Merge Pass" ]
LLVM
AArch64
TD
next_suggestion
CPU
621,329
[ "}" ]
[ "bits", "<", "<NUM_LIT>", ">", "Rn", ";", "bits", "<", "<NUM_LIT>", ">", "immr", ";", "bits", "<", "<NUM_LIT>", ">", "imms", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "opc", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT...
LLVM
PowerPC
TD
stmt_completion
CPU
621,330
[ "<STR_LIT>", ";" ]
[ "def", "PPCS17ImmAsmOperand", ":", "AsmOperandClass", "{", "let", "Name", "=", "<STR_LIT>", ";", "let", "PredicateMethod", "=", "<STR_LIT>", ";", "let", "RenderMethod", "=" ]
GCC
i386
MD
stmt_completion
CPU
621,331
[ ")", ")", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>" ]
LLVM
Hexagon
TD
next_suggestion
DSP
621,332
[ "let", "opNewValue", "=", "<NUM_LIT>", ";" ]
[ "def", "F2_sffma", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rx32", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rx32in", ",", "IntRegs", ":", "$", "Rs32", ",", "IntRegs", ":", "$", "Rt32", ")", ",", "<STR_LIT>", ",", "tc_a58fd5cc", ",",...
LLVM
AMDGPU
CPP
program_repair
GPU
621,333
[ "<FIXS>", "<FIXE>", "<FIXS>", "void", "analyzeVGPRToSGPRCopy", "(", "V2SCopyInfo", "&", "Info", ")", ";", "<FIXE>" ]
[ "SIFixSGPRCopies", "(", ")", ":", "MachineFunctionPass", "(", "ID", ")", ",", "NextVGPRToSGPRCopyID", "(", "<NUM_LIT>", ")", "{", "}", "bool", "runOnMachineFunction", "(", "MachineFunction", "&", "MF", ")", "override", ";", "<BUGS>", "void", "fixSCCCopies", "(",...
LLVM
Hexagon
CPP
code_generation
DSP
621,334
[ "Node", "*", "update", "(", "Node", "*", "N", ")", "{", "assert", "(", "N", "!=", "nullptr", ")", ";", "N", "->", "Height", "=", "<NUM_LIT>", "+", "std", "::", "max", "(", "height", "(", "N", "->", "Left", ")", ",", "height", "(", "N", "->", ...
[ "Digest", "more", "data", "." ]
LLVM
X86
CPP
program_repair
CPU
621,335
[ "<FIXS>", "uint64_t", "MaxNopLength", "=", "<NUM_LIT>", ";", "if", "(", "STI", ".", "getFeatureBits", "(", ")", "[", "X86", "::", "ProcIntelSLM", "]", ")", "MaxNopLength", "=", "<NUM_LIT>", ";", "else", "if", "(", "STI", ".", "getFeatureBits", "(", ")", ...
[ "return", "true", ";", "}", "<BUGS>", "uint64_t", "MaxNopLength", "=", "STI", ".", "getFeatureBits", "(", ")", "[", "X86", "::", "ProcIntelSLM", "]", "?", "<NUM_LIT>", ":", "<NUM_LIT>", ";", "<BUGE>", "do", "{", "const", "uint8_t", "ThisNopLength", "=", "(...
LLVM
ARM
CPP
next_suggestion
CPU
621,336
[ "BuildMI", "(", "*", "MBB", ",", "MI", ",", "dl", ",", "TII", "->", "get", "(", "ARM", "::", "LDRi12", ")", ",", "NewVReg1", ")", ".", "addConstantPoolIndex", "(", "CPI", ")", ".", "addImm", "(", "<NUM_LIT>", ")", ".", "addMemOperand", "(", "CPMMO", ...
[ "unsigned", "NewVReg2", "=", "MRI", "->", "createVirtualRegister", "(", "TRC", ")", ";", "BuildMI", "(", "*", "MBB", ",", "MI", ",", "dl", ",", "TII", "->", "get", "(", "ARM", "::", "t2ORRri", ")", ",", "NewVReg2", ")", ".", "addReg", "(", "NewVReg1"...
LLVM
Lanai
CPP
next_suggestion
CPU
621,337
[ "LastFiller", "=", "++", "I", ";" ]
[ "MachineBasicBlock", "::", "instr_iterator", "J", "=", "I", ";", "if", "(", "I", "->", "getOpcode", "(", ")", "==", "<STR_LIT>", "::", "<STR_LIT>", ")", "{", "MachineBasicBlock", "::", "reverse_instr_iterator", "RI", "=", "++", "I", ".", "getReverse", "(", ...
GCC
i386
CPP
stmt_completion
CPU
621,338
[ ",", "_", "_", "m128i", "_", "_", "A", ",", "_", "_", "m128i", "_", "_", "B", ")", "{" ]
[ "extern", "_", "_", "inline", "_", "_", "m128i", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_maskz_andnot_epi64", "(", "_", "_", "mmask8", "_", "_", ...
LLVM
Hexagon
TD
next_suggestion
DSP
621,339
[ "bits", "<", "<NUM_LIT>", ">", "Pd4", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Ii", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Ii", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "bits", "<", "<NUM_LIT>", ">", "Rss32", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", ...
GCC
arm
CPP
stmt_completion
CPU
621,340
[ "b", ",", "uint16_t", "_", "_", "c", ")", "{" ]
[ "_", "_", "arm_vqdmlahq_n_u16", "(", "uint16x8_t", "_", "_", "a", ",", "uint16x8_t", "_", "_" ]
LLVM
Hexagon
CPP
stmt_completion
DSP
621,341
[ "isStack", "(", ")", ";" ]
[ "bool", "isSlot", "(", ")", "const", "{", "return", "Reg", "!=", "<NUM_LIT>", "&&", "Reg", "." ]
GCC
rs6000
CPP
code_generation
CPU
621,342
[ "bool", "rs6000_quadword_masked_address_p", "(", "const_rtx", "expr", ")", "{", "if", "(", "GET_CODE", "(", "expr", ")", "==", "AND", ")", "{", "const_rtx", "operand1", "=", "XEXP", "(", "expr", ",", "<NUM_LIT>", ")", ";", "const_rtx", "operand2", "=", "XE...
[ "Return", "true", "iff", "EXPR", "represents", "an", "address", "expression", "that", "masks", "off", "the", "low-order", "4", "bits", "in", "the", "style", "of", "an", "lvx", "or", "stvx", "rtl", "pattern", "." ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
621,343
[ "return", "RI", ".", "getRegSizeInBits", "(", "*", "getOpRegClass", "(", "MI", ",", "OpNo", ")", ")", "/", "<NUM_LIT>", ";" ]
[ "if", "(", "MO", ".", "isReg", "(", ")", ")", "{", "if", "(", "unsigned", "SubReg", "=", "MO", ".", "getSubReg", "(", ")", ")", "{", "return", "RI", ".", "getSubRegIdxSize", "(", "SubReg", ")", "/", "<NUM_LIT>", ";", "}", "}" ]
GCC
i386
MD
next_suggestion
CPU
621,344
[ "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "any_extend", ":", "V2DI", "(", "match_operand", ":", "V2HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
621,345
[ ";" ]
[ "bool", "runOnMachineFunction", "(", "MachineFunction", "&", "MF", ")", "override", "{", "ST", "=", "&", "MF", ".", "getSubtarget", "<", "R600Subtarget", ">", "(", ")", ";", "MaxFetchInst", "=", "ST", "->", "getTexVTXClauseSize", "(", ")", ";", "TII", "=",...
GCC
mips
CPP
program_repair
CPU
621,346
[ "<FIXS>", "rtx_insn", "*", "insn", ",", "*", "last_insn", ",", "*", "subinsn", ",", "*", "next_insn", ";", "rtx", "lo_reg", ",", "delayed_reg", ";", "<FIXE>" ]
[ "static", "voidmips_reorg_process_insns", "(", "void", ")", "{", "<BUGS>", "rtx", "insn", ",", "last_insn", ",", "subinsn", ",", "next_insn", ",", "lo_reg", ",", "delayed_reg", ";", "<BUGE>", "int", "hilo_delay", ";" ]
LLVM
PowerPC
TD
next_suggestion
CPU
621,347
[ "return", "isOffsetMultipleOf", "(", "N", ",", "<NUM_LIT>", ")", "|", "|", "cast", "<", "StoreSDNode", ">", "(", "N", ")", "-", ">", "getAlignment", "(", ")", ">", "=", "<NUM_LIT>", ";" ]
[ "def", "imm64ZExt32", ":", "Operand", "<", "i64", ">", ",", "ImmLeaf", "<", "i64", ",", "[", "{", "return", "isUInt", "<", "<NUM_LIT>", ">", "(", "Imm", ")", ";", "}", "]", ">", ";", "def", "DSFormLoad", ":", "PatFrag", "<", "(", "ops", "node", "...
GCC
rs6000
CPP
stmt_completion
CPU
621,348
[ "B", "[", "<NUM_LIT>", "]", ")", ";" ]
[ "_", "_", "v2df", "_", "_", "a", ",", "_", "_", "b", ",", "_", "_", "c", ";", "_", "_", "a", "=", "vec_splats", "(", "_", "_", "A", "[", "<NUM_LIT>", "]", ")", ";", "_", "_", "b", "=", "vec_splats", "(", "_", "_" ]
GCC
stormy16
CPP
stmt_completion
CPU
621,349
[ ")", ";" ]
[ "emit_move_insn", "(", "temp", ",", "reg_fnaddr", ")", ";", "emit_insn", "(", "gen_andhi3", "(", "temp", ",", "temp", ",", "GEN_INT", "(", "<NUM_LIT>", ")", ")", ")", ";", "emit_insn", "(", "gen_iorhi3", "(", "temp", ",", "temp", ",", "GEN_INT", "(", "...
GCC
mep
CPP
program_repair
CPU
621,350
[ "<FIXS>", "(", "OPTIONAL_CP_INSN", "ivc2", "-", "c3", "-", "isa", "(", "SLOTS", "C3", ")", "(", "INTRINSIC", "<STR_LIT>", "cpssqa1u_b", "<STR_LIT>", ")", "(", "CPTYPE", "V8UQI", ")", "VOLATILE", ")", "<FIXE>" ]
[ ";", "<NUM_LIT>", "<NUM_LIT>", "<NUM_LIT>", "<NUM_LIT>", "<NUM_LIT>", "qqqqq", "ppppp", "<NUM_LIT>", "cpssqa1u", ".", "b", "crqc", ",", "crpc", "(", "c3_1", ")", "(", "dni", "cpssqa1u_b_C3", "<STR_LIT>", "cpssqa1u.b $crqc,$crpc C3", "<STR_LIT>", "<BUGS>", "(", "OP...
LLVM
TPC
TD
next_suggestion
Virtual ISA
621,351
[ "let", "Constraints", "=", "<STR_LIT>", ";" ]
[ "let", "Itinerary", "=", "IIC_ScalarOp", ";", "bits", "<", "<NUM_LIT>", ">", "dest", ";", "bits", "<", "<NUM_LIT>", ">", "src", ";", "bits", "<", "<NUM_LIT>", ">", "sw", ";", "bits", "<", "<NUM_LIT>", ">", "pred", ";", "let", "Dest", "=", "dest", ";"...
GCC
i386
CPP
code_generation
CPU
621,352
[ "bool", "ix86_rip_relative_addr_p", "(", "struct", "ix86_address", "*", "parts", ")", "{", "rtx", "base", ",", "index", ",", "disp", ";", "base", "=", "parts", "->", "base", ";", "index", "=", "parts", "->", "index", ";", "disp", "=", "parts", "->", "d...
[ "Check", "whether", "x86", "address", "PARTS", "is", "a", "pc-relative", "address", "." ]
GCC
aarch64
CPP
stmt_completion
CPU
621,353
[ "val", "[", "<NUM_LIT>", "]", ",", "<NUM_LIT>", ")", ";" ]
[ "_", "_", "o", "=", "_", "_", "builtin_aarch64_set_qregoiv16qi", "(", "_", "_", "o", ",", "(", "int8x16_t", ")", "tab", ".", "val", "[", "<NUM_LIT>", "]", ",", "<NUM_LIT>", ")", ";", "_", "_", "o", "=", "_", "_", "builtin_aarch64_set_qregoiv16qi", "(",...
GCC
sparc
MD
stmt_completion
CPU
621,354
[ "<STR_LIT>", ")" ]
[ "(", "define_automaton" ]
LLVM
ARM
TD
next_suggestion
CPU
621,355
[ "let", "DecoderMethod", "=", "<STR_LIT>", ";" ]
[ "def", "_fixed", ":", "NLdSt", "<", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "op7_4", ",", "(", "outs", "VecListDPairAllLanes", ":", "$", "Vd", ",", "GPR", ":", "$", "wb", ")", ",", "(", "ins", "AddrMode", ":", "$", "Rn", ")", ",", "II...
LLVM
Hexagon
TD
next_suggestion
DSP
621,356
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", "isFP", "=", "<NUM_LIT>", ";", "let", "Uses", "=", "[", "USR", "]", ";" ]
LLVM
TGSI
CPP
next_suggestion
Virtual ISA
621,357
[ "}" ]
[ "switch", "(", "MI", "->", "getOpcode", "(", ")", ")", "{", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "true", ";", "}", "return", "false", ";" ]
GCC
rs6000
CPP
code_generation
CPU
621,358
[ "void", "rs6000_expand_interleave", "(", "rtx", "target", ",", "rtx", "op0", ",", "rtx", "op1", ",", "bool", "highp", ")", "{", "machine_mode", "vmode", "=", "GET_MODE", "(", "target", ")", ";", "unsigned", "i", ",", "high", ",", "nelt", "=", "GET_MODE_N...
[ "Expand", "a", "vector", "interleave", "operation", "." ]
LLVM
Patmos
CPP
next_suggestion
VLIW
621,359
[ "}", "else", "{" ]
[ "const", "PatmosMachineFunctionInfo", "*", "PMFI", "=", "MF", ".", "getInfo", "<", "PatmosMachineFunctionInfo", ">", "(", ")", ";", "bool", "Changed", "=", "false", ";", "if", "(", "MinSubfunctionAlignment", ">", "MF", ".", "getAlignment", "(", ")", ")", "{"...
GCC
sh
CPP
stmt_completion
CPU
621,360
[ ")", ";" ]
[ "if", "(", "from_mode", "==", "QImode", ")", "i0", "=", "sh_check_add_incdec_notes", "(", "emit_insn_after", "(", "gen_extendqisi2", "(", "r", ",", "set_src", ")", ",", "insn", ")", ")", ";", "else", "if", "(", "from_mode", "==", "HImode", ")", "i0", "="...
LLVM
AArch64
CPP
program_repair
CPU
621,361
[ "<FIXS>", "const", "MCInstrDesc", "&", "MCID", "=", "(", "isPAC", "(", "MI", ")", "?", "TII", "->", "get", "(", "<STR_LIT>", "::", "<STR_LIT>", ")", ":", "TII", "->", "get", "(", "<STR_LIT>", "::", "<STR_LIT>", ")", ")", ";", "if", "(", "MI", ".", ...
[ "unsigned", "dst", ",", "unsigned", "mod", ")", "{", "DebugLoc", "DL", "=", "MI", ".", "getDebugLoc", "(", ")", ";", "<BUGS>", "bool", "isAut", "=", "true", ";", "<BUGE>", "switch", "(", "MI", ".", "getOpcode", "(", ")", ")", "{", "default", ":", "...
GCC
aarch64
CPP
code_generation
CPU
621,362
[ "static", "unsigned", "int", "aarch64_function_arg_alignment", "(", "machine_mode", "mode", ",", "const_tree", "type", ")", "{", "unsigned", "int", "alignment", ";", "if", "(", "type", ")", "{", "if", "(", "!", "integer_zerop", "(", "TYPE_SIZE", "(", "type", ...
[ "Given", "MODE", "and", "TYPE", "of", "a", "function", "argument", ",", "return", "the", "alignment", "in", "bits", ".", "The", "idea", "is", "to", "suppress", "any", "stronger", "alignment", "requested", "by", "the", "user", "and", "opt", "for", "the", ...
LLVM
Hexagon
TD
next_suggestion
DSP
621,363
[ "let", "opExtentBits", "=", "<NUM_LIT>", ";" ]
[ "let", "Defs", "=", "[", "PC", "]", ";", "let", "InputType", "=", "<STR_LIT>", ";", "let", "BaseOpcode", "=", "<STR_LIT>", ";", "let", "isBarrier", "=", "<NUM_LIT>", ";", "let", "isPredicable", "=", "<NUM_LIT>", ";", "let", "isExtendable", "=", "<NUM_LIT>"...
LLVM
X86
TD
next_suggestion
CPU
621,364
[ "}" ]
[ "def", "X86SrcIdx8Operand", ":", "AsmOperandClass", "{", "let", "Name", "=", "<STR_LIT>", ";", "let", "SuperClasses", "=", "[", "X86Mem8AsmOperand", "]", ";" ]
LLVM
PowerPC
CPP
program_repair
CPU
621,365
[ "<FIXS>", "const", "MCExpr", "*", "SubHa16", "=", "PPCMCExpr", "::", "CreateHa16", "(", "Sub", ",", "OutContext", ")", ";", "<FIXE>", "<FIXS>", ".", "addExpr", "(", "SubHa16", ")", ")", ";", "<FIXE>", "<FIXS>", ".", "addExpr", "(", "SubLo16", ")", ".", ...
[ "OutStreamer", ".", "EmitInstruction", "(", "MCInstBuilder", "(", "PPC", "::", "MFLR", ")", ".", "addReg", "(", "PPC", "::", "R11", ")", ")", ";", "<BUGS>", "const", "MCExpr", "*", "Sub", "=", "MCBinaryExpr", "::", "CreateSub", "(", "MCSymbolRefExpr", "::"...
LLVM
AMDGPU
CPP
next_suggestion
GPU
621,366
[ "}" ]
[ "for", "(", "auto", "Name", ":", "a", ")", "map", ".", "insert", "(", "std", "::", "make_pair", "(", "Name", ",", "map", ".", "size", "(", ")", ")", ")", ";", "return", "map", ";" ]
LLVM
Mips
CPP
next_suggestion
CPU
621,367
[ "Symbol", "=", "MO", ".", "getMBB", "(", ")", "->", "getSymbol", "(", ")", ";" ]
[ "break", ";", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "TargetKind", "=", "MipsMCExpr", "::", "MEK_DTPREL_LO", ";", "break", ";", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "TargetKind", "=", "MipsMCExpr", "::", "MEK_GOTTPREL", ";", "break", ";", "case",...
LLVM
Hexagon
TD
stmt_completion
DSP
621,368
[ "=", "<NUM_LIT>", ";" ]
[ "def", "F2_conv_df2sf", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "DoubleRegs", ":", "$", "Rss32", ")", ",", "<STR_LIT>", ",", "tc_3a867367", ",", "TypeS_2op", ">", ",", "Enc_90cd8b", "{", "let", "Inst", "{", ...
GCC
microblaze
CPP
next_suggestion
MPU
621,369
[ "break", ";" ]
[ "else", "gcc_unreachable", "(", ")", ";", "break", ";", "case", "RETURN_ADDRESS_POINTER_REGNUM", ":", "if", "(", "crtl", "->", "is_leaf", ")", "offset", "=", "<NUM_LIT>", ";", "else", "offset", "=", "current_frame_info", ".", "gp_offset", "+", "(", "(", "UNI...
LLVM
PowerPC
TD
stmt_completion
CPU
621,370
[ ")", ",", "<STR_LIT>", ",", "IIC_IntMFFS", ",", "[", "]", ">", ",", "isRecordForm", ";" ]
[ "def", "MFFS_rec", ":", "XForm_42", "<", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "(", "outs", "f8rc", ":", "$", "rT", ")", ",", "(", "ins" ]
LLVM
M68k
CPP
program_repair
MPU
621,371
[ "<FIXS>", "void", "M68kInstrInfo", "::", "storeRegToStackSlot", "(", "MachineBasicBlock", "&", "MBB", ",", "MachineBasicBlock", "::", "iterator", "MI", ",", "Register", "SrcReg", ",", "bool", "IsKill", ",", "int", "FrameIndex", ",", "const", "TargetRegisterClass", ...
[ "return", "true", ";", "}", "<BUGS>", "void", "M68kInstrInfo", "::", "storeRegToStackSlot", "(", "MachineBasicBlock", "&", "MBB", ",", "MachineBasicBlock", "::", "iterator", "MI", ",", "Register", "SrcReg", ",", "bool", "IsKill", ",", "int", "FrameIndex", ",", ...
GCC
arm
MD
stmt_completion
CPU
621,372
[ ")", ")" ]
[ "(", "eq_attr", "<STR_LIT>", "<STR_LIT>" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
621,373
[ "scalar", "(", "<NUM_LIT>", ")", ")", ";" ]
[ "PointerType", "*", "PtrTy", "=", "PointerType", "::", "get", "(", "ParamTy", ",", "AMDGPUAS", "::", "CONSTANT_ADDRESS", ")", ";", "LLT", "PtrType", "=", "getLLTForType", "(", "*", "PtrTy", ",", "DL", ")", ";", "Register", "DstReg", "=", "MRI", ".", "cre...
LLVM
X86
CPP
next_suggestion
CPU
621,374
[ "}" ]
[ "void", "getAnalysisUsage", "(", "AnalysisUsage", "&", "AU", ")", "const", "override", "{", "AU", ".", "addRequired", "<", "TargetPassConfig", ">", "(", ")", ";" ]
LLVM
PowerPC
CPP
next_suggestion
CPU
621,375
[ "Opcode", "=", "PPC", "::", "STFDXTLS", ";" ]
[ "return", "false", ";", "case", "MVT", "::", "i8", ":", "{", "Opcode", "=", "(", "RegVT", "==", "MVT", "::", "i32", ")", "?", "PPC", "::", "STBXTLS_32", ":", "PPC", "::", "STBXTLS", ";", "break", ";", "}", "case", "MVT", "::", "i16", ":", "{", ...
GCC
aarch64
CPP
stmt_completion
CPU
621,376
[ "[", "<NUM_LIT>", "]", ";" ]
[ "_", "_", "AARCH64_LANE_CHECK", "(", "_", "_", "a", ",", "_", "_", "b", ")", ";", "return", "_", "_", "a" ]
LLVM
X86
CPP
next_suggestion
CPU
621,377
[ "if", "(", "!", "MFI", ".", "hasVarSizedObjects", "(", ")", "&&", "!", "MFI", ".", "hasOpaqueSPAdjustment", "(", ")", ")", "return", "false", ";" ]
[ "bool", "X86SelectionDAGInfo", "::", "isBaseRegConflictPossible", "(", "SelectionDAG", "&", "DAG", ",", "ArrayRef", "<", "MCPhysReg", ">", "ClobberSet", ")", "const", "{", "MachineFrameInfo", "&", "MFI", "=", "DAG", ".", "getMachineFunction", "(", ")", ".", "get...
LLVM
ARM
TD
stmt_completion
CPU
621,378
[ ",", "<STR_LIT>", ">", ";" ]
[ "def", "VLD4DUPd16_UPD", ":", "VLD4DUPWB", "<", "{", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "?", "}" ]
GCC
m68k
MD
next_suggestion
MPU
621,379
[ "OUTPUT_JUMP", "(", "<STR_LIT>", ",", "<STR_LIT>", ",", "<STR_LIT>", ")" ]
[ "[", "(", "set", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "ne", ":", "QI", "(", "cc0", ")", "(", "const_int", "<NUM_LIT>", ")", ")", ")", "]", "<STR_LIT>", "{", "cc_status", "=", "cc_prev_status" ]
LLVM
AMDGPU
TD
stmt_completion
GPU
621,380
[ "=", "<NUM_LIT>", ";" ]
[ "class", "VOP3P_Pseudo", "<", "string", "opName", ",", "VOPProfile", "P", ",", "list", "<", "dag", ">", "pattern", "=", "[", "]", ">", ":", "VOP3_Pseudo", "<", "opName", ",", "P", ",", "pattern", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ">", "{", "let", "...
GCC
bfin
CPP
next_suggestion
DSP
621,381
[ "return", "false", ";" ]
[ "if", "(", "REG_P", "(", "XEXP", "(", "x", ",", "<NUM_LIT>", ")", ")", "&&", "bfin_valid_reg_p", "(", "REGNO", "(", "XEXP", "(", "x", ",", "<NUM_LIT>", ")", ")", ",", "strict", ",", "mode", ",", "PLUS", ")", "&&", "(", "(", "GET_CODE", "(", "XEXP...
LLVM
Patmos
CPP
next_suggestion
VLIW
621,382
[ "}" ]
[ "getOrCreateLRFor", "(", "pred", ")", "->", "addUse", "(", "i", ")", ";", "}", "for", "(", "auto", "def", ":", "block", "->", "getDefinitions", "(", ")", ")", "{", "getOrCreateLRFor", "(", "def", ".", "predicate", ")", "->", "addDef", "(", "i", ")", ...
GCC
microblaze
CPP
next_suggestion
MPU
621,383
[ "if", "(", "before_4", "==", "<NUM_LIT>", "&&", "addr_offset", "+", "length", ">=", "<NUM_LIT>", "*", "<NUM_LIT>", ")", "before_4", "=", "insn", ";" ]
[ "rtx_insn", "*", "insn", ";", "rtx_insn", "*", "before_4", "=", "<NUM_LIT>", ";", "rtx_insn", "*", "before_16", "=", "<NUM_LIT>", ";", "int", "addr_offset", "=", "<NUM_LIT>", ";", "int", "length", ";", "int", "wic_addr0", "=", "<NUM_LIT>", "*", "<NUM_LIT>", ...
GCC
nds32
MD
next_suggestion
CPU
621,384
[ "(", "set", "(", "mem", ":", "SI", "(", "plus", ":", "SI", "(", "match_dup", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", ")", ")" ]
[ "(", "plus", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", ")", ")", "(", "set", "(", "mem", ":", "SI", "(", "match_dup", "<NUM_LIT>", ")", ")", "(", "match_operand", ":", "S...
LLVM
AArch64
TD
next_suggestion
CPU
621,385
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "extend", "{", "<NUM_LIT>", "}", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "V", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "opc", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", ...
LLVM
Hexagon
CPP
next_suggestion
DSP
621,386
[ "}" ]
[ "if", "(", "N", ".", "getOpcode", "(", ")", "!=", "ISD", "::", "FrameIndex", ")", "return", "false", ";", "auto", "&", "HFI", "=", "*", "HST", "->", "getFrameLowering", "(", ")", ";", "MachineFrameInfo", "*", "MFI", "=", "MF", "->", "getFrameInfo", "...
LLVM
TPC
TD
stmt_completion
Virtual ISA
621,387
[ "=", "<STR_LIT>", ";" ]
[ "let", "Name", "=", "<STR_LIT>", ";", "let", "RenderMethod" ]
LLVM
Hexagon
CPP
stmt_completion
DSP
621,388
[ "TCRETURNtext", ";", "}" ]
[ "MachineBasicBlock", "::", "iterator", "MBBI", "=", "MBB", ".", "getLastNonDebugInstr", "(", ")", ";", "unsigned", "RetOpcode", "=", "MBBI", "->", "getOpcode", "(", ")", ";", "return", "RetOpcode", "==", "Hexagon", "::", "TCRETURNtg", "||", "RetOpcode", "==", ...
GCC
rs6000
CPP
next_suggestion
CPU
621,389
[ "return", "false", ";" ]
[ "if", "(", "!", "warned", "&&", "warn_psabi", ")", "{", "warned", "=", "true", ";", "inform", "(", "input_location", ",", "<STR_LIT>", "the layout of aggregates containing vectors with", "<STR_LIT>", "<STR_LIT>", " %d-byte alignment has changed in GCC 5", "<STR_LIT>", ","...
GCC
aarch64
CPP
next_suggestion
CPU
621,390
[ "}" ]
[ "vcopy_lane_s8", "(", "int8x8_t", "_", "_", "a", ",", "const", "int", "_", "_", "lane1", ",", "int8x8_t", "_", "_", "b", ",", "const", "int", "_", "_", "lane2", ")", "{", "return", "_", "_", "aarch64_vset_lane_any", "(", "_", "_", "aarch64_vget_lane_an...
LLVM
X86
CPP
next_suggestion
CPU
621,391
[ "return", "HardenedReg", ";" ]
[ "unsigned", "X86SpeculativeLoadHardeningPass", "::", "hardenPostLoad", "(", "MachineInstr", "&", "MI", ")", "{", "MachineBasicBlock", "&", "MBB", "=", "*", "MI", ".", "getParent", "(", ")", ";", "DebugLoc", "Loc", "=", "MI", ".", "getDebugLoc", "(", ")", ";"...
LLVM
Hexagon
TD
next_suggestion
DSP
621,392
[ "let", "Uses", "=", "[", "P0", "]", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isTerminator", "=", "<NUM_LIT>", ";", "let", "isBranch", "=", "<NUM_LIT>", ";", "let", "isPredicatedNew", "=", "<NUM_LIT>", "...
GCC
i386
CPP
next_suggestion
CPU
621,393
[ "}" ]
[ "extern", "_", "_", "inline", "_", "_", "m128", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_maskz_fmsub_ps", "(", "_", "_", "mmask8", "_", "_", "U", ...
GCC
i386
CPP
stmt_completion
CPU
621,394
[ ")", "_", "_", "W", ",", "_", "_", "M", ")", ";" ]
[ "return", "(", "_", "_", "m256i", ")", "_", "_", "builtin_ia32_pminsq256_mask", "(", "(", "_", "_", "v4di", ")", "_", "_", "A", ",", "(", "_", "_", "v4di", ")", "_", "_", "B", ",", "(", "_", "_", "v4di" ]
GCC
s390
CPP
program_repair
MPU
621,395
[ "<FIXS>", "return", "NO_REGS", ";", "<FIXE>" ]
[ "case", "LABEL_REF", ":", "case", "SYMBOL_REF", ":", "if", "(", "!", "legitimate_reload_constant_p", "(", "op", ")", ")", "<BUGS>", "return", "NO_REGS", ";", "<BUGE>", "case", "PLUS", ":" ]
LLVM
Hexagon
CPP
next_suggestion
DSP
621,396
[ "}" ]
[ "if", "(", "LSL", ".", "isProperty", "(", ")", "||", "LSH", ".", "isProperty", "(", ")", ")", "return", "false", ";", "unsigned", "LN", "=", "LSL", ".", "size", "(", ")", ",", "HN", "=", "LSH", ".", "size", "(", ")", ";", "SmallVector", "<", "A...
LLVM
SystemZ
TD
next_suggestion
CPU
621,397
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "V3", "{", "<NUM_LIT>", "}", ";" ]
[ "field", "bits", "<", "<NUM_LIT>", ">", "Inst", ";", "field", "bits", "<", "<NUM_LIT>", ">", "SoftFail", "=", "<NUM_LIT>", ";", "bits", "<", "<NUM_LIT>", ">", "V1", ";", "bits", "<", "<NUM_LIT>", ">", "V2", ";", "bits", "<", "<NUM_LIT>", ">", "V3", "...
GCC
mips
CPP
code_generation
CPU
621,398
[ "static", "void", "r10k_insert_cache_barriers", "(", "void", ")", "{", "int", "*", "rev_post_order", ";", "unsigned", "int", "i", ",", "n", ";", "basic_block", "bb", ";", "sbitmap", "protected_bbs", ";", "rtx_insn", "*", "insn", ",", "*", "end", ";", "rtx"...
[ "Implement", "-mr10k-cache-barrier=", "for", "the", "current", "function", "." ]
GCC
loongarch
CPP
stmt_completion
CPU
621,399
[ ")", ")", ";" ]
[ "split_const", "(", "src", ",", "&", "base", ",", "&", "offset", ")", ";", "if", "(", "offset", "!=", "const0_rtx", "&&", "(", "targetm", ".", "cannot_force_const_mem", "(", "mode", ",", "src", ")", "||", "(", "can_create_pseudo_p", "(", ")", ")", ")",...