Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
LLVM
Hexagon
TD
stmt_completion
DSP
621,400
[ "<NUM_LIT>", ";" ]
[ "let", "isReMaterializable", "=", "<NUM_LIT>", ";", "let", "isAsCheapAsAMove", "=", "<NUM_LIT>", ";", "let", "isMoveImm", "=", "<NUM_LIT>", ";", "let", "isExtendable", "=", "<NUM_LIT>", ";", "let", "opExtendable", "=", "<NUM_LIT>", ";", "let", "isExtentSigned", ...
GCC
i386
CPP
stmt_completion
CPU
621,401
[ "_", "_", "P", "=", "_", "_", "A", ";" ]
[ "extern", "_", "_", "inline", "void", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_store_epi64", "(", "void", "*", "_", "_", "P", ",", "_", "_", "m1...
LLVM
AMDGPU
CPP
stmt_completion
GPU
621,402
[ "<NUM_LIT>", ")", "return", ";" ]
[ "llvm", "::", "make_range", "(", "MachineBasicBlock", "::", "iterator", "(", "SCCDefInst", ")", ",", "SCCDefInst", ".", "getParent", "(", ")", "->", "end", "(", ")", ")", ")", "{", "if", "(", "MI", ".", "findRegisterDefOperandIdx", "(", "AMDGPU", "::", "...
GCC
i386
CPP
stmt_completion
CPU
621,403
[ "v16qi", ")", "_", "_", "W", ",", "(", "_", "_", "mmask16", ")", "_", "_", "M", ")", ";" ]
[ "return", "(", "_", "_", "m128i", ")", "_", "_", "builtin_ia32_pminub128_mask", "(", "(", "_", "_", "v16qi", ")", "_", "_", "A", ",", "(", "_", "_", "v16qi", ")", "_", "_", "B", ",", "(", "_", "_" ]
LLVM
ARM
CPP
next_suggestion
CPU
621,404
[ "}" ]
[ "Rd", "|=", "fieldFromInstruction32", "(", "Insn", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ")", "<<", "<NUM_LIT>", ";", "unsigned", "Rn", "=", "fieldFromInstruction32", "(", "Insn", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ")", ";", "Rn", "|=", "fieldFromInstruction32", ...
GCC
mips
MD
next_suggestion
CPU
621,405
[ "(", "const_int", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", "]", ")", ")", ")", ")" ]
[ "(", "any_extend", ":", "V4SI", "(", "vec_select", ":", "V4HI", "(", "match_operand", ":", "V8HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "parallel", "[", "(", "const_int", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", "(", "const_int", "<N...
GCC
mmix
MD
stmt_completion
CPU
621,406
[ ")", ")", "]" ]
[ "(", "const_int", "<NUM_LIT>", ")", "]", ")", "(", "label_ref", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "pc", ")" ]
LLVM
ARM
CPP
next_suggestion
CPU
621,407
[ "return", "false", ";" ]
[ "for", "(", "User", "*", "U", ":", "I", "->", "users", "(", ")", ")", "{", "if", "(", "!", "isa", "<", "Instruction", ">", "(", "U", ")", ")", "return", "false", ";", "if", "(", "isa", "<", "GetElementPtrInst", ">", "(", "U", ")", "||", "isGa...
GCC
pa
MD
stmt_completion
CPU
621,408
[ ")", ")" ]
[ "(", "eq_attr", "<STR_LIT>", "<STR_LIT>" ]
GCC
mep
CPP
program_repair
CPU
621,409
[ "<FIXS>", "mep_print_sched_insn", "(", "FILE", "*", "dump", ",", "rtx_insn", "*", "insn", ")", "<FIXE>" ]
[ "}", "static", "void", "<BUGS>", "mep_print_sched_insn", "(", "FILE", "*", "dump", ",", "rtx", "insn", ")", "<BUGE>", "{", "const", "char", "*", "slots", "=", "<STR_LIT>", "none", "<STR_LIT>", ";", "const", "char", "*", "name", "=", "NULL", ";" ]
GCC
i386
CPP
stmt_completion
CPU
621,410
[ "_", "_", "B", ")", "{" ]
[ "extern", "_", "_", "inline", "_", "_", "m128", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_cmpord_ps", "(", "_", "_", "m128", "_", "_", "A", ",", ...
LLVM
X86
CPP
stmt_completion
CPU
621,411
[ "TSFlags", ";" ]
[ "void", "X86IntelInstPrinter", "::", "printInst", "(", "const", "MCInst", "*", "MI", ",", "raw_ostream", "&", "OS", ",", "StringRef", "Annot", ",", "const", "MCSubtargetInfo", "&", "STI", ")", "{", "const", "MCInstrDesc", "&", "Desc", "=", "MII", ".", "get...
LLVM
CellSPU
CPP
code_generation
MPU
621,412
[ "void", "SPUInstrInfo", "::", "storeRegToStackSlot", "(", "MachineBasicBlock", "&", "MBB", ",", "MachineBasicBlock", "::", "iterator", "MI", ",", "unsigned", "SrcReg", ",", "bool", "isKill", ",", "int", "FrameIdx", ",", "const", "TargetRegisterClass", "*", "RC", ...
[ "Store", "the", "specified", "register", "of", "the", "given", "register", "class", "to", "the", "specified", "stack", "frame", "index", "." ]
LLVM
AArch64
TD
next_suggestion
CPU
621,413
[ "}" ]
[ "let", "Latency", "=", "<NUM_LIT>", ";", "let", "NumMicroOps", "=", "<NUM_LIT>", ";" ]
LLVM
SystemZ
CPP
next_suggestion
CPU
621,414
[ "case", "ISD", "::", "BSWAP", ":", "return", "combineBSWAP", "(", "N", ",", "DCI", ")", ";" ]
[ "case", "ISD", "::", "STORE", ":", "return", "combineSTORE", "(", "N", ",", "DCI", ")", ";", "case", "ISD", "::", "VECTOR_SHUFFLE", ":", "return", "combineVECTOR_SHUFFLE", "(", "N", ",", "DCI", ")", ";", "case", "ISD", "::", "EXTRACT_VECTOR_ELT", ":", "r...
GCC
h8300
MD
stmt_completion
MPU
621,415
[ ")" ]
[ "[", "(", "set", "(", "match_operand", ":", "HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "mult", ":", "HI", "(", "sign_extend", ":", "HI", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "sign_extend", ":", ...
LLVM
MSP430
CPP
stmt_completion
MPU
621,416
[ "dl", ",", "getPointerTy", "(", ")", ",", "Result", ")", ";" ]
[ "SDValue", "MSP430TargetLowering", "::", "LowerExternalSymbol", "(", "SDValue", "Op", ",", "SelectionDAG", "&", "DAG", ")", "const", "{", "SDLoc", "dl", "(", "Op", ")", ";", "const", "char", "*", "Sym", "=", "cast", "<", "ExternalSymbolSDNode", ">", "(", "...
GCC
bfin
CPP
program_repair
DSP
621,417
[ "<FIXS>", "extern", "bool", "bfin_expand_cpymem", "(", "rtx", ",", "rtx", ",", "rtx", ",", "rtx", ")", ";", "<FIXE>" ]
[ "extern", "void", "bfin_expand_call", "(", "rtx", ",", "rtx", ",", "rtx", ",", "rtx", ",", "int", ")", ";", "extern", "bool", "bfin_longcall_p", "(", "rtx", ",", "int", ")", ";", "extern", "bool", "bfin_dsp_memref_p", "(", "rtx", ")", ";", "<BUGS>", "e...
LLVM
ARM
TD
next_suggestion
CPU
621,418
[ "}" ]
[ "let", "ParserMatchClass", "=", "ThumbBranchTarget", ";", "let", "EncoderMethod", "=", "<STR_LIT>", ";", "let", "DecoderMethod", "=", "<STR_LIT>", ";" ]
GCC
s390
CPP
stmt_completion
MPU
621,419
[ "base", ")", "!=", "HARD_FRAME_POINTER_REGNUM", ")", "continue", ";" ]
[ "continue", ";", "}", "if", "(", "cfun_frame_layout", ".", "first_save_gpr", "==", "-", "<NUM_LIT>", "&&", "GET_CODE", "(", "PATTERN", "(", "insn", ")", ")", "==", "SET", "&&", "GET_CODE", "(", "SET_SRC", "(", "PATTERN", "(", "insn", ")", ")", ")", "==...
LLVM
AArch64
CPP
stmt_completion
CPU
621,420
[ "(", ")", ";" ]
[ "void", "AArch64InstPrinter", "::", "printNeonMovImmShiftOperand", "(", "const", "MCInst", "*", "MI", ",", "unsigned", "OpNum", ",", "raw_ostream", "&", "O", ")", "{", "const", "MCOperand", "&", "MO", "=", "MI", "->", "getOperand", "(", "OpNum", ")", ";", ...
LLVM
TPC
TD
next_suggestion
Virtual ISA
621,421
[ "let", "InOperandList", "=", "(", "ins", ")", ";" ]
[ "class", "VpuInstUncond", "<", "bits", "<", "<NUM_LIT>", ">", "opc", ",", "string", "asmstr", ",", "list", "<", "dag", ">", "pattern", "=", "[", "]", ">", ":", "VectorInstGeneric", "<", "opc", ",", "asmstr", ">", "{", "let", "OutOperandList", "=", "(",...
GCC
i386
CPP
code_generation
CPU
621,422
[ "int", "ix86_attr_length_vex_default", "(", "rtx_insn", "*", "insn", ",", "bool", "has_0f_opcode", ",", "bool", "has_vex_w", ")", "{", "int", "i", ",", "reg_only", "=", "<NUM_LIT>", "+", "<NUM_LIT>", ";", "bool", "has_mem", "=", "false", ";", "if", "(", "!...
[ "Compute", "default", "value", "for", "``", "length_vex", "''", "attribute", ".", "It", "includes", "2", "or", "3", "byte", "VEX", "prefix", "and", "1", "opcode", "byte", "." ]
LLVM
ARM
CPP
code_generation
CPU
621,423
[ "bool", "ARMBaseInstrInfo", "::", "FoldImmediate", "(", "MachineInstr", "*", "UseMI", ",", "MachineInstr", "*", "DefMI", ",", "unsigned", "Reg", ",", "MachineRegisterInfo", "*", "MRI", ")", "const", "{", "unsigned", "DefOpc", "=", "DefMI", "->", "getOpcode", "...
[ "Reg", "is", "known", "to", "be", "defined", "by", "a", "move", "immediate", "instruction", ",", "try", "to", "fold", "the", "immediate", "into", "the", "use", "instruction", "." ]
GCC
arm
CPP
stmt_completion
CPU
621,424
[ "_", "_", "a", ")", ";" ]
[ "vget_low_f16", "(", "float16x8_t", "_", "_", "a", ")", "{", "return", "_", "_", "builtin_neon_vget_lowv8hf", "(" ]
LLVM
AArch64
TD
stmt_completion
CPU
621,425
[ "v8i8", ">", ";" ]
[ "def", "_8b", ":", "NeonI_Permute", "<", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "opcode", ",", "asmop", ",", "VPR64", ",", "<STR_LIT>", ",", "opnode", "," ]
GCC
i386
CPP
program_repair
CPU
621,426
[ "<FIXS>", "NULL", ",", "NULL", ")", ";", "<FIXE>" ]
[ "}", "elsecmp", "=", "ix86_expand_sse_cmp", "(", "operands", "[", "<NUM_LIT>", "]", ",", "code", ",", "operands", "[", "<NUM_LIT>", "]", ",", "operands", "[", "<NUM_LIT>", "]", ",", "<BUGS>", "operands", "[", "<NUM_LIT>", "]", ",", "operands", "[", "<NUM_L...
LLVM
AArch64
TD
next_suggestion
CPU
621,427
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Ra", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Rd", ";", "bits", "<", "<NUM_LIT>", ">", "Rn", ";", "bits", "<", "<NUM_LIT>", ">", "Rm", ";", "bits", "<", "<NUM_LIT>", ">", "Ra", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "...
GCC
tilegx
MD
next_suggestion
VLIW
621,428
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")" ]
[ "[", "(", "set", "(", "match_operand", ":", "I48MODE", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "sign_extend", ":", "I48MODE", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>", "<STR_LIT>" ]
LLVM
PowerPC
TD
stmt_completion
CPU
621,429
[ ")", "]", ">", ",", "RegConstraint", "<", "<STR_LIT>", ">", ",", "NoEncode", "<", "<STR_LIT>", ">", ",", "AltVSXFMARel", ";" ]
[ "def", "XSNMSUBADP", ":", "XX3Form", "<", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "(", "outs", "vsfrc", ":", "$", "XT", ")", ",", "(", "ins", "vsfrc", ":", "$", "XTi", ",", "vsfrc", ":", "$", "XA", ",", "vsfrc", ":", "$", "XB", ")", ",", "<STR_LIT>",...
LLVM
X86
CPP
next_suggestion
CPU
621,430
[ "}" ]
[ "if", "(", "ExperimentalVectorWideningLegalization", "&&", "VT", ".", "getVectorNumElements", "(", ")", "!=", "<NUM_LIT>", "&&", "VT", ".", "getVectorElementType", "(", ")", ".", "getSimpleVT", "(", ")", "!=", "MVT", "::", "i1", ")", "return", "TypeWidenVector",...
GCC
i386
CPP
stmt_completion
CPU
621,431
[ "_", "_", "A", ",", "_", "_", "m128d", "_", "_", "B", ",", "const", "int", "_", "_", "imm", ")", "{" ]
[ "extern", "_", "_", "inline", "_", "_", "m128d", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_maskz_shuffle_pd", "(", "_", "_", "mmask8", "_", "_", "U...
GCC
tilepro
CPP
stmt_completion
VLIW
621,432
[ "<NUM_LIT>", ":" ]
[ "const", "struct", "insn_operand_data", "*", "insn_op", ";", "if", "(", "arg", "==", "error_mark_node", ")", "return", "NULL_RTX", ";", "if", "(", "opnum", ">", "MAX_BUILTIN_ARGS", ")", "return", "NULL_RTX", ";", "insn_op", "=", "&", "insn_data", "[", "icode...
GCC
arm
MD
stmt_completion
CPU
621,433
[ "V2DI", "]", ")" ]
[ "(", "define_mode_iterator", "VDQI", "[", "V8QI", "V16QI", "V4HI", "V8HI", "V2SI", "V4SI" ]
GCC
aarch64
CPP
next_suggestion
CPU
621,434
[ "}" ]
[ "vrndaq_f32", "(", "float32x4_t", "_", "_", "a", ")", "{", "return", "_", "_", "builtin_aarch64_roundv4sf", "(", "_", "_", "a", ")", ";" ]
LLVM
PowerPC
CPP
next_suggestion
CPU
621,435
[ "reorganizeBlockLayout", "(", "BIL", ",", "MBB", ")", ";" ]
[ "MachineBasicBlock", "*", "MBB", "=", "BIL", ".", "back", "(", ")", "->", "getParent", "(", ")", ";", "handleSpecialCases", "(", "BIL", ",", "MBB", ")", ";" ]
LLVM
ARM
CPP
next_suggestion
CPU
621,436
[ "}" ]
[ "for", "(", "unsigned", "i", "=", "<NUM_LIT>", ";", "i", "!=", "NumElts", ";", "++", "i", ")", "if", "(", "M", "[", "i", "]", ">=", "<NUM_LIT>", "&&", "M", "[", "i", "]", "!=", "(", "int", ")", "(", "NumElts", "-", "<NUM_LIT>", "-", "i", ")",...
GCC
nds32
CPP
next_suggestion
CPU
621,437
[ "snprintf", "(", "pattern", ",", "sizeof", "(", "pattern", ")", ",", "<STR_LIT>", "push.s\\t%s{%s%s%s }", "<STR_LIT>", ",", "push_en4_only_p", "?", "<STR_LIT>", "<STR_LIT>", ":", "<STR_LIT>", "%0, %1, ", "<STR_LIT>", ",", "cfun", "->", "machine", "->", "fp_size", ...
[ "operands", "[", "<NUM_LIT>", "]", "=", "GEN_INT", "(", "sp_adjust", ")", ";", "}", "else", "{", "operands", "[", "<NUM_LIT>", "]", "=", "GEN_INT", "(", "<NUM_LIT>", ")", ";", "}", "}", "snprintf", "(", "pattern", ",", "sizeof", "(", "pattern", ")", ...
LLVM
Hexagon
TD
next_suggestion
DSP
621,438
[ "let", "Defs", "=", "[", "USR_OVF", "]", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "prefersSlot3", "=", "<NUM_LIT>", ";" ]
LLVM
ARM
CPP
next_suggestion
CPU
621,439
[ "case", "CallingConv", "::", "C", ":", "{" ]
[ "switch", "(", "CC", ")", "{", "default", ":", "llvm_unreachable", "(", "<STR_LIT>", "Unsupported calling convention", "<STR_LIT>", ")", ";", "case", "CallingConv", "::", "Fast", ":", "if", "(", "Subtarget", "->", "hasVFP2", "(", ")", "&&", "!", "isVarArg", ...
LLVM
PIC16
CPP
stmt_completion
MPU
621,440
[ "[", "i", "]", ";" ]
[ "DIArray", "Elements", "=", "CTy", ".", "getTypeArray", "(", ")", ";", "unsigned", "short", "size", "=", "<NUM_LIT>", ";", "unsigned", "short", "Dimension", "[", "<NUM_LIT>", "]", "=", "{", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ...
LLVM
AMDGPU
CPP
stmt_completion
GPU
621,441
[ "->", "getFPAccuracy", "(", ")", ">=", "<NUM_LIT>", ";" ]
[ "return", "SqrtFMF", ".", "approxFunc", "(", ")", "||", "HasUnsafeFPMath", "||", "SqrtOp" ]
LLVM
Alpha
CPP
stmt_completion
MPU
621,442
[ "<STR_LIT>", "::", "<STR_LIT>", ")", ";" ]
[ "DebugLoc", "DL", ";", "if", "(", "MI", "!=", "MBB", ".", "end", "(", ")", ")", "DL", "=", "MI", "->", "getDebugLoc", "(", ")", ";", "if", "(", "RC", "==", "<STR_LIT>", "::", "<STR_LIT>", ")", "BuildMI", "(", "MBB", ",", "MI", ",", "DL", ",", ...
LLVM
TPC
TD
stmt_completion
Virtual ISA
621,443
[ "<NUM_LIT>", "}", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "op2", ";", "bits", "<", "<NUM_LIT>", ">", "optype", ";", "bits", "<", "<NUM_LIT>", ">", "sw", ";", "bits", "<", "<NUM_LIT>", ">", "pred", ";", "let", "Dest", "=", "dest", ";", "let", "SrcA", "=", "op1", ";", "let", ...
GCC
s390
MD
next_suggestion
MPU
621,444
[ "(", "unspec", ":", "SI", "[", "(", "match_operand", ":", "BLK", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
Hexagon
TD
next_suggestion
DSP
621,445
[ "bits", "<", "<NUM_LIT>", ">", "Pu", ";" ]
[ "def", "C2_vmux", ":", "ALU64_rr", "<", "(", "outs", "DoubleRegs", ":", "$", "Rd", ")", ",", "(", "ins", "PredRegs", ":", "$", "Pu", ",", "DoubleRegs", ":", "$", "Rs", ",", "DoubleRegs", ":", "$", "Rt", ")", ",", "<STR_LIT>", ",", "[", "]", ",", ...
LLVM
XCore
CPP
stmt_completion
MPU
621,446
[ "push_back", "(", "Entry", ")", ";" ]
[ "const", "TargetLowering", "&", "TLI", "=", "*", "DAG", ".", "getSubtarget", "(", ")", ".", "getTargetLowering", "(", ")", ";", "TargetLowering", "::", "ArgListTy", "Args", ";", "TargetLowering", "::", "ArgListEntry", "Entry", ";", "Entry", ".", "Ty", "=", ...
GCC
h8300
CPP
program_repair
MPU
621,447
[ "<FIXS>", "else", "if", "(", "shift_type", "!=", "SHIFT_ASHIFTRT", ")", "<FIXE>" ]
[ "*", "cc_valid_p", "=", "<NUM_LIT>", ";", "return", "SHIFT_SPECIAL", ";", "}", "<BUGS>", "else", "<BUGE>", "{", "*", "assembler_p", "=", "rotate_one", "[", "cpu", "]", "[", "shift_type", "]", "[", "shift_mode", "]", ";", "if", "(", "TARGET_H8300S", ")" ]
LLVM
AVR
CPP
stmt_completion
MPU
621,448
[ "invalid register on avrtiny", "<STR_LIT>", ")", ";" ]
[ "bool", "AVRAsmParser", "::", "MatchAndEmitInstruction", "(", "SMLoc", "Loc", ",", "unsigned", "&", "Opcode", ",", "OperandVector", "&", "Operands", ",", "MCStreamer", "&", "Out", ",", "uint64_t", "&", "ErrorInfo", ",", "bool", "MatchingInlineAsm", ")", "{", "...
LLVM
PowerPC
CPP
program_repair
CPU
621,449
[ "<FIXS>", "STBRX", "=", "ISD", "::", "FIRST_TARGET_MEMORY_OPCODE", ",", "<FIXE>" ]
[ "VADD_SPLAT", ",", "<BUGS>", "STD_32", "=", "ISD", "::", "FIRST_TARGET_MEMORY_OPCODE", ",", "STBRX", ",", "<BUGE>" ]
GCC
arm
CPP
stmt_completion
CPU
621,450
[ "_", "b", ")", ";" ]
[ "vrshlq_u32", "(", "uint32x4_t", "_", "_", "a", ",", "int32x4_t", "_", "_", "b", ")", "{", "return", "(", "uint32x4_t", ")", "_", "_", "builtin_neon_vrshluv4si", "(", "(", "int32x4_t", ")", "_", "_", "a", ",", "_" ]
LLVM
Hexagon
TD
next_suggestion
DSP
621,451
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Pu", ";" ]
[ "def", "C2_muxii", ":", "ALU32Inst", "<", "(", "outs", "IntRegs", ":", "$", "Rd", ")", ",", "(", "ins", "PredRegs", ":", "$", "Pu", ",", "s8Ext", ":", "$", "s8", ",", "s8Imm", ":", "$", "S8", ")", ",", "<STR_LIT>", ",", "[", "(", "set", "(", ...
LLVM
X86
TD
next_suggestion
CPU
621,452
[ "let", "ResourceCycles", "=", "[", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", "]", ";" ]
[ "def", "ICXWriteResGroup200", ":", "SchedWriteRes", "<", "[", "ICXPort1", ",", "ICXPort05", ",", "ICXPort6", "]", ">", "{", "let", "Latency", "=", "<NUM_LIT>", ";", "let", "NumMicroOps", "=", "<NUM_LIT>", ";" ]
GCC
i386
CPP
stmt_completion
CPU
621,453
[ "(", "_", "_", "v16qi", ")", "_", "_", "A", ")", ";" ]
[ "extern", "_", "_", "inline", "_", "_", "m128i", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_haddd_epu8", "(", "_", "_", "m128i", "_", "_", "A", ")...
LLVM
Hexagon
TD
next_suggestion
DSP
621,454
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", ...
GCC
arm
CPP
next_suggestion
CPU
621,455
[ "}" ]
[ "vreinterpretq_u16_u32", "(", "uint32x4_t", "_", "_", "a", ")", "{", "return", "(", "uint16x8_t", ")", "_", "_", "a", ";" ]
LLVM
Hexagon
CPP
stmt_completion
DSP
621,456
[ ")", "const", "{" ]
[ "bool", "HexagonMCExpr", "::", "s23_2_reloc", "(" ]
LLVM
Hexagon
TD
stmt_completion
DSP
621,457
[ "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewValue" ]
GCC
i386
MD
stmt_completion
CPU
621,458
[ "(", "const_int", "<NUM_LIT>", ")" ]
[ "(", "any_extend", ":", "V4SI", "(", "vec_select", ":", "V4QI", "(", "match_operand", ":", "V16QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "parallel", "[", "(", "const_int", "<NUM_LIT>", ")" ]
LLVM
ARCompact
CPP
stmt_completion
MPU
621,459
[ "addFrameIndex", "(", "FrameIdx", ")", ".", "addImm", "(", "<NUM_LIT>", ")", ";" ]
[ "if", "(", "MI", "!=", "MBB", ".", "end", "(", ")", ")", "DL", "=", "MI", "->", "getDebugLoc", "(", ")", ";", "BuildMI", "(", "MBB", ",", "MI", ",", "DL", ",", "get", "(", "<STR_LIT>", "::", "<STR_LIT>", ")", ")", ".", "addReg", "(", "DestReg",...
LLVM
Hexagon
TD
next_suggestion
DSP
621,460
[ "bits", "<", "<NUM_LIT>", ">", "n1", ";" ]
[ "class", "Enc_7a0ea6", ":", "OpcodeHexagon", "{", "bits", "<", "<NUM_LIT>", ">", "Rd16", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rd16", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
GCC
arm
MD
program_repair
CPU
621,461
[ "<FIXS>", "<STR_LIT>", "<FIXE>" ]
[ "[", "(", "set", "(", "match_operand", ":", "SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "float_truncate", ":", "SF", "(", "match_operand", ":", "DF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<BUGS>", "<STR_LIT>", "<BUGE>", "<STR...
LLVM
AMDGPU
CPP
program_repair
GPU
621,462
[ "<FIXS>", "getActionDefinitionsBuilder", "(", "G_GEP", ")", ".", "legalForCartesianProduct", "(", "AddrSpaces64", ",", "{", "S64", "}", ")", ".", "legalForCartesianProduct", "(", "AddrSpaces32", ",", "{", "S32", "}", ")", ".", "scalarize", "(", "<NUM_LIT>", ")",...
[ ".", "legalFor", "(", "{", "S32", ",", "S64", "}", ")", ".", "scalarize", "(", "<NUM_LIT>", ")", ";", "<BUGS>", "for", "(", "LLT", "PtrTy", ":", "AddrSpaces", ")", "{", "LLT", "IdxTy", "=", "LLT", "::", "scalar", "(", "PtrTy", ".", "getSizeInBits", ...
GCC
gcn
MD
next_suggestion
GPU
621,463
[ "V16HF", "V16SF", "V16DF" ]
[ "[", "V2HF", "V2SF", "V2DF", "V4HF", "V4SF", "V4DF", "V8HF", "V8SF", "V8DF", "V16HF", "V16SF", "V16DF", "V32HF", "V32SF", "V32DF", "V64HF", "V64SF", "V64DF", "]", ")", "(", "define_mode_iterator", "SV_FP", "[", "HF", "SF", "DF", "V2HF", "V2SF", "V2DF", "...
GCC
aarch64
MD
stmt_completion
CPU
621,464
[ "=", "<NUM_LIT>" ]
[ "(", "define_expand", "<STR_LIT>", "[", "(", "set", "(", "match_dup", "<NUM_LIT>", ")", "(", "unspec", ":", "BLK", "[", "(", "match_dup", "<NUM_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", ")", "]", "UNSPEC_MB", ")", ")", "]", "...
GCC
s390
MD
next_suggestion
MPU
621,465
[ "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", "<STR_LIT>", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
621,466
[ "(", ")", ";" ]
[ "static", "bool", "isBFloat2", "(", "Type", "*", "Ty", ")", "{", "FixedVectorType", "*", "VT", "=", "dyn_cast", "<", "FixedVectorType", ">", "(", "Ty", ")", ";", "return", "VT", "&&", "VT", "->", "getNumElements", "(", ")", "==", "<NUM_LIT>", "&&", "VT...
LLVM
PowerPC
TD
stmt_completion
CPU
621,467
[ "<STR_LIT>", ",", "SDTIntBinOp", ">", ";" ]
[ "def", "PPCaddiTlsldL", ":", "SDNode", "<" ]
GCC
sh
MD
next_suggestion
CPU
621,468
[ "}" ]
[ "(", "match_operand", ":", "SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", ")", "(", "clobber", "(", "reg", ":", "SI", "FPSCR_STAT_REG", ")", ")", "(", "use", "(", "reg", ":", "SI", "FPSCR_MODES_REG", ")", ")", "]", "<STR_LIT>", "{", "retur...
GCC
ia64
MD
next_suggestion
CPU
621,469
[ "<STR_LIT>" ]
[ "(", "define_expand", "<STR_LIT>", "[", "(", "match_operand", ":", "IMODE", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "IMODE", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR...
LLVM
Hexagon
TD
stmt_completion
DSP
621,470
[ "Qs4", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=" ]
LLVM
AArch64
TD
next_suggestion
CPU
621,471
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "ZAt", ";" ]
[ "def", "_D", ":", "sme_mem_st_ss_inst", "<", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "mnemonic", "#", "<STR_LIT>", ",", "!", "if", "(", "is_col", ",", "TileVectorOpV64", ",", "TileVectorOpH64", ")", ",", "is_col", ",", "sme_elm_idx0_1", ",", "GPR64shifted64", ">",...
GCC
arm
MD
next_suggestion
CPU
621,472
[ ")" ]
[ "<STR_LIT>", "[", "(", "set", "(", "reg", ":", "CCFP", "VFPCC_REGNUM", ")", "(", "compare", ":", "CCFP", "(", "match_dup", "<NUM_LIT>", ")", "(", "match_dup", "<NUM_LIT>", ")", ")", ")", "(", "set", "(", "reg", ":", "CCFP", "CC_REGNUM", ")", "(", "re...
LLVM
Sparc
CPP
program_repair
CPU
621,473
[ "<FIXS>", ":", "MachineFunctionPass", "(", "&", "ID", ")", ",", "TM", "(", "tm", ")", ",", "TII", "(", "tm", ".", "getInstrInfo", "(", ")", ")", "{", "}", "<FIXE>" ]
[ "static", "char", "ID", ";", "Filler", "(", "TargetMachine", "&", "tm", ")", "<BUGS>", ":", "MachineFunctionPass", "(", "ID", ")", ",", "TM", "(", "tm", ")", ",", "TII", "(", "tm", ".", "getInstrInfo", "(", ")", ")", "{", "}", "<BUGE>", "virtual", ...
LLVM
ARM
CPP
next_suggestion
CPU
621,474
[ "CopyOpc", "=", "ARM", "::", "tMOVr", ";" ]
[ "void", "llvm", "::", "emitThumbRegPlusImmediate", "(", "MachineBasicBlock", "&", "MBB", ",", "MachineBasicBlock", "::", "iterator", "&", "MBBI", ",", "const", "DebugLoc", "&", "dl", ",", "unsigned", "DestReg", ",", "unsigned", "BaseReg", ",", "int", "NumBytes",...
LLVM
ARM
TD
next_suggestion
CPU
621,475
[ "class", "BinOpWithFlagFrag", "<", "dag", "res", ">", ":", "PatFrag", "<", "(", "ops", "node", ":", "$", "LHS", ",", "node", ":", "$", "RHS", ",", "node", ":", "$", "FLAG", ")", ",", "res", ">", ";" ]
[ "return", "CurDAG", "-", ">", "getTargetConstant", "(", "~", "(", "int", ")", "N", "-", ">", "getZExtValue", "(", ")", ",", "SDLoc", "(", "N", ")", ",", "MVT", ":", ":", "i32", ")", ";", "}", "]", ">", ";", "def", "imm16_31", ":", "ImmLeaf", "<...
GCC
mips
MD
stmt_completion
CPU
621,476
[ "<STR_LIT>", ")" ]
[ "<STR_LIT>", "(", "if_then_else", "(", "match_test", "<STR_LIT>", ")", "(", "match_test" ]
GCC
mep
MD
program_repair
CPU
621,477
[ "<FIXS>", "(", "unspec_volatile", ":", "SI", "[", "<FIXE>", "<FIXS>", "<FIXE>", "<FIXS>", "(", "unspec_volatile", ":", "SI", "[", "<FIXE>", "<FIXS>", "<FIXE>", "<FIXS>", "(", "unspec_volatile", ":", "SI", "[", "<FIXE>", "<FIXS>", "<FIXE>", "<FIXS>", "(", "un...
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "reg", ":", "SI", "<NUM_LIT>", ")", "<BUGS>", "(", "unspec", ":", "SI", "[", "<BUGE>", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "DI", "<...
LLVM
ARM64
CPP
next_suggestion
CPU
621,478
[ "}" ]
[ "static", "bool", "shouldConvertUse", "(", "const", "Constant", "*", "Cst", ",", "const", "Instruction", "*", "Instr", ",", "unsigned", "OpIdx", ")", "{", "if", "(", "isa", "<", "const", "ShuffleVectorInst", ">", "(", "Instr", ")", "&&", "OpIdx", "==", "...
LLVM
Hexagon
TD
next_suggestion
DSP
621,479
[ "let", "prefersSlot3", "=", "<NUM_LIT>", ";" ]
[ "def", "A6_vminub_RdP", ":", "HInst", "<", "(", "outs", "DoubleRegs", ":", "$", "Rdd32", ",", "PredRegs", ":", "$", "Pe4", ")", ",", "(", "ins", "DoubleRegs", ":", "$", "Rtt32", ",", "DoubleRegs", ":", "$", "Rss32", ")", ",", "<STR_LIT>", ",", "tc_f9...
LLVM
AArch64
TD
stmt_completion
CPU
621,480
[ "<STR_LIT>", ",", "adrlabel", ",", "[", "]", ">", ";" ]
[ "def", "ADR", ":", "ADRI", "<", "<NUM_LIT>", "," ]
LLVM
R600
TD
next_suggestion
GPU
621,481
[ "let", "DATA_FORMAT", "=", "<NUM_LIT>", ";" ]
[ "let", "DST_REL", "=", "<NUM_LIT>", ";", "let", "USE_CONST_FIELDS", "=", "<NUM_LIT>", ";", "let", "NUM_FORMAT_ALL", "=", "<NUM_LIT>", ";", "let", "FORMAT_COMP_ALL", "=", "<NUM_LIT>", ";", "let", "SRF_MODE_ALL", "=", "<NUM_LIT>", ";", "let", "MEGA_FETCH_COUNT", "...
LLVM
Hexagon
TD
stmt_completion
DSP
621,482
[ "$", "Rs32", ")", ",", "<STR_LIT>", ",", "tc_779080bf", ",", "TypeALU64", ">", ",", "Enc_bd6011", "{" ]
[ "def", "A2_addh_h16_sat_hh", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rt32", ",", "IntRegs", ":" ]
LLVM
AArch64
TD
next_suggestion
CPU
621,483
[ "let", "ParserMethod", "=", "<STR_LIT>", ";" ]
[ "def", "GPR64as32Operand", ":", "AsmOperandClass", "{", "let", "Name", "=", "<STR_LIT>", ";" ]
GCC
arm
CPP
next_suggestion
CPU
621,484
[ "emit_move_insn", "(", "gen_rtx_REG", "(", "SImode", ",", "regno", ")", ",", "gen_rtx_REG", "(", "SImode", ",", "next_hi_reg", ")", ")", ";" ]
[ "offset", "=", "bit_count", "(", "l_mask", ")", "*", "UNITS_PER_WORD", ";", "}", "x", "=", "GEN_INT", "(", "offset", "+", "<NUM_LIT>", "+", "crtl", "->", "args", ".", "pretend_args_size", ")", ";", "emit_insn", "(", "gen_addsi3", "(", "work_reg", ",", "s...
LLVM
ARM
TD
stmt_completion
CPU
621,485
[ ")", ")", "!", "=", "-", "<NUM_LIT>", ";" ]
[ "if", "(", "!", "MO", ".", "isFPImm", "(", ")", ")", "return", "false", ";", "return", "ARM_AM", ":", ":", "getFP32Imm", "(", "MO", ".", "getFPImm", "(", ")", "-", ">", "getValueAPF", "(" ]
GCC
mips
CPP
next_suggestion
CPU
621,486
[ "}" ]
[ "reg", "=", "gen_rtx_REG", "(", "SImode", ",", "regno", ")", ";", "if", "(", "restore_p", ")", "{", "mips_add_cfa_restore", "(", "reg", ")", ";", "return", "gen_rtx_SET", "(", "VOIDmode", ",", "reg", ",", "mem", ")", ";" ]
GCC
mips
CPP
stmt_completion
CPU
621,487
[ ";" ]
[ "}", "return", "true", ";", "}", "}", "else", "{", "if", "(", "mips_symbolic_constant_p", "(", "addr", ",", "context", ",", "&", "symbol_type", ")", "&&", "mips_symbol_insns", "(", "symbol_type", ",", "mode", ")", ">", "<NUM_LIT>", "&&", "mips_split_p", "[...
LLVM
SystemZ
CPP
stmt_completion
CPU
621,488
[ "false", ";" ]
[ "if", "(", "<STR_LIT>", "::", "<STR_LIT>", "(", "MI", ".", "getOperand", "(", "<NUM_LIT>", ")", ".", "getReg", "(", ")", ")", "<", "<NUM_LIT>", "&&", "<STR_LIT>", "::", "<STR_LIT>", "(", "MI", ".", "getOperand", "(", "<NUM_LIT>", ")", ".", "getReg", "(...
LLVM
AArch64
TD
stmt_completion
CPU
621,489
[ "<NUM_LIT>", ";" ]
[ "let", "Latency", "=", "<NUM_LIT>", ";", "let", "NumMicroOps", "=" ]
LLVM
X86
CPP
next_suggestion
CPU
621,490
[ "if", "(", "TLI", ".", "isTypeLegal", "(", "Tp", ")", "&&", "(", "(", "MemSz", "%", "Tp", ".", "getSizeInBits", "(", ")", ")", "==", "<NUM_LIT>", ")", ")", "{" ]
[ "SDValue", "Val", "=", "DAG", ".", "getNode", "(", "ISD", "::", "ANY_EXTEND", ",", "dl", ",", "MVT", "::", "i16", ",", "NewLd", ")", ";", "Val", "=", "DAG", ".", "getNode", "(", "ISD", "::", "EXTRACT_SUBVECTOR", ",", "dl", ",", "RegVT", ",", "DAG",...
GCC
ns32k
MD
stmt_completion
MPU
621,491
[ "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "compare", "(", "match_operand", ":", "QI" ]
LLVM
PowerPC
CPP
stmt_completion
CPU
621,492
[ ";" ]
[ "if", "(", "DisablePPCUnaligned", ")", "return", "false", ";", "if", "(", "!", "VT", ".", "isSimple", "(", ")", ")", "return", "false", ";", "if", "(", "VT", ".", "isFloatingPoint", "(", ")", "&&", "!", "VT", ".", "isVector", "(", ")", "&&", "!", ...
LLVM
Hexagon
TD
stmt_completion
DSP
621,493
[ "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}" ]
GCC
arm
CPP
stmt_completion
CPU
621,494
[ "<NUM_LIT>", ")", ";" ]
[ "if", "(", "GET_CODE", "(", "op", ")", "==", "COND_EXEC", ")", "op", "=", "COND_EXEC_CODE", "(", "op", ")", ";", "if", "(", "GET_CODE", "(", "op", ")", "==", "PARALLEL", ")", "op", "=", "XVECEXP", "(", "op", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ")",...
LLVM
ARM
CPP
stmt_completion
CPU
621,495
[ "FixConv", ";" ]
[ "}", "SDLoc", "dl", "(", "N", ")", ";", "unsigned", "IntrinsicOpcode", "=", "isSigned", "?", "Intrinsic", "::", "arm_neon_vcvtfp2fxs", ":", "Intrinsic", "::", "arm_neon_vcvtfp2fxu", ";", "SDValue", "FixConv", "=", "DAG", ".", "getNode", "(", "ISD", "::", "IN...
LLVM
AMDGPU
CPP
program_repair
GPU
621,496
[ "<FIXS>", "AMDGPUDAGToDAGISelLegacy", "::", "AMDGPUDAGToDAGISelLegacy", "(", "TargetMachine", "&", "TM", ",", "CodeGenOptLevel", "OptLevel", ")", ":", "SelectionDAGISelLegacy", "(", "ID", ",", "std", "::", "make_unique", "AMDGPUDAGToDAGISel", ">", "(", "TM", ",", "O...
[ "}", "while", "(", "IsModified", ")", ";", "}", "<BUGS>", "char", "AMDGPUDAGToDAGISel", "::", "ID", "=", "<NUM_LIT>", ";", "<BUGE>" ]
GCC
ia64
CPP
program_repair
CPU
621,497
[ "<FIXS>", "gcc_assert", "(", "id", ")", ";", "<FIXE>" ]
[ "tree", "decl", "=", "p", "->", "decl", ";", "tree", "id", "=", "DECL_ASSEMBLER_NAME", "(", "decl", ")", ";", "<BUGS>", "if", "(", "!", "id", ")", "abort", "(", ")", ";", "<BUGE>", "if", "(", "!", "TREE_ASM_WRITTEN", "(", "decl", ")", "&&", "TREE_S...
LLVM
ARM64
CPP
stmt_completion
CPU
621,498
[ "Val", "<", "<NUM_LIT>", ")", ";" ]
[ "if", "(", "!", "MCE", ")", "return", "false", ";", "int64_t", "Val", "=", "MCE", "->", "getValue", "(", ")", ";", "return", "(", "Val", ">=", "<NUM_LIT>", "&&" ]
GCC
sh
MD
program_repair
CPU
621,499
[ "<FIXS>", "(", "use", "(", "reg", ":", "SI", "FPSCR_MODES_REG", ")", ")", "<FIXE>" ]
[ "(", "call", "(", "mem", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "(", "use", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<ST...