Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
LLVM
X86
CPP
stmt_completion
CPU
621,600
[ "|=", "<NUM_LIT>", "<<", "Reg", ";" ]
[ "unsigned", "Reg", "=", "*", "I", "-", "X86", "::", "FP0", ";", "if", "(", "Reg", "<", "<NUM_LIT>", ")", "Mask" ]
LLVM
Hexagon
TD
next_suggestion
DSP
621,601
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rd32", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Ii", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Ii", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "bits", "<", "<NUM_LIT>", ...
GCC
rs6000
MD
stmt_completion
CPU
621,602
[ "Pmode", ",", "<NUM_LIT>", ")" ]
[ "ASM_GENERATE_INTERNAL_LABEL", "(", "buf", ",", "<STR_LIT>", ",", "!", "TARGET_ELF", "|", "|", "!", "TARGET_MINIMAL_TOC", ")", "if", "(", "TARGET_ELF", ")", "strcat", "(", "buf", ",", "<STR_LIT>", ")", "operands", "[", "<NUM_LIT>", "]", "=", "gen_rtx_SYMBOL_RE...
LLVM
Mips
CPP
next_suggestion
CPU
621,603
[ "BuildMI", "(", "BB", ",", "DL", ",", "TII", "->", "get", "(", "LL", ")", ",", "OldVal", ")", ".", "addReg", "(", "Ptr", ")", ".", "addImm", "(", "<NUM_LIT>", ")", ";" ]
[ "MachineBasicBlock", "*", "MipsTargetLowering", "::", "emitAtomicBinary", "(", "MachineInstr", "*", "MI", ",", "MachineBasicBlock", "*", "BB", ",", "unsigned", "Size", ",", "unsigned", "BinOpcode", ",", "bool", "Nand", ")", "const", "{", "assert", "(", "(", "S...
LLVM
AMDGPU
CPP
next_suggestion
GPU
621,604
[ "return", "RI", ".", "getRegSizeInBits", "(", "*", "getOpRegClass", "(", "MI", ",", "OpNo", ")", ")", "/", "<NUM_LIT>", ";" ]
[ "unsigned", "getOpSize", "(", "const", "MachineInstr", "&", "MI", ",", "unsigned", "OpNo", ")", "const", "{", "const", "MachineOperand", "&", "MO", "=", "MI", ".", "getOperand", "(", "OpNo", ")", ";", "if", "(", "MO", ".", "isReg", "(", ")", ")", "{"...
GCC
h8300
MD
next_suggestion
MPU
621,605
[ "[", "(", "parallel", "[", "(", "set", "(", "match_dup", "<NUM_LIT>", ")" ]
[ "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "plus", ":", "SI", "(", "mult", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", ...
GCC
arm
CPP
stmt_completion
CPU
621,606
[ "a", ")", "{" ]
[ "vreinterpret_u32_f16", "(", "float16x4_t", "_", "_" ]
GCC
m32c
MD
next_suggestion
MPU
621,607
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]" ]
[ "[", "(", "unspec", "[", "(", "const_int", "<NUM_LIT>", ")", "]", "UNS_FSETB", ")", "]", "<STR_LIT>", "<STR_LIT>" ]
LLVM
Mips
CPP
program_repair
CPU
621,608
[ "<FIXS>", "MFp", "->", "CreateMachineBasicBlock", "(", "MBB", "->", "getBasicBlock", "(", ")", ")", ";", "<FIXE>" ]
[ "MachineBasicBlock", "*", "NewMBB", "=", "<BUGS>", "MF", "->", "CreateMachineBasicBlock", "(", "MBB", "->", "getBasicBlock", "(", ")", ")", ";", "<BUGE>", "MachineBasicBlock", "*", "Tgt", "=", "getTargetMBB", "(", "*", "FirstBr", ")", ";" ]
LLVM
X86
TD
program_repair
CPU
621,609
[ "<FIXS>", "SSEPackedSingle", ",", "itins", ".", "s", ",", "<NUM_LIT>", ">", ",", "PS", ",", "VEX_4V", ";", "<FIXE>", "<FIXS>", "SSEPackedSingle", ",", "itins", ".", "s", ",", "<NUM_LIT>", ">", ",", "PS", ",", "VEX_4V", ",", "VEX_L", ";", "<FIXE>" ]
[ "SDNode", "OpNode", ",", "SizeItins", "itins", ">", "{", "defm", "V", "#", "NAME", "#", "PS", ":", "sse12_fp_packed", "opc", ",", "!", "strconcat", "(", "OpcodeStr", ",", "<STR_LIT>", ")", ",", "OpNode", ",", "VR128", ",", "v4f32", ",", "f128mem", ",",...
LLVM
Alpha
TD
stmt_completion
MPU
621,610
[ "F8RC", ":", "$", "sf", ",", "F8RC", ":", "$", "st", ",", "(", "CMPTLT", "F8RC", ":", "$", "RA", ",", "F8RC", ":", "$", "RB", ")", ")", ">", ";" ]
[ "def", ":", "Pat", "<", "(", "select", "(", "setolt", "F8RC", ":", "$", "RA", ",", "F8RC", ":", "$", "RB", ")", ",", "F8RC", ":", "$", "st", ",", "F8RC", ":", "$", "sf", ")", ",", "(", "FCMOVNET" ]
GCC
sparc
CPP
code_generation
CPU
621,611
[ "void", "sparc_emit_set_symbolic_const64", "(", "rtx", "op0", ",", "rtx", "op1", ",", "rtx", "temp", ")", "{", "rtx", "cst", ",", "temp1", ",", "temp2", ",", "temp3", ",", "temp4", ",", "temp5", ";", "rtx", "ti_temp", "=", "<NUM_LIT>", ";", "if", "(", ...
[ "Sparc-v9", "code-model", "support", "." ]
GCC
sh
MD
stmt_completion
CPU
621,612
[ "<STR_LIT>", ")" ]
[ "(", "and", "(", "match_code" ]
GCC
arm
MD
stmt_completion
CPU
621,613
[ "<STR_LIT>", ")", "]" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "V4HF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "unspec", ":", "V4HF", "[", "(", "match_operand", ":", "V4HF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand...
LLVM
R600
CPP
next_suggestion
GPU
621,614
[ "llvm_unreachable", "(", "<STR_LIT>", "Reg without a def", "<STR_LIT>", ")", ";" ]
[ "for", "(", "MachineRegisterInfo", "::", "def_iterator", "It", "=", "MRI", ".", "def_begin", "(", "Reg", ")", ",", "E", "=", "MRI", ".", "def_end", "(", ")", ";", "It", "!=", "E", ";", "++", "It", ")", "{", "return", "(", "*", "It", ")", ".", "...
LLVM
AArch64
CPP
stmt_completion
CPU
621,615
[ ")", "&&", "MOP", ".", "isKill", "(", ")", ")", "Units", ".", "removeReg", "(", "MOP", ".", "getReg", "(", ")", ")", ";" ]
[ "static", "void", "updateDefinedRegisters", "(", "MachineInstr", "&", "MI", ",", "LiveRegUnits", "&", "Units", ",", "const", "TargetRegisterInfo", "*", "TRI", ")", "{", "for", "(", "const", "MachineOperand", "&", "MOP", ":", "phys_regs_and_masks", "(", "MI", "...
GCC
aarch64
MD
next_suggestion
CPU
621,616
[ "(", "SHIFT", ":", "SI" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "zero_extend", ":", "DI", "(", "LOGICAL", ":", "SI", "(", "not", ":", "SI" ]
LLVM
Mips
TD
stmt_completion
CPU
621,617
[ ">", ";" ]
[ "class", "MUHU_MMR6_DESC", ":", "ArithLogicR", "<", "<STR_LIT>", ",", "GPR32Opnd" ]
LLVM
X86
CPP
code_generation
CPU
621,618
[ "bool", "X86FastISel", "::", "tryToFoldLoadIntoMI", "(", "MachineInstr", "*", "MI", ",", "unsigned", "OpNo", ",", "const", "LoadInst", "*", "LI", ")", "{", "const", "Value", "*", "Ptr", "=", "LI", "->", "getPointerOperand", "(", ")", ";", "X86AddressMode", ...
[ "The", "specified", "machine", "instr", "operand", "is", "a", "vreg", ",", "and", "that", "vreg", "is", "being", "provided", "by", "the", "specified", "load", "instruction", "." ]
LLVM
Hexagon
TD
next_suggestion
DSP
621,619
[ "}" ]
[ "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "BaseOpcode", "=", "<STR_LIT>", ";", "let", "isPseudo", "=", "<NUM_LIT>", ";" ]
LLVM
Hexagon
TD
stmt_completion
DSP
621,620
[ ",", "<STR_LIT>", ",", "tc_5a2711e5", ",", "TypeALU32_2op", ">", ",", "Enc_9cdba7", "{" ]
[ "def", "A4_combineir", ":", "HInst", "<", "(", "outs", "DoubleRegs", ":", "$", "Rdd32", ")", ",", "(", "ins", "s32_0Imm", ":", "$", "Ii", ",", "IntRegs", ":", "$", "Rs32", ")" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
621,621
[ "(", ")", ")", ";" ]
[ "bool", "hasXNACK", "(", ")", "const", "{", "return", "AMDGPU", "::", "hasXNACK", "(", "getSTI" ]
LLVM
SystemZ
TD
next_suggestion
CPU
621,622
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "R3", ";" ]
[ "field", "bits", "<", "<NUM_LIT>", ">", "SoftFail", "=", "<NUM_LIT>", ";", "bits", "<", "<NUM_LIT>", ">", "R1", ";", "bits", "<", "<NUM_LIT>", ">", "R3", ";", "bits", "<", "<NUM_LIT>", ">", "XBD2", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>"...
LLVM
AArch64
TD
stmt_completion
CPU
621,623
[ "<NUM_LIT>", "}", ",", "lane", "{", "<NUM_LIT>", "}", ",", "<NUM_LIT>", "}", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "{", "lane", "{" ]
GCC
i386
MD
stmt_completion
CPU
621,624
[ ")", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
GCC
rx
CPP
next_suggestion
CPU
621,625
[ "return", "gen_rtx_REG", "(", "arg", ".", "mode", ",", "next_reg", ")", ";" ]
[ "unsigned", "int", "next_reg", ";", "unsigned", "int", "bytes_so_far", "=", "*", "get_cumulative_args", "(", "cum", ")", ";", "unsigned", "int", "size", ";", "unsigned", "int", "rounded_size", ";", "size", "=", "arg", ".", "promoted_size_in_bytes", "(", ")", ...
LLVM
Hexagon
TD
next_suggestion
DSP
621,626
[ "bits", "<", "<NUM_LIT>", ">", "Vd32", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Qv4", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Qv4", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
621,627
[ ")", ";" ]
[ "MachineFunction", "*", "Func", "=", "MBB", "->", "getParent", "(", ")", ";", "MachineBasicBlock", "*", "NewMBB", "=", "Func", "->", "CreateMachineBasicBlock", "(" ]
LLVM
AArch64
TD
stmt_completion
CPU
621,628
[ ":", "$", "src", ",", "ssub", ")", ",", "<NUM_LIT>", ")", ">", ";" ]
[ "def", ":", "Pat", "<", "(", "nxv4f32", "(", "AArch64dup", "(", "f32", "FPR32", ":", "$", "src", ")", ")", ")", ",", "(", "DUP_ZZI_S", "(", "INSERT_SUBREG", "(", "IMPLICIT_DEF", ")", ",", "FPR32" ]
GCC
arm
CPP
next_suggestion
CPU
621,629
[ "}" ]
[ "uint64_t", "_", "_", "c", "=", "(", "(", "uint64_t", ")", "_", "_", "b", ")", "<<", "<NUM_LIT>", ";", "return", "_", "_", "builtin_mve_vdwdupq_m_n_uv16qi", "(", "_", "_", "inactive", ",", "_", "_", "a", ",", "_", "_", "c", ",", "_", "_", "imm", ...
GCC
rs6000
CPP
next_suggestion
CPU
621,630
[ "sact", ".", "sa_flags", "=", "SA_ONSTACK", "|", "SA_SIGINFO", ";" ]
[ "stack_t", "sigstk", ";", "sigstk", ".", "ss_sp", "=", "(", "char", "*", ")", "xmalloc", "(", "SIGSTKSZ", ")", ";", "sigstk", ".", "ss_size", "=", "SIGSTKSZ", ";", "sigstk", ".", "ss_flags", "=", "<NUM_LIT>", ";", "if", "(", "sigaltstack", "(", "&", ...
LLVM
ARM
TD
stmt_completion
CPU
621,631
[ "?", ",", "?", "}", ",", "<STR_LIT>", ">", "{" ]
[ "def", "VLD4LNd32", ":", "VLD4LN", "<", "<NUM_LIT>", ",", "{", "?", ",", "<NUM_LIT>", "," ]
LLVM
PowerPC
TD
stmt_completion
CPU
621,632
[ ";" ]
[ "def", "gprc_nor0", ":", "RegisterOperand", "<", "GPRC_NOR0", ">", "{", "let", "ParserMatchClass", "=", "PPCRegGPRCNoR0AsmOperand" ]
GCC
arm
CPP
stmt_completion
CPU
621,633
[ "a", ")", "{" ]
[ "vsqrth_f16", "(", "float16_t", "_", "_" ]
LLVM
Hexagon
TD
stmt_completion
DSP
621,634
[ "=", "<NUM_LIT>", ";" ]
[ "def", "A2_maxp", ":", "HInst", "<", "(", "outs", "DoubleRegs", ":", "$", "Rdd32", ")", ",", "(", "ins", "DoubleRegs", ":", "$", "Rss32", ",", "DoubleRegs", ":", "$", "Rtt32", ")", ",", "<STR_LIT>", ",", "tc_779080bf", ",", "TypeALU64", ">", ",", "En...
LLVM
AMDGPU
CPP
stmt_completion
GPU
621,635
[ "{" ]
[ "const", "TargetRegisterInfo", "*", "getTRI", "(", ")" ]
LLVM
Hexagon
TD
next_suggestion
DSP
621,636
[ "}" ]
[ "def", "A2_subh_l16_hl", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rt32", ",", "IntRegs", ":", "$", "Rs32", ")", ",", "<STR_LIT>", ",", "tc_4414d8b1", ",", "TypeALU64", ">", ",", "Enc_bd6...
GCC
i386
MD
stmt_completion
CPU
621,637
[ "<STR_LIT>", ")" ]
[ "[", "(", "QI", "<STR_LIT>", ")", "(", "HI", "<STR_LIT>", ")", "(", "SI" ]
LLVM
X86
CPP
next_suggestion
CPU
621,638
[ "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "<STR_LIT>", "X86ISD::MOVHLPS", "<STR_LIT>", ";" ]
[ "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "<STR_LIT>", "X86ISD::FSETCCss", "<STR_LIT>", ";", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "<STR_LIT>", "X86ISD::CMOV", "<STR_LIT>", ";", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "...
LLVM
AArch64
TD
stmt_completion
CPU
621,639
[ "}", "=", "<NUM_LIT>", ";" ]
[ "def", "SWDri", ":", "BaseFPToInteger", "<", "<NUM_LIT>", ",", "rmode", ",", "opcode", ",", "FPR64", ",", "GPR32", ",", "fixedpoint_f64_i32", ",", "asm", ",", "[", "(", "set", "GPR32", ":", "$", "Rd", ",", "(", "OpN", "(", "fmul", "FPR64", ":", "$", ...
GCC
cr16
MD
next_suggestion
MPU
621,640
[ "<STR_LIT>" ]
[ "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "const_int", "<NUM_LIT>", ")", ")", "]" ]
GCC
sparc
CPP
stmt_completion
CPU
621,641
[ "_", "B", ",", "_", "_", "C", ")", ";" ]
[ "extern", "_", "_", "inline", "_", "_", "i64", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "_", "vis_pdist", "(", "_", "_", "v8qi", "_", "_", "A", ",...
GCC
v850
MD
stmt_completion
MPU
621,642
[ ")" ]
[ "[", "(", "unspec_volatile", "[", "(", "const_int", "<NUM_LIT>", ")", "]", "<NUM_LIT>", ")", "]", "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]" ]
LLVM
ARM64
TD
stmt_completion
CPU
621,643
[ "idx", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "idx", ";", "bits", "<", "<NUM_LIT>", ">", "Xm", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "idx", "{", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NU...
GCC
rs6000
MD
stmt_completion
CPU
621,644
[ ")", "]", ")" ]
[ "[", "(", "set", "(", "match_operand", ":", "PTI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "unspec", ":", "PTI", "[", "(", "match_operand", ":", "PTI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", "UNSPEC_LSQ", ")", ")", "]", "<STR_LIT>", "<ST...
GCC
nds32
CPP
code_generation
CPU
621,645
[ "static", "void", "nds32_emit_stack_pop_multiple", "(", "rtx", "Rb", ",", "rtx", "Re", ",", "rtx", "En4", ")", "{", "int", "regno", ";", "int", "extra_count", ";", "int", "num_use_regs", ";", "int", "par_index", ";", "int", "offset", ";", "int", "save_fp",...
[ "Function", "to", "create", "a", "parallel", "rtx", "pattern", "which", "presents", "stack", "pop", "multiple", "behavior", ".", "The", "overall", "concept", "are", ":", "``", "pop", "registers", "from", "memory", "''", ",", "``", "adjust", "stack", "pointer...
LLVM
ARM
CPP
program_repair
CPU
621,646
[ "<FIXS>", "#", "include", "<STR_LIT>", "llvm/Target/TargetData.h", "<STR_LIT>", "<FIXE>" ]
[ "#", "include", "<STR_LIT>", "ARMAddressingModes.h", "<STR_LIT>", "#", "include", "<STR_LIT>", "ARMMachineFunctionInfo.h", "<STR_LIT>", "#", "include", "<STR_LIT>", "ARMRegisterInfo.h", "<STR_LIT>", "#", "include", "<STR_LIT>", "llvm/CodeGen/MachineBasicBlock.h", "<STR_LIT>", ...
LLVM
ARM
CPP
next_suggestion
CPU
621,647
[ "}" ]
[ "else", "if", "(", "!", "(", "cast", "<", "VectorType", ">", "(", "Offsets", "->", "getType", "(", ")", ")", "->", "getNumElements", "(", ")", "==", "<NUM_LIT>", "&&", "Offsets", "->", "getType", "(", ")", "->", "getScalarSizeInBits", "(", ")", "==", ...
LLVM
SystemZ
TD
next_suggestion
CPU
621,648
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "V3", "{", "<NUM_LIT>", "}", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "V3", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=",...
LLVM
ARM
CPP
code_generation
CPU
621,649
[ "void", "Thumb2InstrInfo", "::", "loadRegFromStackSlot", "(", "MachineBasicBlock", "&", "MBB", ",", "MachineBasicBlock", "::", "iterator", "I", ",", "unsigned", "DestReg", ",", "int", "FI", ",", "const", "TargetRegisterClass", "*", "RC", ")", "const", "{", "Debu...
[ "Load", "the", "specified", "register", "of", "the", "given", "register", "class", "from", "the", "specified", "stack", "frame", "index", "." ]
GCC
aarch64
CPP
program_repair
CPU
621,650
[ "<FIXS>", "unsigned", "int", "expected_bits", ",", "unsigned", "int", "expected_num_vectors", ")", "<FIXE>", "<FIXS>", "if", "(", "expected_tclass", "==", "SAME_TYPE_CLASS", "&&", "expected_bits", "==", "SAME_SIZE", "&&", "expected_num_vectors", "==", "<NUM_LIT>", ")"...
[ "unsigned", "int", "first_argno", ",", "sve_type", "first_type", ",", "type_class_index", "expected_tclass", ",", "<BUGS>", "unsigned", "int", "expected_bits", ")", "<BUGE>", "{", "<BUGS>", "if", "(", "first_type", ".", "num_vectors", "==", "<NUM_LIT>", "&&", "exp...
GCC
mips
MD
stmt_completion
CPU
621,651
[ "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr" ]
LLVM
X86
CPP
stmt_completion
CPU
621,652
[ "RetOps", ",", "dl", ")", ";" ]
[ "unsigned", "NumEltsInWideVec", "=", "<NUM_LIT>", "/", "VT", ".", "getScalarSizeInBits", "(", ")", ";", "MVT", "WideDataVT", "=", "MVT", "::", "getVectorVT", "(", "VT", ".", "getScalarType", "(", ")", ",", "NumEltsInWideVec", ")", ";", "MVT", "WideMaskVT", "...
LLVM
Mips
CPP
next_suggestion
CPU
621,653
[ "DebugLoc", "DL", "=", "N", "->", "getDebugLoc", "(", ")", ";" ]
[ "if", "(", "(", "Lo", ".", "getOpcode", "(", ")", "!=", "<STR_LIT>", "::", "<STR_LIT>", ")", "||", "(", "Lo", ".", "getOperand", "(", "<NUM_LIT>", ")", ".", "getOpcode", "(", ")", "!=", "ISD", "::", "TargetJumpTable", ")", ")", "return", "SDValue", "...
LLVM
Hexagon
TD
stmt_completion
DSP
621,654
[ "Rss32", ")", ",", "<STR_LIT>", ",", "tc_cf8126ae", ",", "TypeS_2op", ">", ",", "Enc_b9c5fb", "{" ]
[ "def", "A2_absp", ":", "HInst", "<", "(", "outs", "DoubleRegs", ":", "$", "Rdd32", ")", ",", "(", "ins", "DoubleRegs", ":", "$" ]
GCC
s390
CPP
code_generation
MPU
621,655
[ "int", "s390_agen_dep_p", "(", "rtx_insn", "*", "dep_insn", ",", "rtx_insn", "*", "insn", ")", "{", "rtx", "dep_rtx", "=", "PATTERN", "(", "dep_insn", ")", ";", "int", "i", ";", "if", "(", "GET_CODE", "(", "dep_rtx", ")", "==", "SET", "&&", "addr_gener...
[ "Return", "1", ",", "if", "dep_insn", "sets", "register", "used", "in", "insn", "in", "the", "agen", "unit", "." ]
LLVM
BPF
CPP
program_repair
Virtual ISA
621,656
[ "<FIXS>", "Reloc", "=", "<STR_LIT>", "::", "<STR_LIT>", ";", "<FIXE>", "<FIXS>", "Reloc", "=", "<STR_LIT>", "::", "<STR_LIT>", ";", "<FIXE>" ]
[ "uint32_t", "Reloc", ";", "if", "(", "FlagValue", "==", "<STR_LIT>", "::", "<STR_LIT>", ")", "{", "<BUGS>", "Reloc", "=", "<STR_LIT>", "::", "<STR_LIT>", ";", "<BUGE>", "}", "else", "{", "<BUGS>", "Reloc", "=", "<STR_LIT>", "::", "<STR_LIT>", ";", "<BUGE>"...
LLVM
Hexagon
TD
next_suggestion
DSP
621,657
[ "let", "prefersSlot3", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewVal...
GCC
m68k
MD
stmt_completion
MPU
621,658
[ ")", ")" ]
[ "{", "if", "(", "TARGET_PCREL", "&", "&", "GET_CODE", "(", "op", ")", "=", "=", "MEM", "&", "&", "(", "GET_CODE", "(", "XEXP", "(", "op", ",", "<NUM_LIT>", ")", ")", "=", "=", "SYMBOL_REF", "|", "|", "GET_CODE", "(", "XEXP", "(", "op", ",", "<N...
LLVM
ARM
CPP
next_suggestion
CPU
621,659
[ "MachineMemOperand", "*", "MMO", "=", "MBB", ".", "getParent", "(", ")", "->", "getMachineMemOperand", "(", "MachinePointerInfo", "::", "getGOT", "(", "*", "MBB", ".", "getParent", "(", ")", ")", ",", "Flags", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ")", ";" ]
[ "}", "const", "GlobalValue", "*", "GV", "=", "cast", "<", "GlobalValue", ">", "(", "(", "*", "MI", "->", "memoperands_begin", "(", ")", ")", "->", "getValue", "(", ")", ")", ";", "if", "(", "!", "Subtarget", ".", "isGVIndirectSymbol", "(", "GV", ")",...
LLVM
ARM
CPP
program_repair
CPU
621,660
[ "<FIXS>", "UseOp", "=", "MI", ".", "findRegisterUseOperandIdx", "(", "Reg", ",", "false", ",", "TRI", ")", ";", "<FIXE>" ]
[ "case", "ARM", "::", "VMOVv2i32", ":", "case", "ARM", "::", "VMOVv2f32", ":", "case", "ARM", "::", "VMOVv1i64", ":", "<BUGS>", "UseOp", "=", "MI", "->", "findRegisterUseOperandIdx", "(", "Reg", ",", "false", ",", "TRI", ")", ";", "<BUGE>", "break", ";" ]
LLVM
AArch64
TD
stmt_completion
CPU
621,661
[ ":", "$", "Rn", ")", ",", "(", "v4i32", "V128", ":", "$", "Rm", ")", ")", ")", "]", ">", ";" ]
[ "def", "v4i32_v4i16", ":", "BaseSIMDDifferentThreeVector", "<", "U", ",", "<NUM_LIT>", ",", "opc", ",", "V64", ",", "V128", ",", "V128", ",", "asm", ",", "<STR_LIT>", ",", "<STR_LIT>", ",", "<STR_LIT>", ",", "[", "(", "set", "(", "v4i16", "V64", ":", "...
LLVM
Mips
CPP
next_suggestion
CPU
621,662
[ "}" ]
[ "DEBUG", "(", "dbgs", "(", ")", "<<", "<STR_LIT>", "num operands ", "<STR_LIT>", "<<", "J", "<<", "<STR_LIT>", "\\n", "<STR_LIT>", ")", ";", "MachineOperand", "&", "Literal", "=", "I", "->", "getOperand", "(", "<NUM_LIT>", ")", ";", "if", "(", "Literal", ...
LLVM
ARM
CPP
program_repair
CPU
621,663
[ "<FIXS>", "Inst", ".", "getOperand", "(", "<NUM_LIT>", ")", ".", "getImm", "(", ")", "<=", "<NUM_LIT>", "&&", "!", "(", "static_cast", "ARMOperand", "*", ">", "(", "Operands", "[", "<NUM_LIT>", "]", ")", "->", "isToken", "(", ")", "&&", "static_cast", ...
[ "case", "ARM", "::", "t2LDRpcrel", ":", "if", "(", "Inst", ".", "getOperand", "(", "<NUM_LIT>", ")", ".", "getImm", "(", ")", ">", "<NUM_LIT>", "&&", "<BUGS>", "Inst", ".", "getOperand", "(", "<NUM_LIT>", ")", ".", "getImm", "(", ")", "<=", "<NUM_LIT>"...
GCC
aarch64
CPP
next_suggestion
CPU
621,664
[ "}" ]
[ "if", "(", "!", "poly_int_rtx_p", "(", "x", ",", "&", "offset", ")", ")", "return", "-", "<NUM_LIT>", ";", "return", "aarch64_offset_temporaries", "(", "true", ",", "offset", ")", ";" ]
LLVM
X86
TD
stmt_completion
CPU
621,665
[ ";" ]
[ "}", "]", ">", ";", "def", "loadi16_anyext", ":", "PatFrag", "<", "(", "ops", "node", ":", "$", "ptr", ")", ",", "(", "i32", "(", "unindexedload", "node", ":", "$", "ptr", ")", ")", ",", "[", "{", "LoadSDNode", "*", "LD", "=", "cast", "<", "Loa...
GCC
arm
CPP
stmt_completion
CPU
621,666
[ "bu", "=", "{", "_", "_", "b", "}", ";" ]
[ "union", "{", "uint32x2x3_t", "_", "_", "i", ";", "_", "_", "builtin_neon_ei", "_", "_", "o", ";", "}", "_", "_" ]
LLVM
ARM64
TD
next_suggestion
CPU
621,667
[ "let", "DecoderMethod", "=", "<STR_LIT>", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Rd", ";", "bits", "<", "<NUM_LIT>", ">", "Rn", ";", "bits", "<", "<NUM_LIT>", ">", "imm", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "isSub", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "setFlags", ";", "let...
LLVM
X86
CPP
stmt_completion
CPU
621,668
[ ";" ]
[ "if", "(", "getLexer", "(", ")", ".", "isNot", "(", "AsmToken", "::", "Comma", ")", ")", "return", "Error", "(", "L", ",", "<STR_LIT>", "unexpected token in directive", "<STR_LIT>", ")", ";", "Parser", ".", "Lex", "(", ")", ";", "}", "}", "Parser", "."...
LLVM
AMDGPU
CPP
next_suggestion
GPU
621,669
[ "SDValue", "N1", "=", "N", "->", "getOperand", "(", "<NUM_LIT>", ")", ";" ]
[ "EVT", "VT", "=", "N", "->", "getValueType", "(", "<NUM_LIT>", ")", ";", "if", "(", "!", "Subtarget", "->", "hasMulI24", "(", ")", "||", "VT", ".", "isVector", "(", ")", ")", "return", "SDValue", "(", ")", ";", "if", "(", "Subtarget", "->", "hasSMu...
LLVM
SystemZ
CPP
stmt_completion
CPU
621,670
[ "DL", ",", "VReg", ",", "MVT", "::", "f64", ")", ";" ]
[ "case", "MVT", "::", "v4i32", ":", "case", "MVT", "::", "v2i64", ":", "case", "MVT", "::", "v4f32", ":", "case", "MVT", "::", "v2f64", ":", "RC", "=", "&", "<STR_LIT>", "::", "<STR_LIT>", ";", "break", ";", "}", "Register", "VReg", "=", "MRI", ".",...
LLVM
Mips
CPP
program_repair
CPU
621,671
[ "<FIXS>", "Callee", "=", "DAG", ".", "getTargetExternalSymbol", "(", "Sym", ",", "getPointerTy", "(", ")", ",", "<STR_LIT>", "::", "<STR_LIT>", ")", ";", "<FIXE>", "<FIXS>", "Callee", "=", "getAddrGlobalLargeGOT", "(", "S", ",", "DL", ",", "Ty", ",", "DAG"...
[ "const", "char", "*", "Sym", "=", "S", "->", "getSymbol", "(", ")", ";", "if", "(", "!", "Subtarget", ".", "isABI_N64", "(", ")", "&&", "!", "IsPIC", ")", "<BUGS>", "Callee", "=", "DAG", ".", "getTargetExternalSymbol", "(", "Sym", ",", "getPointerTy", ...
GCC
arm
MD
next_suggestion
CPU
621,672
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
GCC
rs6000
MD
program_repair
CPU
621,673
[ "<FIXS>", "<STR_LIT>", "<FIXE>" ]
[ "(", "mult", ":", "IEEE128", "(", "match_operand", ":", "IEEE128", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "IEEE128", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<BUGS>", "<STR_LIT>", "<BUGE>", "<STR_LIT>", "[", "...
GCC
visium
CPP
code_generation
Virtual ISA
621,674
[ "static", "void", "expand_block_move_4", "(", "rtx", "dst", ",", "rtx", "dst_reg", ",", "rtx", "src", ",", "rtx", "src_reg", ",", "rtx", "bytes_rtx", ")", "{", "unsigned", "HOST_WIDE_INT", "bytes", "=", "UINTVAL", "(", "bytes_rtx", ")", ";", "unsigned", "i...
[ "Generate", "a", "call", "to", "a", "library", "function", "to", "move", "BYTES_RTX", "bytes", "from", "SRC", "with", "address", "SRC_REG", "to", "DST", "with", "address", "DST_REG", "in", "4-byte", "chunks", "." ]
GCC
aarch64
MD
stmt_completion
CPU
621,675
[ "<STR_LIT>", ")", ")" ]
[ "(", "eq_attr", "<STR_LIT>" ]
GCC
rs6000
MD
program_repair
CPU
621,676
[ "<FIXS>", "<STR_LIT>", "<FIXE>", "<FIXS>", "<STR_LIT>", "<FIXE>" ]
[ "[", "(", "set", "(", "match_operand", ":", "DF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "div", ":", "DF", "(", "match_operand", ":", "DF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "DF", "<NUM_LIT>", "<STR_LIT>", "<STR...
GCC
i386
CPP
stmt_completion
CPU
621,677
[ ",", "_", "_", "B", ")", ";" ]
[ "return", "_", "_", "builtin_ia32_vcvtw2ph512_mask_round", "(", "(", "_", "_", "v32hi", ")", "_", "_", "A", ",", "_", "mm512_setzero_ph", "(", ")", ",", "(", "_", "_", "mmask32", ")", "-", "<NUM_LIT>" ]
LLVM
X86
CPP
stmt_completion
CPU
621,678
[ "Delta", ")", ";" ]
[ "assert", "(", "Op", ".", "getOpcode", "(", ")", "==", "ISD", "::", "CTLZ", ")", ";", "SDLoc", "dl", "(", "Op", ")", ";", "MVT", "VT", "=", "Op", ".", "getSimpleValueType", "(", ")", ";", "MVT", "EltVT", "=", "VT", ".", "getVectorElementType", "(",...
GCC
ia64
MD
next_suggestion
CPU
621,679
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "match_operand", ":", "RF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", "UNSPEC_FR_RECIP_APPROX_RES", ")", ")", "(", "set", "(", "match_operand", ":", "CCI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "unspec", ":", "CCI", "[", "(", "match_dup"...
LLVM
M88k
CPP
stmt_completion
MPU
621,680
[ ")", ";" ]
[ "static", "MCRegisterInfo", "*", "createM88kMCRegisterInfo", "(", "const", "Triple", "&", "TT", ")", "{", "MCRegisterInfo", "*", "X", "=", "new", "MCRegisterInfo", "(" ]
LLVM
PowerPC
CPP
next_suggestion
CPU
621,681
[ "CurSlots", "=", "CurBranches", "=", "<NUM_LIT>", ";" ]
[ "if", "(", "Directive", "==", "PPC", "::", "DIR_PWR6", "||", "Directive", "==", "PPC", "::", "DIR_PWR7", "||", "Directive", "==", "PPC", "::", "DIR_PWR8", "||", "CurSlots", "==", "<NUM_LIT>", ")", "{", "CurGroup", ".", "clear", "(", ")", ";" ]
GCC
arm
MD
stmt_completion
CPU
621,682
[ ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
GCC
arm
CPP
stmt_completion
CPU
621,683
[ "imm", ")", ";" ]
[ "_", "_", "arm_vshrntq", "(", "uint16x8_t", "_", "_", "a", ",", "uint32x4_t", "_", "_", "b", ",", "const", "int", "_", "_", "imm", ")", "{", "return", "_", "_", "arm_vshrntq_n_u32", "(", "_", "_", "a", ",", "_", "_", "b", ",", "_", "_" ]
GCC
mips
MD
next_suggestion
CPU
621,684
[ "<STR_LIT>", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
621,685
[ ",", "MIb", ")", ";" ]
[ "assert", "(", "(", "MIa", ".", "mayLoad", "(", ")", "||", "MIa", ".", "mayStore", "(", ")", ")", "&&", "<STR_LIT>", "MIa must load from or modify a memory location", "<STR_LIT>", ")", ";", "assert", "(", "(", "MIb", ".", "mayLoad", "(", ")", "||", "MIb", ...
LLVM
Hexagon
TD
next_suggestion
DSP
621,686
[ "let", "isExtentSigned", "=", "<NUM_LIT>", ";" ]
[ "let", "isPredicatedFalse", "=", "<NUM_LIT>", ";", "let", "isTerminator", "=", "<NUM_LIT>", ";", "let", "isBranch", "=", "<NUM_LIT>", ";", "let", "isPredicatedNew", "=", "<NUM_LIT>", ";", "let", "cofRelax1", "=", "<NUM_LIT>", ";", "let", "cofRelax2", "=", "<NU...
LLVM
ARM
CPP
code_generation
CPU
621,687
[ "void", "ARMBaseRegisterInfo", "::", "getRegAllocationHints", "(", "unsigned", "VirtReg", ",", "ArrayRef", "<", "MCPhysReg", ">", "Order", ",", "SmallVectorImpl", "<", "MCPhysReg", ">", "&", "Hints", ",", "const", "MachineFunction", "&", "MF", ",", "const", "Vir...
[ "Get", "a", "list", "of", "'hint", "'", "registers", "that", "the", "register", "allocator", "should", "try", "first", "when", "allocating", "a", "physical", "register", "for", "the", "virtual", "register", "VirtReg", "." ]
GCC
microblaze
MD
next_suggestion
MPU
621,688
[ ")" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "ashift", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "...
LLVM
AMDGPU
CPP
next_suggestion
GPU
621,689
[ "return", "WaitStatesNeeded", ";" ]
[ "for", "(", "const", "MachineOperand", "&", "Use", ":", "SMRD", "->", "uses", "(", ")", ")", "{", "if", "(", "!", "Use", ".", "isReg", "(", ")", ")", "continue", ";", "int", "WaitStatesNeededForUse", "=", "SmrdSgprWaitStates", "-", "getWaitStatesSinceDef",...
LLVM
PIC16
CPP
next_suggestion
MPU
621,690
[ "}" ]
[ "if", "(", "C", "&&", "(", "Op", ".", "getOpcode", "(", ")", "==", "ISD", "::", "SUB", ")", ")", "{", "return", "DAG", ".", "getNode", "(", "ISD", "::", "ADD", ",", "dl", ",", "MVT", "::", "i8", ",", "Op", ".", "getOperand", "(", "<NUM_LIT>", ...
GCC
ia64
CPP
code_generation
CPU
621,691
[ "static", "int", "ia64_arg_partial_bytes", "(", "CUMULATIVE_ARGS", "*", "cum", ",", "enum", "machine_mode", "mode", ",", "tree", "type", ",", "bool", "named", "ATTRIBUTE_UNUSED", ")", "{", "int", "words", "=", "ia64_function_arg_words", "(", "type", ",", "mode",...
[ "Return", "number", "of", "bytes", ",", "at", "the", "beginning", "of", "the", "argument", ",", "that", "must", "be", "put", "in", "registers", ".", "0", "is", "the", "argument", "is", "entirely", "in", "registers", "or", "entirely", "in", "memory", "." ...
LLVM
X86
TD
program_repair
CPU
621,692
[ "<FIXS>", "defm", "VCVTTPD2QQ", ":", "avx512_cvttpd2qq", "<NUM_LIT>", ",", "<STR_LIT>", ",", "X86cvttp2si", ",", "<FIXE>", "<FIXS>", "defm", "VCVTTPS2QQ", ":", "avx512_cvttps2qq", "<NUM_LIT>", ",", "<STR_LIT>", ",", "X86cvttp2si", ",", "<FIXE>", "<FIXS>", "defm", ...
[ "X86cvtp2UIntRnd", ",", "SchedWriteCvtPS2DQ", ">", ",", "PD", ",", "EVEX_CD8", "<NUM_LIT>", ",", "CD8VH", ">", ";", "<BUGS>", "defm", "VCVTTPD2QQ", ":", "avx512_cvttpd2qq", "<NUM_LIT>", ",", "<STR_LIT>", ",", "fp_to_sint", ",", "<BUGE>", "X86cvttp2siRnd", ",", "...
LLVM
WebAssembly
CPP
stmt_completion
Virtual ISA
621,693
[ "{" ]
[ "void", "addResult", "(", "MVT", "VT", ")" ]
LLVM
ARM64
TD
next_suggestion
CPU
621,694
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "idx", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "idx2", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=",...
GCC
s390
MD
next_suggestion
MPU
621,695
[ "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")" ]
[ "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
TPC
TD
next_suggestion
Virtual ISA
621,696
[ "let", "PredPolarity", "=", "pred", "{", "<NUM_LIT>", "}", ";" ]
[ "let", "Pattern", "=", "pattern", ";", "let", "Itinerary", "=", "IIC_VectorOp", ";", "let", "isNotUsedInDisasm", "=", "<NUM_LIT>", ";", "bits", "<", "<NUM_LIT>", ">", "dest", ";", "bits", "<", "<NUM_LIT>", ">", "op1", ";", "bits", "<", "<NUM_LIT>", ">", ...
GCC
arm
CPP
next_suggestion
CPU
621,697
[ "}" ]
[ "vst3_lane_bf16", "(", "bfloat16_t", "*", "_", "_", "a", ",", "bfloat16x4x3_t", "_", "_", "b", ",", "const", "int", "_", "_", "c", ")", "{", "union", "{", "bfloat16x4x3_t", "_", "_", "i", ";", "_", "_", "builtin_neon_ei", "_", "_", "o", ";", "}", ...
LLVM
Mips
TD
next_suggestion
CPU
621,698
[ "let", "DecoderMethod", "=", "<STR_LIT>", ";" ]
[ "def", "LSAImm", ":", "Operand", "<", "i32", ">", "{", "let", "PrintMethod", "=", "<STR_LIT>", ";", "let", "EncoderMethod", "=", "<STR_LIT>", ";" ]
GCC
mmix
CPP
stmt_completion
CPU
621,699
[ "mainop", ")", ";" ]
[ "for", "(", "i", "=", "<NUM_LIT>", ";", "i", "<", "<NUM_LIT>", ";", "i", "++", ")", "{", "if", "(", "value", "&", "<NUM_LIT>", ")", "{", "fprintf", "(", "stream", ",", "<STR_LIT>", "%s%s", "<STR_LIT>", ",", "mainop", ",", "op_part", "[", "i", "]", ...