Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
LLVM
MSP430
CPP
stmt_completion
MPU
623,200
[ "getKillRegState", "(", "KillSrc", ")", ")", ";" ]
[ "void", "MSP430InstrInfo", "::", "copyPhysReg", "(", "MachineBasicBlock", "&", "MBB", ",", "MachineBasicBlock", "::", "iterator", "I", ",", "const", "DebugLoc", "&", "DL", ",", "unsigned", "DestReg", ",", "unsigned", "SrcReg", ",", "bool", "KillSrc", ")", "con...
LLVM
AMDGPU
TD
stmt_completion
GPU
623,201
[ ",", "store_vt", ">", ";" ]
[ "def", "_OFFSET_exact", ":", "MUBUF_Store_Pseudo", "<", "opName", ",", "BUFAddrKind", ".", "Offset" ]
LLVM
AArch64
CPP
code_generation
CPU
623,202
[ "MCFragment", "*", "AArch64AuthMCExpr", "::", "findAssociatedFragment", "(", ")", "const", "{", "llvm_unreachable", "(", "<STR_LIT>", "FIXME: what goes here?", "<STR_LIT>", ")", ";", "}" ]
[ "Find", "the", "``", "associated", "section", "''", "for", "this", "expression", ",", "which", "is", "currently", "defined", "as", "the", "absolute", "section", "for", "constants", ",", "or", "otherwise", "the", "section", "associated", "with", "the", "first",...
GCC
m68k
MD
stmt_completion
MPU
623,203
[ ")", ")" ]
[ "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>" ]
LLVM
X86
CPP
program_repair
CPU
623,204
[ "<FIXS>", "Result", "=", "DAG", ".", "getTargetConstant", "(", "C", "->", "getZExtValue", "(", ")", ",", "SDLoc", "(", "Op", ")", ",", "Op", ".", "getValueType", "(", ")", ")", ";", "<FIXE>" ]
[ "if", "(", "ConstantSDNode", "*", "C", "=", "dyn_cast", "ConstantSDNode", ">", "(", "Op", ")", ")", "{", "if", "(", "ConstantInt", "::", "isValueValidForType", "(", "Type", "::", "getInt32Ty", "(", "*", "DAG", ".", "getContext", "(", ")", ")", ",", "C"...
LLVM
Hexagon
TD
next_suggestion
DSP
623,205
[ "let", "opExtentAlign", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredica...
LLVM
AMDGPU
CPP
stmt_completion
GPU
623,206
[ "{" ]
[ "for", "(", "unsigned", "i", "=", "<NUM_LIT>", ",", "e", "=", "NumSubRegs", ";", "i", "<", "e", ";", "++", "i", ")", "{", "unsigned", "SubReg", "=", "NumSubRegs", "==", "<NUM_LIT>", "?", "SuperReg", ":", "getSubReg", "(", "SuperReg", ",", "SplitParts",...
LLVM
MSP430
CPP
code_generation
MPU
623,207
[ "bool", "MSP430BSel", "::", "runOnMachineFunction", "(", "MachineFunction", "&", "mf", ")", "{", "MF", "=", "&", "mf", ";", "TII", "=", "static_cast", "<", "const", "MSP430InstrInfo", "*", ">", "(", "MF", "->", "getSubtarget", "(", ")", ".", "getInstrInfo"...
[ "runOnMachineFunction", "-", "Emit", "the", "function", "body", "." ]
LLVM
AArch64
CPP
stmt_completion
CPU
623,208
[ ")", ")", ";" ]
[ "initializeAArch64CondBrTuningPass", "(", "*", "PassRegistry", "::", "getPassRegistry", "(" ]
LLVM
JVM
CPP
next_suggestion
Virtual ISA
623,209
[ "case", "<STR_LIT>", "::", "<STR_LIT>", ":" ]
[ "break", ";", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "<STR_LIT>", "JVMISD::ALLOC", "<STR_LIT>", ";", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "<STR_LIT>", "JVMISD::ADD", "<STR_LIT>", ";", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", ...
LLVM
Mips
CPP
stmt_completion
CPU
623,210
[ "false", ";" ]
[ "Cond", "[", "<NUM_LIT>", "]", ".", "setImm", "(", "getOppositeBranchOpc", "(", "Cond", "[", "<NUM_LIT>", "]", ".", "getImm", "(", ")", ")", ")", ";", "return" ]
LLVM
AArch64
TD
stmt_completion
CPU
623,211
[ "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "class", "ADRI", "<", "bit", "page", ",", "string", "asm", ",", "Operand", "adr", ",", "list", "<", "dag", ">", "pattern", ">", ":", "I", "<", "(", "outs", "GPR64", ":", "$", "Xd", ")", ",", "(", "ins", "adr", ":", "$", "label", ")", ",", "as...
LLVM
MOS
CPP
stmt_completion
MPU
623,212
[ "add", "(", "MI", ".", "getOperand", "(", "<NUM_LIT>", ")", ")", ";" ]
[ "LoImm", "->", "getOperand", "(", "<NUM_LIT>", ")", ".", "setTargetFlags", "(", "<STR_LIT>", "::", "<STR_LIT>", ")", ";", "if", "(", "!", "constrainSelectedInstRegOperands", "(", "*", "LoImm", ",", "TII", ",", "TRI", ",", "RBI", ")", ")", "llvm_unreachable",...
LLVM
SPIRV
CPP
next_suggestion
Virtual ISA
623,213
[ "assert", "(", "(", "Opcode", "!=", "<STR_LIT>", "::", "<STR_LIT>", "||", "(", "Semantics", "!=", "<STR_LIT>", "::", "<STR_LIT>", "::", "Acquire", "&&", "Semantics", "!=", "<STR_LIT>", "::", "<STR_LIT>", "::", "AcquireRelease", ")", ")", "&&", "<STR_LIT>", "...
[ "static", "bool", "buildAtomicFlagInst", "(", "const", "<STR_LIT>", "::", "<STR_LIT>", "*", "Call", ",", "unsigned", "Opcode", ",", "MachineIRBuilder", "&", "MIRBuilder", ",", "SPIRVGlobalRegistry", "*", "GR", ")", "{", "bool", "IsSet", "=", "Opcode", "==", "<...
GCC
i386
CPP
stmt_completion
CPU
623,214
[ "_", "v4di", ")", "_", "_", "B", ",", "_", "_", "U", ")", ";" ]
[ "extern", "_", "_", "inline", "_", "_", "mmask8", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm256_mask_cmpeq_epi64_mask", "(", "_", "_", "mmask8", "_", ...
GCC
v850
CPP
code_generation
MPU
623,215
[ "static", "int", "ep_memory_offset", "(", "machine_mode", "mode", ",", "int", "unsignedp", "ATTRIBUTE_UNUSED", ")", "{", "int", "max_offset", "=", "<NUM_LIT>", ";", "switch", "(", "mode", ")", "{", "case", "E_QImode", ":", "if", "(", "TARGET_SMALL_SLD", ")", ...
[ "Return", "maximum", "offset", "supported", "for", "a", "short", "EP", "memory", "reference", "of", "mode", "MODE", "and", "signedness", "UNSIGNEDP", "." ]
LLVM
Hexagon
TD
next_suggestion
DSP
623,216
[ "let", "isTaken", "=", "Inst", "{", "<NUM_LIT>", "}", ";" ]
[ "let", "isPredicatedNew", "=", "<NUM_LIT>", ";", "let", "cofRelax1", "=", "<NUM_LIT>", ";", "let", "cofRelax2", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "Uses", "=", "[", "P0", "]", ";", "let", "Defs", "=", "[", "P0", ",",...
LLVM
X86
CPP
next_suggestion
CPU
623,217
[ "const", "MCExpr", "*", "Val", ";" ]
[ "if", "(", "getLexer", "(", ")", ".", "isNot", "(", "AsmToken", "::", "Colon", ")", ")", "return", "<STR_LIT>", "::", "<STR_LIT>", "(", "RegNo", ",", "Start", ",", "End", ")", ";", "getParser", "(", ")", ".", "Lex", "(", ")", ";", "return", "ParseM...
LLVM
Hexagon
TD
next_suggestion
DSP
623,218
[ "let", "opNewValue", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredica...
LLVM
AMDGPU
CPP
next_suggestion
GPU
623,219
[ "return", "KernelCodeProperties", ";" ]
[ "if", "(", "MFI", ".", "hasDispatchPtr", "(", ")", ")", "{", "KernelCodeProperties", "|=", "amdhsa", "::", "KERNEL_CODE_PROPERTY_ENABLE_SGPR_DISPATCH_PTR", ";", "}", "if", "(", "MFI", ".", "hasQueuePtr", "(", ")", ")", "{", "KernelCodeProperties", "|=", "amdhsa"...
GCC
arm
MD
next_suggestion
CPU
623,220
[ "(", "set", "(", "match_dup", "<NUM_LIT>", ")", "(", "not", ":", "SI", "(", "match_dup", "<NUM_LIT>", ")", ")", ")", "]" ]
[ "[", "(", "set", "(", "match_dup", "<NUM_LIT>", ")", "(", "and", ":", "SI", "(", "ior", ":", "SI", "(", "match_dup", "<NUM_LIT>", ")", "(", "match_dup", "<NUM_LIT>", ")", ")", "(", "not", ":", "SI", "(", "match_dup", "<NUM_LIT>", ")", ")", ")", ")"...
LLVM
AMDGPU
CPP
stmt_completion
GPU
623,221
[ "&&", "RI", ".", "isSGPRClass", "(", "DstRC", ")", ")", "{" ]
[ "if", "(", "RI", ".", "isAGPRClass", "(", "DstRC", ")", ")", "return", "AMDGPU", "::", "COPY", ";", "if", "(", "RI", ".", "getRegSizeInBits", "(", "*", "DstRC", ")", "==", "<NUM_LIT>", ")", "{", "return", "RI", ".", "isSGPRClass", "(", "DstRC", ")", ...
GCC
aarch64
CPP
code_generation
CPU
623,222
[ "rtx", "function_expander", "::", "map_to_unspecs", "(", "int", "unspec_for_sint", ",", "int", "unspec_for_uint", ",", "int", "unspec_for_fp", ",", "unsigned", "int", "merge_argno", ")", "{", "machine_mode", "mode", "=", "tuple_mode", "(", "<NUM_LIT>", ")", ";", ...
[ "Implement", "the", "call", "using", "one", "of", "the", "following", "strategies", ",", "chosen", "in", "order", ":", "(", "1", ")", "``", "aarch64_pred_", "<", "optab", ">", "<", "mode", ">", "''", "for", "PRED_x", "functions", ";", "this", "is", "a"...
LLVM
PowerPC
CPP
stmt_completion
CPU
623,223
[ "TRI", ")", ";" ]
[ "RC", "=", "updatedRC", "(", "RC", ")", ";", "loadRegFromStackSlotNoUpd", "(", "MBB", ",", "MI", ",", "DestReg", ",", "FrameIdx", ",", "RC", "," ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
623,224
[ "auto", "it", "=", "Inst", ".", "begin", "(", ")", ";" ]
[ "}", "else", "{", "for", "(", "unsigned", "E", "=", "Operands", ".", "size", "(", ")", ";", "I", "!=", "E", ";", "++", "I", ")", "{", "AMDGPUOperand", "&", "Op", "=", "(", "(", "AMDGPUOperand", "&", ")", "*", "Operands", "[", "I", "]", ")", "...
GCC
aarch64
CPP
code_generation
CPU
623,225
[ "static", "type_suffix_index", "find_type_suffix_for_scalar_type", "(", "const_tree", "type", ")", "{", "for", "(", "unsigned", "int", "suffix_i", "=", "<NUM_LIT>", ";", "suffix_i", "<", "NUM_TYPE_SUFFIXES", ";", "++", "suffix_i", ")", "if", "(", "type_suffixes", ...
[ "If", "TYPE", "is", "a", "valid", "SVE", "element", "type", ",", "return", "the", "corresponding", "type", "suffix", ",", "otherwise", "return", "NUM_TYPE_SUFFIXES", "." ]
LLVM
Hexagon
CPP
next_suggestion
DSP
623,226
[ "return", "true", ";" ]
[ "if", "(", "I2UseReg", "&&", "I1", "->", "modifiesRegister", "(", "I2UseReg", ",", "TRI", ")", ")", "return", "false", ";", "bool", "isSafe", "=", "true", ";", "{", "MachineBasicBlock", "::", "reverse_iterator", "I", "(", "I2", ")", ",", "End", "=", "-...
LLVM
AArch64
TD
next_suggestion
CPU
623,227
[ "}" ]
[ "}", "]", ">", "{", "let", "EncoderMethod", "=", "<STR_LIT>", ";", "let", "DecoderMethod", "=", "<STR_LIT>", ";", "let", "ParserMatchClass", "=", "Imm0_7Operand", ";" ]
LLVM
ARM
TD
next_suggestion
CPU
623,228
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "lane", "{", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "Rn", "{", "<NUM_LIT>", "}", ";" ]
GCC
frv
MD
stmt_completion
VLIW
623,229
[ "<STR_LIT>", ")" ]
[ "(", "if_then_else", ":", "HI", "(", "match_operator", ":", "CC_FP", "<NUM_LIT>", "<STR_LIT>", "[", "(", "match_operand", ":", "CC_FP", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", "]", ")", "(", "match_operand", ":", "HI", ...
GCC
sparc
MD
next_suggestion
CPU
623,230
[ "<STR_LIT>", ")" ]
[ "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "zero_extend", ":", "SI", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>" ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
623,231
[ "SDValue", "Val", "=", "convertArgType", "(", "DAG", ",", "VT", ",", "MemVT", ",", "SL", ",", "Load", ",", "Signed", ",", "Arg", ")", ";" ]
[ "SDValue", "Ptr", "=", "lowerKernArgParameterPtr", "(", "DAG", ",", "SL", ",", "Chain", ",", "AlignDownOffset", ")", ";", "SDValue", "Load", "=", "DAG", ".", "getLoad", "(", "MVT", "::", "i32", ",", "SL", ",", "Chain", ",", "Ptr", ",", "PtrInfo", ",", ...
LLVM
X86
CPP
next_suggestion
CPU
623,232
[ "}", "else", "if", "(", "VT", "==", "MVT", "::", "i32", ")", "{" ]
[ "SDNode", "*", "User", "=", "*", "Op", ".", "getNode", "(", ")", "->", "use_begin", "(", ")", ";", "if", "(", "(", "User", "->", "getOpcode", "(", ")", "!=", "ISD", "::", "STORE", "||", "(", "isa", "<", "ConstantSDNode", ">", "(", "Op", ".", "g...
GCC
arm
CPP
stmt_completion
CPU
623,233
[ "_", "_", "c", ")", "{" ]
[ "vbslq_p16", "(", "uint16x8_t", "_", "_", "a", ",", "poly16x8_t", "_", "_", "b", ",", "poly16x8_t" ]
LLVM
X86
CPP
next_suggestion
CPU
623,234
[ "}" ]
[ "assert", "(", "Widened128Mask", ".", "size", "(", ")", "==", "<NUM_LIT>", "&&", "<STR_LIT>", "Shuffle widening mismatch", "<STR_LIT>", ")", ";", "if", "(", "Widened128Mask", "[", "<NUM_LIT>", "]", "==", "<NUM_LIT>", "&&", "(", "Zeroable", "&", "<NUM_LIT>", ")...
LLVM
Hexagon
TD
next_suggestion
DSP
623,235
[ "let", "hasSideEffects", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredica...
LLVM
Hexagon
TD
stmt_completion
DSP
623,236
[ "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}" ]
GCC
avr
MD
stmt_completion
MPU
623,237
[ ")", ")" ]
[ "<STR_LIT>", "(", "match_code", "<STR_LIT>" ]
LLVM
Hexagon
TD
stmt_completion
DSP
623,238
[ "<NUM_LIT>", ">", ";" ]
[ "def", "NAME", "#", "new", ":", "T_ALU32_2op_Pred", "<", "mnemonic", ",", "minOp", ",", "PredNot", "," ]
LLVM
SystemZ
TD
stmt_completion
CPU
623,239
[ "=", "BDL1", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "op", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "BDL1", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<...
GCC
mcore
CPP
code_generation
MPU
623,240
[ "static", "void", "mcore_print_operand", "(", "FILE", "*", "stream", ",", "rtx", "x", ",", "int", "code", ")", "{", "switch", "(", "code", ")", "{", "case", "'", "N", "'", ":", "if", "(", "INTVAL", "(", "x", ")", "==", "-", "<NUM_LIT>", ")", "fpr...
[ "Print", "operand", "x", "(", "an", "rtx", ")", "in", "assembler", "syntax", "to", "file", "stream", "according", "to", "modifier", "code", ".", "'", "R", "'", "print", "the", "next", "register", "or", "memory", "location", "along", ",", "ie", "the", "...
GCC
cris
MD
program_repair
MPU
623,241
[ "<FIXS>", "(", "define_insn", "<STR_LIT>", "<FIXE>", "<FIXS>", "<STR_LIT>", "<FIXE>" ]
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<BUGS>", "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "and"...
GCC
i386
MD
program_repair
CPU
623,242
[ "<FIXS>", "<STR_LIT>", "<FIXE>" ]
[ "(", "us_truncate", ":", "V4QI", "(", "match_operand", ":", "V4HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "us_truncate", ":", "V4QI", "(", "match_operand", ":", "V4HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", ")", "]", "<STR_LIT...
GCC
sh
CPP
next_suggestion
CPU
623,243
[ "if", "(", "GET_CODE", "(", "XEXP", "(", "x", ",", "<NUM_LIT>", ")", ")", "!=", "CONST_INT", ")", "return", "SH_DYNAMIC_SHIFT_COST", ";" ]
[ "int", "value", ";", "if", "(", "TARGET_SHMEDIA", ")", "return", "<NUM_LIT>", ";", "if", "(", "GET_MODE_SIZE", "(", "GET_MODE", "(", "x", ")", ")", ">", "UNITS_PER_WORD", ")", "{", "if", "(", "GET_MODE", "(", "x", ")", "==", "DImode", "&&", "GET_CODE",...
GCC
sparc
MD
next_suggestion
CPU
623,244
[ "<STR_LIT>" ]
[ "[", "(", "set", "(", "match_operand", ":", "P", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "unspec", ":", "P", "[", "(", "gcond", ":", "GCM", "(", "match_operand", ":", "GCM", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", ...
GCC
i386
CPP
stmt_completion
CPU
623,245
[ "A", ",", "_", "_", "B", ",", "_", "_", "F", ")", ";" ]
[ "extern", "_", "_", "inline", "_", "_", "m128h", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_mask_reduce_round_sh", "(", "_", "_", "m128h", "_", "_", ...
LLVM
AArch64
CPP
stmt_completion
CPU
623,246
[ "PredMBB", ",", "CurReg", ",", "NbReg", ")", ";" ]
[ "for", "(", "CurReg", "=", "<NUM_LIT>", ";", "CurReg", "<", "NbReg", ";", "++", "CurReg", ")", "{", "SetOfMachineInstr", "&", "BBInSet", "=", "getSet", "(", "In", ",", "MBB", ",", "CurReg", ",", "NbReg", ")", ";", "SetOfMachineInstr", "&", "BBReachableUs...
LLVM
M88k
TD
stmt_completion
MPU
623,247
[ ",", "GPR", ":", "$", "rs2", ")", ",", "!", "strconcat", "(", "<STR_LIT>", ",", "Suffix", ")", ">", ";" ]
[ "def", "urrsh", "#", "S", ":", "F_LSINDSCUNS", "<", "<NUM_LIT>", ",", "U", ",", "(", "outs", "GPR", ":", "$", "rd", ")", ",", "(", "ins", "GPR", ":", "$", "rs1" ]
LLVM
X86
TD
stmt_completion
CPU
623,248
[ "src", ")", ")", ")", ")", ")", ")", ",", "(", "VCVTPD2DQrm", "addr", ":", "$", "src", ")", ">", ";" ]
[ "def", ":", "Pat", "<", "(", "X86vzmovl", "(", "v2i64", "(", "bitconvert", "(", "v4i32", "(", "X86cvtp2Int", "(", "loadv2f64", "addr", ":", "$" ]
LLVM
ARM64
TD
stmt_completion
CPU
623,249
[ ";" ]
[ "def", "ro_indexed128", ":", "ro_indexed", "<", "<NUM_LIT>", ">", ",", "ComplexPattern", "<", "i64", ",", "<NUM_LIT>", ",", "<STR_LIT>", ",", "[", "]", ">", "{", "let", "ParserMatchClass", "=", "MemROAsmOperand128" ]
LLVM
Hexagon
TD
stmt_completion
DSP
623,250
[ "<NUM_LIT>", ";" ]
[ "let", "cofRelax2", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "Uses", "=", "[", "P0", "]", ";", "let", "Defs", "=", "[", "P0", ",", "PC", "]", ";", "let", "isTaken", "=", "Inst", "{", "<NUM_LIT>", "}", ";", "let", "is...
LLVM
AArch64
TD
next_suggestion
CPU
623,251
[ "}" ]
[ "def", "v16i8_shift", ":", "BaseSIMDVectorShift", "<", "<NUM_LIT>", ",", "U", ",", "opc", ",", "{", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "?", ",", "?", ",", "?", "}", ",", "V128", ",", "V128", ",", "vecshiftL8", ",", ...
GCC
avr
MD
stmt_completion
MPU
623,252
[ "<STR_LIT>", ")" ]
[ "(", "define_predicate", "<STR_LIT>", "(", "ior", "(", "match_code" ]
LLVM
Hexagon
TD
next_suggestion
DSP
623,253
[ "let", "opExtendable", "=", "<NUM_LIT>", ";" ]
[ "let", "isBranch", "=", "<NUM_LIT>", ";", "let", "isNewValue", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "isRestrictNoSlot1Store", "=", "<NUM_LIT>", ";", "let", "Defs", "=", "[", "PC", "]", ";", "let", "BaseOpcode", "=", "<STR_...
LLVM
X86
CPP
code_generation
CPU
623,254
[ "void", "X86CallLowering", "::", "splitToValueTypes", "(", "const", "ArgInfo", "&", "OrigArg", ",", "SmallVectorImpl", "<", "ArgInfo", ">", "&", "SplitArgs", ",", "const", "DataLayout", "&", "DL", ",", "MachineRegisterInfo", "&", "MRI", ",", "SplitArgTy", "Perfo...
[ "Break", "OrigArgInfo", "into", "one", "or", "more", "pieces", "the", "calling", "convention", "can", "process", ",", "returned", "in", "SplitArgs", "." ]
GCC
pdp11
MD
stmt_completion
MPU
623,255
[ "<NUM_LIT>", ")", ")" ]
[ "(", "match_operand", ":", "HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "(", "set", "(", "subreg", ":", "HI", "(", "match_dup", "<NUM_LIT>", ")", "<NUM_LIT>", ")", "(", "mod", ":", "HI", "(", "match_dup", "<NUM_LIT>", ")", "(", "match_dup"...
LLVM
LC3
CPP
code_generation
CPU
623,256
[ "unsigned", "LC3RegisterInfo", "::", "getFrameRegister", "(", "const", "MachineFunction", "&", "MF", ")", "const", "{", "return", "<STR_LIT>", "::", "<STR_LIT>", ";", "}" ]
[ "Debug", "information", "queries", "." ]
LLVM
MCS51
CPP
stmt_completion
MPU
623,257
[ ";" ]
[ "for", "(", "Block", "&", "MBB", ":", "MF", ")", "{", "bool", "ContinueExpanding", "=", "true", ";", "unsigned", "ExpandCount", "=", "<NUM_LIT>", ";", "do", "{", "assert", "(", "ExpandCount", "<", "<NUM_LIT>", "&&", "<STR_LIT>", "pseudo expand limit reached", ...
LLVM
AArch64
TD
stmt_completion
CPU
623,258
[ "idx", ";" ]
[ "class", "BaseSIMDThreeSameVectorDotIndex", "<", "bit", "Q", ",", "bit", "U", ",", "bit", "Mixed", ",", "bits", "<", "<NUM_LIT>", ">", "size", ",", "string", "asm", ",", "string", "dst_kind", ",", "string", "lhs_kind", ",", "string", "rhs_kind", ",", "Regi...
LLVM
AArch64
CPP
code_generation
CPU
623,259
[ "void", "AArch64FrameLowering", "::", "determineCalleeSaves", "(", "MachineFunction", "&", "MF", ",", "BitVector", "&", "SavedRegs", ",", "RegScavenger", "*", "RS", ")", "const", "{", "if", "(", "MF", ".", "getFunction", "(", ")", "->", "getCallingConv", "(", ...
[ "This", "method", "determines", "which", "of", "the", "registers", "reported", "by", "TargetRegisterInfo", ":", ":getCalleeSavedRegs", "(", ")", "should", "actually", "get", "saved", "." ]
GCC
frv
MD
next_suggestion
VLIW
623,260
[ "<STR_LIT>", ")" ]
[ "(", "sign_extend", ":", "DI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", ")", "]", "<STR_LIT>" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
623,261
[ ")", "const", "{" ]
[ "SyncScope", "::", "ID", "getSystemOneAddressSpaceSSID", "(" ]
LLVM
AArch64
TD
stmt_completion
CPU
623,262
[ "UseNegativeImmediates", "]", ">", ";" ]
[ "class", "InstSubst", "<", "string", "Asm", ",", "dag", "Result", ",", "bit", "EmitPriority", "=", "<NUM_LIT>", ">", ":", "InstAlias", "<", "Asm", ",", "Result", ",", "EmitPriority", ">", ",", "Requires", "<", "[" ]
LLVM
ARM
TD
stmt_completion
CPU
623,263
[ "<NUM_LIT>", "}", ";" ]
[ "class", "MVE_bit_arith", "<", "dag", "oops", ",", "dag", "iops", ",", "string", "iname", ",", "string", "suffix", ",", "string", "ops", ",", "string", "cstr", ",", "list", "<", "dag", ">", "pattern", "=", "[", "]", ">", ":", "MVE_p", "<", "oops", ...
LLVM
VE
TD
stmt_completion
CPU
623,264
[ "getZExtValue", "(", ")", "&", "<NUM_LIT>", ")", "=", "=", "<NUM_LIT>", ";", "}", "]", ">", ";" ]
[ "def", "lozero", ":", "PatLeaf", "<", "(", "imm", ")", ",", "[", "{", "return", "(", "N", "-", ">" ]
GCC
i386
CPP
next_suggestion
CPU
623,265
[ "}" ]
[ "extern", "_", "_", "inline", "_", "_", "m128d", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_mask_permutex2var_pd", "(", "_", "_", "m128d", "_", "_", ...
LLVM
AArch64
TD
next_suggestion
CPU
623,266
[ "let", "DecoderMethod", "=", "<STR_LIT>", ";" ]
[ "return", "(", "(", "(", "uint32_t", ")", "Imm", ")", ">", "<NUM_LIT>", ")", "&", "&", "(", "(", "(", "uint32_t", ")", "Imm", ")", "<", "<NUM_LIT>", ")", ";", "}", "]", ">", "{", "let", "EncoderMethod", "=", "<STR_LIT>", ";" ]
LLVM
Sparc
CPP
next_suggestion
CPU
623,267
[ "case", "MachineOperand", "::", "MO_MachineBasicBlock", ":" ]
[ "default", ":", "llvm_unreachable", "(", "<STR_LIT>", "unknown operand type", "<STR_LIT>", ")", ";", "break", ";", "case", "MachineOperand", "::", "MO_Register", ":", "if", "(", "MO", ".", "isImplicit", "(", ")", ")", "break", ";", "return", "MCOperand", "::",...
LLVM
ARM
CPP
stmt_completion
CPU
623,268
[ "(", ")", ";" ]
[ "void", "ARMAsmPrinter", "::", "printT2SOOperand", "(", "const", "MachineInstr", "*", "MI", ",", "int", "OpNum", ",", "raw_ostream", "&", "O", ")", "{", "const", "MachineOperand", "&", "MO1", "=", "MI", "->", "getOperand", "(", "OpNum", ")", ";", "const", ...
LLVM
ARM
CPP
stmt_completion
CPU
623,269
[ "(", ")", ")", "return", "nullptr", ";" ]
[ "if", "(", "!", "isPredicable", "(", "*", "MI", ")", ")", "return", "nullptr", ";", "for", "(", "const", "MachineOperand", "&", "MO", ":", "llvm", "::", "drop_begin", "(", "MI", "->", "operands", "(", ")", ",", "<NUM_LIT>", ")", ")", "{", "if", "("...
LLVM
FISC
CPP
stmt_completion
CPU
623,270
[ "getLexer", "(", ")", ";" ]
[ "return", "Parser", "." ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
623,271
[ "}" ]
[ "void", "PHILinearize", "::", "addSource", "(", "unsigned", "DestReg", ",", "unsigned", "SourceReg", ",", "MachineBasicBlock", "*", "SourceMBB", ")", "{", "phiInfoElementAddSource", "(", "findPHIInfoElement", "(", "DestReg", ")", ",", "SourceReg", ",", "SourceMBB", ...
GCC
v850
MD
stmt_completion
MPU
623,272
[ ")", "]", ")" ]
[ "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>" ]
GCC
rs6000
MD
stmt_completion
CPU
623,273
[ ")", "]", ")" ]
[ "{", "rs6000_split_multireg_move", "(", "operands", "[", "<NUM_LIT>", "]", ",", "operands", "[", "<NUM_LIT>", "]", ")", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>" ]
LLVM
PowerPC
TD
stmt_completion
CPU
623,274
[ "=", "<STR_LIT>", ";" ]
[ "let", "ParserMatchClass", "=", "PPCU2ImmAsmOperand", ";", "let", "OperandType" ]
LLVM
ARM
CPP
stmt_completion
CPU
623,275
[ "D25", ":" ]
[ "return", "ARM", "::", "S2", ";", "case", "ARM", "::", "S5", ":", "return", "ARM", "::", "S4", ";", "case", "ARM", "::", "S7", ":", "return", "ARM", "::", "S6", ";", "case", "ARM", "::", "S9", ":", "return", "ARM", "::", "S8", ";", "case", "ARM...
LLVM
AArch64
TD
stmt_completion
CPU
623,276
[ "<NUM_LIT>", ",", "<NUM_LIT>", ">", ";" ]
[ "def", "SImm4s1Operand", ":", "SImmScaledMemoryIndexed", "<" ]
LLVM
X86
CPP
next_suggestion
CPU
623,277
[ "case", "X86", "::", "DEC32r", ":" ]
[ "case", "X86", "::", "VMOVAPDYrr", ":", "case", "X86", "::", "VMOVAPSrr", ":", "case", "X86", "::", "VMOVAPSYrr", ":", "case", "X86", "::", "VMOVDQArr", ":", "case", "X86", "::", "VMOVDQAYrr", ":", "case", "X86", "::", "VMOVDQUrr", ":", "case", "X86", ...
GCC
i386
MD
next_suggestion
CPU
623,278
[ "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")" ]
[ "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "(", "clobber", "(", "reg", ":", "CC", "FLAGS_REG", ")", ")", "]", "<STR_LIT>", "<STR_L...
LLVM
ARM
TD
next_suggestion
CPU
623,279
[ "}" ]
[ "def", "v16i8", ":", "N2VQSh", "<", "op24", ",", "op23", ",", "op11_8", ",", "<NUM_LIT>", ",", "op4", ",", "N2RegVShRFrm", ",", "itin", ",", "shr_imm8", ",", "OpcodeStr", ",", "!", "strconcat", "(", "Dt", ",", "<STR_LIT>", ")", ",", "v16i8", ",", "Op...
LLVM
PowerPC
CPP
next_suggestion
CPU
623,280
[ "MemOps", ".", "push_back", "(", "Store", ")", ";" ]
[ "SDValue", "Val", "=", "DAG", ".", "getCopyFromReg", "(", "Chain", ",", "dl", ",", "VReg", ",", "PtrVT", ")", ";", "SDValue", "Store", "=", "DAG", ".", "getStore", "(", "Val", ".", "getValue", "(", "<NUM_LIT>", ")", ",", "dl", ",", "Val", ",", "FIN...
GCC
aarch64
CPP
stmt_completion
CPU
623,281
[ "b", ")", "{" ]
[ "vcalth_f16", "(", "float16_t", "_", "_", "a", ",", "float16_t", "_", "_" ]
LLVM
AArch64
CPP
next_suggestion
CPU
623,282
[ "return", "BaseT", "::", "isLegalNTLoad", "(", "DataType", ",", "Alignment", ")", ";" ]
[ "bool", "isLegalNTLoad", "(", "Type", "*", "DataType", ",", "Align", "Alignment", ")", "{", "if", "(", "ST", "->", "isLittleEndian", "(", ")", ")", "return", "isLegalNTStoreLoad", "(", "DataType", ",", "Alignment", ")", ";" ]
GCC
rs6000
MD
stmt_completion
CPU
623,283
[ ")" ]
[ "(", "V4SF", "<STR_LIT>", ")", "(", "V2DI", "<STR_LIT>", ")", "(", "V2DF", "<STR_LIT>" ]
LLVM
AArch64
TD
next_suggestion
CPU
623,284
[ "}" ]
[ "def", "KryoWrite_36cyc_XA_Y_XA_Y_122ln", ":", "SchedWriteRes", "<", "[", "KryoUnitXA", ",", "KryoUnitY", ",", "KryoUnitXA", ",", "KryoUnitY", "]", ">", "{", "let", "Latency", "=", "<NUM_LIT>", ";", "let", "NumMicroOps", "=", "<NUM_LIT>", ";" ]
LLVM
AMDGPU
CPP
program_repair
GPU
623,285
[ "<FIXS>", "Info", "=", "analyzeResourceUsage", "(", "*", "MF", ",", "TM", ",", "AssumedStackSizeForDynamicSizeObjects", ",", "AssumedStackSizeForExternalCall", ")", ";", "<FIXE>" ]
[ "SIFunctionResourceInfo", "&", "Info", "=", "CI", ".", "first", "->", "second", ";", "MachineFunction", "*", "MF", "=", "MMI", ".", "getMachineFunction", "(", "*", "F", ")", ";", "assert", "(", "MF", "&&", "<STR_LIT>", "function must have been generated already"...
LLVM
AMDGPU
CPP
stmt_completion
GPU
623,286
[ "(", ")", ";" ]
[ "const", "MIRFormatter", "*", "getMIRFormatter", "(", ")", "const", "override", "{", "if", "(", "!", "Formatter", ".", "get", "(", ")", ")", "Formatter", "=", "std", "::", "make_unique", "<", "AMDGPUMIRFormatter", ">" ]
GCC
i386
CPP
stmt_completion
CPU
623,287
[ "_", "_", "U", ")", ";" ]
[ "return", "(", "_", "_", "m512i", ")", "_", "_", "builtin_ia32_psllqi512_mask", "(", "(", "_", "_", "v8di", ")", "_", "_", "A", ",", "_", "_", "B", ",", "(", "_", "_", "v8di", ")", "_", "mm512_setzero_si512", "(", ")", ",", "(", "_", "_", "mmas...
LLVM
Mips
CPP
next_suggestion
CPU
623,288
[ "OutStreamer", "->", "EmitInstruction", "(", "I", ",", "STI", ")", ";" ]
[ "MCInst", "I", ";", "I", ".", "setOpcode", "(", "Mips", "::", "JAL", ")", ";", "I", ".", "addOperand", "(", "MCOperand", "::", "createExpr", "(", "MCSymbolRefExpr", "::", "create", "(", "Symbol", ",", "OutContext", ")", ")", ")", ";" ]
LLVM
X86
CPP
program_repair
CPU
623,289
[ "<FIXS>", "unsigned", "NumOperands", "=", "MI", ".", "getDesc", "(", ")", ".", "getNumOperands", "(", ")", ";", "<FIXE>" ]
[ "uint16_t", "X86InstrInfo", "::", "getExecutionDomainCustom", "(", "const", "MachineInstr", "&", "MI", ")", "const", "{", "unsigned", "Opcode", "=", "MI", ".", "getOpcode", "(", ")", ";", "<BUGS>", "unsigned", "NumOperands", "=", "MI", ".", "getNumOperands", "...
GCC
sparc
CPP
stmt_completion
CPU
623,290
[ "Pmode", ")", ";" ]
[ "lab", "=", "gen_rtx_SYMBOL_REF", "(", "Pmode", ",", "ggc_strdup", "(", "buf", ")", ")", ";", "emit_library_call", "(", "fun", ",", "LCT_NORMAL", ",", "VOIDmode", ",", "<NUM_LIT>", ",", "lab", "," ]
GCC
rs6000
CPP
stmt_completion
CPU
623,291
[ ")", "{" ]
[ "bool", "rs6000_keep_leaf_when_profiled", "(", "void" ]
LLVM
AArch64
TD
next_suggestion
CPU
623,292
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rd", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "imm", ";", "let", "Inst", "{", "<NUM_LIT>", "-", ...
LLVM
Hexagon
TD
next_suggestion
DSP
623,293
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
LLVM
AArch64
TD
stmt_completion
CPU
623,294
[ "Rd", ")", ",", "(", "ins", "V128", ":", "$", "Rn", ",", "idxtype", ":", "$", "idx", ")", ",", "asm", ",", "<STR_LIT>", "#", "size", "#", "<STR_LIT>", "#", "<STR_LIT>", "#", "size", "#", "<STR_LIT>", ",", "<STR_LIT>", ",", "pattern", ">", "{" ]
[ "class", "BaseSIMDMov", "<", "bit", "Q", ",", "string", "size", ",", "bits", "<", "<NUM_LIT>", ">", "imm4", ",", "RegisterClass", "regtype", ",", "Operand", "idxtype", ",", "string", "asm", ",", "list", "<", "dag", ">", "pattern", ">", ":", "BaseSIMDInsD...
GCC
cris
MD
stmt_completion
MPU
623,295
[ ")", ")", ")" ]
[ "(", "ior", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", ")", "(", "and", "(", "match_code", "<STR_LIT>", ")", "(", "match_test", "<STR_LIT>", ")" ]
LLVM
ARM
CPP
stmt_completion
CPU
623,296
[ "=", "false", ";" ]
[ "for", "(", "SDNode", "*", "U", ":", "VMov", "->", "uses", "(", ")", ")", "{", "SDValue", "UseChain", "=", "U", "->", "getOperand", "(", "<NUM_LIT>", ")", ";", "if", "(", "Copies", ".", "count", "(", "UseChain", ".", "getNode", "(", ")", ")", ")"...
LLVM
ARM
TD
stmt_completion
CPU
623,297
[ ">", "shift", ";" ]
[ "def", "rs", ":", "AI2ldst", "<", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "isByte", ",", "(", "outs", "GPRnopc", ":", "$", "Rt", ")", ",", "(", "ins", "ldst_so_reg", ":", "$", "shift", ")", ",", "AddrModeNone", ",", "LdFrm", ",", "iir", ",", "opc", ","...
LLVM
JVM
CPP
stmt_completion
Virtual ISA
623,298
[ ";" ]
[ "static", "unsigned", "GetNumLeafArrayDimensions", "(", "GetElementPtrInst", "*", "V", ")", "{", "int", "i", "=", "<NUM_LIT>", ";", "SmallVector", "<", "Type", "*", ",", "<NUM_LIT>", ">", "WorkList", ";", "for", "(", "gep_type_iterator", "Itr", "=", "gep_type_...
LLVM
ARM
TD
next_suggestion
CPU
623,299
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Qm", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Qd", ";", "bits", "<", "<NUM_LIT>", ">", "Qm", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "size", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>"...