Compiler_Type stringclasses 2
values | Target stringclasses 176
values | Programming Language stringclasses 3
values | Task stringclasses 4
values | Target_Type stringclasses 7
values | Idx int64 0 636k | Ground_Truth listlengths 0 2.32k | Input listlengths 1 1.02k |
|---|---|---|---|---|---|---|---|
LLVM | ARM | CPP | stmt_completion | CPU | 625,500 | [
"::",
"getFixupKindInfo",
"(",
"Kind",
")",
";"
] | [
"const",
"MCFixupKindInfo",
"&",
"ARMAsmBackend",
"::",
"getFixupKindInfo",
"(",
"MCFixupKind",
"Kind",
")",
"const",
"{",
"const",
"static",
"MCFixupKindInfo",
"InfosLE",
"[",
"ARM",
"::",
"NumTargetFixupKinds",
"]",
"=",
"{",
"{",
"<STR_LIT>",
"fixup_arm_ldst_pcre... |
LLVM | Hexagon | TD | next_suggestion | DSP | 625,501 | [
"}"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] |
LLVM | SPIRV | TD | stmt_completion | Virtual ISA | 625,502 | [
"value",
";"
] | [
"class",
"Capability",
"<",
"string",
"name",
",",
"bits",
"<",
"<NUM_LIT>",
">",
"value",
">",
"{",
"string",
"Name",
"=",
"name",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"Value",
"="
] |
LLVM | X86 | CPP | program_repair | CPU | 625,503 | [
"<FIXS>",
"PseudoSourceValue",
"::",
"getStackObject",
"(",
"FI",
")",
",",
"<NUM_LIT>",
")",
";",
"<FIXE>"
] | [
"SDValue",
"SpillSlot",
"=",
"DAG",
".",
"CreateStackTemporary",
"(",
"VA",
".",
"getValVT",
"(",
")",
")",
";",
"int",
"FI",
"=",
"cast",
"FrameIndexSDNode",
">",
"(",
"SpillSlot",
")",
"->",
"getIndex",
"(",
")",
";",
"Chain",
"=",
"DAG",
".",
"getSt... |
GCC | alpha | MD | next_suggestion | MPU | 625,504 | [
"alpha_need_linkage",
"(",
"XSTR",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"<NUM_LIT>",
")",
",",
"<NUM_LIT>",
")"
] | [
"(",
"use",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"use",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"use",
"(",
"match_dup",
"<NUM_LIT>",
")",
")",
"(",
"clobber",... |
LLVM | AMDGPU | CPP | code_generation | GPU | 625,505 | [
"static",
"bool",
"isKnownNonNull",
"(",
"Register",
"Val",
",",
"MachineRegisterInfo",
"&",
"MRI",
",",
"const",
"AMDGPUTargetMachine",
"&",
"TM",
",",
"unsigned",
"AddrSpace",
")",
"{",
"MachineInstr",
"*",
"Def",
"=",
"MRI",
".",
"getVRegDef",
"(",
"Val",
... | [
"Return",
"true",
"if",
"we",
"know",
"that",
"underlying",
"value",
"is",
"nonnull",
"."
] |
GCC | rs6000 | CPP | stmt_completion | CPU | 625,506 | [
"m128d",
"_",
"_",
"A",
",",
"_",
"_",
"m128d",
"_",
"_",
"B",
")",
"{"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m128d",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm_div_pd",
"(",
"_",
"_"
] |
LLVM | AMDGPU | CPP | program_repair | GPU | 625,507 | [
"<FIXS>",
"while",
"(",
"trySkipToken",
"(",
"AsmToken",
"::",
"EndOfStatement",
")",
")",
";",
"<FIXE>",
"<FIXS>",
"StringRef",
"ID",
";",
"<FIXE>",
"<FIXS>",
"if",
"(",
"!",
"parseId",
"(",
"ID",
",",
"<STR_LIT>",
"expected .amdhsa_ directive or .end_amdhsa_kern... | [
"Optional",
"bool",
">",
"EnableWavefrontSize32",
";",
"while",
"(",
"true",
")",
"{",
"<BUGS>",
"while",
"(",
"getLexer",
"(",
")",
".",
"is",
"(",
"AsmToken",
"::",
"EndOfStatement",
")",
")",
"Lex",
"(",
")",
";",
"if",
"(",
"getLexer",
"(",
")",
... |
LLVM | Hexagon | TD | stmt_completion | DSP | 625,508 | [
";"
] | [
"def",
"A2_addh_h16_hh",
":",
"HInst",
"<",
"(",
"outs",
"IntRegs",
":",
"$",
"Rd32",
")",
",",
"(",
"ins",
"IntRegs",
":",
"$",
"Rt32",
",",
"IntRegs",
":",
"$",
"Rs32",
")",
",",
"<STR_LIT>",
",",
"tc_679309b8",
",",
"TypeALU64",
">",
",",
"Enc_bd6... |
LLVM | Hexagon | TD | next_suggestion | DSP | 625,509 | [
"let",
"opExtentBits",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"hasNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"opNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"CextOpcode",
"=",
"<STR_LIT>",
";",
"let",
"InputType",
"=",
"<STR_LIT>",
";",
"... |
LLVM | Hexagon | CPP | stmt_completion | DSP | 625,510 | [
")",
"const",
"{"
] | [
"unsigned",
"HexagonRegisterInfo",
"::",
"getEHExceptionRegister",
"("
] |
GCC | i386 | CPP | next_suggestion | CPU | 625,511 | [
"if",
"(",
"dump_file",
")",
"fprintf",
"(",
"dump_file",
",",
"<STR_LIT>",
" Mark r%d def in insn %d as requiring both modes in chain #%d\\n",
"<STR_LIT>",
",",
"DF_REF_REGNO",
"(",
"def",
")",
",",
"DF_REF_INSN_UID",
"(",
"def",
")",
",",
"chain_id",
")",
";"
] | [
"void",
"dimode_scalar_chain",
"::",
"mark_dual_mode_def",
"(",
"df_ref",
"def",
")",
"{",
"gcc_assert",
"(",
"DF_REF_REG_DEF_P",
"(",
"def",
")",
")",
";",
"if",
"(",
"bitmap_bit_p",
"(",
"defs_conv",
",",
"DF_REF_REGNO",
"(",
"def",
")",
")",
")",
"return"... |
GCC | aarch64 | MD | next_suggestion | CPU | 625,512 | [
")"
] | [
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]"
] |
GCC | i386 | CPP | stmt_completion | CPU | 625,513 | [
";"
] | [
"int",
"num_imm32_operand",
";",
"int",
"num_imm64_operand",
";",
"if",
"(",
"!",
"window_list",
"->",
"violation",
"&&",
"group",
"!=",
"disp_cmp",
"&&",
"!",
"fits_dispatch_window",
"(",
"insn",
")",
")",
"window_list",
"->",
"violation",
"=",
"true",
";",
... |
LLVM | SystemZ | CPP | stmt_completion | CPU | 625,514 | [
"&",
"TM",
")",
"{"
] | [
"FunctionPass",
"*",
"llvm",
"::",
"createSystemZPostRewritePass",
"(",
"SystemZTargetMachine"
] |
LLVM | X86 | CPP | program_repair | CPU | 625,515 | [
"<FIXS>",
"NewMI",
"=",
"BuildMI",
"(",
"MBB",
",",
"I",
",",
"MI",
".",
"getDebugLoc",
"(",
")",
",",
"ADDri",
",",
"DstR",
")",
"<FIXE>",
"<FIXS>",
"MBB",
".",
"erase",
"(",
"I",
")",
";",
"<FIXE>",
"<FIXS>",
"MachineBasicBlock",
"&",
"MBB",
")",
... | [
"const",
"MCInstrDesc",
"&",
"ADDri",
"=",
"TII",
"->",
"get",
"(",
"getADDriFromLEA",
"(",
"Opcode",
",",
"Offset",
")",
")",
";",
"const",
"MachineOperand",
"&",
"SrcR",
"=",
"SrcR1",
"==",
"DstR",
"?",
"Base",
":",
"Index",
";",
"<BUGS>",
"NewMI",
"... |
GCC | arm | CPP | next_suggestion | CPU | 625,516 | [
"}"
] | [
"_",
"_",
"builtin_arm_lane_check",
"(",
"<NUM_LIT>",
",",
"_",
"_",
"index",
")",
";",
"return",
"_",
"_",
"builtin_neon_vfmal_lane_lowv8hfv2sf",
"(",
"_",
"_",
"r",
",",
"_",
"_",
"a",
",",
"_",
"_",
"b",
",",
"_",
"_",
"index",
")",
";"
] |
LLVM | Patmos | CPP | next_suggestion | VLIW | 625,517 | [
"DEBUG",
"(",
"dbgs",
"(",
")",
"<<",
"<STR_LIT>",
"Rewrite: branch in ",
"<STR_LIT>",
"<<",
"MBB",
".",
"getName",
"(",
")",
"<<",
"<STR_LIT>",
"[",
"<STR_LIT>",
"<<",
"MBB",
".",
"getNumber",
"(",
")",
"<<",
"<STR_LIT>",
"]",
"<STR_LIT>",
"<<",
"<STR_LIT... | [
"const",
"std",
"::",
"vector",
"<",
"MachineBasicBlock",
"*",
">",
"&",
"JTBBs",
"(",
"MJTI",
"->",
"getJumpTables",
"(",
")",
"[",
"index",
"]",
".",
"MBBs",
")",
";",
"rewrite",
"=",
"std",
"::",
"find",
"(",
"JTBBs",
".",
"begin",
"(",
")",
","... |
GCC | i386 | CPP | stmt_completion | CPU | 625,518 | [
"_",
"_",
"A",
",",
"_",
"_",
"mmask8",
"_",
"_",
"B",
",",
"_",
"_",
"m128h",
"_",
"_",
"C",
")",
"{"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m128i",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm_mask_cvttph_epu32",
"(",
"_",
"_",
"m128i"
] |
LLVM | PowerPC | CPP | program_repair | CPU | 625,519 | [
"<FIXS>",
"unsigned",
"ConstantOpNo",
",",
"MachineInstr",
"&",
"DefMI",
",",
"int64_t",
"Imm",
")",
"const",
";",
"<FIXE>",
"<FIXS>",
"unsigned",
"ConstantOpNo",
",",
"MachineInstr",
"&",
"DefMI",
",",
"<FIXE>"
] | [
"bool",
"transformToImmFormFedByLI",
"(",
"MachineInstr",
"&",
"MI",
",",
"const",
"ImmInstrInfo",
"&",
"III",
",",
"<BUGS>",
"unsigned",
"ConstantOpNo",
",",
"int64_t",
"Imm",
")",
"const",
";",
"<BUGE>",
"bool",
"transformToImmFormFedByAdd",
"(",
"MachineInstr",
... |
LLVM | TPC | TD | stmt_completion | Virtual ISA | 625,520 | [
"<STR_LIT>",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"dest",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"src",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"sw",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"pred",
";",
"let",
"SrcA",
"=",
"src",
";",
"let",
"SrcB",
"=",
"{",
"<NUM_LIT>",
",",
... |
GCC | aarch64 | CPP | stmt_completion | CPU | 625,521 | [
"register_tuple_type",
"(",
"count",
",",
"i",
")",
";"
] | [
"for",
"(",
"unsigned",
"int",
"i",
"=",
"<NUM_LIT>",
";",
"i",
"<",
"ARM_NEON_H_TYPES_LAST",
";",
"i",
"++",
")",
"for",
"(",
"unsigned",
"int",
"count",
"=",
"<NUM_LIT>",
";",
"count",
"<=",
"<NUM_LIT>",
";",
"++",
"count",
")",
"if",
"(",
"!",
"aa... |
GCC | i386 | MD | stmt_completion | CPU | 625,522 | [
"]",
")"
] | [
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
LLVM | ARM | TD | stmt_completion | CPU | 625,523 | [
"<STR_LIT>",
";"
] | [
"def",
"RotImmAsmOperand",
":",
"AsmOperandClass",
"{",
"let",
"Name",
"=",
"<STR_LIT>",
";",
"let",
"ParserMethod",
"="
] |
GCC | i386 | MD | program_repair | CPU | 625,524 | [
"<FIXS>",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"<FIXE>"
] | [
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"<STR_LIT>",
")",
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"<BUGS>",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"<BUGE>",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT... |
LLVM | X86 | TD | stmt_completion | CPU | 625,525 | [
">",
",",
"XD",
",",
"VEX_4V",
",",
"VEX_LIG",
",",
"VEX_WIG",
",",
"Sched",
"<",
"[",
"WriteCvtSD2SS",
".",
"Folded",
",",
"ReadAfterLd",
"]",
">",
";"
] | [
"def",
"VCVTSD2SSrm",
":",
"I",
"<",
"<NUM_LIT>",
",",
"MRMSrcMem",
",",
"(",
"outs",
"FR32",
":",
"$",
"dst",
")",
",",
"(",
"ins",
"FR32",
":",
"$",
"src1",
",",
"f64mem",
":",
"$",
"src2",
")",
",",
"<STR_LIT>",
",",
"[",
"]"
] |
GCC | arm | CPP | next_suggestion | CPU | 625,526 | [
"else",
"gcc_unreachable",
"(",
")",
";"
] | [
"switch",
"(",
"GET_MODE_CLASS",
"(",
"cmp_mode",
")",
")",
"{",
"case",
"MODE_VECTOR_INT",
":",
"emit_insn",
"(",
"gen_mve_q",
"(",
"VPSELQ_S",
",",
"VPSELQ_S",
",",
"cmp_mode",
",",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"operands",
"[",
"<NUM_LIT>",
"]",... |
LLVM | AArch64 | TD | next_suggestion | CPU | 625,527 | [
"let",
"DecoderMethod",
"=",
"<STR_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"L",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"offset",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Rt2",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>... |
GCC | i386 | CPP | stmt_completion | CPU | 625,528 | [
"addr",
",",
"_",
"_",
"mmask8",
"_",
"_",
"mask",
",",
"_",
"_",
"m128i",
"_",
"_",
"index",
",",
"_",
"_",
"m256d",
"_",
"_",
"v1",
",",
"const",
"int",
"_",
"_",
"scale",
")",
"{"
] | [
"extern",
"_",
"_",
"inline",
"void",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm256_mask_i32scatter_pd",
"(",
"void",
"*",
"_",
"_"
] |
GCC | pa | MD | stmt_completion | CPU | 625,529 | [
")",
")"
] | [
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>"
] |
LLVM | Hexagon | TD | stmt_completion | DSP | 625,530 | [
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"addrMode"... |
LLVM | Patmos | CPP | next_suggestion | VLIW | 625,531 | [
"}"
] | [
"return",
"true",
";",
"}",
"if",
"(",
"(",
"I",
"->",
"mayLoad",
"(",
")",
"||",
"I",
"->",
"mayStore",
"(",
")",
")",
"&&",
"TII",
"->",
"getMemType",
"(",
"*",
"I",
")",
"==",
"<STR_LIT>",
"::",
"<STR_LIT>",
"&&",
"sawSTC",
")",
"return",
"tru... |
LLVM | X86 | CPP | next_suggestion | CPU | 625,532 | [
"}"
] | [
"void",
"setArgumentStackSize",
"(",
"unsigned",
"size",
")",
"{",
"ArgumentStackSize",
"=",
"size",
";"
] |
LLVM | ARM | TD | next_suggestion | CPU | 625,533 | [
"}"
] | [
"def",
"pred_restricted_u_asmoperand",
":",
"AsmOperandClass",
"{",
"let",
"Name",
"=",
"<STR_LIT>",
";",
"let",
"RenderMethod",
"=",
"<STR_LIT>",
";",
"let",
"PredicateMethod",
"=",
"<STR_LIT>",
";",
"let",
"ParserMethod",
"=",
"<STR_LIT>",
";",
"let",
"Diagnosti... |
GCC | arm | MD | program_repair | CPU | 625,534 | [
"<FIXS>",
"(",
"ltu",
":",
"SI",
"(",
"reg",
":",
"CC",
"CC_REGNUM",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
")",
")",
")",
"]",
"<FIXE>"
] | [
"(",
"compare",
":",
"CC",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"match_dup",
"<NUM_LIT>",
")",
")",
")",
"(",
"set",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"minus",
":",
"SI",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"match_dup",
"<NUM_LIT>",
")",
... |
LLVM | ARM | CPP | next_suggestion | CPU | 625,535 | [
"}"
] | [
"bool",
"ARMSubtarget",
"::",
"enableMachineScheduler",
"(",
")",
"const",
"{",
"return",
"useMachineScheduler",
"(",
")",
";"
] |
LLVM | Mips | CPP | code_generation | CPU | 625,536 | [
"BitVector",
"MipsRegisterInfo",
"::",
"getReservedRegs",
"(",
"const",
"MachineFunction",
"&",
"MF",
")",
"const",
"{",
"static",
"const",
"uint16_t",
"ReservedCPURegs",
"[",
"]",
"=",
"{",
"Mips",
"::",
"ZERO",
",",
"Mips",
"::",
"K0",
",",
"Mips",
"::",
... | [
"getReservedRegs",
"-",
"Returns",
"a",
"bitset",
"indexed",
"by",
"physical",
"register",
"number",
"indicating",
"if",
"a",
"register",
"is",
"a",
"special",
"register",
"that",
"has",
"particular",
"uses",
"and",
"should",
"be",
"considered",
"unavailable",
"... |
LLVM | ARM | CPP | stmt_completion | CPU | 625,537 | [
")",
";"
] | [
"case",
"ISD",
"::",
"SRL",
":",
"case",
"ISD",
"::",
"SRA",
":",
"return",
"LowerShift",
"(",
"Op",
".",
"getNode",
"(",
")",
",",
"DAG",
",",
"Subtarget",
")",
";",
"case",
"ISD",
"::",
"SREM",
":",
"return",
"LowerREM",
"(",
"Op",
".",
"getNode"... |
LLVM | WebAssembly | CPP | stmt_completion | Virtual ISA | 625,538 | [
".",
"size",
"(",
")",
")",
";"
] | [
"if",
"(",
"Policy",
"==",
"nullptr",
")",
"return",
";",
"FeatureEntry",
"Entry",
";",
"Entry",
".",
"Prefix",
"=",
"<NUM_LIT>",
";",
"Entry",
".",
"Name",
"=",
"Feature",
";",
"if",
"(",
"auto",
"*",
"MD",
"=",
"cast",
"<",
"ConstantAsMetadata",
">",... |
GCC | c6x | MD | stmt_completion | VLIW | 625,539 | [
")",
")"
] | [
"(",
"define_predicate",
"<STR_LIT>",
"(",
"match_code",
"<STR_LIT>"
] |
GCC | microblaze | MD | next_suggestion | MPU | 625,540 | [
"(",
"eq",
"(",
"symbol_ref",
"<STR_LIT>",
")",
"(",
"const_int",
"MB_PIPE_5",
")",
")",
")"
] | [
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
LLVM | R600 | CPP | stmt_completion | GPU | 625,541 | [
"<STR_LIT>",
")",
";"
] | [
"void",
"AMDGPUInstrInfo",
"::",
"loadRegFromStackSlot",
"(",
"MachineBasicBlock",
"&",
"MBB",
",",
"MachineBasicBlock",
"::",
"iterator",
"MI",
",",
"unsigned",
"DestReg",
",",
"int",
"FrameIndex",
",",
"const",
"TargetRegisterClass",
"*",
"RC",
",",
"const",
"Ta... |
LLVM | Mips | CPP | stmt_completion | CPU | 625,542 | [
">",
"(",
"JumpTarget",
")",
";"
] | [
"const",
"char",
"*",
"Mips16HelperFunction",
"=",
"nullptr",
";",
"bool",
"NeedMips16Helper",
"=",
"false",
";",
"if",
"(",
"Subtarget",
".",
"inMips16HardFloat",
"(",
")",
")",
"{",
"bool",
"LookupHelper",
"=",
"true",
";",
"if",
"(",
"ExternalSymbolSDNode",... |
GCC | s390 | MD | next_suggestion | MPU | 625,543 | [
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"<STR_LIT>",
")"
] | [
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
LLVM | PowerPC | CPP | stmt_completion | CPU | 625,544 | [
"{"
] | [
"Align",
"getPlatformStackAlignment",
"(",
")",
"const"
] |
LLVM | ARM | TD | next_suggestion | CPU | 625,545 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"Qd",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"Qn",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_... |
LLVM | Hexagon | TD | next_suggestion | DSP | 625,546 | [
"let",
"opExtentBits",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicated",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicatedFalse",
"=",
"<NUM_LIT>",
";",
"let",
"isTerminator",
"=",
"<NUM_LIT>",
";",
"let",
"isBranch",
"=",
"<NUM_LIT>",
... |
GCC | m68k | MD | next_suggestion | MPU | 625,547 | [
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")"
] | [
"(",
"and",
"(",
"and",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")"
] |
LLVM | Hexagon | TD | stmt_completion | DSP | 625,548 | [
"<NUM_LIT>",
";"
] | [
"let",
"isTerminator",
"=",
"<NUM_LIT>",
";",
"let",
"isBranch",
"=",
"<NUM_LIT>",
";",
"let",
"isNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"cofMax1",
"=",
"<NUM_LIT>",
";",
"let",
"isRestrictNoSlot1Store",
"=",
"<NUM_LIT>",
";",
"let",
"Defs",
"=",
"[",
"PC"... |
LLVM | AMDGPU | CPP | code_generation | GPU | 625,549 | [
"bool",
"AMDGPUAsmPrinter",
"::",
"PrintAsmOperand",
"(",
"const",
"MachineInstr",
"*",
"MI",
",",
"unsigned",
"OpNo",
",",
"unsigned",
"AsmVariant",
",",
"const",
"char",
"*",
"ExtraCode",
",",
"raw_ostream",
"&",
"O",
")",
"{",
"if",
"(",
"ExtraCode",
"&&"... | [
"PrintAsmOperand",
"-",
"Print",
"out",
"an",
"operand",
"for",
"an",
"inline",
"asm",
"expression",
"."
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 625,550 | [
"let",
"opExtentBits",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"cofMax1",
"=",
"<NUM_LIT>",
";",
"let",
"isRestrictNoSlot1Store",
"=",
"<NUM_LIT>",
";",
"let",
"Defs",
"=",
"[",
"PC",
"]",
";",
"let",
"BaseOpcode",
"=",
"<STR_LIT>",
";",
"let",
"isTaken",
"=",
"Inst",
"{",
"<NUM_LIT>",
"}",
";",
"let",
"isExt... |
GCC | romp | MD | next_suggestion | MPU | 625,551 | [
"(",
"clobber",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operator",
"<NUM_LIT>",
"<STR_LIT>",
"[",
"(",
"match_operator",
"<NUM_LIT>",
"<STR_LIT>",
"[",
"(",
"match_operator",
"<NUM_LIT>",
"<STR_... |
GCC | i386 | MD | stmt_completion | CPU | 625,552 | [
"<STR_LIT>",
")"
] | [
"(",
"any_extend",
":",
"<",
"ssedoublemode",
">",
"(",
"match_operand",
":",
"VI2_AVX2",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
")",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"set_attr",
"<STR_LIT>... |
LLVM | WebAssembly | CPP | code_generation | Virtual ISA | 625,553 | [
"bool",
"WebAssemblyLowerBrUnless",
"::",
"runOnMachineFunction",
"(",
"MachineFunction",
"&",
"MF",
")",
"{",
"DEBUG",
"(",
"dbgs",
"(",
")",
"<<",
"<STR_LIT>",
"********** Lowering br_unless **********\\n",
"<STR_LIT>",
"<STR_LIT>",
"********** Function: ",
"<STR_LIT>",
... | [
"runOnMachineFunction",
"-",
"Emit",
"the",
"function",
"body",
"."
] |
GCC | pa | CPP | code_generation | CPU | 625,554 | [
"static",
"pad_direction",
"pa_function_arg_padding",
"(",
"machine_mode",
"mode",
",",
"const_tree",
"type",
")",
"{",
"if",
"(",
"mode",
"==",
"BLKmode",
"||",
"(",
"TARGET_64BIT",
"&&",
"type",
"&&",
"(",
"AGGREGATE_TYPE_P",
"(",
"type",
")",
"||",
"TREE_CO... | [
"Implement",
"TARGET_FUNCTION_ARG_PADDING",
"."
] |
GCC | avr | CPP | program_repair | MPU | 625,555 | [
"<FIXS>",
"if",
"(",
"TREE_CODE",
"(",
"decl",
")",
"!=",
"VAR_DECL",
"||",
"TREE_TYPE",
"(",
"decl",
")",
"==",
"error_mark_node",
")",
"{",
"return",
"false",
";",
"}",
"<FIXE>"
] | [
"}",
"static",
"boolavr_decl_pgm_p",
"(",
"tree",
"decl",
")",
"{",
"<BUGS>",
"if",
"(",
"TREE_CODE",
"(",
"decl",
")",
"!=",
"VAR_DECL",
")",
"return",
"false",
";",
"<BUGE>",
"return",
"!",
"ADDR_SPACE_GENERIC_P",
"(",
"TYPE_ADDR_SPACE",
"(",
"TREE_TYPE",
... |
LLVM | SystemZ | CPP | next_suggestion | CPU | 625,556 | [
"}"
] | [
"SystemZTargetStreamer",
"*",
"getTargetStreamer",
"(",
")",
"{",
"MCTargetStreamer",
"*",
"TS",
"=",
"OutStreamer",
"->",
"getTargetStreamer",
"(",
")",
";",
"assert",
"(",
"TS",
"&&",
"<STR_LIT>",
"do not have a target streamer",
"<STR_LIT>",
")",
";",
"return",
... |
GCC | i386 | CPP | code_generation | CPU | 625,557 | [
"static",
"bool",
"ix86_pragma_target_parse",
"(",
"tree",
"args",
",",
"tree",
"pop_target",
")",
"{",
"tree",
"prev_tree",
"=",
"build_target_option_node",
"(",
"&",
"global_options",
",",
"&",
"global_options_set",
")",
";",
"tree",
"cur_tree",
";",
"struct",
... | [
"Hook",
"to",
"validate",
"the",
"current",
"#",
"pragma",
"GCC",
"target",
"and",
"set",
"the",
"state",
",",
"and",
"update",
"the",
"macros",
"based",
"on",
"what",
"was",
"changed",
".",
"If",
"ARGS",
"is",
"NULL",
",",
"then",
"POP_TARGET",
"is",
... |
GCC | arm | CPP | stmt_completion | CPU | 625,558 | [
"b",
",",
"_",
"_",
"p",
")",
";"
] | [
"return",
"_",
"_",
"builtin_mve_vqmovnbq_m_sv8hi",
"(",
"_",
"_",
"a",
",",
"_",
"_"
] |
LLVM | Hexagon | TD | stmt_completion | DSP | 625,559 | [
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"hasNewVal... |
LLVM | Hexagon | CPP | program_repair | DSP | 625,560 | [
"<FIXS>",
"case",
"Hexagon",
"::",
"L2_ploadrbt_io",
":",
"case",
"Hexagon",
"::",
"L2_ploadrbf_io",
":",
"<FIXE>"
] | [
"case",
"Hexagon",
"::",
"LDrih_cNotPt",
":",
"case",
"Hexagon",
"::",
"LDrih_indexed_cPt",
":",
"case",
"Hexagon",
"::",
"LDrih_indexed_cNotPt",
":",
"<BUGS>",
"case",
"Hexagon",
"::",
"LDrib_cPt",
":",
"case",
"Hexagon",
"::",
"LDrib_cNotPt",
":",
"case",
"Hex... |
GCC | avr | CPP | program_repair | MPU | 625,561 | [
"<FIXS>",
"avr_asm_len",
"(",
"<STR_LIT>",
"push __tmp_reg__",
"<STR_LIT>",
",",
"op",
",",
"plen",
",",
"<NUM_LIT>",
")",
";",
"<FIXE>"
] | [
"}",
"while",
"(",
"addend",
"++",
"<NUM_LIT>",
")",
"<BUGS>",
"avr_asm_len",
"(",
"<STR_LIT>",
"push __zero_reg__",
"<STR_LIT>",
",",
"op",
",",
"plen",
",",
"<NUM_LIT>",
")",
";",
"<BUGE>",
"}",
"else",
"if",
"(",
"addend",
">",
"<NUM_LIT>",
")",
"{"
] |
LLVM | AArch64 | TD | next_suggestion | CPU | 625,562 | [
"}"
] | [
"class",
"OneWRegData",
"<",
"bits",
"<",
"<NUM_LIT>",
">",
"opc",
",",
"string",
"asm",
",",
"SDPatternOperator",
"node",
">",
":",
"BaseOneOperandData",
"<",
"opc",
",",
"GPR32",
",",
"asm",
",",
"node",
">",
"{",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
... |
GCC | sh | MD | stmt_completion | CPU | 625,563 | [
")",
")"
] | [
"(",
"and",
"(",
"match_code",
"<STR_LIT>",
")",
"(",
"ior",
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
")",
"(",
"match_test",
"<STR_LIT>",
")",
")"
] |
LLVM | SystemZ | CPP | next_suggestion | CPU | 625,564 | [
"return",
"false",
";"
] | [
"bool",
"SystemZInstrInfo",
"::",
"isRxSBGMask",
"(",
"uint64_t",
"Mask",
",",
"unsigned",
"BitSize",
",",
"unsigned",
"&",
"Start",
",",
"unsigned",
"&",
"End",
")",
"const",
"{",
"Mask",
"&=",
"allOnes",
"(",
"BitSize",
")",
";",
"if",
"(",
"Mask",
"==... |
LLVM | Mips | TD | next_suggestion | CPU | 625,565 | [
"string",
"DecoderMethod",
"=",
"<STR_LIT>",
";"
] | [
"string",
"AsmString",
"=",
"!",
"strconcat",
"(",
"instr_asm",
",",
"<STR_LIT>",
")",
";",
"list",
"<",
"dag",
">",
"Pattern",
"=",
"[",
"(",
"OpNode",
"(",
"TyNode",
"ROWD",
":",
"$",
"wd",
")",
",",
"Addr",
":",
"$",
"addr",
")",
"]",
";",
"In... |
LLVM | Hexagon | TD | stmt_completion | DSP | 625,566 | [
"=",
"<NUM_LIT>",
";"
] | [
"def",
"L2_ploadrht_zomap",
":",
"HInst",
"<",
"(",
"outs",
"IntRegs",
":",
"$",
"Rd32",
")",
",",
"(",
"ins",
"PredRegs",
":",
"$",
"Pt4",
",",
"IntRegs",
":",
"$",
"Rs32",
")",
",",
"<STR_LIT>",
",",
"tc_5ef37dc4",
",",
"TypeMAPPING",
">",
"{",
"le... |
GCC | i386 | CPP | stmt_completion | CPU | 625,567 | [
"_",
"B",
")",
";"
] | [
"return",
"(",
"_",
"_",
"m128i",
")",
"_",
"_",
"builtin_ia32_paddw128",
"(",
"(",
"_",
"_",
"v8hi",
")",
"_",
"_",
"A",
",",
"(",
"_",
"_",
"v8hi",
")",
"_"
] |
LLVM | ARCompact | CPP | stmt_completion | MPU | 625,568 | [
";"
] | [
"virtual",
"const",
"ARCompactRegisterInfo",
"&",
"getRegisterInfo",
"(",
")",
"const",
"{",
"return",
"RI"
] |
GCC | aarch64 | CPP | stmt_completion | CPU | 625,569 | [
"a",
")",
";"
] | [
"vcvtm_u32_f32",
"(",
"float32x2_t",
"_",
"_",
"a",
")",
"{",
"return",
"(",
"uint32x2_t",
")",
"_",
"_",
"builtin_aarch64_lflooruv2sfv2si",
"(",
"_",
"_"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 625,570 | [
"let",
"opExtentAlign",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"addrMode",
"=",
"AbsoluteSet",
";",
"let",
"accessSize",
"=",
"ByteAccess",
";",
"let",
"mayLoad",
"=",
"<NUM_LIT>",
";",
"let",
"isExtended",
"=",
"<NUM_LIT>",
";",
"let",
"DecoderNamespace",
"=",
"<STR_LIT>",
";",
"let",
"isExtendable",
"=",
"<NUM_LI... |
LLVM | Hexagon | TD | stmt_completion | DSP | 625,571 | [
"]",
";"
] | [
"def",
"J4_tstbit0_fp1_jump_nt",
":",
"HInst",
"<",
"(",
"outs",
")",
",",
"(",
"ins",
"GeneralSubRegs",
":",
"$",
"Rs16",
",",
"b30_2Imm",
":",
"$",
"Ii",
")",
",",
"<STR_LIT>",
",",
"tc_2332b92e",
",",
"TypeCJ",
">",
",",
"Enc_ad1c74",
"{",
"let",
"I... |
GCC | i386 | MD | program_repair | CPU | 625,572 | [
"<FIXS>",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
"<FIXE>",
"<FIXS>",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
"<FIXE>"
] | [
"[",
"(",
"unspec",
":",
"P",
"[",
"(",
"match_operand",
":",
"P",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"VI48_512",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"<BUGS>",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>... |
LLVM | Hexagon | TD | stmt_completion | DSP | 625,573 | [
"=",
"BaseRegOffset",
";"
] | [
"def",
"L4_ploadrbtnew_rr",
":",
"HInst",
"<",
"(",
"outs",
"IntRegs",
":",
"$",
"Rd32",
")",
",",
"(",
"ins",
"PredRegs",
":",
"$",
"Pv4",
",",
"IntRegs",
":",
"$",
"Rs32",
",",
"IntRegs",
":",
"$",
"Rt32",
",",
"u2_0Imm",
":",
"$",
"Ii",
")",
"... |
LLVM | SystemZ | TD | stmt_completion | CPU | 625,574 | [
"<NUM_LIT>",
";"
] | [
"field",
"bits",
"<",
"<NUM_LIT>",
">",
"SoftFail",
"=",
"<NUM_LIT>",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"R1",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"R3",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"BD2",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",... |
LLVM | AArch64 | TD | stmt_completion | CPU | 625,575 | [
",",
"A64FXWriteLDIdx",
">",
";"
] | [
"def",
":",
"SchedAlias",
"<",
"WriteLDIdx"
] |
LLVM | MSP430 | CPP | next_suggestion | MPU | 625,576 | [
"}"
] | [
"bool",
"MSP430TargetMachine",
"::",
"addInstSelector",
"(",
"PassManagerBase",
"&",
"PM",
")",
"{",
"PM",
".",
"add",
"(",
"createMSP430ISelDag",
"(",
"*",
"this",
",",
"getOptLevel",
"(",
")",
")",
")",
";",
"return",
"false",
";"
] |
GCC | alpha | MD | stmt_completion | MPU | 625,577 | [
"<NUM_LIT>",
")",
")",
"]"
] | [
"[",
"(",
"use",
"(",
"match_operand",
"<NUM_LIT>",
")",
")",
"(",
"use",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
")",
")",
"(",
"use",
"(",
"match_operand",
"<NUM_LIT>",
")",
")",
"(",
"use",
"(",
"match_operand",
"<NUM_LIT>",
")",
")",
"(",
"us... |
LLVM | Hexagon | TD | next_suggestion | DSP | 625,578 | [
"let",
"isExtended",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"isPredica... |
GCC | ia64 | CPP | next_suggestion | CPU | 625,579 | [
"else",
"if",
"(",
"GET_CODE",
"(",
"addr",
")",
"==",
"SYMBOL_REF",
")",
"tls_kind",
"=",
"SYMBOL_REF_TLS_MODEL",
"(",
"addr",
")",
";"
] | [
"static",
"enum",
"tls_model",
"tls_symbolic_operand_type",
"(",
"rtx",
"addr",
")",
"{",
"enum",
"tls_model",
"tls_kind",
"=",
"TLS_MODEL_NONE",
";",
"if",
"(",
"GET_CODE",
"(",
"addr",
")",
"==",
"CONST",
")",
"{",
"if",
"(",
"GET_CODE",
"(",
"XEXP",
"("... |
LLVM | M88k | CPP | code_generation | MPU | 625,580 | [
"void",
"M88kInstrInfo",
"::",
"loadRegFromStackSlot",
"(",
"MachineBasicBlock",
"&",
"MBB",
",",
"MachineBasicBlock",
"::",
"iterator",
"MBBI",
",",
"Register",
"DestReg",
",",
"int",
"FrameIndex",
",",
"const",
"TargetRegisterClass",
"*",
"RC",
",",
"const",
"Ta... | [
"Load",
"the",
"specified",
"register",
"of",
"the",
"given",
"register",
"class",
"from",
"the",
"specified",
"stack",
"frame",
"index",
"."
] |
LLVM | AArch64 | CPP | stmt_completion | CPU | 625,581 | [
")",
";"
] | [
"static",
"DecodeStatus",
"DecodeGPR64xspRegisterClass",
"(",
"llvm",
"::",
"MCInst",
"&",
"Inst",
",",
"unsigned",
"RegNo",
",",
"uint64_t",
"Address",
",",
"const",
"void",
"*",
"Decoder",
")",
"{",
"if",
"(",
"RegNo",
">",
"<NUM_LIT>",
")",
"return",
"MCD... |
LLVM | X86 | CPP | next_suggestion | CPU | 625,582 | [
"}"
] | [
"if",
"(",
"UseMaskForCond",
"||",
"UseMaskForGaps",
")",
"return",
"BaseT",
"::",
"getInterleavedMemoryOpCost",
"(",
"Opcode",
",",
"VecTy",
",",
"Factor",
",",
"Indices",
",",
"Alignment",
",",
"AddressSpace",
",",
"CostKind",
",",
"UseMaskForCond",
",",
"UseM... |
LLVM | Hexagon | TD | stmt_completion | DSP | 625,583 | [
"InstrItinClass",
";"
] | [
"def",
"tc_d63f638c",
":"
] |
LLVM | Hexagon | TD | stmt_completion | DSP | 625,584 | [
"=",
"<NUM_LIT>",
";"
] | [
"def",
"C2_cmpltu",
":",
"HInst",
"<",
"(",
"outs",
"PredRegs",
":",
"$",
"Pd4",
")",
",",
"(",
"ins",
"IntRegs",
":",
"$",
"Rs32",
",",
"IntRegs",
":",
"$",
"Rt32",
")",
",",
"<STR_LIT>",
",",
"tc_56f114f4",
",",
"TypeALU32_3op",
">",
"{",
"let",
... |
LLVM | VE | CPP | stmt_completion | CPU | 625,585 | [
"<STR_LIT>",
",",
"MVT",
"::",
"v512i1",
")",
";"
] | [
"if",
"(",
"N",
"->",
"isMachineOpcode",
"(",
")",
")",
"{",
"N",
"->",
"setNodeId",
"(",
"-",
"<NUM_LIT>",
")",
";",
"return",
";",
"}",
"switch",
"(",
"N",
"->",
"getOpcode",
"(",
")",
")",
"{",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"Repla... |
LLVM | Hexagon | CPP | stmt_completion | DSP | 625,586 | [
".",
"front",
"(",
")",
";"
] | [
"Value",
"*",
"pop_front_val",
"(",
")",
"{",
"Value",
"*",
"V",
"=",
"Q"
] |
GCC | i386 | CPP | stmt_completion | CPU | 625,587 | [
"Y",
";"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m512h",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm512_undefined_ph",
"(",
"void",
")",
"{",
"_",
"_",
"m512... |
LLVM | PIC16 | CPP | next_suggestion | MPU | 625,588 | [
"return",
"DAG",
".",
"getNode",
"(",
"ISD",
"::",
"BUILD_PAIR",
",",
"dl",
",",
"N",
"->",
"getValueType",
"(",
"<NUM_LIT>",
")",
",",
"Lo",
",",
"Hi",
")",
";"
] | [
"if",
"(",
"N",
"->",
"getValueType",
"(",
"<NUM_LIT>",
")",
"!=",
"MVT",
"::",
"i16",
")",
"return",
"SDValue",
"(",
")",
";",
"MachineFunction",
"&",
"MF",
"=",
"DAG",
".",
"getMachineFunction",
"(",
")",
";",
"const",
"Function",
"*",
"Func",
"=",
... |
GCC | i386 | CPP | stmt_completion | CPU | 625,589 | [
"(",
"MEM_ADDR_SPACE",
"(",
"x",
")",
")",
")",
"return",
"false",
";"
] | [
"FOR_EACH_SUBRTX_VAR",
"(",
"iter",
",",
"array",
",",
"PATTERN",
"(",
"insn",
")",
",",
"ALL",
")",
"{",
"rtx",
"x",
"=",
"*",
"iter",
";",
"if",
"(",
"MEM_P",
"(",
"x",
")",
"&&",
"!",
"ADDR_SPACE_GENERIC_P"
] |
LLVM | PowerPC | TD | stmt_completion | CPU | 625,590 | [
",",
"NoEncode",
"<",
"<STR_LIT>",
">",
",",
"isPPC64",
";"
] | [
"def",
"LWAUX",
":",
"XForm_1",
"<",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"(",
"outs",
"g8rc",
":",
"$",
"rD",
",",
"ptr_rc_nor0",
":",
"$",
"ea_result",
")",
",",
"(",
"ins",
"memrr",
":",
"$",
"addr",
")",
",",
"<STR_LIT>",
",",
"IIC_LdStLHAUX",
","... |
GCC | rs6000 | MD | stmt_completion | CPU | 625,591 | [
")"
] | [
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
GCC | aarch64 | MD | next_suggestion | CPU | 625,592 | [
"return",
"<STR_LIT>"
] | [
"(",
"match_operand",
":",
"VNx8HI_ONLY",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"VNx8HI_ONLY",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
"SME_INT_TERNARY_SLICE",
")",
")",
"]",
"<STR_LIT>",
"{",
"operands",
"[",
"<NUM_LIT>",
... |
GCC | rs6000 | MD | next_suggestion | CPU | 625,593 | [
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"unspec",
":",
"SI",
"[",
"(",
"const_int",
"<NUM_LIT>",
")",
"]",
"UNSPEC_STACK_CHECK",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>"
] |
GCC | arm | MD | stmt_completion | CPU | 625,594 | [
"<STR_LIT>",
")"
] | [
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>"
] |
LLVM | Hexagon | CPP | next_suggestion | DSP | 625,595 | [
"}"
] | [
"assert",
"(",
"m_pGOT",
"!=",
"NULL",
")",
";",
"return",
"*",
"m_pGOT",
";"
] |
LLVM | ECLair | TD | stmt_completion | MPU | 625,596 | [
"=",
"<STR_LIT>",
";"
] | [
"class",
"SImmAsmOperand",
"<",
"int",
"width",
">",
":",
"AsmOperandClass",
"{",
"let",
"Name",
"=",
"<STR_LIT>",
"#",
"width",
";",
"let",
"RenderMethod"
] |
LLVM | Mips | CPP | next_suggestion | CPU | 625,597 | [
"const",
"MachineFunction",
"&",
"MF",
"=",
"*",
"MBB",
".",
"getParent",
"(",
")",
";"
] | [
"static",
"void",
"addLiveInRegs",
"(",
"Iter",
"Filler",
",",
"MachineBasicBlock",
"&",
"MBB",
")",
"{",
"for",
"(",
"const",
"MachineOperand",
"&",
"MO",
":",
"Filler",
"->",
"operands",
"(",
")",
")",
"{",
"unsigned",
"R",
";",
"if",
"(",
"!",
"MO",... |
LLVM | Mips | TD | stmt_completion | CPU | 625,598 | [
">",
";"
] | [
"class",
"ADDV_W_ENC",
":",
"MSA_3R_FMT",
"<",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 625,599 | [
"let",
"isExtentSigned",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"addrMode",
"=",
"BaseImmOffset",
";",
"let",
"accessSize",
"=",
"WordAccess",
";",
"let",
"mayLoad",
"=",
"<NUM_LIT>",
";",
"let",
"isExtendable",
"=",
"<NUM_LIT>",
";",
... |
Subsets and Splits
No community queries yet
The top public SQL queries from the community will appear here once available.