Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
LLVM
Patmos
CPP
stmt_completion
VLIW
625,700
[ "Ops", ",", "Op", ")", ";" ]
[ "LoadSDNode", "*", "load", "=", "static_cast", "<", "LoadSDNode", "*", ">", "(", "Op", ".", "getNode", "(", ")", ")", ";", "assert", "(", "load", "->", "getMemoryVT", "(", ")", "==", "MVT", "::", "i1", ")", ";", "SDValue", "new", "Load", "=", "DAG"...
LLVM
TVM
CPP
next_suggestion
Virtual ISA
625,701
[ "}" ]
[ "MachineInstr", "*", "matchImpl", "(", "MachineInstr", "*", "Instr", ",", "unsigned", "int", "Index", ",", "int", "First", ",", "ArgsT", ".", ".", ".", "Args", ")", "{", "if", "(", "!", "checkOperand", "(", "Instr", ",", "Index", ",", "First", ")", "...
LLVM
Patmos
CPP
next_suggestion
VLIW
625,702
[ "}" ]
[ "Cond", "[", "<NUM_LIT>", "]", ".", "setImm", "(", "(", "invflag", ")", "?", "<NUM_LIT>", ":", "-", "<NUM_LIT>", ")", ";", "return", "false", ";" ]
LLVM
X86
CPP
next_suggestion
CPU
625,703
[ "SDValue", "Imm", "=", "DAG", ".", "getTargetConstant", "(", "<NUM_LIT>", ",", "DL", ",", "MVT", "::", "i8", ")", ";" ]
[ "unsigned", "EltSizeInBits", "=", "VT", ".", "getScalarSizeInBits", "(", ")", ";", "if", "(", "!", "VT", ".", "isVector", "(", ")", "||", "(", "EltSizeInBits", "%", "<NUM_LIT>", ")", "!=", "<NUM_LIT>", ")", "return", "SDValue", "(", ")", ";", "SDValue", ...
GCC
arm
MD
next_suggestion
CPU
625,704
[ ")" ]
[ "(", "subreg", ":", "V8QI", "(", "ashiftrt", ":", "TI", "(", "subreg", ":", "TI", "(", "vec_concat", ":", "V16QI", "(", "match_operand", ":", "V8QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "V8QI", "<NUM_LIT>", "<STR_LIT>", "...
GCC
aarch64
CPP
next_suggestion
CPU
625,705
[ "}" ]
[ "if", "(", "flags", "&", "CP_PREFETCH_MEMORY", ")", "return", "true", ";", "return", "flags", "&", "(", "CP_WRITE_MEMORY", "|", "CP_WRITE_FFR", ")", ";" ]
LLVM
ARM
CPP
stmt_completion
CPU
625,706
[ ";" ]
[ "Pred", "=", "CurDAG", "->", "getTargetConstant", "(", "CN", "->", "getZExtValue", "(", ")", ",", "MVT", "::", "i32", ")", ";", "Reg", "=", "CurDAG", "->", "getRegister", "(", "ARM", "::", "CPSR", ",", "MVT", "::", "i32", ")", ";", "return", "true" ]
LLVM
Patmos
CPP
next_suggestion
VLIW
625,707
[ "return", "ELF", "::", "R_PATMOS_ALUL_ABS", ";" ]
[ "return", "ELF", "::", "R_PATMOS_ABS_32", ";", "case", "FK_Patmos_BO_7", ":", "return", "ELF", "::", "R_PATMOS_MEMB_ABS", ";", "case", "FK_Patmos_HO_7", ":", "return", "ELF", "::", "R_PATMOS_MEMH_ABS", ";", "case", "FK_Patmos_WO_7", ":", "return", "ELF", "::", "...
LLVM
IA64
TD
stmt_completion
CPU
625,708
[ "[", "<NUM_LIT>", "]", ">", ";" ]
[ "def", "r20", ":", "GR", "<", "<NUM_LIT>", ",", "<STR_LIT>", ">", ",", "DwarfRegNum", "<" ]
LLVM
PowerPC
TD
stmt_completion
CPU
625,709
[ ">", ";" ]
[ "def", "PPCvcmp_rec", ":", "SDNode", "<", "<STR_LIT>", ",", "SDT_PPCvcmp", ",", "[", "SDNPOutGlue", "]" ]
GCC
i386
MD
stmt_completion
CPU
625,710
[ "VFH", "<NUM_LIT>", "<STR_LIT>", ")" ]
[ "[", "(", "set", "(", "match_operand", ":", "VFH", "<NUM_LIT>", "<STR_LIT>", ")", "(", "unspec", ":", "VFH", "[", "(", "match_operand", ":" ]
LLVM
AArch64
CPP
next_suggestion
CPU
625,711
[ "const", "RegisterBank", "&", "DstRB", "=", "*", "RBI", ".", "getRegBank", "(", "DstReg", ",", "MRI", ",", "TRI", ")", ";" ]
[ "if", "(", "RBI", ".", "getRegBank", "(", "DstReg", ",", "MRI", ",", "TRI", ")", "->", "getID", "(", ")", "!=", "<STR_LIT>", "::", "<STR_LIT>", ")", "{", "LLVM_DEBUG", "(", "dbgs", "(", ")", "<<", "<STR_LIT>", "Cannot extract into GPR.\\n", "<STR_LIT>", ...
GCC
mips
CPP
program_repair
CPU
625,712
[ "<FIXS>", "reg", "=", "(", "invert", "||", "eqne_p", ")", "?", "gen_reg_rtx", "(", "mode", ")", ":", "result", ";", "convert_move", "(", "reg", ",", "gen_rtx", "(", "p_info", "->", "test_code", ",", "mode", ",", "cmp0", ",", "cmp1", ")", ",", "<NUM_L...
[ "reg", "=", "cmp0", ";", "else", "{", "<BUGS>", "reg", "=", "(", "invert", "||", "eqne_p", ")", "?", "gen_reg_rtx", "(", "SImode", ")", ":", "result", ";", "emit_move_insn", "(", "reg", ",", "gen_rtx", "(", "p_info", "->", "test_code", ",", "SImode", ...
LLVM
Hexagon
TD
next_suggestion
DSP
625,713
[ "bits", "<", "<NUM_LIT>", ">", "Rs32", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Ii", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Ii", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
GCC
mips
MD
stmt_completion
CPU
625,714
[ "TF", "]", ")" ]
[ "(", "define_mode_iterator", "MOVE128", "[", "TI" ]
LLVM
Hexagon
TD
next_suggestion
DSP
625,715
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewVal...
LLVM
TPC
TD
next_suggestion
Virtual ISA
625,716
[ "let", "VectorPred", "=", "!", "eq", "(", "!", "cast", "<", "string", ">", "(", "Pred", ")", ",", "<STR_LIT>", ")", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "sw", ";", "bits", "<", "<NUM_LIT>", ">", "pred", ";", "let", "Dest", "=", "dest", ";", "let", "SrcA", "=", "src", ";", "let", "Switches", "=", "sw", ";", "let", "OperandType", "=", "OpType", ".", "FP32", ";" ]
LLVM
X86
CPP
stmt_completion
CPU
625,717
[ "(", ")", "==", "<NUM_LIT>", "&&", "MI", "->", "getOperand", "(", "<NUM_LIT>", ")", ".", "getImm", "(", ")", "==", "<NUM_LIT>", ")", "{" ]
[ "switch", "(", "MI", "->", "getOpcode", "(", ")", ")", "{", "default", ":", "break", ";", "case", "X86", "::", "MOV8rm", ":", "case", "X86", "::", "MOV16rm", ":", "case", "X86", "::", "MOV32rm", ":", "case", "X86", "::", "MOV64rm", ":", "case", "X8...
LLVM
ARM
TD
next_suggestion
CPU
625,718
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Sd", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Dm", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "Dm", "{", "<NUM_LIT>", "}", ";" ]
GCC
m68k
MD
stmt_completion
MPU
625,719
[ "<STR_LIT>", ")", ")" ]
[ "(", "and", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "eq_attr", "<STR_LIT>" ]
LLVM
Hexagon
TD
stmt_completion
DSP
625,720
[ "<NUM_LIT>", ";" ]
[ "let", "addrMode", "=", "BaseImmOffset", ";", "let", "accessSize", "=", "WordAccess", ";", "let", "isPredicatedNew", "=", "<NUM_LIT>", ";", "let", "mayLoad", "=", "<NUM_LIT>", ";", "let", "CextOpcode", "=", "<STR_LIT>", ";", "let", "BaseOpcode", "=", "<STR_LIT...
LLVM
ARM64
TD
next_suggestion
CPU
625,721
[ "}", "]", ">", "{", "let", "ParserMatchClass", "=", "Imm0_255Operand", ";" ]
[ "def", "Imm0_255Operand", ":", "AsmOperandClass", "{", "let", "Name", "=", "<STR_LIT>", ";", "}", "def", "imm0_255", ":", "Operand", "<", "i32", ">", ",", "ImmLeaf", "<", "i32", ",", "[", "{", "return", "(", "(", "uint32_t", ")", "Imm", ")", "<", "<N...
LLVM
TPC
TD
next_suggestion
Virtual ISA
625,722
[ "let", "TSFlags", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Lanes", ";" ]
[ "let", "TSFlags", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "endBit", ";", "bits", "<", "<NUM_LIT>", ">", "immOpNum", "=", "<NUM_LIT>", ";", "let", "TSFlags", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "immOpNum", ";", "let", "TSFlags", "{", "<NUM...
LLVM
AMDGPU
CPP
next_suggestion
GPU
625,723
[ "}" ]
[ "case", "AsmToken", "::", "Integer", ":", "{", "int64_t", "Imm", ";", "if", "(", "getParser", "(", ")", ".", "parseAbsoluteExpression", "(", "Imm", ")", ")", "return", "MatchOperand_ParseFail", ";", "Operands", ".", "push_back", "(", "AMDGPUOperand", "::", "...
GCC
i386
CPP
stmt_completion
CPU
625,724
[ "false", ")", ")", "break", ";" ]
[ "unsigned", "xlogue_layout", "::", "count_stub_managed_regs", "(", ")", "{", "bool", "hfp", "=", "frame_pointer_needed", "||", "stack_realign_fp", ";", "unsigned", "i", ",", "count", ";", "unsigned", "regno", ";", "for", "(", "count", "=", "i", "=", "MIN_REGS"...
GCC
mips
CPP
stmt_completion
CPU
625,725
[ ")", ";" ]
[ "paddw_u", "(", "uint32x2_t", "s", ",", "uint32x2_t", "t", ")", "{", "return", "_", "_", "builtin_loongson_paddw_u", "(", "s", ",", "t" ]
LLVM
X86
CPP
next_suggestion
CPU
625,726
[ "if", "(", "!", "MO", ".", "isReg", "(", ")", ")", "continue", ";" ]
[ "MachineRegisterInfo", "&", "MRI", "=", "MF", ".", "getRegInfo", "(", ")", ";", "const", "TargetRegisterInfo", "&", "TRI", "=", "*", "MRI", ".", "getTargetRegisterInfo", "(", ")", ";", "for", "(", "int", "Idx", ":", "llvm", "::", "seq", "<", "int", ">"...
LLVM
Hexagon
TD
next_suggestion
DSP
625,727
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "def", "A2_vsubh", ":", "HInst", "<", "(", "outs", "DoubleRegs", ":", "$", "Rdd32", ")", ",", "(", "ins", "DoubleRegs", ":", "$", "Rtt32", ",", "DoubleRegs", ":", "$", "Rss32", ")", ",", "<STR_LIT>", ",", "tc_946df596", ",", "TypeALU64", ">", ",", "E...
LLVM
R600
TD
stmt_completion
GPU
625,728
[ ",", "v8i32", ",", "VReg_256", ">", ";" ]
[ "def", ":", "BitConvert", "<", "v32i8" ]
GCC
s390
MD
next_suggestion
MPU
625,729
[ "UNSPEC_VEC_MSUM", ")", ")", "]" ]
[ "(", "match_operand", ":", "TI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]" ]
LLVM
Hexagon
TD
stmt_completion
DSP
625,730
[ "=", "WordAccess", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", ...
LLVM
Hexagon
CPP
next_suggestion
DSP
625,731
[ "}" ]
[ "SUnit", "&", "Succ", "=", "*", "I", "->", "getSUnit", "(", ")", ";", "if", "(", "!", "Succ", ".", "isScheduled", ")", "{", "if", "(", "OnlyAvailableSucc", "&&", "OnlyAvailableSucc", "!=", "&", "Succ", ")", "return", "<NUM_LIT>", ";", "OnlyAvailableSucc"...
LLVM
AMDGPU
CPP
next_suggestion
GPU
625,732
[ "SDValue", "FMAAcc", "=", "FMA", ".", "getOperand", "(", "<NUM_LIT>", ")", ";" ]
[ "EVT", "VT", "=", "N", "->", "getValueType", "(", "<NUM_LIT>", ")", ";", "SDLoc", "SL", "(", "N", ")", ";", "if", "(", "!", "Subtarget", "->", "hasDotInsts", "(", ")", "||", "VT", "!=", "MVT", "::", "f32", ")", "return", "SDValue", "(", ")", ";",...
LLVM
AArch64
CPP
stmt_completion
CPU
625,733
[ "VT", ")", ";" ]
[ "return", "isShuffleMaskLegal", "(", "M", "," ]
LLVM
PowerPC
CPP
next_suggestion
CPU
625,734
[ "if", "(", "MF", ".", "getTarget", "(", ")", ".", "Options", ".", "GuaranteedTailCallOpt", "&&", "(", "TCSPDelta", "=", "FI", "->", "getTailCallSPDelta", "(", ")", ")", "<", "<NUM_LIT>", ")", "{" ]
[ "int", "FPOffset", "=", "getFramePointerSaveOffset", "(", ")", ";", "FPSI", "=", "MFI", "->", "CreateFixedObject", "(", "isPPC64", "?", "<NUM_LIT>", ":", "<NUM_LIT>", ",", "FPOffset", ",", "true", ")", ";", "FI", "->", "setFramePointerSaveIndex", "(", "FPSI", ...
GCC
bfin
CPP
next_suggestion
DSP
625,735
[ "}" ]
[ "if", "(", "!", "reg_or_7bit_operand", "(", "op1", ",", "SImode", ")", ")", "*", "total", "+=", "set_src_cost", "(", "op1", ",", "mode", ",", "speed", ")", ";", "}", "else", "if", "(", "mode", "==", "DImode", ")", "{", "*", "total", "=", "<NUM_LIT>...
LLVM
PowerPC
CPP
stmt_completion
CPU
625,736
[ "Offset", ",", "AlignAmt", ")", ";" ]
[ "unsigned", "AlignAmt", "=", "<NUM_LIT>", "<<", "Align", ";", "unsigned", "ParentAlign", "=", "MBB", ".", "getParent", "(", ")", "->", "getAlignment", "(", ")", ";", "if", "(", "Align", "<=", "ParentAlign", ")", "return", "OffsetToAlignment", "(" ]
LLVM
XCore
CPP
next_suggestion
MPU
625,737
[ "return", "MMO", ";" ]
[ "MachineFunction", "*", "MF", "=", "MBB", ".", "getParent", "(", ")", ";", "const", "MachineFrameInfo", "&", "MFI", "=", "MF", "->", "getFrameInfo", "(", ")", ";", "MachineMemOperand", "*", "MMO", "=", "MF", "->", "getMachineMemOperand", "(", "MachinePointer...
GCC
rs6000
MD
program_repair
CPU
625,738
[ "<FIXS>", "gcc_assert", "(", "GET_CODE", "(", "operands", "[", "<NUM_LIT>", "]", ")", "=", "=", "MEM", ")", "gcc_assert", "(", "GET_CODE", "(", "operands", "[", "<NUM_LIT>", "]", ")", "=", "=", "CONST_INT", ")", "<FIXE>" ]
[ "operands", "[", "<NUM_LIT>", "]", "=", "machopic_indirect_call_target", "(", "operands", "[", "<NUM_LIT>", "]", ")", "#", "endif", "<BUGS>", "if", "(", "GET_CODE", "(", "operands", "[", "<NUM_LIT>", "]", ")", "!", "=", "MEM", "|", "|", "GET_CODE", "(", ...
LLVM
PowerPC
TD
stmt_completion
CPU
625,739
[ "#", "<STR_LIT>", ",", "asmstr", "#", "<STR_LIT>", ")", ",", "IIC_VecFP", ",", "[", "]", ">", ",", "RegConstraint", "<", "<STR_LIT>", ">", ";" ]
[ "def", "PM", "#", "NAME", ":", "MMIRR_XX3Form_XY4P2_XAB6", "<", "opcode", ",", "!", "or", "(", "xo", ",", "<NUM_LIT>", ")", ",", "(", "outs", "acc", ":", "$", "AT", ")", ",", "!", "con", "(", "IOL", ",", "(", "ins", "u4imm", ":", "$", "XMSK", "...
LLVM
Hexagon
TD
next_suggestion
DSP
625,740
[ "let", "opExtentBits", "=", "<NUM_LIT>", ";" ]
[ "let", "cofRelax1", "=", "<NUM_LIT>", ";", "let", "cofRelax2", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "Uses", "=", "[", "P1", "]", ";", "let", "Defs", "=", "[", "P1", ",", "PC", "]", ";", "let", "BaseOpcode", "=", "<...
LLVM
Hexagon
TD
next_suggestion
DSP
625,741
[ "let", "Defs", "=", "[", "USR_OVF", "]", ";" ]
[ "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", "prefersSlot3", "=", "<NUM_LIT>", ";" ]
LLVM
X86
CPP
stmt_completion
CPU
625,742
[ "::", "PUSH64i32", ":" ]
[ "case", "X86", "::", "PUSH32rmr", ":", "case", "X86", "::", "PUSH32i", ":", "case", "X86", "::", "PUSH64r", ":", "case", "X86", "::", "PUSH64rmm", ":", "case", "X86", "::", "PUSH64rmr", ":", "case", "X86" ]
LLVM
AMDGPU
TD
program_repair
GPU
625,743
[ "<FIXS>", "(", "S_OR_B32", "$", "src", ",", "<NUM_LIT>", ")", "<FIXE>" ]
[ "def", ":", "Pat", "(", "fneg", "(", "fabs", "f32", ":", "$", "src", ")", ")", ",", "<BUGS>", "(", "S_OR_B32", "$", "src", ",", "<NUM_LIT>", ")", "<BUGE>", ">", ";" ]
LLVM
Hexagon
TD
stmt_completion
DSP
625,744
[ ";" ]
[ "let", "isBranch", "=", "<NUM_LIT>", ";", "let", "isNewValue", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "isRestrictNoSlot1Store", "=", "<NUM_LIT>", ";", "let", "Defs", "=", "[", "PC", "]", ";", "let", "isTaken", "=", "Inst", ...
LLVM
Hexagon
TD
stmt_completion
DSP
625,745
[ "=", "<NUM_LIT>", ";" ]
[ "let", "cofRelax2", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "Defs", "=", "[", "PC", "]", ";", "let", "InputType", "=", "<STR_LIT>", ";", "let", "BaseOpcode", "=", "<STR_LIT>", ";", "let", "isTaken", "=", "Inst", "{", "<NU...
GCC
aarch64
MD
stmt_completion
CPU
625,746
[ "<NUM_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_predicate", "<STR_LIT>", "(", "ior", "(", "match_operand" ]
LLVM
ARM64
TD
stmt_completion
CPU
625,747
[ "asm", ">", "{" ]
[ "def", "SWr", ":", "BaseUnscaledConversion", "<", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "FPR32", ",", "GPR32", "," ]
LLVM
ARM64
TD
stmt_completion
CPU
625,748
[ ":", "$", "addr", ")", ">", ";" ]
[ "def", ":", "Pat", "<", "(", "store", "(", "v4f32", "FPR128", ":", "$", "Rn", ")", ",", "ro_indexed128", ":", "$", "addr", ")", ",", "(", "STRQro", "FPR128", ":", "$", "Rn", ",", "ro_indexed128" ]
LLVM
Hexagon
TD
next_suggestion
DSP
625,749
[ "let", "isBranch", "=", "<NUM_LIT>", ";" ]
[ "def", "J2_jumpfnew", ":", "HInst", "<", "(", "outs", ")", ",", "(", "ins", "PredRegs", ":", "$", "Pu4", ",", "b30_2Imm", ":", "$", "Ii", ")", ",", "<STR_LIT>", ",", "tc_20cdee80", ",", "TypeJ", ">", ",", "Enc_daea09", ",", "PredNewRel", "{", "let", ...
LLVM
ARM
CPP
stmt_completion
CPU
625,750
[ "<NUM_LIT>", ")", ">>", "<NUM_LIT>", ";" ]
[ "AddThumb1SBit", "(", "MI", ",", "InITBlock", ")", ";", "return", "Result", ";", "}", "Result", "=", "decodeInstruction", "(", "DecoderTableThumb216", ",", "MI", ",", "Insn16", ",", "Address", ",", "this", ",", "STI", ")", ";", "if", "(", "Result", "!=",...
LLVM
ARM64
TD
stmt_completion
CPU
625,751
[ "addr", ")", ",", "bsub", ")", ">", ";" ]
[ "def", ":", "Pat", "<", "(", "v8i8", "(", "scalar_to_vector", "(", "i32", "(", "extloadi8", "am_indexed8", ":", "$", "addr", ")", ")", ")", ")", ",", "(", "INSERT_SUBREG", "(", "v8i8", "(", "IMPLICIT_DEF", ")", ")", ",", "(", "LDRBui", "am_indexed8", ...
LLVM
R600
CPP
program_repair
GPU
625,752
[ "<FIXS>", "dbgs", "(", ")", "<<", "<STR_LIT>", "unreachable block BB", "<STR_LIT>", "<<", "bb", "->", "getNumber", "(", ")", "<<", "<STR_LIT>", "\\n", "<STR_LIT>", ";", "<FIXE>" ]
[ "BlockT", "*", "bb", "=", "&", "(", "*", "blockIter1", ")", ";", "sccNum", "=", "getSCCNum", "(", "bb", ")", ";", "if", "(", "sccNum", "==", "INVALIDSCCNUM", ")", "{", "<BUGS>", "errs", "(", ")", "<<", "<STR_LIT>", "unreachable block BB", "<STR_LIT>", ...
LLVM
Mips
TD
next_suggestion
CPU
625,753
[ "}" ]
[ "class", "CMP_EQ_QB_R2_DESC_BASE", "<", "string", "instr_asm", ",", "SDPatternOperator", "OpNode", ",", "InstrItinClass", "itin", ",", "RegisterOperand", "ROS", ",", "RegisterOperand", "ROT", "=", "ROS", ">", "{", "dag", "OutOperandList", "=", "(", "outs", ")", ...
LLVM
ARM
CPP
stmt_completion
CPU
625,754
[ "ADDE", ":" ]
[ "case", "ISD", "::", "PREFETCH", ":", "return", "LowerPREFETCH", "(", "Op", ",", "DAG", ",", "Subtarget", ")", ";", "case", "ISD", "::", "SINT_TO_FP", ":", "case", "ISD", "::", "UINT_TO_FP", ":", "return", "LowerINT_TO_FP", "(", "Op", ",", "DAG", ")", ...
LLVM
Mips
CPP
stmt_completion
CPU
625,755
[ "Value", ";" ]
[ "case", "FK_Data_4", ":", "case", "FK_Data_8", ":", "case", "Mips", "::", "fixup_Mips_LO16", ":", "case", "Mips", "::", "fixup_Mips_GPREL16", ":", "case", "Mips", "::", "fixup_Mips_GPOFF_HI", ":", "case", "Mips", "::", "fixup_Mips_GPOFF_LO", ":", "case", "Mips",...
LLVM
Hexagon
TD
next_suggestion
DSP
625,756
[ "}" ]
[ "bits", "<", "<NUM_LIT>", ">", "Rd32", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rd32", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
LLVM
P2
CPP
next_suggestion
MPU
625,757
[ "}" ]
[ "return", "lowerVASTART", "(", "Op", ",", "DAG", ")", ";", "case", "ISD", "::", "VAARG", ":", "return", "lowerVAARG", "(", "Op", ",", "DAG", ")", ";", "case", "ISD", "::", "JumpTable", ":", "return", "lowerJumpTable", "(", "Op", ",", "DAG", ")", ";" ...
LLVM
ARM
CPP
next_suggestion
CPU
625,758
[ "}", "else", "if", "(", "Subtarget", "->", "hasVFP3", "(", ")", ")", "{" ]
[ "}", "AttrEmitter", "->", "MaybeSwitchVendor", "(", "<STR_LIT>", "aeabi", "<STR_LIT>", ")", ";", "std", "::", "string", "CPUString", "=", "Subtarget", "->", "getCPUString", "(", ")", ";", "if", "(", "CPUString", "==", "<STR_LIT>", "cortex-a8", "<STR_LIT>", "||...
GCC
aarch64
CPP
next_suggestion
CPU
625,759
[ "return", "IN_RANGE", "(", "val", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ")", ";" ]
[ "val", "&=", "GET_MODE_MASK", "(", "GET_MODE_INNER", "(", "GET_MODE", "(", "x", ")", ")", ")", ";", "if", "(", "val", "&", "<NUM_LIT>", ")", "return", "IN_RANGE", "(", "val", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ")", ";" ]
GCC
m68k
MD
next_suggestion
MPU
625,760
[ "<STR_LIT>" ]
[ "(", "rotatert", ":", "HI", "(", "match_dup", "<NUM_LIT>", ")", "(", "match_operand", ":", "HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]" ]
LLVM
AArch64
CPP
stmt_completion
CPU
625,761
[ "LocInfo", ",", "Info", ".", "Flags", ",", "State", ")", ";" ]
[ "if", "(", "Info", ".", "IsFixed", ")", "return", "AssignFn", "(", "ValNo", ",", "ValVT", ",", "LocVT", "," ]
LLVM
Hexagon
TD
next_suggestion
DSP
625,762
[ "let", "Defs", "=", "[", "USR_OVF", "]", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", "prefersSlot3", "=", "<NUM_LIT>", ";" ]
GCC
arm
CPP
stmt_completion
CPU
625,763
[ "a", ")", "{" ]
[ "vget_low_p16", "(", "poly16x8_t", "_", "_" ]
LLVM
ARM
TD
stmt_completion
CPU
625,764
[ "VFPNeonA8Domain", ";" ]
[ "def", "VCMPS", ":", "ASuI", "<", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "(", "outs", ")", ",", "(", "ins", "SPR", ":", "$", "Sd", ",", "SPR", ":", "$", "Sm", ")", ",", "IIC_fpCMP32", ",", "<STR_LI...
GCC
aarch64
MD
stmt_completion
CPU
625,765
[ ")", "]" ]
[ "[", "(", "set", "(", "reg", ":", "V8DI", "ZT0_REGNUM", ")", "(", "unspec_volatile", ":", "V8DI", "[", "(", "reg", ":", "V8DI", "ZT0_REGNUM", ")", "(", "reg", ":", "DI", "SME_STATE_REGNUM", ")", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", ")", "]", ...
GCC
i386
MD
program_repair
CPU
625,766
[ "<FIXS>", "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "VF_512", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "vec_merge", ":", "VF_512", "(", "fma", ":", "VF_512", "(", "match_operand", ":", "VF_512", "<NUM_LIT>", "<STR_LIT...
[ "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<BUGS>", "(", "define_insn", "<STR_LIT>", "<BUGE>", "[", "(", "set", "(", "match_operand", ":", "FMAMODE", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(...
GCC
i860
CPP
program_repair
CPU
625,767
[ "<FIXS>", "static", "rtx", "find_addr_reg", "PARAMS", "(", "(", "rtx", ")", ")", ";", "static", "int", "reg_clobbered_p", "PARAMS", "(", "(", "rtx", ",", "rtx", ")", ")", ";", "static", "const", "char", "*", "singlemove_string", "PARAMS", "(", "(", "rtx"...
[ "#", "include", "<STR_LIT>", "insn-attr.h", "<STR_LIT>", "#", "include", "<STR_LIT>", "function.h", "<STR_LIT>", "#", "include", "<STR_LIT>", "expr.h", "<STR_LIT>", "<BUGS>", "static", "rtx", "find_addr_reg", "(", ")", ";", "<BUGE>", "#", "ifndef", "I860_REG_PREFIX"...
LLVM
X86
CPP
next_suggestion
CPU
625,768
[ "}" ]
[ "return", "DAG", ".", "getVectorShuffle", "(", "VT", ",", "DL", ",", "V", ",", "DAG", ".", "getUNDEF", "(", "VT", ")", ",", "ShMask", ")", ";", "}", ";", "if", "(", "Subtarget", ".", "hasSSE41", "(", ")", ")", "{", "if", "(", "Offset", "&&", "S...
GCC
rl78
CPP
code_generation
MPU
625,769
[ "bool", "rl78_hl_b_c_addr_p", "(", "rtx", "op", ")", "{", "rtx", "hl", ",", "bc", ";", "if", "(", "GET_CODE", "(", "op", ")", "!=", "PLUS", ")", "return", "false", ";", "hl", "=", "XEXP", "(", "op", ",", "<NUM_LIT>", ")", ";", "bc", "=", "XEXP", ...
[ "Used", "by", "the", "Whb", "constraint", ".", "Match", "addresses", "that", "use", "HL+B", "or", "HL+C", "addressing", "." ]
GCC
mips
CPP
next_suggestion
CPU
625,770
[ "d", "=", "&", "mips_builtins", "[", "i", "]", ";" ]
[ "const", "struct", "mips_builtin_description", "*", "d", ";", "unsigned", "int", "i", ";", "for", "(", "i", "=", "<NUM_LIT>", ";", "i", "<", "ARRAY_SIZE", "(", "mips_builtins", ")", ";", "i", "++", ")", "{" ]
GCC
visium
MD
next_suggestion
Virtual ISA
625,771
[ "(", "match_test", "<STR_LIT>", ")", ")", ")" ]
[ "<STR_LIT>", "(", "and", "(", "match_code", "<STR_LIT>", ")" ]
GCC
rs6000
MD
stmt_completion
CPU
625,772
[ "<STR_LIT>", ")", ")", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "ior", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>" ]
GCC
cris
CPP
next_suggestion
MPU
625,773
[ "assemble_end_function", "(", "thunkdecl", ",", "fnname", ")", ";" ]
[ "else", "if", "(", "delta", "<", "<NUM_LIT>", ")", "fprintf", "(", "stream", ",", "<STR_LIT>", "\\tsub%s ", "<STR_LIT>", "HOST_WIDE_INT_PRINT_DEC", "<STR_LIT>", ",$%s\\n", "<STR_LIT>", ",", "ADDITIVE_SIZE_MODIFIER", "(", "-", "delta", ")", ",", "-", "delta", ","...
LLVM
ARM
TD
next_suggestion
CPU
625,774
[ "let", "DecoderMethod", "=", "<STR_LIT>", "#", "shift", "#", "<STR_LIT>", ";" ]
[ "class", "t2am_imm7_offset", "<", "int", "shift", ">", ":", "MemOperand", ",", "ComplexPattern", "<", "i32", ",", "<NUM_LIT>", ",", "<STR_LIT>", "#", "shift", "#", "<STR_LIT>", ",", "[", "]", ",", "[", "SDNPWantRoot", "]", ">", "{", "let", "PrintMethod", ...
GCC
aarch64
CPP
next_suggestion
CPU
625,775
[ "return", "costs", "->", "cond_taken_branch_cost", ";" ]
[ "static", "int", "aarch64_builtin_vectorization_cost", "(", "enum", "vect_cost_for_stmt", "type_of_cost", ",", "tree", "vectype", ",", "int", "misalign", "ATTRIBUTE_UNUSED", ")", "{", "unsigned", "elements", ";", "const", "cpu_vector_cost", "*", "costs", "=", "aarch64...
LLVM
Sparc
CPP
program_repair
CPU
625,776
[ "<FIXS>", "BuildMI", "(", "BB", ",", "dl", ",", "TII", ".", "get", "(", "BROpcode", ")", ")", ".", "addMBB", "(", "sinkMBB", ")", ".", "addImm", "(", "CC", ")", ";", "<FIXE>" ]
[ "MachineFunction", "*", "F", "=", "BB", "->", "getParent", "(", ")", ";", "MachineBasicBlock", "*", "copy0MBB", "=", "F", "->", "CreateMachineBasicBlock", "(", "LLVM_BB", ")", ";", "MachineBasicBlock", "*", "sinkMBB", "=", "F", "->", "CreateMachineBasicBlock", ...
LLVM
X86
CPP
stmt_completion
CPU
625,777
[ "PCMPISTRIREG", ":" ]
[ "unsigned", "Opc", ";", "switch", "(", "MI", "->", "getOpcode", "(", ")", ")", "{", "default", ":", "llvm_unreachable", "(", "<STR_LIT>", "illegal opcode!", "<STR_LIT>", ")", ";", "case", "X86", "::", "FP32_TO_INT16_IN_MEM", ":", "Opc", "=", "X86", "::", "...
LLVM
SPIRV
CPP
program_repair
Virtual ISA
625,778
[ "<FIXS>", "MRI", ".", "setRegClass", "(", "Reg", ",", "SpvType", "?", "GR", "->", "getRegClass", "(", "SpvType", ")", ":", "&", "<STR_LIT>", "::", "<STR_LIT>", ")", ";", "<FIXE>" ]
[ "if", "(", "SpvType", ")", "GR", "->", "assignSPIRVTypeToVReg", "(", "SpvType", ",", "Reg", ",", "MIB", ".", "getMF", "(", ")", ")", ";", "if", "(", "!", "MRI", ".", "getRegClassOrNull", "(", "Reg", ")", ")", "<BUGS>", "MRI", ".", "setRegClass", "(",...
LLVM
X86
CPP
next_suggestion
CPU
625,779
[ "}" ]
[ "Item", "=", "getShuffleVectorZeroOrUndef", "(", "Item", ",", "<NUM_LIT>", ",", "true", ",", "Subtarget", ",", "DAG", ")", ";", "if", "(", "Idx", "!=", "<NUM_LIT>", ")", "{", "SmallVector", "<", "int", ",", "<NUM_LIT>", ">", "Mask", ";", "Mask", ".", "...
LLVM
Hexagon
TD
next_suggestion
DSP
625,780
[ "let", "isCodeGenOnly", "=", "<NUM_LIT>", ";" ]
[ "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", "isPseudo", "=", "<NUM_LIT>", ";" ]
GCC
nds32
MD
stmt_completion
CPU
625,781
[ "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "parallel", "[", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", ")", ")", ")", "(", "const_int", "<NUM_LIT>", ")", ")", ")", ")", ")", "]", "<STR_LIT>", "{", "if", "(", "TARGET_BIG_ENDIAN", ")", "{", "const"...
LLVM
PTX
CPP
program_repair
GPU
625,782
[ "<FIXS>", "printOperand", "(", "MI", ",", "Index", ",", "O", ")", ";", "<FIXE>" ]
[ "}", "else", "{", "O", "<<", "<STR_LIT>", ", ", "<STR_LIT>", ";", "}", "<BUGS>", "printParamOperand", "(", "MI", ",", "Index", ",", "O", ")", ";", "<BUGE>", "Index", "++", ";", "}" ]
LLVM
ARM
TD
next_suggestion
CPU
625,783
[ "}" ]
[ "def", "VORRiv4i32", ":", "N1ModImm", "<", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "{", "<NUM_LIT>", ",", "?", ",", "?", ",", "<NUM_LIT>", "}", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "(", "outs", "QPR", ":", "$", "Vd",...
GCC
rs6000
CPP
next_suggestion
CPU
625,784
[ "if", "(", "inner_bytes", ">=", "<NUM_LIT>", ")", "return", "gen_rtx_REG", "(", "mode", ",", "regno", ")", ";" ]
[ "static", "rtx", "rs6000_complex_function_value", "(", "machine_mode", "mode", ")", "{", "unsigned", "int", "regno", ";", "rtx", "r1", ",", "r2", ";", "machine_mode", "inner", "=", "GET_MODE_INNER", "(", "mode", ")", ";", "unsigned", "int", "inner_bytes", "=",...
LLVM
Hexagon
TD
stmt_completion
DSP
625,785
[ "<NUM_LIT>", ";" ]
[ "def", "L2_loadrb_pi", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ",", "IntRegs", ":", "$", "Rx32", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rx32in", ",", "s4_0Imm", ":", "$", "Ii", ")", ",", "<STR_LIT>", ",", "tc_44d3da28", ",...
GCC
rs6000
CPP
next_suggestion
CPU
625,786
[ "}" ]
[ "static", "bool", "rs6000_debug_legitimate_address_p", "(", "machine_mode", "mode", ",", "rtx", "x", ",", "bool", "reg_ok_strict", ",", "code_helper", "ch", ")", "{", "bool", "ret", "=", "rs6000_legitimate_address_p", "(", "mode", ",", "x", ",", "reg_ok_strict", ...
LLVM
Hexagon
TD
stmt_completion
DSP
625,787
[ ";" ]
[ "def", "J4_cmpltu_t_jumpnv_t", ":", "HInst", "<", "(", "outs", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rt32", ",", "IntRegs", ":", "$", "Ns8", ",", "b30_2Imm", ":", "$", "Ii", ")", ",", "<STR_LIT>", ",", "tc_b343892a", ",", "TypeNCJ", ">", ",", ...
LLVM
ARM64
TD
stmt_completion
CPU
625,788
[ "<NUM_LIT>", "}", "=", "base", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "base", ";", "bits", "<", "<NUM_LIT>", ">", "offset", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "opc", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "...
LLVM
AMDGPU
CPP
stmt_completion
GPU
625,789
[ "AMDGPU", "::", "S_SET_GPR_IDX_OFF", ")", ")", ";" ]
[ "if", "(", "!", "STI", ".", "useVGPRIndexMode", "(", ")", ")", "{", "BuildMI", "(", "*", "BB", ",", "&", "MI", ",", "DL", ",", "TII", ".", "get", "(", "AMDGPU", "::", "COPY", ")", ",", "AMDGPU", "::", "M0", ")", ".", "addReg", "(", "IdxReg", ...
LLVM
X86
CPP
stmt_completion
CPU
625,790
[ ";" ]
[ "return", "NumXMMRegs" ]
LLVM
Mips
CPP
program_repair
CPU
625,791
[ "<FIXS>", "bool", "updateDefsUses", "(", "ValueType", "V", ",", "bool", "MayStore", ")", ";", "<FIXE>", "<FIXS>", "SmallVectorImpl", "ValueType", ">", "&", "Objects", ")", "const", ";", "<FIXE>", "<FIXS>", "SmallPtrSet", "ValueType", ",", "<NUM_LIT>", ">", "Us...
[ "MemDefsUses", "(", "const", "MachineFrameInfo", "*", "MFI", ")", ";", "private", ":", "virtual", "bool", "hasHazard_", "(", "const", "MachineInstr", "&", "MI", ")", ";", "<BUGS>", "bool", "updateDefsUses", "(", "const", "Value", "*", "V", ",", "bool", "Ma...
GCC
rs6000
CPP
code_generation
CPU
625,792
[ "static", "bool", "rs6000_return_in_memory", "(", "const_tree", "type", ",", "const_tree", "fntype", "ATTRIBUTE_UNUSED", ")", "{", "if", "(", "TARGET_MACHO", "&&", "rs6000_darwin64_abi", "&&", "TREE_CODE", "(", "type", ")", "==", "RECORD_TYPE", "&&", "int_size_in_by...
[ "Return", "a", "nonzero", "value", "to", "say", "to", "return", "the", "function", "value", "in", "memory", ",", "just", "as", "large", "structures", "are", "always", "returned", ".", "TYPE", "will", "be", "the", "data", "type", "of", "the", "value", ","...
LLVM
SPIRV
CPP
next_suggestion
Virtual ISA
625,793
[ "return", "Result", ";" ]
[ "if", "(", "I", ".", "getNumMemOperands", "(", ")", ")", "addMemoryOperands", "(", "*", "I", ".", "memoperands_begin", "(", ")", ",", "MIB", ")", ";", "bool", "Result", "=", "MIB", ".", "constrainAllUses", "(", "TII", ",", "TRI", ",", "RBI", ")", ";"...
LLVM
ARM
CPP
next_suggestion
CPU
625,794
[ "}" ]
[ "const", "MCInstrDesc", "&", "LastMCID", "=", "LastMI", "->", "getDesc", "(", ")", ";", "const", "TargetMachine", "&", "TM", "=", "MI", "->", "getParent", "(", ")", "->", "getParent", "(", ")", "->", "getTarget", "(", ")", ";", "const", "ARMBaseInstrInfo...
LLVM
SystemZ
TD
stmt_completion
CPU
625,795
[ "R1", ";" ]
[ "class", "InstRIEb", "<", "bits", "<", "<NUM_LIT>", ">", "op", ",", "dag", "outs", ",", "dag", "ins", ",", "string", "asmstr", ",", "list", "<", "dag", ">", "pattern", ">", ":", "InstSystemZ", "<", "<NUM_LIT>", ",", "outs", ",", "ins", ",", "asmstr",...
GCC
pa
CPP
stmt_completion
CPU
625,796
[ "src", ")", ";" ]
[ "}", "else", "{", "rtx", "delta", "=", "GEN_INT", "(", "disp", ")", ";", "rtx", "high", "=", "gen_rtx_PLUS", "(", "Pmode", ",", "basereg", ",", "gen_rtx_HIGH", "(", "Pmode", ",", "delta", ")", ")", ";", "rtx", "tmpreg", "=", "gen_rtx_REG", "(", "Pmod...
LLVM
HSAIL
CPP
next_suggestion
Virtual ISA
625,797
[ "}" ]
[ "void", "HSAILInstPrinter", "::", "printV2F32", "(", "const", "MCInst", "*", "MI", ",", "unsigned", "OpNo", ",", "raw_ostream", "&", "O", ")", "{", "O", "<<", "'", "(", "'", ";", "printF32", "(", "MI", ",", "OpNo", "+", "<NUM_LIT>", ",", "O", ")", ...
LLVM
Hexagon
TD
next_suggestion
DSP
625,798
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "def", "J4_cmpgti_tp1_jump_nt", ":", "HInst", "<", "(", "outs", ")", ",", "(", "ins", "GeneralSubRegs", ":", "$", "Rs16", ",", "u5_0Imm", ":", "$", "II", ",", "b30_2Imm", ":", "$", "Ii", ")", ",", "<STR_LIT>", ",", "tc_3d495a39", ",", "TypeCJ", ">", ...
LLVM
PowerPC
CPP
code_generation
CPU
625,799
[ "bool", "PPCDarwinAsmPrinter", "::", "doInitialization", "(", "Module", "&", "M", ")", "{", "static", "const", "char", "*", "const", "CPUDirectives", "[", "]", "=", "{", "<STR_LIT>", "<STR_LIT>", ",", "<STR_LIT>", "ppc", "<STR_LIT>", ",", "<STR_LIT>", "ppc601"...
[ "Set", "up", "the", "AsmPrinter", "when", "we", "are", "working", "on", "a", "new", "module", "." ]