Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
LLVM
X86
CPP
next_suggestion
CPU
625,600
[ "}" ]
[ "bool", "MadeChange", "=", "false", ";", "MachineBasicBlock", "*", "MBB", ";", "unsigned", "int", "Cycles", "=", "<NUM_LIT>", ";", "for", "(", "DenseMap", "<", "MachineBasicBlock", "*", ",", "unsigned", "int", ">", "::", "iterator", "I", "=", "ReturnBBs", ...
LLVM
X86
CPP
next_suggestion
CPU
625,601
[ "bool", "ConstSplatVal", "=", "(", "Ld", ".", "getOpcode", "(", ")", "==", "ISD", "::", "Constant", "||", "Ld", ".", "getOpcode", "(", ")", "==", "ISD", "::", "ConstantFP", ")", ";" ]
[ "if", "(", "UpperZeroOrUndef", "&&", "(", "(", "Op0", ".", "getOpcode", "(", ")", "==", "ISD", "::", "BITCAST", ")", "||", "(", "Op0", ".", "getOpcode", "(", ")", "==", "ISD", "::", "ZERO_EXTEND", "&&", "Op0", ".", "getOperand", "(", "<NUM_LIT>", ")"...
GCC
i386
MD
stmt_completion
CPU
625,602
[ "<STR_LIT>", "<STR_LIT>", ")", "]", "<NUM_LIT>", ")" ]
[ "[", "(", "set", "(", "match_operand", ":", "V2SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "vec_select", ":", "V2SI", "(", "unspec", ":", "V4SI", "[", "(", "match_operand", ":", "V4SF", "<NUM_LIT>" ]
LLVM
X86
CPP
stmt_completion
CPU
625,603
[ "CP", ")", ";" ]
[ "SDValue", "X86TargetLowering", "::", "LowerConstantPool", "(", "SDValue", "Op", ",", "SelectionDAG", "&", "DAG", ")", "const", "{", "ConstantPoolSDNode", "*", "CP", "=", "cast", "<", "ConstantPoolSDNode", ">", "(", "Op", ")", ";", "unsigned", "char", "OpFlag"...
LLVM
Mips
CPP
next_suggestion
CPU
625,604
[ "}" ]
[ "setCPR1SizeFromPredicates", "(", "P", ")", ";", "setASESetFromPredicates", "(", "P", ")", ";", "setFpAbiFromPredicates", "(", "P", ")", ";", "OddSPReg", "=", "P", ".", "useOddSPReg", "(", ")", ";" ]
LLVM
AArch64
TD
stmt_completion
CPU
625,605
[ "<STR_LIT>", ";" ]
[ "let", "SuperClasses", "=", "[", "ShifterOperand", "]", ";", "let", "Name", "=" ]
GCC
mips
MD
next_suggestion
CPU
625,606
[ "(", "match_operand", ":", "V2HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "V4QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "unspec", ":", "V4QI", "[", "(", "match_operand", ":", "V2HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
Mips
CPP
stmt_completion
CPU
625,607
[ "false", ";" ]
[ "bool", "MipsAsmParser", "::", "parseDirectiveCPReturn", "(", ")", "{", "getTargetStreamer", "(", ")", ".", "emitDirectiveCpreturn", "(", "CpSaveLocation", ",", "CpSaveLocationIsRegister", ")", ";", "return" ]
LLVM
ARM
CPP
stmt_completion
CPU
625,608
[ "DSP intrinisc insertion not enabled!", "<STR_LIT>", ")", ";" ]
[ "LLVM_DEBUG", "(", "dbgs", "(", ")", "<<", "<STR_LIT>", "ARM CGP: Mutating the tree..\\n", "<STR_LIT>", ")", ";", "IRBuilder", "<", ">", "Builder", "{", "Ctx", "}", ";", "for", "(", "auto", "*", "V", ":", "*", "Visited", ")", "{", "if", "(", "Sources", ...
LLVM
SystemZ
CPP
stmt_completion
CPU
625,609
[ "(", "Opcode", ")", ")", ";" ]
[ "unsigned", "Opcode", "=", "getOpcodeForOffset", "(", "<STR_LIT>", "::", "<STR_LIT>", "(", "Reg", ")", "?", "HighOpcode", ":", "LowOpcode", ",", "MI", ".", "getOperand", "(", "<NUM_LIT>", ")", ".", "getImm", "(", ")", ")", ";", "MI", ".", "setDesc", "(",...
LLVM
ARM
CPP
stmt_completion
CPU
625,610
[ "return", "ARM", "::", "VLD1q16PseudoWB_register", ";" ]
[ "case", "ARM", "::", "VLD1d8wb_fixed", ":", "return", "ARM", "::", "VLD1d8wb_register", ";", "case", "ARM", "::", "VLD1d16wb_fixed", ":", "return", "ARM", "::", "VLD1d16wb_register", ";", "case", "ARM", "::", "VLD1d32wb_fixed", ":", "return", "ARM", "::", "VLD...
GCC
i386
CPP
next_suggestion
CPU
625,611
[ "}" ]
[ "extern", "_", "_", "inline", "void", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm256_storeu_epi64", "(", "void", "*", "_", "_", "P", ",", "_", "_", ...
LLVM
TPC
TD
next_suggestion
Virtual ISA
625,612
[ "}" ]
[ "bits", "<", "<NUM_LIT>", ">", "sw", ";", "bits", "<", "<NUM_LIT>", ">", "pred", ";", "let", "Dest", "=", "dest", ";", "let", "SrcA", "=", "op1", ";", "let", "SrcB", "=", "op2", ";", "let", "OperandType", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=...
LLVM
WebAssembly
CPP
stmt_completion
Virtual ISA
625,613
[ ":", "{" ]
[ "Address", "SavedAddr", "=", "Addr", ";", "uint64_t", "TmpOffset", "=", "Addr", ".", "getOffset", "(", ")", ";", "for", "(", "gep_type_iterator", "GTI", "=", "gep_type_begin", "(", "U", ")", ",", "E", "=", "gep_type_end", "(", "U", ")", ";", "GTI", "!=...
LLVM
AMDGPU
CPP
next_suggestion
GPU
625,614
[ "if", "(", "TLI", "->", "isLegalAddressingMode", "(", "*", "DL", ",", "AM", ",", "GEP", "->", "getResultElementType", "(", ")", ",", "GEP", "->", "getPointerAddressSpace", "(", ")", ")", ")", "continue", ";" ]
[ "CallSite", "CS", "(", "const_cast", "<", "Instruction", "*", ">", "(", "&", "I", ")", ")", ";", "if", "(", "CS", ")", "{", "Function", "*", "Callee", "=", "CS", ".", "getCalledFunction", "(", ")", ";", "if", "(", "!", "Callee", "||", "Callee", "...
LLVM
Mips
CPP
stmt_completion
CPU
625,615
[ "::", "FeatureMips3", "]", ";" ]
[ "return", "getSTI", "(", ")", ".", "getFeatureBits", "(", ")", "[", "Mips" ]
GCC
i386
CPP
stmt_completion
CPU
625,616
[ ",", "(", "_", "_", "mmask8", ")", "-", "<NUM_LIT>", ",", "_", "MM_FROUND_CUR_DIRECTION", ")", ";" ]
[ "return", "(", "_", "_", "mmask8", ")", "_", "_", "builtin_ia32_cmppd512_mask", "(", "(", "_", "_", "v8df", ")", "_", "_", "X", ",", "(", "_", "_", "v8df", ")", "_", "_", "Y", ",", "_", "CMP_NLT_US" ]
LLVM
ARM
TD
stmt_completion
CPU
625,617
[ ";" ]
[ "def", "VectorIndex8Operand", ":", "AsmOperandClass", "{", "let", "Name", "=", "<STR_LIT>", ";", "}", "def", "VectorIndex16Operand", ":", "AsmOperandClass", "{", "let", "Name", "=", "<STR_LIT>", ";", "}", "def", "VectorIndex32Operand", ":", "AsmOperandClass", "{",...
LLVM
ARM
CPP
next_suggestion
CPU
625,618
[ "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "MCSymbolRefExpr", "::", "VK_ARM_GOTOFF", ";" ]
[ "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "MCSymbolRefExpr", "::", "VK_ARM_TPOFF", ";", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "MCSymbolRefExpr", "::", "VK_ARM_GOTTPOFF", ";", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "MCS...
LLVM
AArch64
CPP
stmt_completion
CPU
625,619
[ "i64", ")", ",", "VPg", ",", "VX", ",", "VExp", ")", ";" ]
[ "SDValue", "VX", "=", "DAG", ".", "getNode", "(", "ISD", "::", "INSERT_VECTOR_ELT", ",", "DL", ",", "XVT", ",", "DAG", ".", "getUNDEF", "(", "XVT", ")", ",", "X", ",", "Zero", ")", ";", "SDValue", "VExp", "=", "DAG", ".", "getNode", "(", "ISD", "...
GCC
m68hc11
CPP
next_suggestion
MPU
625,620
[ "end_sequence", "(", ")", ";" ]
[ "void", "m68hc11_emit_libcall", "(", "const", "char", "*", "name", ",", "enum", "rtx_code", "code", ",", "enum", "machine_mode", "dmode", ",", "enum", "machine_mode", "smode", ",", "int", "noperands", ",", "rtx", "*", "operands", ")", "{", "rtx", "ret", ";...
GCC
mips
MD
stmt_completion
CPU
625,621
[ "udiv", "]", ")" ]
[ "(", "define_code_iterator", "any_div", "[", "div" ]
LLVM
Hexagon
TD
next_suggestion
DSP
625,622
[ "}" ]
[ "def", "C2_pxfer_map", ":", "HInst", "<", "(", "outs", "PredRegs", ":", "$", "Pd4", ")", ",", "(", "ins", "PredRegs", ":", "$", "Ps4", ")", ",", "<STR_LIT>", ",", "tc_640086b5", ",", "TypeMAPPING", ">", "{", "let", "isPseudo", "=", "<NUM_LIT>", ";", ...
LLVM
Mips
CPP
program_repair
CPU
625,623
[ "<FIXS>", "<FIXE>", "<FIXS>", "[", "[", "fallthrough", "]", "]", ";", "<FIXE>", "<FIXS>", "<FIXE>", "<FIXS>", "<FIXE>", "<FIXS>", "[", "[", "fallthrough", "]", "]", ";", "<FIXE>", "<FIXS>", "<FIXE>" ]
[ "Opcode", "=", "Mips", "::", "XOR", ";", "break", ";", "case", "Mips", "::", "ATOMIC_LOAD_UMIN_I8_POSTRA", ":", "<BUGS>", "IsUnsigned", "=", "true", ";", "IsMin", "=", "true", ";", "break", ";", "<BUGE>", "case", "Mips", "::", "ATOMIC_LOAD_UMIN_I16_POSTRA", ...
GCC
s390
MD
next_suggestion
MPU
625,624
[ "<STR_LIT>", ")" ]
[ "(", "define_bypass", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>" ]
LLVM
AMDGPU
CPP
code_generation
GPU
625,625
[ "SDValue", "AMDGPUTargetLowering", "::", "SplitVectorLoad", "(", "const", "SDValue", "Op", ",", "SelectionDAG", "&", "DAG", ")", "const", "{", "EVT", "VT", "=", "Op", ".", "getValueType", "(", ")", ";", "if", "(", "VT", ".", "getVectorNumElements", "(", ")...
[ "Split", "a", "vector", "load", "into", "2", "loads", "of", "half", "the", "vector", "." ]
LLVM
Nios2
CPP
next_suggestion
MPU
625,626
[ "}" ]
[ "unsigned", "getGlobalBaseReg", "(", ")", "const", "{", "return", "GlobalBaseReg", ";" ]
LLVM
ARM
CPP
next_suggestion
CPU
625,627
[ "AddDefaultPred", "(", "BuildMI", "(", "MBB", ",", "I", ",", "DL", ",", "get", "(", "ARM", "::", "t2STRi12", ")", ")", ".", "addReg", "(", "SrcReg", ",", "getKillRegState", "(", "isKill", ")", ")", ".", "addFrameIndex", "(", "FI", ")", ".", "addImm",...
[ "MachineFrameInfo", "&", "MFI", "=", "*", "MF", ".", "getFrameInfo", "(", ")", ";", "MachineMemOperand", "*", "MMO", "=", "MF", ".", "getMachineMemOperand", "(", "MachinePointerInfo", "(", "PseudoSourceValue", "::", "getFixedStack", "(", "FI", ")", ")", ",", ...
LLVM
X86
CPP
stmt_completion
CPU
625,628
[ "[", "<NUM_LIT>", "]", ">", "Table", ")", "{" ]
[ "static", "const", "uint16_t", "*", "lookupAVX512", "(", "unsigned", "opcode", ",", "unsigned", "domain", ",", "ArrayRef", "<", "uint16_t" ]
GCC
aarch64
CPP
stmt_completion
CPU
625,629
[ "_", "_", "c", ")", ";" ]
[ "return", "(", "int8x16_t", ")", "_", "_", "builtin_aarch64_raddhn2v8hi", "(", "_", "_", "a", ",", "_", "_", "b", "," ]
LLVM
Hexagon
TD
next_suggestion
DSP
625,630
[ "}" ]
[ "let", "isCall", "=", "<NUM_LIT>", ";", "let", "prefersSlot3", "=", "<NUM_LIT>", ";", "let", "cofRelax2", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "Uses", "=", "[", "R29", "]", ";", "let", "Defs", "=", "[", "PC", ",", "R...
LLVM
Hexagon
CPP
next_suggestion
DSP
625,631
[ "return", "T", ";" ]
[ "}", "MCOperand", "&", "ImmOp", "=", "Inst", ".", "getOperand", "(", "i", ")", ";", "const", "auto", "*", "HE", "=", "static_cast", "<", "const", "HexagonMCExpr", "*", ">", "(", "ImmOp", ".", "getExpr", "(", ")", ")", ";", "int32_t", "V", "=", "cas...
LLVM
Hexagon
TD
next_suggestion
DSP
625,632
[ "let", "opExtentBits", "=", "<NUM_LIT>", ";" ]
[ "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", "CextOpcode", "=", "<STR_LIT>", ";", "let", "InputType", "=", "<STR_LIT>", ";", "let", "BaseOpcode", "=", "<STR_LIT>", ";", "let", "isMoveImm", "=", "<NUM_LIT>", ";", "let", "isExtendable", "=", "<NUM_LIT>", ...
GCC
i386
MD
program_repair
CPU
625,633
[ "<FIXS>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<FIXE>" ]
[ "(", "fix", ":", "V2SI", "(", "match_operand", ":", "V2SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "<BUGS>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<BUGE>", "(", "define_insn", "<STR_LIT>...
GCC
mt
CPP
program_repair
CPU
625,634
[ "<FIXS>", "condition_rtx", "=", "mt_generate_compare", "(", "code", ",", "op0", ",", "op1", ")", ";", "<FIXE>" ]
[ "if", "(", "!", "reg_or_0_operand", "(", "op1", ",", "SImode", ")", ")", "op1", "=", "copy_to_mode_reg", "(", "SImode", ",", "op1", ")", ";", "<BUGS>", "condition_rtx", "=", "ms1_generate_compare", "(", "code", ",", "op0", ",", "op1", ")", ";", "<BUGE>",...
GCC
i386
CPP
stmt_completion
CPU
625,635
[ "const", "int", "_", "_", "R", ")", "{" ]
[ "extern", "_", "_", "inline", "_", "_", "m128h", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_mask_fmadd_round_sh", "(", "_", "_", "m128h", "_", "_", ...
LLVM
AArch64
CPP
next_suggestion
CPU
625,636
[ "}" ]
[ "if", "(", "MF", ".", "getSubtarget", "<", "AArch64Subtarget", ">", "(", ")", ".", "isLRReservedForRA", "(", ")", ")", "{", "if", "(", "!", "MF", ".", "getProperties", "(", ")", ".", "hasProperty", "(", "MachineFunctionProperties", "::", "Property", "::", ...
GCC
mips
MD
stmt_completion
CPU
625,637
[ "]" ]
[ "(", "unspec", ":", "VH", "[", "(", "match_operand", ":", "VH", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", "UNSPEC_LOONGSON_PSHUFH", ")", ")" ]
LLVM
AArch64
TD
stmt_completion
CPU
625,638
[ "cstr", ">", "{" ]
[ "class", "EncodedI", "<", "string", "cstr", ",", "list", "<", "dag", ">", "pattern", ">", ":", "AArch64Inst", "<", "NormalFrm", "," ]
GCC
visium
MD
stmt_completion
Virtual ISA
625,639
[ ")", ")", ")" ]
[ "(", "and", "(", "match_code", "<STR_LIT>", ")", "(", "match_test", "<STR_LIT>", ")" ]
LLVM
Hexagon
TD
next_suggestion
DSP
625,640
[ "let", "isPredicatedFalse", "=", "<NUM_LIT>", ";" ]
[ "def", "A2_paddf", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "PredRegs", ":", "$", "Pu4", ",", "IntRegs", ":", "$", "Rs32", ",", "IntRegs", ":", "$", "Rt32", ")", ",", "<STR_LIT>", ",", "tc_4c5ba658", ",", ...
LLVM
X86
TD
next_suggestion
CPU
625,641
[ "}" ]
[ "def", "ICXWriteResGroup20", ":", "SchedWriteRes", "<", "[", "ICXPort6", ",", "ICXPort0156", "]", ">", "{", "let", "Latency", "=", "<NUM_LIT>", ";", "let", "NumMicroOps", "=", "<NUM_LIT>", ";", "let", "ResourceCycles", "=", "[", "<NUM_LIT>", ",", "<NUM_LIT>", ...
GCC
i386
CPP
next_suggestion
CPU
625,642
[ "}" ]
[ "if", "(", "REGNO", "(", "operands", "[", "<NUM_LIT>", "]", ")", "==", "FIRST_STACK_REG", ")", "return", "output_387_ffreep", "(", "operands", ",", "<NUM_LIT>", ")", ";", "return", "<STR_LIT>", "fstp\\t%y0", "<STR_LIT>", ";", "}", "if", "(", "STACK_TOP_P", "...
GCC
gcn
MD
stmt_completion
GPU
625,643
[ "<STR_LIT>", ")", "]", ")" ]
[ "(", "define_int_attr", "rot", "[", "(", "UNSPEC_CADD90", "<STR_LIT>", ")", "(", "UNSPEC_CADD270", "<STR_LIT>", ")", "]", ")", "(", "define_int_attr", "cadd_subadd", "[", "(", "UNSPEC_CADD90", "<STR_LIT>", ")", "(", "UNSPEC_CADD270" ]
LLVM
Mips
CPP
stmt_completion
CPU
625,644
[ "->", "emitELFHeaderFlagsCG", "(", "*", "Subtarget", ")", ";" ]
[ "if", "(", "MipsELFStreamer", "*", "MES", "=", "dyn_cast", "<", "MipsELFStreamer", ">", "(", "&", "OutStreamer", ")", ")", "MES" ]
LLVM
X86
CPP
next_suggestion
CPU
625,645
[ "}" ]
[ "}", "if", "(", "(", "CC", "==", "ISD", "::", "SETNE", "||", "CC", "==", "ISD", "::", "SETEQ", ")", "&&", "RHS", ".", "getOpcode", "(", ")", "==", "ISD", "::", "SUB", ")", "if", "(", "ConstantSDNode", "*", "C", "=", "dyn_cast", "<", "ConstantSDNo...
LLVM
Sparc
CPP
stmt_completion
CPU
625,646
[ ",", "Ctx", ")", ";" ]
[ "static", "MCDisassembler", "*", "createSparcDisassembler", "(", "const", "Target", "&", "T", ",", "const", "MCSubtargetInfo", "&", "STI", ",", "MCContext", "&", "Ctx", ")", "{", "return", "new", "SparcDisassembler", "(", "STI" ]
LLVM
ARM
CPP
stmt_completion
CPU
625,647
[ "numElem", ")", ";", "break", ";" ]
[ "if", "(", "DCI", ".", "isBeforeLegalize", "(", ")", "||", "!", "Subtarget", "->", "hasNEON", "(", ")", "||", "N0", ".", "getOpcode", "(", ")", "!=", "ISD", "::", "BUILD_VECTOR", "||", "N1", ".", "getOpcode", "(", ")", "!=", "ISD", "::", "BUILD_VECTO...
LLVM
Hexagon
TD
stmt_completion
DSP
625,648
[ "}", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>" ]
LLVM
WebAssembly
CPP
stmt_completion
Virtual ISA
625,649
[ "}", ";" ]
[ "switch", "(", "NT", ")", "{", "case", "Function", ":", "return", "{", "<STR_LIT>", "function", "<STR_LIT>", ",", "<STR_LIT>", "end_function", "<STR_LIT>", "}", ";", "case", "Block", ":", "return", "{", "<STR_LIT>", "block", "<STR_LIT>", ",", "<STR_LIT>", "e...
LLVM
Z80old
CPP
code_generation
MPU
625,650
[ "bool", "Z80oldMachineLateOptimization", "::", "runOnMachineFunction", "(", "MachineFunction", "&", "MF", ")", "{", "const", "TargetSubtargetInfo", "&", "STI", "=", "MF", ".", "getSubtarget", "(", ")", ";", "assert", "(", "MF", ".", "getRegInfo", "(", ")", "."...
[ "runOnMachineFunction", "-", "Emit", "the", "function", "body", "." ]
LLVM
TPC
TD
next_suggestion
Virtual ISA
625,651
[ "let", "immOpNum", "=", "<NUM_LIT>", ";" ]
[ "let", "OutOperandList", "=", "(", "outs", "IRF", ":", "$", "dst", ")", ";", "let", "InOperandList", "=", "(", "ins", "IRF", ":", "$", "income", ",", "TPCImm", "<", "i32imm", ">", ":", "$", "src", ",", "DimMask", ":", "$", "mask", ",", "SwitchSet",...
LLVM
X86
CPP
next_suggestion
CPU
625,652
[ "if", "(", "matchVectorShuffleWithUNPCK", "(", "MaskVT", ",", "V1", ",", "V2", ",", "Shuffle", ",", "IsUnary", ",", "Mask", ",", "DL", ",", "DAG", ",", "Subtarget", ")", ")", "{" ]
[ "}", "if", "(", "isTargetShuffleEquivalent", "(", "Mask", ",", "{", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", "}", ")", "&&", "(", "AllowFloatDomain", "||", "!", "Subtarget", ".", "hasSSE41", "(", ")", ")", ")", "{", "Shuffle", "...
GCC
avr
MD
stmt_completion
MPU
625,653
[ "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "not", ":", "HI", "(", "match_operand", ":", "HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>", "...
LLVM
ARM64
TD
next_suggestion
CPU
625,654
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "dst", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "sz", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "V", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LI...
GCC
epiphany
MD
next_suggestion
MPU
625,655
[ "return", "general_operand", "(", "op", ",", "mode", ")" ]
[ "(", "match_code", "<STR_LIT>", ")", "{", "if", "(", "GET_CODE", "(", "op", ")", "=", "=", "MEM", "&", "&", "misaligned_operand", "(", "op", ",", "mode", ")", "&", "&", "!", "address_operand", "(", "plus_constant", "(", "Pmode", ",", "XEXP", "(", "op...
GCC
nds32
MD
next_suggestion
CPU
625,656
[ ")" ]
[ "(", "unspec_volatile", ":", "SI", "[", "(", "mem", ":", "SI", "(", "plus", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]"...
GCC
i386
CPP
next_suggestion
CPU
625,657
[ "}" ]
[ "extern", "_", "_", "inline", "_", "_", "m512d", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm512_maskz_cvtepi64_pd", "(", "_", "_", "mmask8", "_", "_", ...
GCC
sh
CPP
program_repair
CPU
625,658
[ "<FIXS>", "tls_symbolic_operand", "(", "rtx", "op", ",", "machine_mode", "mode", "ATTRIBUTE_UNUSED", ")", "<FIXE>" ]
[ "enum", "tls_model", "<BUGS>", "tls_symbolic_operand", "(", "rtx", "op", ",", "enum", "machine_mode", "mode", "ATTRIBUTE_UNUSED", ")", "<BUGE>", "{", "if", "(", "GET_CODE", "(", "op", ")", "!=", "SYMBOL_REF", ")", "return", "TLS_MODEL_NONE", ";" ]
LLVM
Lanai
TD
stmt_completion
CPU
625,659
[ "=", "<NUM_LIT>", ";" ]
[ "let", "Rd", "=", "PC", ".", "Num", ";", "let", "Rs1", "=", "FP", ".", "Num", ";", "let", "P" ]
LLVM
ARM
CPP
next_suggestion
CPU
625,660
[ "LLVM_DEBUG", "(", "dbgs", "(", ")", "<<", "<STR_LIT>", "ARM CGP: Mutation complete\\n", "<STR_LIT>", ")", ";" ]
[ "this", "->", "SafeWrap", "=", "&", "SafeWrap", ";", "for", "(", "auto", "*", "I", ":", "Sinks", ")", "{", "if", "(", "auto", "*", "Call", "=", "dyn_cast", "<", "CallInst", ">", "(", "I", ")", ")", "{", "for", "(", "unsigned", "i", "=", "<NUM_L...
LLVM
Mips
CPP
next_suggestion
CPU
625,661
[ "Register", "DstReg", "=", "I", "->", "getOperand", "(", "<NUM_LIT>", ")", ".", "getReg", "(", ")", ";" ]
[ "bool", "ExpandPseudo", "::", "expandExtractElementF64", "(", "MachineBasicBlock", "&", "MBB", ",", "MachineBasicBlock", "::", "iterator", "I", ",", "bool", "FP64", ")", "const", "{", "const", "MachineOperand", "&", "Op1", "=", "I", "->", "getOperand", "(", "<...
LLVM
X86
TD
stmt_completion
CPU
625,662
[ "<NUM_LIT>", ";" ]
[ "def", "ICXWriteResGroup114", ":", "SchedWriteRes", "<", "[", "ICXPort0", ",", "ICXPort4", ",", "ICXPort5", ",", "ICXPort237", ",", "ICXPort0156", "]", ">", "{", "let", "Latency", "=", "<NUM_LIT>", ";", "let", "NumMicroOps", "=" ]
LLVM
AArch64
CPP
next_suggestion
CPU
625,663
[ "return", "DecodeFPR128RegisterClass", "(", "Inst", ",", "RegNo", ",", "Addr", ",", "Decoder", ")", ";" ]
[ "static", "DecodeStatus", "DecodeFPR128_loRegisterClass", "(", "MCInst", "&", "Inst", ",", "unsigned", "RegNo", ",", "uint64_t", "Addr", ",", "const", "void", "*", "Decoder", ")", "{", "if", "(", "RegNo", ">", "<NUM_LIT>", ")", "return", "Fail", ";" ]
LLVM
PowerPC
CPP
next_suggestion
CPU
625,664
[ "}" ]
[ "int", "Idx", "=", "ShuffV", "[", "i", "]", ";", "if", "(", "(", "Idx", ">=", "<NUM_LIT>", "&&", "Idx", "<", "LHSMaxIdx", ")", "||", "(", "Idx", ">=", "RHSMinIdx", "&&", "Idx", "<", "RHSMaxIdx", ")", ")", "ShuffV", "[", "i", "]", "+=", "Subtarget...
GCC
mips
MD
next_suggestion
CPU
625,665
[ "(", "set_attr", "<STR_LIT>", "\t", "<STR_LIT>", ")", "]", ")" ]
[ "[", "(", "set", "(", "match_operand", ":", "GPR", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "zero_extract", ":", "GPR", "(", "match_operand", ":", "GPR", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LI...
GCC
pdp10
CPP
stmt_completion
MPU
625,666
[ "<NUM_LIT>", ")", ";" ]
[ "case", "<NUM_LIT>", ":", "case", "<NUM_LIT>", ":", "case", "<NUM_LIT>", ":", "case", "<NUM_LIT>", ":", "break", ";", "default", ":", "fprintf", "(", "stderr", ",", "<STR_LIT>", "Bad value for -mchar-bytesize: %s\\n", "<STR_LIT>", ",", "pdp10_string_bytesize", ")", ...
LLVM
VE
CPP
next_suggestion
CPU
625,667
[ "return", "<NUM_LIT>", ";" ]
[ "if", "(", "MI", ".", "getOpcode", "(", ")", "==", "<STR_LIT>", "::", "<STR_LIT>", "||", "MI", ".", "getOpcode", "(", ")", "==", "<STR_LIT>", "::", "<STR_LIT>", "||", "MI", ".", "getOpcode", "(", ")", "==", "<STR_LIT>", "::", "<STR_LIT>", ")", "{", "...
LLVM
ARM
CPP
next_suggestion
CPU
625,668
[ "Parser", ".", "eatToEndOfStatement", "(", ")", ";" ]
[ "bool", "ARMAsmParser", "::", "parseDirectiveThumbSet", "(", "SMLoc", "L", ")", "{", "MCAsmParser", "&", "Parser", "=", "getParser", "(", ")", ";", "StringRef", "Name", ";", "if", "(", "Parser", ".", "parseIdentifier", "(", "Name", ")", ")", "{", "TokError...
LLVM
MOS
CPP
code_generation
MPU
625,669
[ "bool", "MOSCallLowering", "::", "lowerFormalArguments", "(", "MachineIRBuilder", "&", "MIRBuilder", ",", "const", "Function", "&", "F", ",", "ArrayRef", "<", "ArrayRef", "<", "Register", ">>", "VRegs", ",", "FunctionLoweringInfo", "&", "FLI", ")", "const", "{",...
[ "This", "hook", "must", "be", "implemented", "to", "lower", "the", "incoming", "(", "formal", ")", "arguments", ",", "described", "by", "VRegs", ",", "for", "GlobalISel", "." ]
GCC
i386
CPP
next_suggestion
CPU
625,670
[ "}" ]
[ "break", ";", "default", ":", "gcc_unreachable", "(", ")", ";", "}", "}", "else", "{", "switch", "(", "GET_MODE", "(", "operands", "[", "<NUM_LIT>", "]", ")", ")", "{", "case", "QImode", ":", "emit_insn", "(", "gen_addqi3_carry", "(", "operands", "[", ...
LLVM
AMDGPU
CPP
next_suggestion
GPU
625,671
[ "if", "(", "&", "*", "MBBI", "==", "&", "*", "Paired", ".", "I", ")", "{" ]
[ "DenseSet", "<", "unsigned", ">", "PhysRegUsesToMove", ";", "addDefsUsesToList", "(", "*", "CI", ".", "I", ",", "RegDefsToMove", ",", "PhysRegUsesToMove", ")", ";", "MachineBasicBlock", "::", "iterator", "E", "=", "std", "::", "next", "(", "Paired", ".", "I"...
LLVM
Hexagon
TD
next_suggestion
DSP
625,672
[ "let", "isCodeGenOnly", "=", "<NUM_LIT>", ";" ]
[ "let", "CextOpcode", "=", "<STR_LIT>", ";", "let", "InputType", "=", "<STR_LIT>", ";", "let", "BaseOpcode", "=", "<STR_LIT>", ";", "let", "isPseudo", "=", "<NUM_LIT>", ";" ]
LLVM
PowerPC
CPP
program_repair
CPU
625,673
[ "<FIXS>", "Src", "=", "DAG", ".", "getNode", "(", "ISD", "::", "FP_EXTEND", ",", "dl", ",", "MVT", "::", "f64", ",", "Src", ")", ";", "<FIXE>", "<FIXS>", "Tmp", "=", "DAG", ".", "getNode", "(", "<STR_LIT>", "::", "<STR_LIT>", ",", "dl", ",", "MVT",...
[ "SDValue", "PPCTargetLowering", "::", "LowerFP_TO_SINT", "(", "SDValue", "Op", ",", "SelectionDAG", "&", "DAG", ")", "{", "assert", "(", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ".", "getValueType", "(", ")", ".", "isFloatingPoint", "(", ")", ")", "...
LLVM
WebAssembly
CPP
stmt_completion
Virtual ISA
625,674
[ ")", ")", "{" ]
[ "auto", "RegOpcode", "=", "OutMI", ".", "getOpcode", "(", ")", ";", "auto", "StackOpcode", "=", "WebAssembly", "::", "getStackOpcode", "(", "RegOpcode", ")", ";", "assert", "(", "StackOpcode", "!=", "-", "<NUM_LIT>", "&&", "<STR_LIT>", "Failed to stackify instru...
GCC
rs6000
CPP
code_generation
CPU
625,675
[ "static", "const", "char", "*", "match_to_right_bracket", "(", "void", ")", "{", "int", "lastpos", "=", "pos", "-", "<NUM_LIT>", ";", "while", "(", "lastpos", "<", "LINELEN", "-", "<NUM_LIT>", "&&", "linebuf", "[", "lastpos", "+", "<NUM_LIT>", "]", "!=", ...
[ "Match", "a", "string", "up", "to", "but", "not", "including", "a", "'", "]", "'", ",", "and", "return", "its", "value", ",", "or", "zero", "if", "there", "is", "nothing", "before", "the", "'", "]", "'", ".", "Error", "if", "we", "do", "n't", "fi...
LLVM
NPEngine
CPP
stmt_completion
Virtual ISA
625,676
[ "X", ";" ]
[ "static", "MCCodeGenInfo", "*", "createNPEngineMCCdoeGenInfo", "(", "StringRef", "TT", ",", "Reloc", "::", "Model", "RM", ",", "CodeModel", "::", "Model", "CM", ",", "CodeGenOpt", "::", "Level", "OL", ")", "{", "MCCodeGenInfo", "*", "X", "=", "new", "MCCodeG...
GCC
m68k
MD
stmt_completion
MPU
625,677
[ ",", "<NUM_LIT>", ")" ]
[ "[", "(", "set", "(", "pc", ")", "(", "if_then_else", "(", "gt", "(", "cc0", ")", "(", "const_int", "<NUM_LIT>", ")", ")", "(", "label_ref", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "pc", ")", ")", ")", "]", "<STR_L...
GCC
aarch64
CPP
stmt_completion
CPU
625,678
[ "a", ";" ]
[ "return", "(", "uint64x1_t", ")", "_", "_" ]
GCC
i386
MD
program_repair
CPU
625,679
[ "<FIXS>", "<STR_LIT>", "<FIXE>" ]
[ "(", "mult", ":", "VF", "(", "match_operand", ":", "VF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "VF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<BUGS>", "<STR_LIT>", "<BUGE>", "<STR_LIT>" ]
LLVM
Sparc
CPP
next_suggestion
CPU
625,680
[ "}" ]
[ "unsigned", "getMemOffsetReg", "(", ")", "const", "{", "assert", "(", "(", "Kind", "==", "k_MemoryReg", ")", "&&", "<STR_LIT>", "Invalid access!", "<STR_LIT>", ")", ";", "return", "Mem", ".", "OffsetReg", ";" ]
GCC
rx
MD
stmt_completion
CPU
625,681
[ "QI", "<STR_LIT>", ")", "]", ")" ]
[ "(", "define_mode_iterator", "small_int_modes", "[", "(", "HI", "<STR_LIT>", ")", "(" ]
LLVM
AArch64
CPP
next_suggestion
CPU
625,682
[ "}" ]
[ "const", "AArch64Disassembler", "*", "Dis", "=", "static_cast", "<", "const", "AArch64Disassembler", "*", ">", "(", "Decoder", ")", ";", "if", "(", "imm", "&", "(", "<NUM_LIT>", "<<", "(", "<NUM_LIT>", "-", "<NUM_LIT>", ")", ")", ")", "imm", "|=", "~", ...
GCC
i386
CPP
stmt_completion
CPU
625,683
[ "_", "A", ",", "(", "_", "_", "v2sf", ")", "_", "_", "B", ")", ";" ]
[ "extern", "_", "_", "inline", "_", "_", "m64", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "m_pfcmpgt", "(", "_", "_", "m64", "_", "_", "A", ",", "_"...
LLVM
ARM64
CPP
next_suggestion
CPU
625,684
[ "}" ]
[ "bool", "isMemoryUnscaledFB32", "(", ")", "const", "{", "return", "isMemoryUnscaled", "(", ")", "&&", "!", "isMemoryIndexed32", "(", ")", ";" ]
LLVM
AArch64
TD
stmt_completion
CPU
625,685
[ "}", "=", "Rm", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Rd", ";", "bits", "<", "<NUM_LIT>", ">", "Rn", ";", "bits", "<", "<NUM_LIT>", ">", "Rm", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "isSub", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NU...
GCC
arm
CPP
next_suggestion
CPU
625,686
[ "else", "minipool_fix_head", "=", "fix", ";" ]
[ "Mfix", "*", "fix", "=", "(", "Mfix", "*", ")", "obstack_alloc", "(", "&", "minipool_obstack", ",", "sizeof", "(", "*", "fix", ")", ")", ";", "fix", "->", "insn", "=", "insn", ";", "fix", "->", "address", "=", "address", ";", "fix", "->", "next", ...
LLVM
X86
TD
stmt_completion
CPU
625,687
[ ")", ")", ",", "addr", ":", "$", "src", ")", ">", ";" ]
[ "def", ":", "Pat", "<", "(", "f64", "(", "sint_to_fp", "(", "loadi32", "addr", ":", "$", "src", ")", ")", ")", ",", "(", "VCVTSI2SDrm", "(", "f64", "(", "IMPLICIT_DEF" ]
GCC
arm
MD
stmt_completion
CPU
625,688
[ "<STR_LIT>", ")", ")" ]
[ "(", "eq_attr", "<STR_LIT>" ]
LLVM
VE
TD
stmt_completion
CPU
625,689
[ "<STR_LIT>", ";" ]
[ "let", "Name", "=" ]
GCC
aarch64
MD
stmt_completion
CPU
625,690
[ ")", "]" ]
[ "[", "(", "set", "(", "match_operand", ":", "BLK", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "unspec", ":", "BLK", "[", "(", "match_operand", ":", "CI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "unspec", ":", "VD", "[", "(", "const_int", "...
GCC
m32c
MD
next_suggestion
MPU
625,691
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]" ]
[ "[", "(", "set", "(", "match_operand", ":", "HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "mem", ":", "HI", "(", "post_inc", ":", "HI", "(", "reg", ":", "HI", "SP_REGNO", ")", ")", ")", ")", "]", "<STR_LIT>", "<STR_LIT>" ]
LLVM
ARM
CPP
stmt_completion
CPU
625,692
[ ")", ".", "addImm", "(", "<NUM_LIT>", ")", ".", "addMemOperand", "(", "MMO", ")", ")", ";" ]
[ "if", "(", "I", "!=", "MBB", ".", "end", "(", ")", ")", "DL", "=", "I", "->", "getDebugLoc", "(", ")", ";", "MachineFunction", "&", "MF", "=", "*", "MBB", ".", "getParent", "(", ")", ";", "MachineFrameInfo", "&", "MFI", "=", "*", "MF", ".", "ge...
LLVM
R600
CPP
stmt_completion
GPU
625,693
[ "OpName", "::", "Enabled", ")", ")", ".", "getImm", "(", ")", ";" ]
[ "assert", "(", "isCFAlu", "(", "MI", ")", ")", ";", "return", "MI", "->", "getOperand", "(", "TII", "->", "getOperandIdx", "(", "MI", "->", "getOpcode", "(", ")", ",", "AMDGPU", "::" ]
GCC
i386
CPP
code_generation
CPU
625,694
[ "void", "ix86_emit_i387_round", "(", "rtx", "op0", ",", "rtx", "op1", ")", "{", "machine_mode", "inmode", "=", "GET_MODE", "(", "op1", ")", ";", "machine_mode", "outmode", "=", "GET_MODE", "(", "op0", ")", ";", "rtx", "e1", ",", "e2", ",", "res", ",", ...
[ "Emit", "code", "for", "round", "calculation", "." ]
LLVM
ARM
TD
stmt_completion
CPU
625,695
[ "WriteVST3", "]", ">", ";" ]
[ "def", "VST1d64TPseudo", ":", "VSTQQPseudo", "<", "IIC_VST1x3", ">", ",", "Sched", "<", "[" ]
GCC
v850
CPP
program_repair
MPU
625,696
[ "<FIXS>", "v850_rtx_costs", "(", "rtx", "x", ",", "machine_mode", "mode", ",", "int", "outer_code", ",", "int", "opno", "ATTRIBUTE_UNUSED", ",", "int", "*", "total", ",", "bool", "speed", ")", "<FIXE>", "<FIXS>", "enum", "rtx_code", "code", "=", "GET_CODE", ...
[ "}", "static", "bool", "<BUGS>", "v850_rtx_costs", "(", "rtx", "x", ",", "int", "codearg", ",", "int", "outer_code", "ATTRIBUTE_UNUSED", ",", "int", "opno", "ATTRIBUTE_UNUSED", ",", "int", "*", "total", ",", "bool", "speed", ")", "<BUGE>", "{", "<BUGS>", "...
LLVM
Hexagon
TD
stmt_completion
DSP
625,697
[ "src1", ";" ]
[ "int32_t", "imm", "=", "N", "-", ">", "getSExtValue", "(", ")", ";", "return", "XformSToSM1Imm", "(", "imm", ",", "SDLoc", "(", "N", ")", ")", ";", "}", "]", ">", ";", "def", "DEC2_CONST_SIGNED", ":", "SDNodeXForm", "<", "imm", ",", "[", "{", "int3...
GCC
s390
CPP
code_generation
MPU
625,698
[ "static", "machine_mode", "s390_secondary_memory_needed_mode", "(", "machine_mode", "mode", ")", "{", "if", "(", "GET_MODE_BITSIZE", "(", "mode", ")", "<", "<NUM_LIT>", ")", "return", "mode_for_size", "(", "<NUM_LIT>", ",", "GET_MODE_CLASS", "(", "mode", ")", ",",...
[ "Implement", "TARGET_SECONDARY_MEMORY_NEEDED_MODE", ".", "get_secondary_mem", "widens", "its", "argument", "to", "BITS_PER_WORD", "which", "loses", "on", "64bit", "because", "the", "movsi", "and", "movsf", "patterns", "do", "n't", "handle", "r/f", "moves", "." ]
GCC
rs6000
MD
next_suggestion
CPU
625,699
[ "return", "<STR_LIT>" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "<", "VP_small", ">", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "unspec", ":", "<", "VP_small", ">", "[", "(", "match_operand", ":", "VP", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT...