Compiler_Type stringclasses 2
values | Target stringclasses 176
values | Programming Language stringclasses 3
values | Task stringclasses 4
values | Target_Type stringclasses 7
values | Idx int64 0 636k | Ground_Truth listlengths 0 2.32k | Input listlengths 1 1.02k |
|---|---|---|---|---|---|---|---|
LLVM | SHUXI | CPP | stmt_completion | CPU | 625,800 | [
")",
")",
";"
] | [
"RegisterAsmPrinter",
"<",
"SHUXIAsmPrinter",
">",
"X",
"(",
"getTheSHUXI32Target",
"("
] |
GCC | tilegx | CPP | stmt_completion | VLIW | 625,801 | [
"return",
"SIGN_EXTEND",
";"
] | [
"static",
"int",
"tilegx_mode_rep_extended",
"(",
"machine_mode",
"mode",
",",
"machine_mode",
"mode_rep",
")",
"{",
"if",
"(",
"mode",
"==",
"SImode",
"&&",
"mode_rep",
"==",
"DImode",
")"
] |
GCC | csky | CPP | stmt_completion | CPU | 625,802 | [
"(",
"decl",
")",
")",
"==",
"NULL_TREE",
";"
] | [
"return",
"lookup_attribute",
"(",
"<STR_LIT>",
"naked",
"<STR_LIT>",
",",
"DECL_ATTRIBUTES"
] |
LLVM | AMDGPU | CPP | program_repair | GPU | 625,803 | [
"<FIXS>",
"setOperationAction",
"(",
"ISD",
"::",
"TRAP",
",",
"MVT",
"::",
"Other",
",",
"Custom",
")",
";",
"setOperationAction",
"(",
"ISD",
"::",
"DEBUGTRAP",
",",
"MVT",
"::",
"Other",
",",
"Custom",
")",
";",
"<FIXE>"
] | [
"setOperationAction",
"(",
"ISD",
"::",
"READCYCLECOUNTER",
",",
"MVT",
"::",
"i64",
",",
"Legal",
")",
";",
"<BUGS>",
"setOperationAction",
"(",
"ISD",
"::",
"TRAP",
",",
"MVT",
"::",
"Other",
",",
"Legal",
")",
";",
"setOperationAction",
"(",
"ISD",
"::"... |
LLVM | XCore | TD | stmt_completion | MPU | 625,804 | [
"<NUM_LIT>",
")",
")",
">",
";"
] | [
"uint32_t",
"value",
"=",
"(",
"uint32_t",
")",
"N",
"-",
">",
"getZExtValue",
"(",
")",
";",
"return",
"(",
"value",
">",
"=",
"<NUM_LIT>",
"&",
"&",
"value",
"<",
"=",
"<NUM_LIT>",
")",
"|",
"|",
"value",
"=",
"=",
"<NUM_LIT>",
"|",
"|",
"value",... |
LLVM | PowerPC | CPP | stmt_completion | CPU | 625,805 | [
",",
"TT",
")",
",",
"Options",
",",
"getEffectiveRelocModel",
"(",
"TT",
",",
"RM",
")",
",",
"getEffectivePPCCodeModel",
"(",
"TT",
",",
"CM",
",",
"JIT",
")",
",",
"OL",
")",
",",
"TLOF",
"(",
"createTLOF",
"(",
"getTargetTriple",
"(",
")",
")",
"... | [
"PPCTargetMachine",
"::",
"PPCTargetMachine",
"(",
"const",
"Target",
"&",
"T",
",",
"const",
"Triple",
"&",
"TT",
",",
"StringRef",
"CPU",
",",
"StringRef",
"FS",
",",
"const",
"TargetOptions",
"&",
"Options",
",",
"Optional",
"<",
"Reloc",
"::",
"Model",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 625,806 | [
"let",
"opExtentBits",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"CextOpcode",
"=",
"<STR_LIT>",
";",
"let",
"InputType",
"=",
"<STR_LIT>",
";",
"let",
"isCompare",
"=",
"<NUM_LIT>",
";",
"let",
"isExtendable",
"=",
"<NUM_LIT>",
";",
"... |
LLVM | X86 | CPP | stmt_completion | CPU | 625,807 | [
")",
";"
] | [
"if",
"(",
"!",
"ConstMask",
")",
"return",
"false",
";",
"unsigned",
"AddrSpace",
"=",
"cast",
"<",
"PointerType",
">",
"(",
"Ptr",
"->",
"getType",
"(",
")",
")",
"->",
"getAddressSpace",
"(",
")",
";",
"PointerType",
"*",
"VecPtrTy",
"=",
"PointerType... |
GCC | rl78 | MD | program_repair | MPU | 625,808 | [
"<FIXS>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"QI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"and",
":",
"QI",
"(",
"match_operand",
":",
"QI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"QI",
"<NUM_LIT>",
"<STR_LI... | [
")",
"(",
"define_insn",
"<STR_LIT>",
"<BUGS>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"QI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"and",
":",
"QI",
"(",
"match_operand",
":",
"QI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_oper... |
LLVM | Hexagon | TD | stmt_completion | DSP | 625,809 | [
";"
] | [
"let",
"isCall",
"=",
"<NUM_LIT>",
";",
"let",
"prefersSlot3",
"=",
"<NUM_LIT>",
";",
"let",
"cofMax1",
"=",
"<NUM_LIT>",
";",
"let",
"Uses",
"=",
"[",
"R29",
"]",
";",
"let",
"Defs",
"=",
"[",
"PC",
",",
"R31",
"]",
";",
"let",
"hasSideEffects",
"="... |
LLVM | ARM | CPP | stmt_completion | CPU | 625,810 | [
"<NUM_LIT>",
")",
",",
"FI",
")",
".",
"getReg",
"(",
"<NUM_LIT>",
")",
";"
] | [
"assert",
"(",
"(",
"Size",
"==",
"<NUM_LIT>",
"||",
"Size",
"==",
"<NUM_LIT>",
"||",
"Size",
"==",
"<NUM_LIT>",
"||",
"Size",
"==",
"<NUM_LIT>",
")",
"&&",
"<STR_LIT>",
"Unsupported size",
"<STR_LIT>",
")",
";",
"auto",
"&",
"MFI",
"=",
"MIRBuilder",
".",... |
LLVM | ARM64 | CPP | next_suggestion | CPU | 625,811 | [
"return",
"true",
";"
] | [
"if",
"(",
"!",
"I",
"->",
"getType",
"(",
")",
"->",
"isDoubleTy",
"(",
")",
"||",
"!",
"V",
"->",
"getType",
"(",
")",
"->",
"isFloatTy",
"(",
")",
")",
"return",
"false",
";",
"unsigned",
"Op",
"=",
"getRegForValue",
"(",
"V",
")",
";",
"if",
... |
GCC | rs6000 | CPP | code_generation | CPU | 625,812 | [
"rtx",
"gen_easy_altivec_constant",
"(",
"rtx",
"op",
")",
"{",
"machine_mode",
"mode",
"=",
"GET_MODE",
"(",
"op",
")",
";",
"int",
"nunits",
"=",
"GET_MODE_NUNITS",
"(",
"mode",
")",
";",
"rtx",
"val",
"=",
"CONST_VECTOR_ELT",
"(",
"op",
",",
"BYTES_BIG_... | [
"Generate",
"a",
"VEC_DUPLICATE",
"representing",
"a",
"vspltis",
"[",
"bhw",
"]",
"instruction",
"whose",
"result",
"is",
"OP",
".",
"Abort",
"if",
"it",
"is",
"not",
"possible",
"."
] |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 625,813 | [
"}",
"while",
"(",
"I",
"!=",
"E",
"&&",
"I",
"->",
"getParent",
"(",
")",
"==",
"&",
"UseMI",
")",
";"
] | [
"case",
"AMDGPU",
"::",
"PHI",
":",
"case",
"AMDGPU",
"::",
"INSERT_SUBREG",
":",
"break",
";",
"default",
":",
"OpNo",
"=",
"I",
".",
"getOperandNo",
"(",
")",
";",
"break",
";",
"}",
"if",
"(",
"!",
"RI",
".",
"hasVectorRegisters",
"(",
"getOpRegClas... |
LLVM | AArch64 | CPP | stmt_completion | CPU | 625,814 | [
")",
";"
] | [
"return",
"instCombineSVEAllOrNoActive",
"(",
"IC",
",",
"II",
",",
"Intrinsic",
"::",
"aarch64_sve_fnmls_u",
")",
";",
"case",
"Intrinsic",
"::",
"aarch64_sve_fsub",
":",
"return",
"instCombineSVEVectorFSub",
"(",
"IC",
",",
"II",
")",
";",
"case",
"Intrinsic",
... |
LLVM | AArch64 | TD | next_suggestion | CPU | 625,815 | [
"}"
] | [
"class",
"AuthReturn",
"<",
"bits",
"<",
"<NUM_LIT>",
">",
"op",
",",
"bits",
"<",
"<NUM_LIT>",
">",
"M",
",",
"string",
"asm",
">",
":",
"AuthBase",
"<",
"M",
",",
"(",
"outs",
")",
",",
"(",
"ins",
")",
",",
"asm",
",",
"<STR_LIT>",
",",
"[",
... |
LLVM | X86 | CPP | next_suggestion | CPU | 625,816 | [
"case",
"X86",
"::",
"R13",
":",
"return",
"X86",
"::",
"R13D",
";"
] | [
"case",
"X86",
"::",
"R8",
":",
"return",
"X86",
"::",
"R8D",
";",
"case",
"X86",
"::",
"R9",
":",
"return",
"X86",
"::",
"R9D",
";",
"case",
"X86",
"::",
"R10",
":",
"return",
"X86",
"::",
"R10D",
";",
"case",
"X86",
"::",
"R11",
":",
"return",
... |
LLVM | SystemZ | CPP | code_generation | CPU | 625,817 | [
"bool",
"SystemZTDCPass",
"::",
"runOnFunction",
"(",
"Function",
"&",
"F",
")",
"{",
"auto",
"&",
"TPC",
"=",
"getAnalysis",
"<",
"TargetPassConfig",
">",
"(",
")",
";",
"if",
"(",
"TPC",
".",
"getTM",
"<",
"TargetMachine",
">",
"(",
")",
".",
"getSub... | [
"runOnFunction",
"-",
"Virtual",
"method",
"overriden",
"by",
"subclasses",
"to",
"do",
"the",
"per-function",
"processing",
"of",
"the",
"pass",
"."
] |
GCC | mips | CPP | program_repair | CPU | 625,818 | [
"<FIXS>",
"mips_expand_vi_general",
"(",
"machine_mode",
"vmode",
",",
"machine_mode",
"imode",
",",
"<FIXE>"
] | [
"static",
"void",
"<BUGS>",
"mips_expand_vi_general",
"(",
"enum",
"machine_mode",
"vmode",
",",
"enum",
"machine_mode",
"imode",
",",
"<BUGE>",
"unsigned",
"nelt",
",",
"unsigned",
"nvar",
",",
"rtx",
"target",
",",
"rtx",
"vals",
")",
"{",
"rtx",
"mem",
"=... |
GCC | visium | CPP | code_generation | Virtual ISA | 625,819 | [
"void",
"visium_profile_hook",
"(",
"void",
")",
"{",
"visium_frame_needed",
"=",
"true",
";",
"emit_library_call",
"(",
"gen_rtx_SYMBOL_REF",
"(",
"Pmode",
",",
"<STR_LIT>",
"mcount",
"<STR_LIT>",
")",
",",
"LCT_NORMAL",
",",
"VOIDmode",
",",
"<NUM_LIT>",
")",
... | [
"Profiling",
"support",
".",
"Just",
"a",
"call",
"to",
"MCOUNT",
"is",
"needed",
".",
"No",
"labelled",
"counter",
"location",
"is",
"involved",
".",
"Proper",
"support",
"for",
"__builtin_return_address",
"is",
"also",
"required",
",",
"which",
"is",
"fairly... |
LLVM | AMDGPU | CPP | program_repair | GPU | 625,820 | [
"<FIXS>",
"void",
"AMDGPUInstPrinter",
"::",
"printPackedModifier",
"(",
"const",
"MCInst",
"*",
"MI",
",",
"StringRef",
"Name",
",",
"unsigned",
"Mod",
",",
"raw_ostream",
"&",
"O",
")",
"{",
"<FIXE>"
] | [
"return",
"false",
";",
"}",
"return",
"true",
";",
"}",
"<BUGS>",
"static",
"void",
"printPackedModifier",
"(",
"const",
"MCInst",
"*",
"MI",
",",
"StringRef",
"Name",
",",
"unsigned",
"Mod",
",",
"raw_ostream",
"&",
"O",
")",
"{",
"<BUGE>",
"unsigned",
... |
LLVM | AArch64 | CPP | stmt_completion | CPU | 625,821 | [
";"
] | [
"assert",
"(",
"IsUnscaled",
"==",
"TII",
"->",
"isUnscaledLdSt",
"(",
"*",
"StoreI",
")",
"&&",
"<STR_LIT>",
"Unsupported ld/st match",
"<STR_LIT>",
")",
";",
"assert",
"(",
"LoadSize",
"<=",
"StoreSize",
"&&",
"<STR_LIT>",
"Invalid load size",
"<STR_LIT>",
")",
... |
GCC | i386 | CPP | code_generation | CPU | 625,822 | [
"static",
"bool",
"ix86_function_ok_for_sibcall",
"(",
"tree",
"decl",
",",
"tree",
"exp",
")",
"{",
"tree",
"type",
",",
"decl_or_type",
";",
"rtx",
"a",
",",
"b",
";",
"bool",
"bind_global",
"=",
"decl",
"&&",
"!",
"targetm",
".",
"binds_local_p",
"(",
... | [
"Decide",
"whether",
"we",
"can",
"make",
"a",
"sibling",
"call",
"to",
"a",
"function",
".",
"DECL",
"is",
"the",
"declaration",
"of",
"the",
"function",
"being",
"targeted",
"by",
"the",
"call",
"and",
"EXP",
"is",
"the",
"CALL_EXPR",
"representing",
"th... |
LLVM | ARM | CPP | program_repair | CPU | 625,823 | [
"<FIXS>",
"initializeARMDAGToDAGISelLegacyPass",
"(",
"Registry",
")",
";",
"<FIXE>"
] | [
"initializeARMSLSHardeningPass",
"(",
"Registry",
")",
";",
"initializeMVELaneInterleavingPass",
"(",
"Registry",
")",
";",
"initializeARMFixCortexA57AES1742098Pass",
"(",
"Registry",
")",
";",
"<BUGS>",
"initializeARMDAGToDAGISelPass",
"(",
"Registry",
")",
";",
"<BUGE>",
... |
LLVM | PowerPC | TD | program_repair | CPU | 625,824 | [
"<FIXS>",
"def",
"SLBIEG",
":",
"XForm_26",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"(",
"outs",
")",
",",
"(",
"ins",
"gprc",
":",
"$",
"RST",
",",
"gprc",
":",
"$",
"RB",
")",
",",
"<STR_LIT>",
",",
"IIC_SprSLBIEG",
",",
"[",
"]",
">",
";",
"<FIXE>"
... | [
"}",
"<BUGS>",
"def",
"SLBIEG",
":",
"XForm_26",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"(",
"outs",
")",
",",
"(",
"ins",
"gprc",
":",
"$",
"RS",
",",
"gprc",
":",
"$",
"RB",
")",
",",
"<STR_LIT>",
",",
"IIC_SprSLBIEG",
",",
"[",
"]",
">",
";",
"<B... |
LLVM | ARM | TD | next_suggestion | CPU | 625,825 | [
"let",
"ParserMethod",
"=",
"<STR_LIT>",
";"
] | [
"def",
"PostIdxRegShiftedAsmOperand",
":",
"AsmOperandClass",
"{",
"let",
"Name",
"=",
"<STR_LIT>",
";"
] |
LLVM | ARM | CPP | stmt_completion | CPU | 625,826 | [
"F",
")",
".",
"genExecuteOnly",
"(",
")",
"&&",
"SK",
".",
"isText",
"(",
")",
")",
"return",
"true",
";"
] | [
"static",
"bool",
"isExecuteOnlyFunction",
"(",
"const",
"GlobalObject",
"*",
"GO",
",",
"SectionKind",
"SK",
",",
"const",
"TargetMachine",
"&",
"TM",
")",
"{",
"if",
"(",
"const",
"Function",
"*",
"F",
"=",
"dyn_cast",
"<",
"Function",
">",
"(",
"GO",
... |
GCC | bfin | MD | next_suggestion | DSP | 625,827 | [
"(",
"vec_select",
":",
"HI",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"parallel",
"[",
"(",
"const_int",
"<NUM_LIT>",
")",
"]",
")",
")",
")",
")",
")",
"]"
] | [
"(",
"parallel",
"[",
"(",
"const_int",
"<NUM_LIT>",
")",
"]",
")",
")",
"(",
"vec_select",
":",
"HI",
"(",
"match_operand",
":",
"V2HI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"parallel",
"[",
"(",
"const_int",
"<NUM_LIT>",
")",
"]",
")",
")",... |
LLVM | PowerPC | TD | next_suggestion | CPU | 625,828 | [
"}"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"RT",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"RB",
";",
"let",
"CRD",
"=",
"RT",
";",
"let",
"CRA",
"=",
"<NUM_LIT>",
";",
"let",
"CRB",
"=",
"RB",
";"
] |
LLVM | X86 | CPP | program_repair | CPU | 625,829 | [
"<FIXS>",
"MCE",
".",
"startFunctionStub",
"(",
"F",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
")",
";",
"<FIXE>",
"<FIXS>",
"return",
"MCE",
".",
"finishFunctionStub",
"(",
"F",
")",
";",
"<FIXE>"
] | [
"MCE",
".",
"emitByte",
"(",
"<NUM_LIT>",
")",
";",
"MCE",
".",
"emitByte",
"(",
"<NUM_LIT>",
"|",
"(",
"<NUM_LIT>",
"<<",
"<NUM_LIT>",
")",
"|",
"(",
"<NUM_LIT>",
"<<",
"<NUM_LIT>",
")",
")",
";",
"#",
"else",
"<BUGS>",
"MCE",
".",
"startFunctionStub",
... |
LLVM | TPC | TD | next_suggestion | Virtual ISA | 625,830 | [
"bits",
"<",
"<NUM_LIT>",
">",
"INC_8",
"=",
"<NUM_LIT>",
";"
] | [
"def",
"SW",
"{",
"bits",
"<",
"<NUM_LIT>",
">",
"ST",
"=",
"<NUM_LIT>",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"SET",
"=",
"<NUM_LIT>",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"MSB",
"=",
"<NUM_LIT>",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"FORCE_SIGN0",
"=",
... |
GCC | sparc | MD | next_suggestion | CPU | 625,831 | [
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"HI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"HI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>"
] |
GCC | csky | CPP | next_suggestion | CPU | 625,832 | [
"}"
] | [
"cfun",
"->",
"machine",
"->",
"uses_anonymous_args",
"=",
"<NUM_LIT>",
";",
"local_cum",
"=",
"*",
"pcum",
";",
"if",
"(",
"!",
"TYPE_NO_NAMED_ARGS_STDARG_P",
"(",
"TREE_TYPE",
"(",
"current_function_decl",
")",
")",
")",
"csky_function_arg_advance",
"(",
"local_... |
LLVM | AArch64 | CPP | next_suggestion | CPU | 625,833 | [
"}"
] | [
"void",
"AArch64InstPrinter",
"::",
"printZPRasFPR",
"(",
"const",
"MCInst",
"*",
"MI",
",",
"unsigned",
"OpNum",
",",
"const",
"MCSubtargetInfo",
"&",
"STI",
",",
"raw_ostream",
"&",
"O",
")",
"{",
"unsigned",
"Base",
";",
"switch",
"(",
"Width",
")",
"{"... |
LLVM | Mips | TD | stmt_completion | CPU | 625,834 | [
",",
"SDNPAssociative",
"]",
">",
";"
] | [
"def",
"MipsVSMin",
":",
"SDNode",
"<",
"<STR_LIT>",
",",
"SDTIntBinOp",
",",
"[",
"SDNPCommutative"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 625,835 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Vxx32",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Vu32",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"Vxx32",
";"
] |
LLVM | Mips | CPP | stmt_completion | CPU | 625,836 | [
")",
")",
")",
"return",
"SDValue",
"(",
")",
";"
] | [
"SDValue",
"And0",
"=",
"N",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
",",
"And1",
"=",
"N",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
";",
"unsigned",
"SMPos0",
",",
"SMSize0",
",",
"SMPos1",
",",
"SMSize1",
";",
"ConstantSDNode",
"*",
"CN",
",",
"... |
GCC | i386 | CPP | stmt_completion | CPU | 625,837 | [
"mmask8",
"_",
"_",
"U",
",",
"_",
"_",
"m512d",
"_",
"_",
"A",
")",
"{"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m256i",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm512_mask_cvtpd_epu32",
"(",
"_",
"_",
"m256i",
"_",
"_",
... |
LLVM | ARM | CPP | stmt_completion | CPU | 625,838 | [
".",
"copyImplicitOps",
"(",
"*",
"MI",
")",
";"
] | [
"llvm_unreachable",
"(",
"<STR_LIT>",
"callee-saved register of unexpected class",
"<STR_LIT>",
")",
";",
"}",
"if",
"(",
"(",
"ARM",
"::",
"tGPRRegClass",
".",
"contains",
"(",
"Reg",
")",
")",
"&&",
"!",
"(",
"hasFP",
"(",
"MF",
")",
"&&",
"Reg",
"==",
"... |
GCC | aarch64 | CPP | program_repair | CPU | 625,839 | [
"<FIXS>",
"poly_int64",
"offset",
";",
"addr",
"=",
"strip_offset_and_salt",
"(",
"addr",
",",
"&",
"offset",
")",
";",
"if",
"(",
"GET_CODE",
"(",
"addr",
")",
"==",
"SYMBOL_REF",
")",
"<FIXE>"
] | [
"tls_symbolic_operand_type",
"(",
"rtx",
"addr",
")",
"{",
"enum",
"tls_model",
"tls_kind",
"=",
"TLS_MODEL_NONE",
";",
"<BUGS>",
"if",
"(",
"GET_CODE",
"(",
"addr",
")",
"==",
"CONST",
")",
"{",
"poly_int64",
"addend",
";",
"rtx",
"sym",
"=",
"strip_offset"... |
GCC | epiphany | MD | stmt_completion | MPU | 625,840 | [
"match_code",
"<STR_LIT>",
")"
] | [
"(",
"and",
"("
] |
LLVM | Mips | CPP | next_suggestion | CPU | 625,841 | [
"if",
"(",
"!",
"Subtarget",
"->",
"hasMips32r2",
"(",
")",
")",
"{"
] | [
"}",
"setOperationAction",
"(",
"ISD",
"::",
"ADD",
",",
"MVT",
"::",
"i32",
",",
"Custom",
")",
";",
"if",
"(",
"Subtarget",
"->",
"isGP64bit",
"(",
")",
")",
"setOperationAction",
"(",
"ISD",
"::",
"ADD",
",",
"MVT",
"::",
"i64",
",",
"Custom",
")"... |
LLVM | ARM | CPP | code_generation | CPU | 625,842 | [
"virtual",
"const",
"char",
"*",
"getPassName",
"(",
")",
"const",
"{",
"return",
"<STR_LIT>",
"ARM Machine Code Emitter",
"<STR_LIT>",
";",
"}"
] | [
"getPassName",
"-",
"Return",
"a",
"nice",
"clean",
"name",
"for",
"a",
"pass",
"."
] |
LLVM | X86 | CPP | stmt_completion | CPU | 625,843 | [
";"
] | [
"PrintPICBaseSymbol",
"(",
"O",
")",
";",
"O",
"<<",
"'",
"\\n",
"'",
";",
"PrintPICBaseSymbol",
"(",
"O",
")"
] |
LLVM | ARM | CPP | stmt_completion | CPU | 625,844 | [
"<STR_LIT>",
",",
"false",
")",
";"
] | [
"case",
"ARM",
"::",
"FK_VFPV4",
":",
"S",
".",
"setAttributeItem",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
",",
"<STR_LIT>",
"::",
"<STR_LIT>",
",",
"false",
")",
";",
"break",
";",
"case",
"ARM",
"::",
"FK_FPV4_SP_D16",
":",
"case",
"ARM",
"::",
"FK_VFPV4_D... |
LLVM | AArch64 | TD | next_suggestion | CPU | 625,845 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"idx",
"{",
"<NUM_LIT>",
"}",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"idx",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"idx",
"{",
"<NUM_LIT>",
"}",
";"
] |
GCC | mn10300 | MD | program_repair | MPU | 625,846 | [
"<FIXS>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"QI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"<FIXE>",
"<FIXS>",
"<FIXE>"
] | [
"<STR_LIT>",
")",
"(",
"define_insn",
"<STR_LIT>",
"<BUGS>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"QI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"<BUGE>",
"(",
"ior",
":",
"QI",
"(",
"match_operand",
":",
"QI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
... |
GCC | i386 | MD | next_suggestion | CPU | 625,847 | [
"(",
"and",
":",
"QI",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
")",
")",
")",
"<NUM_LIT>",
")",
")",
")"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"ior",
":",
"SI",
"(",
"ashift",
":",
"SI",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"and",
":",
"QI",
"(",
"match_operand... |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 625,848 | [
"(",
"this",
")",
";"
] | [
"return",
"AMDGPU",
"::",
"IsaInfo",
"::",
"getMinFlatWorkGroupSize"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 625,849 | [
"let",
"Defs",
"=",
"[",
"P1",
",",
"PC",
"]",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicated",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicatedFalse",
"=",
"<NUM_LIT>",
";",
"let",
"isTerminator",
"=",
"<NUM_LIT>",
";",
"let",
"isBranch",
"=",
"<NUM_LIT>",
... |
GCC | mcore | MD | stmt_completion | MPU | 625,850 | [
"(",
"const_int",
"<NUM_LIT>",
")",
")"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"pc",
")",
"(",
"if_then_else",
"(",
"eq",
"(",
"reg",
":",
"CC",
"<NUM_LIT>",
")"
] |
LLVM | PowerPC | TD | stmt_completion | CPU | 625,851 | [
"(",
"fneg",
"f64",
":",
"$",
"XTi",
")",
")",
")",
"]",
">",
",",
"RegConstraint",
"<",
"<STR_LIT>",
">",
",",
"NoEncode",
"<",
"<STR_LIT>",
">",
",",
"AltVSXFMARel",
";"
] | [
"def",
"XSMSUBADP",
":",
"XX3Form",
"<",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"(",
"outs",
"vsfrc",
":",
"$",
"XT",
")",
",",
"(",
"ins",
"vsfrc",
":",
"$",
"XTi",
",",
"vsfrc",
":",
"$",
"XA",
",",
"vsfrc",
":",
"$",
"XB",
")",
",",
"<STR_LIT>",
... |
LLVM | AArch64 | CPP | stmt_completion | CPU | 625,852 | [
"<NUM_LIT>",
";"
] | [
"MachineInstr",
"*",
"CCMI",
"=",
"MRI",
".",
"getVRegDef",
"(",
"CondReg",
")",
";",
"if",
"(",
"CCMI",
"->",
"getOpcode",
"(",
")",
"==",
"TargetOpcode",
"::",
"G_TRUNC",
")",
"CCMI",
"=",
"MRI",
".",
"getVRegDef",
"(",
"CCMI",
"->",
"getOperand",
"(... |
LLVM | WebAssembly | CPP | stmt_completion | Virtual ISA | 625,853 | [
"NumLanes",
";",
"++",
"i",
")",
"{"
] | [
"size_t",
"NumLanes",
"=",
"Op",
".",
"getSimpleValueType",
"(",
")",
".",
"getVectorNumElements",
"(",
")",
";",
"SDValue",
"Mask",
"=",
"DAG",
".",
"getConstant",
"(",
"LaneT",
".",
"getSizeInBits",
"(",
")",
"-",
"<NUM_LIT>",
",",
"DL",
",",
"MVT",
":... |
LLVM | LM32 | CPP | stmt_completion | MPU | 625,854 | [
"override",
"{"
] | [
"const",
"LM32Subtarget",
"*",
"getSubtargetImpl",
"(",
")",
"const"
] |
GCC | rx | CPP | next_suggestion | CPU | 625,855 | [
"output_addr_const",
"(",
"file",
",",
"XEXP",
"(",
"XEXP",
"(",
"op",
",",
"<NUM_LIT>",
")",
",",
"<NUM_LIT>",
")",
")",
";"
] | [
"break",
";",
"case",
"'",
"F",
"'",
":",
"gcc_assert",
"(",
"CONST_INT_P",
"(",
"op",
")",
")",
";",
"switch",
"(",
"INTVAL",
"(",
"op",
")",
")",
"{",
"case",
"<NUM_LIT>",
":",
"case",
"'",
"c",
"'",
":",
"case",
"'",
"C",
"'",
":",
"fprintf"... |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 625,856 | [
".",
"FullyAllocated",
";"
] | [
"MachineFrameInfo",
"&",
"FrameInfo",
"=",
"MF",
".",
"getFrameInfo",
"(",
")",
";",
"const",
"GCNSubtarget",
"&",
"ST",
"=",
"MF",
".",
"getSubtarget",
"<",
"GCNSubtarget",
">",
"(",
")",
";",
"assert",
"(",
"ST",
".",
"hasMAIInsts",
"(",
")",
"&&",
"... |
LLVM | X86 | CPP | next_suggestion | CPU | 625,857 | [
"}"
] | [
"static",
"SDValue",
"lowerShuffleWithUNPCK",
"(",
"const",
"SDLoc",
"&",
"DL",
",",
"MVT",
"VT",
",",
"ArrayRef",
"<",
"int",
">",
"Mask",
",",
"SDValue",
"V1",
",",
"SDValue",
"V2",
",",
"SelectionDAG",
"&",
"DAG",
")",
"{",
"SmallVector",
"<",
"int",
... |
LLVM | Mips | CPP | stmt_completion | CPU | 625,858 | [
";"
] | [
"if",
"(",
"(",
"TheTriple",
".",
"getArch",
"(",
")",
"==",
"Triple",
"::",
"mips",
")",
"||",
"(",
"TheTriple",
".",
"getArch",
"(",
")",
"==",
"Triple",
"::",
"mips64",
")",
")",
"IsLittleEndian",
"=",
"false",
";",
"if",
"(",
"(",
"TheTriple",
... |
GCC | mips | CPP | code_generation | CPU | 625,859 | [
"static",
"bool",
"mips_hard_regno_call_part_clobbered",
"(",
"unsigned",
"int",
",",
"unsigned",
"int",
"regno",
",",
"machine_mode",
"mode",
")",
"{",
"if",
"(",
"TARGET_FLOATXX",
"&&",
"hard_regno_nregs",
"(",
"regno",
",",
"mode",
")",
"==",
"<NUM_LIT>",
"&&... | [
"Implement",
"TARGET_HARD_REGNO_CALL_PART_CLOBBERED",
".",
"Odd-numbered",
"single-precision",
"registers",
"are",
"not",
"considered",
"callee-saved",
"for",
"o32",
"FPXX",
"as",
"they",
"will",
"be",
"clobbered",
"when",
"run",
"on",
"an",
"FR=1",
"FPU",
".",
"MSA... |
GCC | s390 | MD | program_repair | MPU | 625,860 | [
"<FIXS>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"xor",
":",
"SI",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"<FIXE>"
] | [
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")",
"(",
"define_insn",
"<STR_LIT>",
"<BUGS>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"xor",
":",
"SI",
"(",
"match_operand",
":",
"SI",
"<NUM... |
LLVM | GBZ80 | CPP | stmt_completion | MPU | 625,861 | [
"(",
")",
"{"
] | [
"void",
"GBZ80PassConfig",
"::",
"addPreEmitPass"
] |
LLVM | AArch64 | TD | stmt_completion | CPU | 625,862 | [
",",
"A64FXIPPR",
"]",
">",
";"
] | [
"def",
"A64FXGI124",
":",
"ProcResGroup",
"<",
"[",
"A64FXIPEXA",
",",
"A64FXIPEXB"
] |
LLVM | AArch64 | TD | next_suggestion | CPU | 625,863 | [
"}"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Predicates",
"=",
"[",
"HasFullFP16",
"]",
";"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 625,864 | [
"bits",
"<",
"<NUM_LIT>",
">",
"n1",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Ii",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"Rs16",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Rs16",
"{",
"<NUM_LIT>",
"-",
"... |
GCC | nios2 | CPP | program_repair | MPU | 625,865 | [
"<FIXS>",
"fatal_error",
"(",
"input_location",
",",
"<STR_LIT>",
"conflicting use of -mcustom switches, target attributes, ",
"<STR_LIT>",
"<FIXE>"
] | [
"<STR_LIT>",
"-fno-math-errno is specified",
"<STR_LIT>",
",",
"N2FPU_NAME",
"(",
"i",
")",
")",
";",
"if",
"(",
"errors",
"||",
"custom_code_conflict",
")",
"<BUGS>",
"fatal_error",
"(",
"<STR_LIT>",
"conflicting use of -mcustom switches, target attributes, ",
"<STR_LIT>",... |
LLVM | X86 | CPP | stmt_completion | CPU | 625,866 | [
"DL",
",",
"VT",
",",
"Op1",
",",
"SExt",
")",
";"
] | [
"if",
"(",
"SDValue",
"V",
"=",
"combineAddOrSubToHADDorHSUB",
"(",
"N",
",",
"DAG",
",",
"Subtarget",
")",
")",
"return",
"V",
";",
"if",
"(",
"VT",
".",
"isVector",
"(",
")",
")",
"{",
"const",
"TargetLowering",
"&",
"TLI",
"=",
"DAG",
".",
"getTar... |
LLVM | AMDGPU | CPP | program_repair | GPU | 625,867 | [
"<FIXS>",
"OptionalImmIndexMap",
"OptionalIdx",
";",
"<FIXE>"
] | [
"void",
"AMDGPUAsmParser",
"::",
"cvtFlat",
"(",
"MCInst",
"&",
"Inst",
",",
"const",
"OperandVector",
"&",
"Operands",
")",
"{",
"<BUGS>",
"std",
"::",
"map",
"AMDGPUOperand",
"::",
"ImmTy",
",",
"unsigned",
">",
"OptionalIdx",
";",
"<BUGE>",
"for",
"(",
... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 625,868 | [
"}",
"else",
"{"
] | [
"res",
"=",
"parseOModOperand",
"(",
"Operands",
")",
";",
"}",
"else",
"if",
"(",
"Op",
".",
"Type",
"==",
"AMDGPUOperand",
"::",
"ImmTySdwaDstSel",
"||",
"Op",
".",
"Type",
"==",
"AMDGPUOperand",
"::",
"ImmTySdwaSrc0Sel",
"||",
"Op",
".",
"Type",
"==",
... |
LLVM | AArch64 | CPP | stmt_completion | CPU | 625,869 | [
"::",
"<STR_LIT>",
":"
] | [
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"{",
"MI",
".",
"insert",
"(",
"MI",
".",
"begin",
"(",
")",
",",
"MCOperand",
"::",
"createReg",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
")",
";",
"const",
"MC... |
LLVM | AMDGPU | CPP | program_repair | GPU | 625,870 | [
"<FIXS>",
"if",
"(",
"TII",
"->",
"mayWriteLDSThroughDMA",
"(",
"MI",
")",
")",
"<FIXE>"
] | [
"if",
"(",
"AS",
"!=",
"AMDGPUAS",
"::",
"LOCAL_ADDRESS",
"&&",
"AS",
"!=",
"AMDGPUAS",
"::",
"FLAT_ADDRESS",
")",
"continue",
";",
"<BUGS>",
"if",
"(",
"mayWriteLDSThroughDMA",
"(",
"MI",
")",
")",
"<BUGE>",
"continue",
";",
"unsigned",
"RegNo",
"=",
"SQ_... |
LLVM | X86 | CPP | program_repair | CPU | 625,871 | [
"<FIXS>",
"SDValue",
"Zero",
"=",
"CurDAG",
"->",
"getConstant",
"(",
"<NUM_LIT>",
",",
"dl",
",",
"N",
".",
"getValueType",
"(",
")",
")",
";",
"<FIXE>"
] | [
"}",
"<BUGS>",
"SDValue",
"Zero",
"=",
"CurDAG",
"->",
"getConstant",
"(",
"<NUM_LIT>",
",",
"N",
".",
"getValueType",
"(",
")",
")",
";",
"<BUGE>",
"SDValue",
"Neg",
"=",
"CurDAG",
"->",
"getNode",
"(",
"ISD",
"::",
"SUB",
",",
"dl",
",",
"N",
".",
... |
GCC | alpha | MD | stmt_completion | MPU | 625,872 | [
",",
"REGNO",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
")",
")"
] | [
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"match_dup",
"<NUM_LIT>",
")",
")",
"(",
"set",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"unspec",
":",
"DI",
"[",
"(",
"match_dup",
"<NUM_LIT>",
")",
"]",
"UNSPEC_CVTLQ",
... |
LLVM | Hexagon | CPP | stmt_completion | DSP | 625,873 | [
"addr",
"(",
")",
")",
";"
] | [
"if",
"(",
"pFormat",
".",
"hasGOTPLT",
"(",
")",
")",
"applyOne",
"(",
"llvm",
"::",
"ELF",
"::",
"DT_PLTGOT",
",",
"pFormat",
".",
"getGOTPLT",
"(",
")",
"."
] |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 625,874 | [
")",
"const",
"{"
] | [
"bool",
"isFLATGlobal",
"(",
"uint16_t",
"Opcode"
] |
LLVM | X86 | CPP | next_suggestion | CPU | 625,875 | [
"const",
"TargetLowering",
"&",
"TLI",
"=",
"CurDAG",
"->",
"getTargetLoweringInfo",
"(",
")",
";"
] | [
"TargetLowering",
"::",
"ArgListTy",
"Args",
";",
"auto",
"&",
"DL",
"=",
"CurDAG",
"->",
"getDataLayout",
"(",
")",
";",
"TargetLowering",
"::",
"CallLoweringInfo",
"CLI",
"(",
"*",
"CurDAG",
")",
";",
"CLI",
".",
"setChain",
"(",
"CurDAG",
"->",
"getRoot... |
LLVM | SystemZ | TD | stmt_completion | CPU | 625,876 | [
"imm32zx1",
">",
";"
] | [
"def",
"VGEG",
":",
"TernaryVRV",
"<",
"<STR_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
","
] |
LLVM | R600 | CPP | stmt_completion | GPU | 625,877 | [
"<NUM_LIT>",
";"
] | [
"*",
"Dst",
"=",
"(",
"Value",
"-",
"<NUM_LIT>",
")",
"/",
"<NUM_LIT>",
";",
"break",
";",
"}",
"case",
"AMDGPU",
"::",
"fixup_si_rodata",
":",
"{",
"uint32_t",
"*",
"Dst",
"=",
"(",
"uint32_t",
"*",
")",
"(",
"Data",
"+",
"Fixup",
".",
"getOffset",
... |
LLVM | AArch64 | TD | stmt_completion | CPU | 625,878 | [
",",
"asm",
",",
"node",
">",
"{"
] | [
"def",
"X",
":",
"BaseTestBranch",
"<",
"GPR64",
",",
"tbz_imm32_63",
",",
"op"
] |
LLVM | WebAssembly | CPP | code_generation | Virtual ISA | 625,879 | [
"bool",
"WebAssemblyRegNumbering",
"::",
"runOnMachineFunction",
"(",
"MachineFunction",
"&",
"MF",
")",
"{",
"DEBUG",
"(",
"dbgs",
"(",
")",
"<<",
"<STR_LIT>",
"********** Register Numbering **********\\n",
"<STR_LIT>",
"<STR_LIT>",
"********** Function: ",
"<STR_LIT>",
... | [
"runOnMachineFunction",
"-",
"Emit",
"the",
"function",
"body",
"."
] |
LLVM | AArch64 | TD | next_suggestion | CPU | 625,880 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Rn",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"Rn",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"Rm",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"opc",
";",
"let",
"Inst",... |
GCC | rs6000 | MD | program_repair | CPU | 625,881 | [
"<FIXS>",
"}",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")",
"<FIXE>"
] | [
"emit_insn",
"(",
"gen_floatdi",
"FP_ISA3",
":",
"mode",
">",
"<NUM_LIT>",
"(",
"result",
",",
"di",
")",
")",
"DONE",
"<BUGS>",
"}",
")",
"<BUGE>",
"(",
"define_expand",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT... |
LLVM | X86 | CPP | next_suggestion | CPU | 625,882 | [
"SDValue",
"Elt",
"=",
"DAG",
".",
"getShuffleScalarElt",
"(",
"Op",
".",
"getNode",
"(",
")",
",",
"Index",
")",
";"
] | [
"SDValue",
"Idx",
"=",
"Mask",
".",
"getOperand",
"(",
"Index",
")",
";",
"if",
"(",
"Idx",
".",
"getOpcode",
"(",
")",
"==",
"ISD",
"::",
"UNDEF",
")",
"{",
"++",
"NumZeros",
";",
"continue",
";",
"}"
] |
GCC | sh | CPP | stmt_completion | CPU | 625,883 | [
"!=",
"SYMBOL_REF",
")",
"return",
"TLS_MODEL_NONE",
";"
] | [
"enum",
"tls_model",
"tls_symbolic_operand",
"(",
"rtx",
"op",
",",
"machine_mode",
"mode",
"ATTRIBUTE_UNUSED",
")",
"{",
"if",
"(",
"GET_CODE",
"(",
"op",
")"
] |
LLVM | Sparc | CPP | stmt_completion | CPU | 625,884 | [
")",
")",
")",
";"
] | [
"addPass",
"(",
"createAtomicExpandPass",
"(",
"&",
"getSparcTargetMachine",
"("
] |
LLVM | ARM | CPP | stmt_completion | CPU | 625,885 | [
"MemAddr",
")",
";"
] | [
"assert",
"(",
"NumVecs",
">=",
"<NUM_LIT>",
"&&",
"NumVecs",
"<=",
"<NUM_LIT>",
"&&",
"<STR_LIT>",
"VLDSTLane NumVecs out-of-range",
"<STR_LIT>",
")",
";",
"DebugLoc",
"dl",
"=",
"N",
"->",
"getDebugLoc",
"(",
")",
";",
"SDValue",
"MemAddr",
",",
"Align",
";"... |
LLVM | ARM64 | CPP | stmt_completion | CPU | 625,886 | [
"Invalid fixup offset!",
"<STR_LIT>",
")",
";"
] | [
"MCFixupKindInfo",
"Info",
"=",
"getFixupKindInfo",
"(",
"Fixup",
".",
"getKind",
"(",
")",
")",
";",
"Value",
"=",
"adjustFixupValue",
"(",
"Fixup",
".",
"getKind",
"(",
")",
",",
"Value",
")",
";",
"Value",
"<<=",
"Info",
".",
"TargetOffset",
";",
"uns... |
GCC | rs6000 | MD | program_repair | CPU | 625,887 | [
"<FIXS>",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"<FIXE>",
"<FIXS>",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"<FIXE>",
"<FIXS>",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"<FIXE>"
] | [
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"<BUGS>",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"<BUGE>",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"<STR_LIT>",
")",
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"... |
GCC | i386 | MD | stmt_completion | CPU | 625,888 | [
"<STR_LIT>",
")",
"]",
")"
] | [
"(",
"define_mode_iterator",
"SWI48",
"[",
"SI",
"(",
"DI"
] |
LLVM | PowerPC | CPP | next_suggestion | CPU | 625,889 | [
"}"
] | [
"if",
"(",
"Subtarget",
".",
"isPPC64",
"(",
")",
")",
"return",
"LowerFormalArguments_64SVR4",
"(",
"Chain",
",",
"CallConv",
",",
"isVarArg",
",",
"Ins",
",",
"dl",
",",
"DAG",
",",
"InVals",
")",
";",
"else",
"return",
"LowerFormalArguments_32SVR4",
"(",
... |
GCC | sh | CPP | code_generation | CPU | 625,890 | [
"static",
"reg_class_t",
"sh_secondary_reload",
"(",
"bool",
"in_p",
",",
"rtx",
"x",
",",
"reg_class_t",
"rclass_i",
",",
"machine_mode",
"mode",
",",
"secondary_reload_info",
"*",
"sri",
")",
"{",
"enum",
"reg_class",
"rclass",
"=",
"(",
"enum",
"reg_class",
... | [
"Implement",
"TARGET_SECONDARY_RELOAD",
"."
] |
LLVM | TPC | TD | next_suggestion | Virtual ISA | 625,891 | [
"let",
"PredAddress",
"=",
"pred",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"pred",
";",
"let",
"Dest",
"=",
"dest",
";",
"let",
"SrcA",
"=",
"src",
";",
"let",
"OperandType",
"=",
"optype",
";",
"let",
"Switches",
"=",
"sw",
";",
"let",
"VectorPred",
"=",
"!",
"eq",
"(",
"!",
"cast",
"<",
... |
LLVM | AArch64 | TD | stmt_completion | CPU | 625,892 | [
"imm",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";"
] | [
"def",
"_D",
":",
"sve_int_bin_pred_shift_imm",
"<",
"{",
"<NUM_LIT>",
",",
"?",
",",
"?",
",",
"?",
"}",
",",
"opc",
",",
"asm",
",",
"ZPR64",
",",
"vecshiftR64",
",",
"ElementSizeD",
">",
"{",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"imm",
"{",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 625,893 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Rtt32",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"Ru32",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Ru32",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"Rtt32",
";"
] |
LLVM | ARM | CPP | stmt_completion | CPU | 625,894 | [
"ResultReg",
")",
";"
] | [
"MovCCOpc",
"=",
"isThumb2",
"?",
"ARM",
"::",
"t2MOVCCr",
":",
"ARM",
"::",
"MOVCCr",
";",
"}",
"else",
"{",
"RC",
"=",
"isThumb2",
"?",
"&",
"ARM",
"::",
"rGPRRegClass",
":",
"&",
"ARM",
"::",
"GPRRegClass",
";",
"if",
"(",
"!",
"isNegativeImm",
")... |
LLVM | ARM64 | TD | stmt_completion | CPU | 625,895 | [
"#",
"<STR_LIT>",
")",
"FPR32",
":",
"$",
"Rn",
",",
"FPR32",
":",
"$",
"Rm",
")",
">",
";"
] | [
"def",
":",
"Pat",
"<",
"(",
"i32",
"(",
"OpNode",
"(",
"i32",
"FPR32",
":",
"$",
"Rn",
")",
",",
"(",
"i32",
"FPR32",
":",
"$",
"Rm",
")",
")",
")",
",",
"(",
"!",
"cast",
"<",
"Instruction",
">",
"(",
"NAME"
] |
GCC | s390 | MD | next_suggestion | MPU | 625,896 | [
"operands",
"[",
"<NUM_LIT>",
"]",
"=",
"XEXP",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"<NUM_LIT>",
")"
] | [
"[",
"(",
"set",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"match_dup",
"<NUM_LIT>",
")",
")",
"(",
"set",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"match_dup",
"<NUM_LIT>",
")",
")",
"]",
"{",
"operands",
"[",
"<NUM_LIT>",
"]",
"=",
"operand_subword",
"(... |
GCC | sh | MD | next_suggestion | CPU | 625,897 | [
"}",
")"
] | [
"(",
"match_operand",
":",
"V2SF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
"<STR_LIT>",
"{",
"sh_expand_binop_v2sf",
"(",
"MULT",
",",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"operands",
"[",
"<NUM_LIT>",
"]",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 625,898 | [
"}"
] | [
"let",
"hasNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"opNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"addrMode",
"=",
"PostInc",
";",
"let",
"accessSize",
"=",
"ByteAccess",
";",
"let",
"mayLoad",
"=",
"<NUM_LIT>",
";",
"let",
"Constraints",
"=",
"<STR_LIT>",
";"... |
LLVM | AArch64 | TD | next_suggestion | CPU | 625,899 | [
"}",
"]",
">",
"{",
"let",
"EncoderMethod",
"=",
"<STR_LIT>",
";"
] | [
"def",
"vecshiftL64",
":",
"Operand",
"<",
"i32",
">",
",",
"ImmLeaf",
"<",
"i32",
",",
"[",
"{",
"return",
"(",
"(",
"(",
"uint32_t",
")",
"Imm",
")",
"<",
"<NUM_LIT>",
")",
";"
] |
Subsets and Splits
No community queries yet
The top public SQL queries from the community will appear here once available.