Compiler_Type stringclasses 2
values | Target stringclasses 176
values | Programming Language stringclasses 3
values | Task stringclasses 4
values | Target_Type stringclasses 7
values | Idx int64 0 636k | Ground_Truth listlengths 0 2.32k | Input listlengths 1 1.02k |
|---|---|---|---|---|---|---|---|
GCC | rs6000 | MD | program_repair | CPU | 625,900 | [
"<FIXS>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")",
"<FIXE>"
] | [
"<STR_LIT>",
"<BUGS>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")",
"<BUGE>"
] |
LLVM | SPIRV | CPP | next_suggestion | Virtual ISA | 625,901 | [
"Inst",
".",
"addOperand",
"(",
"MCOperand",
"::",
"createImm",
"(",
"static_cast",
"<",
"unsigned",
">",
"(",
"MAI",
"->",
"Addr",
")",
")",
")",
";"
] | [
"MCInst",
"Inst",
";",
"Inst",
".",
"setOpcode",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
";"
] |
LLVM | ARM64 | TD | stmt_completion | CPU | 625,902 | [
":",
"$",
"Rn",
",",
"FPR16",
":",
"$",
"Rm",
")",
",",
"asm",
",",
"<STR_LIT>",
",",
"[",
"]",
">",
";"
] | [
"def",
"i16",
":",
"BaseSIMDThreeScalarMixed",
"<",
"U",
",",
"<NUM_LIT>",
",",
"opc",
",",
"(",
"outs",
"FPR32",
":",
"$",
"dst",
")",
",",
"(",
"ins",
"FPR32",
":",
"$",
"Rd",
",",
"FPR16"
] |
LLVM | ARM | TD | next_suggestion | CPU | 625,903 | [
"let",
"horizontalReduction",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"RdaHiDest",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Qn",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"let",
"Inst",
"{",... |
GCC | i386 | CPP | program_repair | CPU | 625,904 | [
"<FIXS>",
"if",
"(",
"!",
"count",
")",
"unroll_factor",
"=",
"<NUM_LIT>",
";",
"elsewhile",
"(",
"GET_MODE_SIZE",
"(",
"move_mode",
")",
"*",
"unroll_factor",
"*",
"<NUM_LIT>",
"count",
"&&",
"unroll_factor",
"<NUM_LIT>",
")",
"unroll_factor",
"*=",
"<NUM_LIT>"... | [
"move_mode",
"=",
"TARGET_64BIT",
"?",
"V2DImode",
":",
"V4SImode",
";",
"unroll_factor",
"=",
"<NUM_LIT>",
";",
"<BUGS>",
"while",
"(",
"GET_MODE_SIZE",
"(",
"move_mode",
")",
"*",
"unroll_factor",
"*",
"<NUM_LIT>",
"count",
"&&",
"unroll_factor",
"<NUM_LIT>",
... |
LLVM | GBZ80 | CPP | next_suggestion | MPU | 625,905 | [
"setOperationAction",
"(",
"ISD",
"::",
"ROTR",
",",
"MVT",
"::",
"i8",
",",
"Custom",
")",
";"
] | [
"setLoadExtAction",
"(",
"ISD",
"::",
"SEXTLOAD",
",",
"MVT",
"::",
"i8",
",",
"MVT",
"::",
"i8",
",",
"Expand",
")",
";",
"setTruncStoreAction",
"(",
"MVT",
"::",
"i16",
",",
"MVT",
"::",
"i8",
",",
"Expand",
")",
";",
"setOperationAction",
"(",
"ISD"... |
GCC | m32c | CPP | program_repair | MPU | 625,906 | [
"<FIXS>",
"saved_first",
"=",
"crtl",
"->",
"emit",
".",
"x_first_insn",
";",
"saved_last",
"=",
"crtl",
"->",
"emit",
".",
"x_last_insn",
";",
"for",
"(",
"seq",
"=",
"crtl",
"->",
"emit",
".",
"sequence_stack",
";",
"seq",
"&&",
"seq",
"->",
"next",
... | [
"struct",
"sequence_stack",
"*",
"seq",
";",
"int",
"rv",
";",
"<BUGS>",
"saved_first",
"=",
"rtl",
".",
"emit",
".",
"x_first_insn",
";",
"saved_last",
"=",
"rtl",
".",
"emit",
".",
"x_last_insn",
";",
"for",
"(",
"seq",
"=",
"rtl",
".",
"emit",
".",
... |
GCC | rs6000 | CPP | code_generation | CPU | 625,907 | [
"rtx",
"swap_endian_selector_for_mode",
"(",
"machine_mode",
"mode",
")",
"{",
"unsigned",
"int",
"swap1",
"[",
"<NUM_LIT>",
"]",
"=",
"{",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
... | [
"Return",
"the",
"permutation",
"index",
"for",
"the",
"swapping",
"on",
"the",
"given",
"vector",
"mode",
".",
"Note",
"that",
"the",
"permutation",
"index",
"is",
"correspondingly",
"generated",
"by",
"endianness",
",",
"it",
"should",
"be",
"used",
"by",
... |
LLVM | Mips | CPP | stmt_completion | CPU | 625,908 | [
";"
] | [
"static",
"bool",
"MSA3OpIntrinsicToGeneric",
"(",
"MachineInstr",
"&",
"MI",
",",
"unsigned",
"Opcode",
",",
"MachineIRBuilder",
"&",
"MIRBuilder",
",",
"const",
"MipsSubtarget",
"&",
"ST",
")",
"{",
"assert",
"(",
"ST",
".",
"hasMSA",
"(",
")",
"&&",
"<STR... |
LLVM | ARM | CPP | next_suggestion | CPU | 625,909 | [
"case",
"Intrinsic",
"::",
"ssub_sat",
":"
] | [
"case",
"Intrinsic",
"::",
"fabs",
":",
"case",
"Intrinsic",
"::",
"copysign",
":",
"case",
"Intrinsic",
"::",
"floor",
":",
"case",
"Intrinsic",
"::",
"ceil",
":",
"case",
"Intrinsic",
"::",
"trunc",
":",
"case",
"Intrinsic",
"::",
"rint",
":",
"case",
... |
LLVM | ARM | CPP | program_repair | CPU | 625,910 | [
"<FIXS>",
"emitSPUpdate",
"(",
"MBB",
",",
"MBBI",
",",
"TII",
",",
"dl",
",",
"*",
"RegInfo",
",",
"-",
"NumBytes",
",",
"MachineInstr",
"::",
"FrameSetup",
")",
";",
"<FIXE>"
] | [
"if",
"(",
"NumBytes",
")",
"<BUGS>",
"emitSPUpdate",
"(",
"MBB",
",",
"MBBI",
",",
"TII",
",",
"dl",
",",
"*",
"RegInfo",
",",
"-",
"NumBytes",
")",
";",
"<BUGE>",
"if",
"(",
"STI",
".",
"isTargetELF",
"(",
")",
"&&",
"hasFP",
"(",
"MF",
")",
")... |
LLVM | AArch64 | TD | next_suggestion | CPU | 625,911 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Rd",
";"
] | [
"class",
"BaseBitfieldImmWith2RegArgs",
"<",
"bits",
"<",
"<NUM_LIT>",
">",
"opc",
",",
"RegisterClass",
"regtype",
",",
"Operand",
"imm_type",
",",
"string",
"asm",
">",
":",
"I",
"<",
"(",
"outs",
"regtype",
":",
"$",
"Rd",
")",
",",
"(",
"ins",
"regty... |
LLVM | X86 | CPP | stmt_completion | CPU | 625,912 | [
"NewMask",
",",
"DL",
",",
"DAG",
")",
")",
";"
] | [
"}",
"}",
"else",
"if",
"(",
"NumV2Elements",
"==",
"<NUM_LIT>",
")",
"{",
"if",
"(",
"Mask",
"[",
"<NUM_LIT>",
"]",
"<",
"<NUM_LIT>",
"&&",
"Mask",
"[",
"<NUM_LIT>",
"]",
"<",
"<NUM_LIT>",
")",
"{",
"NewMask",
"[",
"<NUM_LIT>",
"]",
"-=",
"<NUM_LIT>",... |
GCC | rs6000 | MD | stmt_completion | CPU | 625,913 | [
"<STR_LIT>",
")",
")"
] | [
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>"
] |
GCC | mips | MD | stmt_completion | CPU | 625,914 | [
"V8QI",
"]",
")"
] | [
"(",
"define_mode_iterator",
"VWB",
"[",
"V2SI"
] |
LLVM | ARM | CPP | program_repair | CPU | 625,915 | [
"<FIXS>",
"int",
"llvm",
"::",
"getMatchingCondBranchOpcode",
"(",
"int",
"Opc",
")",
"{",
"<FIXE>"
] | [
"return",
"false",
";",
"}",
"<BUGS>",
"int",
"ARMBaseInstrInfo",
"::",
"getMatchingCondBranchOpcode",
"(",
"int",
"Opc",
")",
"const",
"{",
"<BUGE>",
"if",
"(",
"Opc",
"==",
"ARM",
"::",
"B",
")",
"return",
"ARM",
"::",
"Bcc",
";",
"else",
"if",
"(",
... |
LLVM | PowerPC | CPP | next_suggestion | CPU | 625,916 | [
"SDValue",
"JTILo",
"=",
"DAG",
".",
"getTargetJumpTable",
"(",
"JT",
"->",
"getIndex",
"(",
")",
",",
"PtrVT",
",",
"MOLoFlag",
")",
";"
] | [
"getLabelAccessInfo",
"(",
"IsPIC",
",",
"Subtarget",
",",
"MOHiFlag",
",",
"MOLoFlag",
")",
";",
"if",
"(",
"IsPIC",
"&&",
"Subtarget",
".",
"isSVR4ABI",
"(",
")",
")",
"{",
"SDValue",
"GA",
"=",
"DAG",
".",
"getTargetJumpTable",
"(",
"JT",
"->",
"getIn... |
GCC | i386 | CPP | next_suggestion | CPU | 625,917 | [
"}"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"mmask32",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm256_cmpeq_epu8_mask",
"(",
"_",
"_",
"m256i",
"_",
"_",
... |
GCC | sparc | MD | next_suggestion | CPU | 625,918 | [
"<STR_LIT>"
] | [
"[",
"(",
"set",
"(",
"reg",
":",
"CCC",
"CC_REG",
")",
"(",
"compare",
":",
"CCC",
"(",
"not",
":",
"SI",
"(",
"match_dup",
"<NUM_LIT>",
")",
")",
"(",
"const_int",
"-",
"<NUM_LIT>",
")",
")",
")",
"(",
"set",
"(",
"match_dup",
"<NUM_LIT>",
")",
... |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 625,919 | [
"true",
";"
] | [
"return",
"false",
";",
"}",
"if",
"(",
"RegKind1",
"!=",
"RegKind",
")",
"{",
"return",
"false",
";",
"}",
"if",
"(",
"!",
"AddNextRegisterToList",
"(",
"Reg",
",",
"RegWidth",
",",
"RegKind1",
",",
"Reg1",
",",
"RegNum1",
")",
")",
"{",
"return",
"... |
LLVM | Patmos | CPP | code_generation | VLIW | 625,920 | [
"const",
"uint16_t",
"*",
"PatmosRegisterInfo",
"::",
"getCalleeSavedRegs",
"(",
"const",
"MachineFunction",
"*",
"MF",
")",
"const",
"{",
"const",
"TargetFrameLowering",
"*",
"TFI",
"=",
"TM",
".",
"getFrameLowering",
"(",
")",
";",
"static",
"const",
"uint16_t... | [
"Code",
"Generation",
"virtual",
"methods",
"..."
] |
GCC | mep | CPP | program_repair | CPU | 625,921 | [
"<FIXS>",
"(",
"OPTIONAL_CP_INSN",
"ivc2",
"-",
"c3",
"-",
"isa",
"(",
"SLOTS",
"C3",
")",
"(",
"INTRINSIC",
"<STR_LIT>",
"cpcmpgtu_b",
"<STR_LIT>",
")",
"(",
"CPTYPE",
"V8UQI",
")",
"VOLATILE",
")",
"<FIXE>"
] | [
";",
"<NUM_LIT>",
"<NUM_LIT>",
"<NUM_LIT>",
"<NUM_LIT>",
"<NUM_LIT>",
"qqqqq",
"ppppp",
"<NUM_LIT>",
"cpcmpgtu",
".",
"b",
"crqc",
",",
"crpc",
"(",
"c3_1",
")",
"(",
"dni",
"cpcmpgtu_b_C3",
"<STR_LIT>",
"cpcmpgtu.b $crqc,$crpc C3",
"<STR_LIT>",
"<BUGS>",
"(",
"OP... |
GCC | arm | CPP | stmt_completion | CPU | 625,922 | [
".",
"_",
"_",
"o",
",",
"_",
"_",
"c",
")",
";"
] | [
"union",
"{",
"float32x4x3_t",
"_",
"_",
"i",
";",
"_",
"_",
"builtin_neon_ci",
"_",
"_",
"o",
";",
"}",
"_",
"_",
"rv",
";",
"_",
"_",
"rv",
".",
"_",
"_",
"o",
"=",
"_",
"_",
"builtin_neon_vld3_lanev4sf",
"(",
"(",
"const",
"_",
"_",
"builtin_n... |
GCC | c6x | MD | stmt_completion | VLIW | 625,923 | [
")",
")",
")"
] | [
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
LLVM | X86 | CPP | next_suggestion | CPU | 625,924 | [
"}"
] | [
"}",
"if",
"(",
"RelocOp",
"->",
"isGlobal",
"(",
")",
")",
"{",
"FinalSize",
"+=",
"sizeGlobalAddress",
"(",
"false",
")",
";",
"}",
"else",
"if",
"(",
"RelocOp",
"->",
"isCPI",
"(",
")",
")",
"{",
"FinalSize",
"+=",
"sizeConstPoolAddress",
"(",
"fals... |
LLVM | Hexagon | CPP | stmt_completion | DSP | 625,925 | [
";"
] | [
"return",
"true"
] |
LLVM | X86 | CPP | next_suggestion | CPU | 625,926 | [
"BuildMI",
"(",
"*",
"MI",
"->",
"getParent",
"(",
")",
",",
"MI",
",",
"MI",
"->",
"getDebugLoc",
"(",
")",
",",
"get",
"(",
"Opc",
")",
",",
"Reg",
")",
".",
"addReg",
"(",
"Reg",
",",
"RegState",
"::",
"Undef",
")",
".",
"addReg",
"(",
"Reg"... | [
"if",
"(",
"X86",
"::",
"VR128RegClass",
".",
"contains",
"(",
"Reg",
")",
")",
"{",
"bool",
"HasAVX",
"=",
"TM",
".",
"getSubtarget",
"<",
"X86Subtarget",
">",
"(",
")",
".",
"hasAVX",
"(",
")",
";",
"unsigned",
"Opc",
"=",
"HasAVX",
"?",
"X86",
"... |
LLVM | Hexagon | TD | stmt_completion | DSP | 625,927 | [
"<STR_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"addrMode",
"=",
"BaseLongOffset",
";",
"let",
"accessSize",
"=",
"ByteAccess",
";",
"let",
"mayLoad",
"=",
"<NUM_LIT>",
";",
"let",
"isExtended",
"=",
"<NUM_LIT>",
";",
... |
LLVM | X86 | CPP | stmt_completion | CPU | 625,928 | [
")",
"==",
"MVT",
"::",
"i1",
")",
";"
] | [
"unsigned",
"ToSz",
"=",
"StVT",
".",
"getVectorElementType",
"(",
")",
".",
"getSizeInBits",
"(",
")",
";",
"const",
"TargetLowering",
"&",
"TLI",
"=",
"DAG",
".",
"getTargetLoweringInfo",
"(",
")",
";",
"if",
"(",
"TLI",
".",
"isTruncStoreLegal",
"(",
"V... |
LLVM | ARM | TD | next_suggestion | CPU | 625,929 | [
"let",
"DecoderMethod",
"=",
"<STR_LIT>",
";"
] | [
"class",
"VST1D",
"<",
"bits",
"<",
"<NUM_LIT>",
">",
"op7_4",
",",
"string",
"Dt",
",",
"Operand",
"AddrMode",
">",
":",
"NLdSt",
"<",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"op7_4",
",",
"(",
"outs",
")",
",",
"(",
"ins",
"AddrMode",
... |
LLVM | SNES | CPP | stmt_completion | DSP | 625,930 | [
"Invalid number of operands!",
"<STR_LIT>",
")",
";"
] | [
"assert",
"(",
"Kind",
"==",
"k_Immediate",
"&&",
"<STR_LIT>",
"Unexpected operand kind",
"<STR_LIT>",
")",
";",
"assert",
"(",
"N",
"==",
"<NUM_LIT>",
"&&",
"<STR_LIT>"
] |
LLVM | ARM | TD | stmt_completion | CPU | 625,931 | [
"Vn",
",",
"DPR_VFP2",
":",
"$",
"Vm",
",",
"imm",
":",
"$",
"lane",
")",
">",
";"
] | [
"def",
":",
"Pat",
"<",
"(",
"v2i64",
"(",
"int_arm_neon_vqsubs",
"(",
"v2i64",
"QPR",
":",
"$",
"src1",
")",
",",
"(",
"v2i64",
"(",
"int_arm_neon_vqdmull",
"(",
"v2i32",
"DPR",
":",
"$",
"Vn",
")",
",",
"(",
"v2i32",
"(",
"NEONvduplane",
"(",
"v2i3... |
LLVM | X86 | TD | next_suggestion | CPU | 625,932 | [
"}"
] | [
"def",
"irr",
":",
"MMXI",
"<",
"opc",
",",
"MRMSrcReg",
",",
"(",
"outs",
"VR64",
":",
"$",
"dst",
")",
",",
"(",
"ins",
"VR64",
":",
"$",
"src1",
",",
"VR64",
":",
"$",
"src2",
")",
",",
"!",
"strconcat",
"(",
"OpcodeStr",
",",
"<STR_LIT>",
"... |
LLVM | Hexagon | TD | next_suggestion | DSP | 625,933 | [
"let",
"isExtentSigned",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"isExtendable",
"=",
"<NUM_LIT>",
";",
"let",
"opExtendable",
"=",
"<NUM_LIT>",
";"
] |
LLVM | SystemZ | CPP | program_repair | CPU | 625,934 | [
"<FIXS>",
"DAG",
".",
"getConstant",
"(",
"StoreVal",
",",
"DL",
",",
"MVT",
"::",
"getIntegerVT",
"(",
"Size",
"*",
"<NUM_LIT>",
")",
")",
",",
"<FIXE>"
] | [
"for",
"(",
"unsigned",
"I",
"=",
"<NUM_LIT>",
";",
"I",
"Size",
";",
"++",
"I",
")",
"StoreVal",
"|=",
"ByteVal",
"<<",
"(",
"I",
"*",
"<NUM_LIT>",
")",
";",
"return",
"DAG",
".",
"getStore",
"(",
"Chain",
",",
"DL",
",",
"<BUGS>",
"DAG",
".",
"... |
LLVM | HSAIL | CPP | stmt_completion | Virtual ISA | 625,935 | [
"&",
"O",
")",
"{"
] | [
"void",
"HSAILInstPrinter",
"::",
"printBrigSegCvtModifierMask",
"(",
"const",
"MCInst",
"*",
"MI",
",",
"unsigned",
"OpNo",
",",
"raw_ostream"
] |
GCC | nios2 | MD | stmt_completion | MPU | 625,936 | [
")",
"]",
")"
] | [
"(",
"FOP3",
":",
"F",
"(",
"match_operand",
":",
"F",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"F",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
"<STR_LIT>",
"{",
"return",
"nios2_fpu_insn_asm",
"(",
"n2fpu_f",
"<... |
LLVM | Mips | CPP | next_suggestion | CPU | 625,937 | [
"}"
] | [
"unsigned",
"OffBits",
"=",
"getMachineOpValue",
"(",
"MI",
",",
"MI",
".",
"getOperand",
"(",
"OpNo",
"+",
"<NUM_LIT>",
")",
",",
"Fixups",
",",
"STI",
")",
";",
"return",
"(",
"OffBits",
"&",
"<NUM_LIT>",
")",
"|",
"RegBits",
";"
] |
GCC | csky | MD | next_suggestion | CPU | 625,938 | [
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"const_int",
"<NUM_LIT>",
")",
"]",
"<STR_LIT>",
"<STR_LIT>"
] |
GCC | arm | CPP | next_suggestion | CPU | 625,939 | [
"}"
] | [
"vreinterpret_s8_s32",
"(",
"int32x2_t",
"_",
"_",
"a",
")",
"{",
"return",
"(",
"int8x8_t",
")",
"_",
"_",
"builtin_neon_vreinterpretv8qiv2si",
"(",
"_",
"_",
"a",
")",
";"
] |
GCC | m68k | MD | stmt_completion | MPU | 625,940 | [
")",
"]",
")"
] | [
"(",
"define_mode_attr",
"cmp1_constraints",
"[",
"(",
"QI",
"<STR_LIT>",
")",
"(",
"HI",
"<STR_LIT>",
")",
"(",
"SI",
"<STR_LIT>",
")",
"]",
")",
"(",
"define_mode_attr",
"cmp2_constraints",
"[",
"(",
"QI",
"<STR_LIT>",
")",
"(",
"HI",
"<STR_LIT>",
")",
"... |
GCC | rs6000 | MD | next_suggestion | CPU | 625,941 | [
"(",
"reg",
":",
"CC",
"<NUM_LIT>",
")",
"\t",
"(",
"reg",
":",
"CC",
"<NUM_LIT>",
")",
"(",
"reg",
":",
"CC",
"<NUM_LIT>",
")",
"(",
"reg",
":",
"CC",
"<NUM_LIT>",
")",
"]"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"unspec",
":",
"SI",
"[",
"(",
"reg",
":",
"CC",
"<NUM_LIT>",
")",
"(",
"reg",
":",
"CC",
"<NUM_LIT>",
")",
"(",
"reg",
":",
"CC",
"<NUM_LIT>",
")",
... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 625,942 | [
"Mods",
"|=",
"<STR_LIT>",
"::",
"<STR_LIT>",
";"
] | [
"if",
"(",
"isExtractHiElt",
"(",
"Hi",
",",
"Hi",
")",
")",
"Mods",
"|=",
"<STR_LIT>",
"::",
"<STR_LIT>",
";",
"unsigned",
"VecSize",
"=",
"Src",
".",
"getValueSizeInBits",
"(",
")",
";",
"Lo",
"=",
"stripExtractLoElt",
"(",
"Lo",
")",
";",
"Hi",
"=",... |
GCC | arm | CPP | next_suggestion | CPU | 625,943 | [
"}"
] | [
"addr",
"=",
"XEXP",
"(",
"mem",
",",
"<NUM_LIT>",
")",
";",
"if",
"(",
"REG_P",
"(",
"addr",
")",
"||",
"(",
"GET_CODE",
"(",
"addr",
")",
"==",
"PLUS",
"&&",
"REG_P",
"(",
"XEXP",
"(",
"addr",
",",
"<NUM_LIT>",
")",
")",
"&&",
"CONST_INT_P",
"(... |
LLVM | ARM | CPP | next_suggestion | CPU | 625,944 | [
"}"
] | [
"default",
":",
"return",
"MCDisassembler",
"::",
"Fail",
";",
"case",
"<NUM_LIT>",
":",
"if",
"(",
"fieldFromInstruction",
"(",
"Insn",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
")",
")",
"return",
"MCDisassembler",
"::",
"Fail",
";",
"index",
"=",
"fieldFromInstru... |
GCC | sh | MD | program_repair | CPU | 625,945 | [
"<FIXS>",
"<STR_LIT>",
"<FIXE>"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"fix",
":",
"SI",
"(",
"match_operand",
":",
"DF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"(",
"use",
"(",
"match_operand",
":",
"PSI",
"<NU... |
GCC | i386 | CPP | next_suggestion | CPU | 625,946 | [
"}"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m512",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm512_mask_i32gather_ps",
"(",
"_",
"_",
"m512",
"_",
"_",
"... |
GCC | mips | MD | stmt_completion | CPU | 625,947 | [
")"
] | [
"(",
"define_cpu_unit",
"<STR_LIT>",
"<STR_LIT>"
] |
LLVM | AArch64 | CPP | stmt_completion | CPU | 625,948 | [
")",
"return",
"false",
";"
] | [
"static",
"bool",
"isConjunctionDisjunctionTree",
"(",
"const",
"SDValue",
"Val",
",",
"bool",
"&",
"CanPushNegate",
",",
"unsigned",
"Depth",
"=",
"<NUM_LIT>",
")",
"{",
"if",
"(",
"!",
"Val",
".",
"hasOneUse",
"(",
")",
")",
"return",
"false",
";",
"unsi... |
LLVM | SystemZ | CPP | stmt_completion | CPU | 625,949 | [
"return",
"false",
";"
] | [
"else",
"if",
"(",
"CCMask",
"!=",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
"return",
"false",
";",
"auto",
"*",
"TrueVal",
"=",
"dyn_cast",
"<",
"ConstantSDNode",
">",
"(",
"CompareLHS",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
")",
";",
"if",
"(",
"!",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 625,950 | [
"let",
"isExtentSigned",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"addrMode",
"=",
"BaseImmOffset",
";",
"let",
"accessSize",
"=",
"ByteAccess",
";",
"let",
"mayLoad",
"=",
"<NUM_LIT>",
";",
"let",
"CextOpcode",
"=",
"<STR_LIT>",
";",
"let",
"BaseOpcode",
"=",
"<STR_LIT>",
";",
"let",
"isPredicable",
"=",
"<NUM_LIT>",... |
LLVM | ARM | CPP | program_repair | CPU | 625,951 | [
"<FIXS>",
"unsigned",
"Rd",
"=",
"fieldFromInstruction",
"(",
"Insn",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
")",
";",
"Rd",
"|=",
"fieldFromInstruction",
"(",
"Insn",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
")",
"<<",
"<NUM_LIT>",
";",
"unsigned",
"Rn",
"=",
"fiel... | [
"uint64_t",
"Address",
",",
"const",
"void",
"*",
"Decoder",
")",
"{",
"DecodeStatus",
"S",
"=",
"MCDisassembler",
"::",
"Success",
";",
"<BUGS>",
"unsigned",
"Rd",
"=",
"fieldFromInstruction32",
"(",
"Insn",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
")",
";",
"Rd... |
LLVM | PowerPC | CPP | stmt_completion | CPU | 625,952 | [
"]",
";"
] | [
"if",
"(",
"RegNum",
"<",
"PPC",
"::",
"CR0EQ",
"||",
"RegNum",
">",
"PPC",
"::",
"CR7UN",
")",
"return",
"nullptr",
";",
"const",
"char",
"*",
"CRBits",
"[",
"]",
"=",
"{",
"<STR_LIT>",
"lt",
"<STR_LIT>",
",",
"<STR_LIT>",
"gt",
"<STR_LIT>",
",",
"<... |
GCC | m68k | CPP | next_suggestion | MPU | 625,953 | [
"else",
"output_asm_insn",
"(",
"<STR_LIT>",
"cmp%.b %d1,%d0",
"<STR_LIT>",
",",
"ops",
")",
";"
] | [
"else",
"if",
"(",
"GET_CODE",
"(",
"op0",
")",
"==",
"MEM",
"&&",
"GET_CODE",
"(",
"op1",
")",
"==",
"MEM",
")",
"output_asm_insn",
"(",
"<STR_LIT>",
"cmpm%.b %1,%0",
"<STR_LIT>",
",",
"ops",
")",
";",
"else",
"if",
"(",
"REG_P",
"(",
"op1",
")",
"|... |
LLVM | AMDGPU | CPP | program_repair | GPU | 625,954 | [
"<FIXS>",
"updateBufferMMO",
"(",
"M",
"->",
"getMemOperand",
"(",
")",
",",
"Ops",
"[",
"<NUM_LIT>",
"]",
",",
"Ops",
"[",
"<NUM_LIT>",
"]",
",",
"Ops",
"[",
"<NUM_LIT>",
"]",
")",
";",
"<FIXE>"
] | [
"}",
";",
"auto",
"*",
"M",
"=",
"cast",
"MemSDNode",
">",
"(",
"Op",
")",
";",
"<BUGS>",
"M",
"->",
"getMemOperand",
"(",
")",
"->",
"setOffset",
"(",
"getBufferOffsetForMMO",
"(",
"Ops",
"[",
"<NUM_LIT>",
"]",
",",
"Ops",
"[",
"<NUM_LIT>",
"]",
","... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 625,955 | [
"CurDAG",
"->",
"SelectNodeTo",
"(",
"N",
",",
"BrOp",
",",
"MVT",
"::",
"Other",
",",
"N",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
",",
"VCC",
".",
"getValue",
"(",
"<NUM_LIT>",
")",
")",
";"
] | [
"return",
";",
"}",
"bool",
"UseSCCBr",
"=",
"isCBranchSCC",
"(",
"N",
")",
"&&",
"isUniformBr",
"(",
"N",
")",
";",
"unsigned",
"BrOp",
"=",
"UseSCCBr",
"?",
"AMDGPU",
"::",
"S_CBRANCH_SCC1",
":",
"AMDGPU",
"::",
"S_CBRANCH_VCCNZ",
";",
"unsigned",
"CondR... |
GCC | i386 | MD | stmt_completion | CPU | 625,956 | [
")",
")",
")"
] | [
"(",
"not",
"(",
"and",
"(",
"match_operand",
":",
"V2DF",
"<NUM_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
")",
")"
] |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 625,957 | [
"}"
] | [
"bool",
"AMDGPUInstrInfo",
"::",
"SubsumesPredicate",
"(",
"ArrayRef",
"<",
"MachineOperand",
">",
"Pred1",
",",
"ArrayRef",
"<",
"MachineOperand",
">",
"Pred2",
")",
"const",
"{",
"return",
"false",
";"
] |
LLVM | AArch64 | TD | next_suggestion | CPU | 625,958 | [
"bits",
"<",
"<NUM_LIT>",
">",
"Zm",
";"
] | [
"def",
"_D",
":",
"sve_intx_dot_by_indexed_elem",
"<",
"<NUM_LIT>",
",",
"opc",
",",
"asm",
",",
"ZPR64",
",",
"ZPR16",
",",
"ZPR4b16",
",",
"VectorIndexD",
">",
"{",
"bits",
"<",
"<NUM_LIT>",
">",
"iop",
";"
] |
LLVM | ARM | CPP | stmt_completion | CPU | 625,959 | [
")",
";"
] | [
"bool",
"isFixed",
"=",
"MFI",
"->",
"isFixedObjectIndex",
"(",
"FI",
")",
";",
"FrameReg",
"=",
"ARM",
"::",
"SP",
";",
"Offset",
"+=",
"SPAdj",
";",
"bool",
"hasMovingSP",
"=",
"!",
"hasReservedCallFrame",
"(",
"MF",
")",
";",
"if",
"(",
"RegInfo",
"... |
GCC | sparc | CPP | code_generation | CPU | 625,960 | [
"int",
"mems_ok_for_ldd_peep",
"(",
"rtx",
"mem1",
",",
"rtx",
"mem2",
",",
"rtx",
"dependent_reg_rtx",
")",
"{",
"rtx",
"addr1",
",",
"addr2",
";",
"unsigned",
"int",
"reg1",
";",
"HOST_WIDE_INT",
"offset1",
";",
"if",
"(",
"MEM_VOLATILE_P",
"(",
"mem1",
... | [
"Return",
"1",
"if",
"the",
"addresses",
"in",
"mem1",
"and",
"mem2",
"are",
"suitable",
"for",
"use",
"in",
"an",
"ldd",
"or",
"std",
"insn",
".",
"This",
"can",
"only",
"happen",
"when",
"addr1",
"and",
"addr2",
",",
"the",
"addresses",
"in",
"mem1",... |
LLVM | ARM | CPP | next_suggestion | CPU | 625,961 | [
"}"
] | [
"virtual",
"const",
"ARMRegisterInfo",
"&",
"getRegisterInfo",
"(",
")",
"const",
"{",
"return",
"RI",
";"
] |
LLVM | ARM | CPP | next_suggestion | CPU | 625,962 | [
"if",
"(",
"!",
"(",
"imm",
"&",
"<NUM_LIT>",
")",
")",
"return",
"MCDisassembler",
"::",
"Fail",
";"
] | [
"Vd",
"|=",
"(",
"fieldFromInstruction",
"(",
"Insn",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
")",
"<<",
"<NUM_LIT>",
")",
";",
"unsigned",
"Vm",
"=",
"(",
"fieldFromInstruction",
"(",
"Insn",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
")",
"<<",
"<NUM_LIT>",
")",
";... |
GCC | i386 | CPP | stmt_completion | CPU | 625,963 | [
"(",
"_",
"_",
"v32qs",
")",
"_",
"_",
"B",
")",
";"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m256i",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm256_cmpgt_epi8",
"(",
"_",
"_",
"m256i",
"_",
"_",
"A",
... |
GCC | alpha | MD | next_suggestion | MPU | 625,964 | [
"operands",
"[",
"<NUM_LIT>",
"]",
"=",
"force_reg",
"(",
"TImode",
",",
"operands",
"[",
"<NUM_LIT>",
"]",
")"
] | [
"(",
"match_operand",
":",
"TI",
"<NUM_LIT>",
"<STR_LIT>",
")",
")",
"]",
"<STR_LIT>",
"{",
"if",
"(",
"MEM_P",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
")",
"&",
"&",
"!",
"reg_or_0_operand",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"TImode",
")",
... |
GCC | aarch64 | CPP | next_suggestion | CPU | 625,965 | [
"for",
"(",
"size_t",
"i",
"=",
"<NUM_LIT>",
";",
"i",
"<",
"ARRAY_SIZE",
"(",
"data",
")",
";",
"++",
"i",
")",
"aarch64_builtin_decls",
"[",
"data",
"[",
"i",
"]",
".",
"code",
"]",
"=",
"aarch64_general_add_builtin",
"(",
"data",
"[",
"i",
"]",
".... | [
"ls64_builtins_data",
"data",
"[",
"<NUM_LIT>",
"]",
"=",
"{",
"{",
"<STR_LIT>",
"__builtin_aarch64_ld64b",
"<STR_LIT>",
",",
"AARCH64_LS64_BUILTIN_LD64B",
",",
"build_function_type_list",
"(",
"ls64_arm_data_t",
",",
"const_ptr_type_node",
",",
"NULL_TREE",
")",
"}",
"... |
LLVM | X86 | TD | program_repair | CPU | 625,966 | [
"<FIXS>",
"def",
"ADC64i32",
":",
"RIi32",
"<NUM_LIT>",
",",
"RawFrm",
",",
"(",
"outs",
")",
",",
"(",
"ins",
"i64i32imm",
":",
"$",
"src",
")",
",",
"<FIXE>"
] | [
"let",
"Uses",
"=",
"[",
"EFLAGS",
"]",
"in",
"{",
"<BUGS>",
"def",
"ADC64i32",
":",
"RIi32",
"<NUM_LIT>",
",",
"RawFrm",
",",
"(",
"outs",
")",
",",
"(",
"ins",
"i32imm",
":",
"$",
"src",
")",
",",
"<BUGE>",
"<STR_LIT>",
",",
"[",
"]",
">",
";",... |
LLVM | Hexagon | TD | next_suggestion | DSP | 625,967 | [
"}"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Pu4",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"Rdd32",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Rdd32",
"{",
"<NUM_LIT>",
"-",
... |
LLVM | AArch64 | TD | stmt_completion | CPU | 625,968 | [
"OpNode",
">",
"{"
] | [
"def",
"Wr",
":",
"BaseCondComparisonReg",
"<",
"op",
",",
"GPR32",
",",
"mnemonic",
","
] |
GCC | i386 | CPP | next_suggestion | CPU | 625,969 | [
"}"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m128i",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm_maskz_unpackhi_epi16",
"(",
"_",
"_",
"mmask8",
"_",
"_",
... |
LLVM | Mips | CPP | next_suggestion | CPU | 625,970 | [
"Ops",
".",
"push_back",
"(",
"CLI",
".",
"DAG",
".",
"getRegisterMask",
"(",
"Mask",
")",
")",
";"
] | [
"const",
"uint32_t",
"*",
"Mask",
"=",
"TRI",
"->",
"getCallPreservedMask",
"(",
"CLI",
".",
"CallConv",
")",
";",
"assert",
"(",
"Mask",
"&&",
"<STR_LIT>",
"Missing call preserved mask for calling convention",
"<STR_LIT>",
")",
";",
"if",
"(",
"Subtarget",
".",
... |
GCC | arm | MD | stmt_completion | CPU | 625,971 | [
"symbol_ref",
"<STR_LIT>",
")"
] | [
"(",
"define_attr",
"<STR_LIT>",
"<STR_LIT>",
"(",
"const",
"(",
"if_then_else",
"("
] |
LLVM | HSAIL | CPP | stmt_completion | Virtual ISA | 625,972 | [
"::",
"iterator",
"MBBI",
")",
"const",
"{"
] | [
"bool",
"HSAILInstrInfo",
"::",
"expandPostRAPseudo",
"(",
"MachineBasicBlock"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 625,973 | [
"let",
"opExtentBits",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"isBranch",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicatedNew",
"=",
"<NUM_LIT>",
";",
"let",
"cofRelax1",
"=",
"<NUM_LIT>",
";",
"let",
"cofRelax2",
"=",
"<NUM_LIT>",
";",
"let",
"cofMax1",
"=",
"<NUM_LIT>",
";",
"let",
"Uses",
"=",
"[",
"P0",
"]",
... |
GCC | rs6000 | CPP | program_repair | CPU | 625,974 | [
"<FIXS>",
"mem",
"=",
"gen_frame_mem",
"(",
"(",
"(",
"TARGET_HARD_FLOAT",
"&&",
"TARGET_DOUBLE_FLOAT",
")",
"?",
"DFmode",
":",
"SFmode",
")",
",",
"addr",
")",
";",
"<FIXE>",
"<FIXS>",
"emit_move_insn",
"(",
"gen_rtx_REG",
"(",
"(",
"(",
"TARGET_HARD_FLOAT",... | [
"GEN_INT",
"(",
"info",
"->",
"fp_save_offset",
"<BUGS>",
"mem",
"=",
"gen_frame_mem",
"(",
"DFmode",
",",
"addr",
")",
";",
"<BUGE>",
"<BUGS>",
"emit_move_insn",
"(",
"gen_rtx_REG",
"(",
"DFmode",
",",
"<BUGE>",
"info",
"->",
"first_fp_reg_save",
"+",
"i",
... |
GCC | rs6000 | MD | next_suggestion | CPU | 625,975 | [
"<STR_LIT>",
")"
] | [
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")"
] |
GCC | arm | CPP | stmt_completion | CPU | 625,976 | [
"p",
")",
";"
] | [
"_",
"_",
"arm_vcvtmq_m_s16_f16",
"(",
"int16x8_t",
"_",
"_",
"inactive",
",",
"float16x8_t",
"_",
"_",
"a",
",",
"mve_pred16_t",
"_",
"_",
"p",
")",
"{",
"return",
"_",
"_",
"builtin_mve_vcvtmq_m_sv8hi",
"(",
"_",
"_",
"inactive",
",",
"_",
"_",
"a",
... |
LLVM | PowerPC | CPP | code_generation | CPU | 625,977 | [
"const",
"MCFixupKindInfo",
"&",
"getFixupKindInfo",
"(",
"MCFixupKind",
"Kind",
")",
"const",
"override",
"{",
"const",
"static",
"MCFixupKindInfo",
"InfosBE",
"[",
"PPC",
"::",
"NumTargetFixupKinds",
"]",
"=",
"{",
"{",
"<STR_LIT>",
"fixup_ppc_br24",
"<STR_LIT>",
... | [
"Get",
"information",
"on",
"a",
"fixup",
"kind",
"."
] |
LLVM | TVM | CPP | stmt_completion | Virtual ISA | 625,978 | [
")",
";"
] | [
"llvm",
"::",
"for_each",
"(",
"Changes",
",",
"[",
"&",
"]",
"(",
"const",
"std",
"::",
"pair",
"<",
"Change",
",",
"std",
"::",
"string",
">",
"&",
"v",
")",
"{",
"printElem",
"(",
"OS",
",",
"v",
".",
"first",
")",
";",
"OS",
"<<",
"<STR_LIT... |
GCC | rs6000 | CPP | code_generation | CPU | 625,979 | [
"int",
"rs6000_store_data_bypass_p",
"(",
"rtx_insn",
"*",
"out_insn",
",",
"rtx_insn",
"*",
"in_insn",
")",
"{",
"rtx",
"out_set",
",",
"in_set",
";",
"rtx",
"out_pat",
",",
"in_pat",
";",
"rtx",
"out_exp",
",",
"in_exp",
";",
"int",
"i",
",",
"j",
";",... | [
"Given",
"that",
"there",
"exists",
"at",
"least",
"one",
"variable",
"that",
"is",
"set",
"(",
"produced",
")",
"by",
"OUT_INSN",
"and",
"read",
"(",
"consumed",
")",
"by",
"IN_INSN",
",",
"return",
"true",
"iff",
"IN_INSN",
"represents",
"one",
"or",
"... |
GCC | aarch64 | CPP | program_repair | CPU | 625,980 | [
"<FIXS>",
"error",
"(",
"<STR_LIT>",
"invalid protection type (%qs) in %<target(\\\"branch-protection",
"<STR_LIT>",
"<FIXE>"
] | [
"<STR_LIT>",
" attribute",
"<STR_LIT>",
")",
";",
"break",
";",
"case",
"AARCH64_PARSE_INVALID_ARG",
":",
"<BUGS>",
"error",
"(",
"<STR_LIT>",
"invalid protection type (\\\"%s\\\") in %<target(\\\"branch-protection",
"<STR_LIT>",
"<BUGE>",
"<STR_LIT>",
"=\\\")%> pragma or attribu... |
GCC | rs6000 | CPP | next_suggestion | CPU | 625,981 | [
"else",
"tem",
"=",
"simplify_gen_subreg",
"(",
"reg_mode",
",",
"x",
",",
"BLKmode",
",",
"i",
"*",
"GET_MODE_SIZE",
"(",
"reg_mode",
")",
")",
";"
] | [
"static",
"void",
"rs6000_move_block_from_reg",
"(",
"int",
"regno",
",",
"rtx",
"x",
",",
"int",
"nregs",
")",
"{",
"int",
"i",
";",
"machine_mode",
"reg_mode",
"=",
"TARGET_32BIT",
"?",
"SImode",
":",
"DImode",
";",
"if",
"(",
"nregs",
"==",
"<NUM_LIT>",... |
LLVM | MSP430 | CPP | code_generation | MPU | 625,982 | [
"void",
"MSP430InstrInfo",
"::",
"storeRegToStackSlot",
"(",
"MachineBasicBlock",
"&",
"MBB",
",",
"MachineBasicBlock",
"::",
"iterator",
"MI",
",",
"unsigned",
"SrcReg",
",",
"bool",
"isKill",
",",
"int",
"FrameIdx",
",",
"const",
"TargetRegisterClass",
"*",
"RC"... | [
"Store",
"the",
"specified",
"register",
"of",
"the",
"given",
"register",
"class",
"to",
"the",
"specified",
"stack",
"frame",
"index",
"."
] |
GCC | s390 | CPP | stmt_completion | MPU | 625,983 | [
"value",
")",
";"
] | [
"extern",
"_",
"_",
"inline",
"void",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"_",
"TM_non_transactional_store",
"(",
"void",
"*",
"const",
"addr",
",",
... |
LLVM | Mips | CPP | stmt_completion | CPU | 625,984 | [
"<STR_LIT>",
")",
";"
] | [
"getTargetStreamer",
"(",
")",
".",
"emitDirectiveSetMips2",
"(",
")",
";",
"break",
";",
"case",
"Mips",
"::",
"FeatureMips3",
":",
"selectArch",
"(",
"<STR_LIT>",
"mips3",
"<STR_LIT>",
")",
";",
"getTargetStreamer",
"(",
")",
".",
"emitDirectiveSetMips3",
"(",... |
LLVM | ARM64 | TD | next_suggestion | CPU | 625,985 | [
"}"
] | [
"class",
"PrefetchLiteral",
"<",
"bits",
"<",
"<NUM_LIT>",
">",
"opc",
",",
"bit",
"V",
",",
"string",
"asm",
",",
"list",
"<",
"dag",
">",
"pat",
">",
":",
"I",
"<",
"(",
"outs",
")",
",",
"(",
"ins",
"prfop",
":",
"$",
"Rt",
",",
"am_ldrlit",
... |
LLVM | CJG | CPP | next_suggestion | CPU | 625,986 | [
"SelectCode",
"(",
"Node",
")",
";"
] | [
"assert",
"(",
"Node",
"->",
"getValueType",
"(",
"<NUM_LIT>",
")",
"==",
"MVT",
"::",
"i32",
")",
";",
"int",
"FI",
"=",
"cast",
"<",
"FrameIndexSDNode",
">",
"(",
"Node",
")",
"->",
"getIndex",
"(",
")",
";",
"SDValue",
"TFI",
"=",
"CurDAG",
"->",
... |
GCC | aarch64 | MD | next_suggestion | CPU | 625,987 | [
"<STR_LIT>",
")"
] | [
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")"
] |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 625,988 | [
"}"
] | [
"std",
"::",
"set",
"<",
"unsigned",
">",
"SUColors",
";",
"if",
"(",
"CurrentColoring",
"[",
"SU",
"->",
"NodeNum",
"]",
"<=",
"(",
"int",
")",
"DAGSize",
")",
"continue",
";",
"for",
"(",
"SDep",
"&",
"SuccDep",
":",
"SU",
"->",
"Succs",
")",
"{"... |
GCC | i386 | CPP | stmt_completion | CPU | 625,989 | [
"_",
"v16hi",
")",
"_",
"_",
"B",
",",
"(",
"_",
"_",
"mmask16",
")",
"-",
"<NUM_LIT>",
")",
";"
] | [
"return",
"(",
"_",
"_",
"m256h",
")",
"_",
"_",
"builtin_ia32_vpermi2varhi256_mask",
"(",
"(",
"_",
"_",
"v16hi",
")",
"_",
"_",
"A",
",",
"(",
"_",
"_",
"v16hi",
")",
"_",
"_",
"I",
",",
"(",
"_"
] |
GCC | aarch64 | CPP | next_suggestion | CPU | 625,990 | [
"}"
] | [
"vcopy_laneq_p8",
"(",
"poly8x8_t",
"_",
"_",
"a",
",",
"const",
"int",
"_",
"_",
"lane1",
",",
"poly8x16_t",
"_",
"_",
"b",
",",
"const",
"int",
"_",
"_",
"lane2",
")",
"{",
"return",
"_",
"_",
"aarch64_vset_lane_any",
"(",
"_",
"_",
"aarch64_vget_lan... |
LLVM | AArch64 | CPP | stmt_completion | CPU | 625,991 | [
"(",
")",
";"
] | [
"if",
"(",
"!",
"N",
")",
"return",
"false",
";",
"uint64_t",
"TotalOffs",
"=",
"<NUM_LIT>",
";",
"MVT",
"VT",
"=",
"TLI",
".",
"getPointerTy",
"(",
"DL",
")",
";",
"for",
"(",
"gep_type_iterator",
"GTI",
"=",
"gep_type_begin",
"(",
"I",
")",
",",
"E... |
GCC | aarch64 | MD | stmt_completion | CPU | 625,992 | [
")",
")"
] | [
"(",
"umax",
":",
"GPI",
"(",
"match_operand",
":",
"GPI",
"<NUM_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"GPI",
"<NUM_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
"<STR_LIT>",
"{",
"if",
"(",
"aarch64_sve_cnt_immediate",
"(",
"operands",
"[",
"<NUM_LI... |
GCC | pru | CPP | code_generation | CPU | 625,993 | [
"const",
"char",
"*",
"pru_output_signed_cbranch_zeroop2",
"(",
"rtx",
"*",
"operands",
",",
"bool",
"is_near",
")",
"{",
"static",
"char",
"buf",
"[",
"<NUM_LIT>",
"]",
";",
"enum",
"rtx_code",
"code",
"=",
"GET_CODE",
"(",
"operands",
"[",
"<NUM_LIT>",
"]"... | [
"Optimized",
"version",
"of",
"pru_output_signed_cbranch_ubyteop2",
"for",
"constant",
"zero",
"second",
"operand",
"."
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 625,994 | [
"let",
"opNewValue",
"=",
"<NUM_LIT>",
";"
] | [
"def",
"A2_subh_h16_ll",
":",
"HInst",
"<",
"(",
"outs",
"IntRegs",
":",
"$",
"Rd32",
")",
",",
"(",
"ins",
"IntRegs",
":",
"$",
"Rt32",
",",
"IntRegs",
":",
"$",
"Rs32",
")",
",",
"<STR_LIT>",
",",
"tc_679309b8",
",",
"TypeALU64",
">",
",",
"Enc_bd6... |
GCC | i386 | CPP | stmt_completion | CPU | 625,995 | [
",",
"NULL_TREE",
")",
";"
] | [
"ftype",
"=",
"ix86_get_builtin_func_type",
"(",
"FLOAT128_FTYPE_FLOAT128",
")",
";",
"decl",
"=",
"add_builtin_function",
"(",
"<STR_LIT>",
"__builtin_fabsq",
"<STR_LIT>",
",",
"ftype",
",",
"IX86_BUILTIN_FABSQ",
",",
"BUILT_IN_MD",
",",
"<STR_LIT>",
"__fabstf2",
"<STR... |
LLVM | Sparc | CPP | code_generation | CPU | 625,996 | [
"const",
"TargetRegisterClass",
"*",
"SparcRegisterInfo",
"::",
"getPointerRegClass",
"(",
"const",
"MachineFunction",
"&",
"MF",
",",
"unsigned",
"Kind",
")",
"const",
"{",
"return",
"Subtarget",
".",
"is64Bit",
"(",
")",
"?",
"&",
"<STR_LIT>",
"::",
"<STR_LIT>... | [
"getPointerRegClass",
"-",
"Returns",
"a",
"TargetRegisterClass",
"used",
"for",
"pointer",
"values",
"."
] |
LLVM | ARM | CPP | next_suggestion | CPU | 625,997 | [
"}"
] | [
"switch",
"(",
"Opcode",
")",
"{",
"case",
"ARM",
"::",
"VMULS",
":",
"case",
"ARM",
"::",
"VMULfd",
":",
"case",
"ARM",
"::",
"VMULfq",
":",
"case",
"ARM",
"::",
"VMULD",
":",
"case",
"ARM",
"::",
"VMULslfd",
":",
"case",
"ARM",
"::",
"VMULslfq",
... |
LLVM | AArch64 | TD | stmt_completion | CPU | 625,998 | [
"Zt",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"sz",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"nregs",
";",
"let",
"Inst",
"{",
"<NU... |
LLVM | PowerPC | TD | program_repair | CPU | 625,999 | [
"<FIXS>",
"def",
":",
"Pat",
"(",
"atomic_fence",
"(",
"imm",
")",
",",
"(",
"imm",
")",
")",
",",
"(",
"SYNC",
"<NUM_LIT>",
")",
">",
",",
"Requires",
"[",
"IsNotBookE",
"]",
">",
";",
"def",
":",
"Pat",
"(",
"atomic_fence",
"(",
"imm",
")",
","... | [
"def",
":",
"Pat",
"(",
"f64",
"(",
"fextend",
"f32",
":",
"$",
"src",
")",
")",
",",
"(",
"COPY_TO_REGCLASS",
"$",
"src",
",",
"F8RC",
")",
">",
";",
"<BUGS>",
"def",
":",
"Pat",
"(",
"atomic_fence",
"(",
"imm",
")",
",",
"(",
"imm",
")",
")",... |
Subsets and Splits
No community queries yet
The top public SQL queries from the community will appear here once available.