Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
GCC
mips
CPP
stmt_completion
CPU
626,200
[ ")", ")", "==", "<NUM_LIT>", ";" ]
[ "if", "(", "regs_ever_live", "[", "<NUM_LIT>", "]", "||", "current_function_profile", ")", "return", "<NUM_LIT>", ";", "return_type", "=", "DECL_RESULT", "(", "current_function_decl", ")", ";", "if", "(", "TARGET_MIPS16", "&&", "mips16_hard_float", "&&", "!", "agg...
LLVM
Hexagon
TD
next_suggestion
DSP
626,201
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "let", "offsetBits", "=", "!", "if", "(", "!", "eq", "(", "ImmOpStr", ",", "<STR_LIT>", ")", ",", "offset", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ",", "!", "if", "(", "!", "eq", "(", "ImmOpStr", ",", "<STR_LIT>", ")", ",", "offset", "{", "<NUM_L...
LLVM
AArch64
TD
next_suggestion
CPU
626,202
[ "}" ]
[ "let", "RenderMethod", "=", "<STR_LIT>", ";", "let", "PredicateMethod", "=", "<STR_LIT>", "#", "Low", "#", "<STR_LIT>", "#", "High", "#", "<STR_LIT>", ";" ]
LLVM
Hexagon
TD
next_suggestion
DSP
626,203
[ "let", "isPredicable", "=", "<NUM_LIT>", ";" ]
[ "def", "A2_tfrp", ":", "HInst", "<", "(", "outs", "DoubleRegs", ":", "$", "Rdd32", ")", ",", "(", "ins", "DoubleRegs", ":", "$", "Rss32", ")", ",", "<STR_LIT>", ",", "tc_5a2711e5", ",", "TypeALU32_2op", ">", ",", "PredNewRel", "{", "let", "BaseOpcode", ...
LLVM
ARM
TD
next_suggestion
CPU
626,204
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "offset", "{", "<NUM_LIT>", "}", ";" ]
[ "def", "_POST", ":", "AI3ldstidx", "<", "op", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "(", "outs", "GPR", ":", "$", "Rt", ",", "GPR", ":", "$", "Rn_wb", ")", ",", "(", "ins", "addr_offset_none", ":", "$", "addr", ",", "am3offset", ":", "$", "offse...
GCC
nds32
CPP
stmt_completion
CPU
626,205
[ "<STR_LIT>", ";" ]
[ "else", "operands", "[", "<NUM_LIT>", "]", "=", "GEN_INT", "(", "<NUM_LIT>", ")", ";", "snprintf", "(", "pattern", ",", "sizeof", "(", "pattern", ")", ",", "<STR_LIT>", "pop25\\t%%0, %%1", "<STR_LIT>", ")", ";", "}", "else", "{", "int", "pop_en4_only_p", "...
LLVM
AMDGPU
CPP
next_suggestion
GPU
626,206
[ "}" ]
[ "static", "MachineInstr", "*", "findFirstPredicateSetterFrom", "(", "MachineBasicBlock", "&", "MBB", ",", "MachineBasicBlock", "::", "iterator", "I", ")", "{", "while", "(", "I", "!=", "MBB", ".", "begin", "(", ")", ")", "{", "--", "I", ";", "MachineInstr", ...
LLVM
Mips
CPP
code_generation
CPU
626,207
[ "MipsSubtarget", "&", "MipsSubtarget", "::", "initializeSubtargetDependencies", "(", "StringRef", "CPU", ",", "StringRef", "FS", ",", "const", "TargetMachine", "&", "TM", ")", "{", "std", "::", "string", "CPUName", "=", "<STR_LIT>", "::", "<STR_LIT>", "(", "TM",...
[ "initializeSubtargetDependencies", "-", "Initializes", "using", "a", "CPU", ",", "a", "TuneCPU", ",", "and", "feature", "string", "so", "that", "we", "can", "use", "initializer", "lists", "for", "subtarget", "initialization", "." ]
LLVM
AArch64
CPP
stmt_completion
CPU
626,208
[ "<STR_LIT>", "xray_sled_", "<STR_LIT>", ",", "true", ")", ";" ]
[ "void", "AArch64AsmPrinter", "::", "EmitSled", "(", "const", "MachineInstr", "&", "MI", ",", "SledKind", "Kind", ")", "{", "static", "const", "int8_t", "NoopsInSledCount", "=", "<NUM_LIT>", ";", "OutStreamer", "->", "emitCodeAlignment", "(", "<NUM_LIT>", ")", ";...
LLVM
Hexagon
TD
stmt_completion
DSP
626,209
[ "<STR_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "addrMode", "=", "PostInc", ";", "let", "accessSize", "=", "HalfWordAccess", ";", "let", "mayLoad", "=", "<NUM_LIT>", ";", "let", "Constraints", "=" ]
LLVM
Hexagon
CPP
program_repair
DSP
626,210
[ "<FIXS>", "Register", "DR", "=", "UseI", "->", "getOperand", "(", "<NUM_LIT>", ")", ".", "getReg", "(", ")", ";", "<FIXE>" ]
[ "continue", ";", "if", "(", "UseI", "->", "isPHI", "(", ")", ")", "{", "assert", "(", "!", "UseI", "->", "getOperand", "(", "<NUM_LIT>", ")", ".", "getSubReg", "(", ")", ")", ";", "<BUGS>", "unsigned", "DR", "=", "UseI", "->", "getOperand", "(", "<...
LLVM
AMDGPU
CPP
next_suggestion
GPU
626,211
[ "Op", "->", "EndLoc", "=", "E", ";" ]
[ "auto", "Op", "=", "std", "::", "make_unique", "<", "AMDGPUOperand", ">", "(", "Register", ",", "AsmParser", ")", ";", "Op", "->", "Reg", ".", "RegNo", "=", "RegNo", ";", "Op", "->", "Reg", ".", "Mods", "=", "Modifiers", "(", ")", ";", "Op", "->", ...
LLVM
Hexagon
TD
next_suggestion
DSP
626,212
[ "let", "opExtentBits", "=", "<NUM_LIT>", ";" ]
[ "def", "J4_cmpeqn1_t_jumpnv_nt", ":", "HInst", "<", "(", "outs", ")", ",", "(", "ins", "IntRegs", ":", "$", "Ns8", ",", "n1Const", ":", "$", "n1", ",", "b30_2Imm", ":", "$", "Ii", ")", ",", "<STR_LIT>", ",", "tc_bd8382d1", ",", "TypeNCJ", ">", ",", ...
LLVM
AMDGPU
CPP
code_generation
GPU
626,213
[ "bool", "SILowerControlFlow", "::", "runOnMachineFunction", "(", "MachineFunction", "&", "MF", ")", "{", "const", "GCNSubtarget", "&", "ST", "=", "MF", ".", "getSubtarget", "<", "GCNSubtarget", ">", "(", ")", ";", "TII", "=", "ST", ".", "getInstrInfo", "(", ...
[ "runOnMachineFunction", "-", "Emit", "the", "function", "body", "." ]
GCC
rs6000
CPP
code_generation
CPU
626,214
[ "static", "void", "replace_swapped_load_constant", "(", "swap_web_entry", "*", "insn_entry", ",", "rtx", "swap_insn", ")", "{", "struct", "df_insn_info", "*", "insn_info", "=", "DF_INSN_INFO_GET", "(", "swap_insn", ")", ";", "rtx_insn", "*", "load_insn", ";", "df_...
[ "Given", "that", "SWAP_INSN", "represents", "a", "swap", "of", "a", "load", "of", "a", "constant", "vector", "value", ",", "replace", "with", "a", "single", "instruction", "that", "loads", "a", "swapped", "variant", "of", "the", "original", "constant", ".", ...
LLVM
AArch64
CPP
program_repair
CPU
626,215
[ "<FIXS>", "SM", "(", "*", "this", ")", "{", "}", "<FIXE>" ]
[ "public", ":", "AArch64AsmPrinter", "(", "TargetMachine", "&", "TM", ",", "std", "::", "unique_ptr", "MCStreamer", ">", "Streamer", ")", ":", "AsmPrinter", "(", "TM", ",", "std", "::", "move", "(", "Streamer", ")", ")", ",", "MCInstLowering", "(", "OutCont...
GCC
arm
CPP
program_repair
CPU
626,216
[ "<FIXS>", "if", "(", "ARM_DOUBLEWORD_ALIGN", "&&", "fix", "->", "fix_size", "==", "<NUM_LIT>", "&&", "mp", "->", "fix_size", "!=", "<NUM_LIT>", ")", "<FIXE>" ]
[ "{", "<BUGS>", "if", "(", "TARGET_REALLY_IWMMXT", "&&", "fix", "->", "fix_size", "==", "<NUM_LIT>", "&&", "mp", "->", "fix_size", "!=", "<NUM_LIT>", ")", "<BUGE>", "return", "NULL", ";", "elsemin_mp", "=", "mp", ";" ]
LLVM
X86
CPP
next_suggestion
CPU
626,217
[ "SDValue", "Ops", "[", "]", "=", "{", "LN", "->", "getChain", "(", ")", ",", "LN", "->", "getBasePtr", "(", ")", "}", ";" ]
[ "EVT", "VT", "=", "N", "->", "getValueType", "(", "<NUM_LIT>", ")", ";", "const", "TargetLowering", "&", "TLI", "=", "DAG", ".", "getTargetLoweringInfo", "(", ")", ";", "APInt", "KnownUndef", ",", "KnownZero", ";", "APInt", "DemandedElts", "=", "APInt", ":...
LLVM
ARM
CPP
next_suggestion
CPU
626,218
[ "}" ]
[ "const", "TargetOperandInfo", "*", "OpInfo", "=", "ARMInsts", "[", "Opcode", "]", ".", "OpInfo", ";", "assert", "(", "NumOps", ">=", "<NUM_LIT>", "&&", "(", "OpInfo", "[", "<NUM_LIT>", "]", ".", "RegClass", "==", "ARM", "::", "DPRRegClassID", "||", "OpInfo...
LLVM
Mips
CPP
stmt_completion
CPU
626,219
[ ")", "return", "true", ";" ]
[ "if", "(", "(", "MO", ".", "getType", "(", ")", ")", "!=", "MachineOperand", "::", "MO_Immediate", ")", "return", "true", ";", "O", "<<", "<STR_LIT>", "<NUM_LIT>", "<STR_LIT>", "<<", "StringRef", "(", "utohexstr", "(", "MO", ".", "getImm", "(", ")", ")...
LLVM
Hexagon
TD
next_suggestion
DSP
626,220
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Pv4", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
[ "class", "Enc_865390", ":", "OpcodeHexagon", "{", "bits", "<", "<NUM_LIT>", ">", "Ii", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Ii", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "bits", "<", "<NUM_LIT>", ">", "Pv4", ";" ]
GCC
arm
MD
stmt_completion
CPU
626,221
[ ")", ")" ]
[ "<STR_LIT>", "(", "and", "(", "match_code", "<STR_LIT>", ")", "(", "match_test", "<STR_LIT>", ")" ]
LLVM
SPIRV
CPP
next_suggestion
Virtual ISA
626,222
[ "}" ]
[ "bool", "SPIRVAsmPrinter", "::", "doInitialization", "(", "Module", "&", "M", ")", "{", "ModuleSectionsEmitted", "=", "false", ";", "return", "AsmPrinter", "::", "doInitialization", "(", "M", ")", ";" ]
GCC
h8300
CPP
program_repair
MPU
626,223
[ "<FIXS>", "h8sx_classify_shift", "(", "machine_mode", "mode", ",", "enum", "rtx_code", "code", ",", "rtx", "op", ")", "<FIXE>" ]
[ "enum", "h8sx_shift_type", "<BUGS>", "h8sx_classify_shift", "(", "enum", "machine_mode", "mode", ",", "enum", "rtx_code", "code", ",", "rtx", "op", ")", "<BUGE>", "{", "if", "(", "!", "TARGET_H8300SX", ")", "return", "H8SX_SHIFT_NONE", ";" ]
LLVM
ARM
TD
next_suggestion
CPU
626,224
[ "return", "(", "ScalarVT", "=", "=", "MVT", ":", ":", "i16", "|", "|", "ScalarVT", "=", "=", "MVT", ":", ":", "f16", ")", "&", "&", "St", "-", ">", "getAlignment", "(", ")", ">", "=", "<NUM_LIT>", ";" ]
[ "}", "]", ">", ";", "def", "aligned_pre_truncmaskedstvi16", ":", "PatFrag", "<", "(", "ops", "node", ":", "$", "val", ",", "node", ":", "$", "base", ",", "node", ":", "$", "offset", ",", "node", ":", "$", "pred", ")", ",", "(", "pre_truncmaskedst", ...
LLVM
Patmos
CPP
stmt_completion
VLIW
626,225
[ "(", ")", ";" ]
[ "MCAsmLexer", "&", "getLexer", "(", ")", "const", "{", "return", "Parser", ".", "getLexer" ]
GCC
microblaze
MD
next_suggestion
MPU
626,226
[ "(", "match_test", "<STR_LIT>", ")", ")", ")" ]
[ "<STR_LIT>", "(", "and", "(", "match_code", "<STR_LIT>", ")" ]
LLVM
PowerPC
TD
program_repair
CPU
626,227
[ "<FIXS>", "def", "LWAUX", ":", "XForm_1", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "(", "outs", "G8RC", ":", "$", "rD", ",", "ptr_rc", ":", "$", "ea_result", ")", ",", "<FIXE>" ]
[ "<STR_LIT>", ",", "LdStLHAU", ",", "[", "]", ">", ",", "RegConstraint", "<STR_LIT>", ">", ",", "NoEncode", "<STR_LIT>", ">", ";", "<BUGS>", "def", "LWAUX", ":", "XForm_1", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "(", "outs", "G8RC", ":", "$", "rD", ",", "p...
LLVM
SHUXI
CPP
stmt_completion
CPU
626,228
[ "getKillRegState", "(", "isKill", ")", ")", ";" ]
[ "BuildMI", "(", "MBB", ",", "MI", ",", "DL", ",", "get", "(", "<STR_LIT>", "::", "<STR_LIT>", ")", ")", ".", "addReg", "(", "SrcReg", "," ]
LLVM
R600
CPP
stmt_completion
GPU
626,229
[ ".", "getImm", "(", ")", ";" ]
[ "void", "getLiteral", "(", "MachineInstr", "*", "MI", ",", "std", "::", "vector", "<", "int64_t", ">", "&", "Lits", ")", "const", "{", "unsigned", "LiteralRegs", "[", "]", "=", "{", "AMDGPU", "::", "ALU_LITERAL_X", ",", "AMDGPU", "::", "ALU_LITERAL_Y", "...
LLVM
M68k
CPP
next_suggestion
MPU
626,230
[ "return", "true", ";" ]
[ "bool", "M68kInstrInfo", "::", "getStackSlotRange", "(", "const", "TargetRegisterClass", "*", "RC", ",", "unsigned", "SubIdx", ",", "unsigned", "&", "Size", ",", "unsigned", "&", "Offset", ",", "const", "MachineFunction", "&", "MF", ")", "const", "{", "Size", ...
LLVM
ARM
CPP
program_repair
CPU
626,231
[ "<FIXS>", "static", "bool", "CC_ARM_APCS_Custom_f64", "(", "unsigned", "&", "ValNo", ",", "MVT", "&", "ValVT", ",", "MVT", "&", "LocVT", ",", "<FIXE>", "<FIXS>", "static", "bool", "CC_ARM_AAPCS_Custom_f64", "(", "unsigned", "&", "ValNo", ",", "MVT", "&", "Va...
[ "#", "include", "<STR_LIT>", "llvm/Support/MathExtras.h", "<STR_LIT>", "using", "namespace", "llvm", ";", "<BUGS>", "static", "bool", "CC_ARM_APCS_Custom_f64", "(", "unsigned", "&", "ValNo", ",", "MVT", "&", "ValVT", ",", "MVT", "&", "LocVT", ",", "<BUGE>", "CCV...
LLVM
Hexagon
TD
stmt_completion
DSP
626,232
[ "<NUM_LIT>", ";" ]
[ "def", "A2_vadduhs", ":", "HInst", "<", "(", "outs", "DoubleRegs", ":", "$", "Rdd32", ")", ",", "(", "ins", "DoubleRegs", ":", "$", "Rss32", ",", "DoubleRegs", ":", "$", "Rtt32", ")", ",", "<STR_LIT>", ",", "tc_779080bf", ",", "TypeALU64", ">", ",", ...
GCC
loongarch
CPP
next_suggestion
CPU
626,233
[ "}" ]
[ "extern", "_", "_", "inline", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "_", "m256i", "_", "_", "lasx_xvsle_bu", "(", "_", "_", "m256i", "_", "<NUM_LIT...
LLVM
AArch64
CPP
stmt_completion
CPU
626,234
[ "MVT", "::", "i32", ")", ";" ]
[ "<STR_LIT>", "::", "<STR_LIT>", "CondCode", ",", "Alternative", "=", "<STR_LIT>", "::", "<STR_LIT>", ";", "CondCode", "=", "FPCCToA64CC", "(", "CC", ",", "Alternative", ")", ";", "SDValue", "A64cc", "=", "DAG", ".", "getConstant", "(", "CondCode", ",", "MVT"...
LLVM
AMDGPU
CPP
next_suggestion
GPU
626,235
[ "LLVM_DEBUG", "(", "dbgs", "(", ")", "<<", "<STR_LIT>", "Added edge to: ", "<STR_LIT>", ";", "DAG", "->", "dumpNode", "(", "*", "SUnitB", ")", ";", ")", ";" ]
[ "auto", "StageA", "=", "PipelineOrder", "[", "i", "]", ";", "for", "(", "int", "j", "=", "i", "+", "<NUM_LIT>", ";", "j", "<", "(", "int", ")", "PipelineOrder", ".", "size", "(", ")", ";", "j", "++", ")", "{", "auto", "StageB", "=", "PipelineOrde...
GCC
h8300
MD
stmt_completion
MPU
626,236
[ "match_code", "<STR_LIT>", ")" ]
[ "(", "and", "(" ]
LLVM
AArch64
TD
next_suggestion
CPU
626,237
[ "let", "PredicateMethod", "=", "<STR_LIT>", "#", "width", "#", "<STR_LIT>", ";" ]
[ "class", "LogicalShifterOperand", "<", "int", "width", ">", ":", "AsmOperandClass", "{", "let", "SuperClasses", "=", "[", "ShifterOperand", "]", ";", "let", "Name", "=", "<STR_LIT>", "#", "width", ";" ]
LLVM
Hexagon
CPP
next_suggestion
DSP
626,238
[ "case", "Hexagon", "::", "Sched", "::", "tc_ef84f62f", ":" ]
[ "case", "Hexagon", "::", "Sched", "::", "tc_41d5298e", ":", "case", "Hexagon", "::", "Sched", "::", "tc_5ba5997d", ":", "case", "Hexagon", "::", "Sched", "::", "tc_84df2cd3", ":", "case", "Hexagon", "::", "Sched", "::", "tc_87735c3b", ":", "case", "Hexagon",...
LLVM
Mips
TD
next_suggestion
CPU
626,239
[ "InstrItinClass", "Itinerary", "=", "itin", ";" ]
[ "dag", "OutOperandList", "=", "(", "outs", "FGROpnd", ":", "$", "fd", ")", ";", "dag", "InOperandList", "=", "(", "ins", "FGROpnd", ":", "$", "fs", ",", "FGROpnd", ":", "$", "ft", ")", ";", "string", "AsmString", "=", "!", "strconcat", "(", "instr_as...
GCC
arm
MD
stmt_completion
CPU
626,240
[ "<STR_LIT>", ")", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>" ]
LLVM
Hexagon
CPP
stmt_completion
DSP
626,241
[ "::", "i32", ")", ";" ]
[ "SDValue", "Value", "=", "ST", "->", "getValue", "(", ")", ";", "SDNode", "*", "OffsetNode", "=", "Offset", ".", "getNode", "(", ")", ";", "int32_t", "Val", "=", "cast", "<", "ConstantSDNode", ">", "(", "OffsetNode", ")", "->", "getSExtValue", "(", ")"...
LLVM
Hexagon
CPP
code_generation
DSP
626,242
[ "HexagonSubtarget", "&", "HexagonSubtarget", "::", "initializeSubtargetDependencies", "(", "StringRef", "CPU", ",", "StringRef", "FS", ")", "{", "static", "std", "::", "map", "<", "StringRef", ",", "Hexagon", "::", "ArchEnum", ">", "CpuTable", "{", "{", "<STR_LI...
[ "initializeSubtargetDependencies", "-", "Initializes", "using", "a", "CPU", ",", "a", "TuneCPU", ",", "and", "feature", "string", "so", "that", "we", "can", "use", "initializer", "lists", "for", "subtarget", "initialization", "." ]
GCC
rs6000
MD
next_suggestion
CPU
626,243
[ "<STR_LIT>" ]
[ "(", "unspec", ":", "CC", "[", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", "UNSPEC_MOVESI_TO_CR", ")", ")", "]" ]
GCC
aarch64
CPP
next_suggestion
CPU
626,244
[ "return", "true", ";" ]
[ "static", "bool", "aarch64_handle_attr_cpu", "(", "const", "char", "*", "str", ")", "{", "const", "struct", "processor", "*", "tmp_cpu", "=", "NULL", ";", "enum", "aarch64_parse_opt_result", "parse_res", "=", "aarch64_parse_cpu", "(", "str", ",", "&", "tmp_cpu",...
LLVM
PowerPC
TD
program_repair
CPU
626,245
[ "<FIXS>", "DISP_3SLOTS_1C", ",", "DISP_3SLOTS_1C", "]", ",", "<FIXE>" ]
[ "def", ":", "InstRW", "[", "P9_ALU_2C", ",", "P9_ALU_2C", ",", "IP_EXEC_1C", ",", "IP_EXEC_1C", ",", "<BUGS>", "DISP_1C", ",", "DISP_1C", ",", "DISP_1C", ",", "DISP_1C", ",", "DISP_1C", ",", "DISP_1C", "]", ",", "<BUGE>", "(", "instrsMTCRF", ",", "MTCRF8" ...
LLVM
X86
CPP
stmt_completion
CPU
626,246
[ "MVT", "::", "v4i32", ":", "MVT", "::", "v4f32", ";" ]
[ "Offset", "=", "Ptr", ".", "getConstantOperandVal", "(", "<NUM_LIT>", ")", ";", "Ptr", "=", "Ptr", ".", "getOperand", "(", "<NUM_LIT>", ")", ";", "}", "else", "{", "return", "SDValue", "(", ")", ";", "}", "SDValue", "Chain", "=", "LD", "->", "getChain"...
GCC
i386
CPP
program_repair
CPU
626,247
[ "<FIXS>", "{", "if", "(", "!", "TARGET_64BIT", ")", "cum", "->", "nregs", "=", "<NUM_LIT>", ";", "cum", "->", "maybe_vaarg", "=", "true", ";", "}", "<FIXE>" ]
[ "{", "next_param", "=", "TREE_CHAIN", "(", "param", ")", ";", "if", "(", "next_param", "==", "<NUM_LIT>", "&&", "TREE_VALUE", "(", "param", ")", "!=", "void_type_node", ")", "<BUGS>", "cum", "->", "nregs", "=", "<NUM_LIT>", ";", "<BUGE>", "}", "}", "if",...
GCC
h8300
CPP
program_repair
MPU
626,248
[ "<FIXS>", "fputs", "(", "cond_string", "(", "GET_CODE", "(", "x", ")", ")", ",", "file", ")", ";", "<FIXE>", "<FIXS>", "fputs", "(", "cond_string", "(", "reverse_condition", "(", "GET_CODE", "(", "x", ")", ")", ")", ",", "file", ")", ";", "<FIXE>" ]
[ "}", "break", ";", "case", "'", "j", "'", ":", "<BUGS>", "asm_fprintf", "(", "file", ",", "cond_string", "(", "GET_CODE", "(", "x", ")", ")", ")", ";", "<BUGE>", "break", ";", "case", "'", "k", "'", ":", "<BUGS>", "asm_fprintf", "(", "file", ",", ...
GCC
ia64
CPP
code_generation
CPU
626,249
[ "void", "ia64_expand_vecint_cmov", "(", "rtx", "operands", "[", "]", ")", "{", "machine_mode", "mode", "=", "GET_MODE", "(", "operands", "[", "<NUM_LIT>", "]", ")", ";", "enum", "rtx_code", "code", "=", "GET_CODE", "(", "operands", "[", "<NUM_LIT>", "]", "...
[ "Emit", "an", "integral", "vector", "conditional", "move", "." ]
LLVM
SystemZ
CPP
stmt_completion
CPU
626,250
[ ",", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ",", "DAG", ".", "getConstant", "(", "<NUM_LIT>", ",", "DL", ",", "MVT", "::", "i32", ")", ")", ";" ]
[ "SDLoc", "DL", "(", "Op", ")", ";", "return", "DAG", ".", "getNode", "(", "ISD", "::", "INSERT_VECTOR_ELT", ",", "DL", ",", "Op", ".", "getValueType", "(", ")", ",", "DAG", ".", "getUNDEF", "(", "Op", ".", "getValueType", "(", ")", ")" ]
LLVM
ARM
CPP
next_suggestion
CPU
626,251
[ "SDValue", "And", "=", "DAG", ".", "getNode", "(", "ISD", "::", "AND", ",", "DL", ",", "MVT", "::", "i32", ",", "N0", "->", "getOperand", "(", "<NUM_LIT>", ")", ",", "DAG", ".", "getConstant", "(", "C1", ">>", "C2", ",", "DL", ",", "MVT", "::", ...
[ "if", "(", "!", "C2", "||", "C2", ">=", "<NUM_LIT>", ")", "return", "SDValue", "(", ")", ";", "if", "(", "LeftShift", ")", "C1", "&=", "(", "-", "<NUM_LIT>", "U", "<<", "C2", ")", ";", "else", "C1", "&=", "(", "-", "<NUM_LIT>", "U", ">>", "C2",...
GCC
xtensa
CPP
stmt_completion
MPU
626,252
[ "!=", "<NUM_LIT>", ";" ]
[ "static", "bool", "xtensa_tls_symbol_p", "(", "rtx", "x", ")", "{", "if", "(", "!", "targetm", ".", "have_tls", ")", "return", "false", ";", "return", "GET_CODE", "(", "x", ")", "==", "SYMBOL_REF", "&&", "SYMBOL_REF_TLS_MODEL", "(", "x", ")" ]
LLVM
ARM
CPP
stmt_completion
CPU
626,253
[ "Succ", ")", ")", "{" ]
[ "MachineInstr", "*", "End", "=", "LoLoop", ".", "End", ";", "MachineBasicBlock", "*", "MBB", "=", "End", "->", "getParent", "(", ")", ";", "unsigned", "Opc", "=", "LoLoop", ".", "IsTailPredicationLegal", "(", ")", "?", "ARM", "::", "MVE_LETP", ":", "ARM"...
GCC
vax
MD
stmt_completion
CPU
626,254
[ "<STR_LIT>", ")", ")", ")", "]" ]
[ "(", "neg", ":", "HI", "(", "match_operand", ":", "HI", "<NUM_LIT>", "<STR_LIT>" ]
LLVM
SystemZ
CPP
stmt_completion
CPU
626,255
[ "(", ")", ";" ]
[ "MBB", "=", "LoopMBB", ";", "BuildMI", "(", "MBB", ",", "DL", ",", "TII", "->", "get", "(", "<STR_LIT>", "::", "<STR_LIT>", ")", ",", "OldVal", ")", ".", "addReg", "(", "OrigVal", ")", ".", "addMBB", "(", "StartMBB", ")", ".", "addReg", "(", "Dest"...
LLVM
PowerPC
CPP
next_suggestion
CPU
626,256
[ "case", "MVT", "::", "f64", ":" ]
[ "if", "(", "!", "VT", ".", "isSimple", "(", ")", ")", "return", "false", ";", "switch", "(", "VT", ".", "getSimpleVT", "(", ")", ".", "SimpleTy", ")", "{", "case", "MVT", "::", "f32", ":" ]
GCC
v850
CPP
stmt_completion
MPU
626,257
[ "RV_REGNUM", ")", ";" ]
[ "return", "gen_rtx_REG", "(", "mode", "," ]
GCC
aarch64
CPP
stmt_completion
CPU
626,258
[ ")", ";" ]
[ "void", "aarch64_simd_lane_bounds", "(", "rtx", "operand", ",", "HOST_WIDE_INT", "low", ",", "HOST_WIDE_INT", "high", ",", "const_tree", "exp", ")", "{", "HOST_WIDE_INT", "lane", ";", "gcc_assert", "(", "CONST_INT_P", "(", "operand", ")" ]
GCC
loongarch
CPP
next_suggestion
CPU
626,259
[ "return", "(", "value", ">=", "low", "&&", "value", "<=", "high", ")", ";" ]
[ "if", "(", "!", "CONST_INT_P", "(", "elem0", ")", ")", "return", "false", ";", "value", "=", "INTVAL", "(", "elem0", ")", ";" ]
GCC
powerpcspe
CPP
stmt_completion
CPU
626,260
[ "=", "flags", ";" ]
[ "const", "char", "*", "symname", ";", "default_encode_section_info", "(", "decl", ",", "rtl", ",", "first", ")", ";", "if", "(", "!", "MEM_P", "(", "rtl", ")", ")", "return", ";", "symbol", "=", "XEXP", "(", "rtl", ",", "<NUM_LIT>", ")", ";", "if", ...
LLVM
X86
CPP
next_suggestion
CPU
626,261
[ "return", "TLSOffset", ";" ]
[ "char", "*", "X86JITInfo", "::", "allocateThreadLocalMemory", "(", "size_t", "size", ")", "{", "TLSOffset", "-=", "size", ";" ]
LLVM
X86
TD
stmt_completion
CPU
626,262
[ "dst", ",", "GR64", ":", "$", "src", ")", ",", "<NUM_LIT>", ">", ";" ]
[ "def", ":", "InstAlias", "<", "<STR_LIT>", ",", "(", "MOV64toPQIrr", "VR128", ":", "$" ]
LLVM
SystemZ
TD
stmt_completion
CPU
626,263
[ "R2", ";" ]
[ "field", "bits", "<", "<NUM_LIT>", ">", "Inst", ";", "field", "bits", "<", "<NUM_LIT>", ">", "SoftFail", "=", "<NUM_LIT>", ";", "bits", "<", "<NUM_LIT>", ">", "V1", ";", "bits", "<", "<NUM_LIT>", ">", "R2", ";", "bits", "<", "<NUM_LIT>", ">", "R3", "...
LLVM
ARM
TD
next_suggestion
CPU
626,264
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "class", "MVE_VSHLL_imm", "<", "string", "iname", ",", "string", "suffix", ",", "bit", "U", ",", "bit", "th", ",", "Operand", "immtype", ",", "list", "<", "dag", ">", "pattern", "=", "[", "]", ">", ":", "MVE_shift_imm", "<", "(", "outs", "MQPR", ":",...
LLVM
Hexagon
CPP
stmt_completion
DSP
626,265
[ "Bits", ")", ";" ]
[ "uint32_t", "Lower6", "=", "static_cast", "<", "uint32_t", ">", "(", "Value", ">>", "Alignment", ")", "&", "<NUM_LIT>", ";", "int64_t", "Bits", ";", "bool", "Success", "=", "Extender", "->", "getOperand", "(", "<NUM_LIT>", ")", ".", "getExpr", "(", ")", ...
LLVM
Mips
CPP
stmt_completion
CPU
626,266
[ "::", "AFL_REG_32", ";" ]
[ "if", "(", "FpABI", "==", "FpABIKind", "::", "XX", ")", "return", "(", "uint8_t", ")", "Mips" ]
GCC
arm
CPP
stmt_completion
CPU
626,267
[ "const", "int", "_", "_", "b", ")", "{" ]
[ "vqshluq_n_s64", "(", "int64x2_t", "_", "_", "a", "," ]
LLVM
Hexagon
TD
next_suggestion
DSP
626,268
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Qs4", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Vv32", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Vv32", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "bits", "<", "<NUM_LIT>", ">", "Qs4", ";" ]
GCC
aarch64
MD
program_repair
CPU
626,269
[ "<FIXS>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", "<FIXE>" ]
[ "<STR_LIT>", "<BUGS>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", "<BUGE>", ")", "(", "define_insn", "<STR_LIT>" ]
LLVM
Hexagon
TD
next_suggestion
DSP
626,270
[ "let", "Uses", "=", "[", "USR", "]", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", ...
GCC
mep
CPP
code_generation
CPU
626,271
[ "static", "bool", "mep_get_intrinsic_insn", "(", "int", "intrinsic", "ATTRIBUTE_UNUSED", ",", "const", "struct", "cgen_insn", "*", "*", "insn_ptr", "ATTRIBUTE_UNUSED", ")", "{", "int", "i", ";", "i", "=", "mep_intrinsic_insn", "[", "intrinsic", "]", ";", "while"...
[ "See", "if", "any", "implementation", "of", "INTRINSIC", "is", "available", "to", "the", "current", "function", ".", "If", "so", ",", "store", "the", "most", "general", "implementation", "in", "*", "INSN_PTR", "and", "return", "true", ".", "Return", "false",...
LLVM
SystemZ
CPP
stmt_completion
CPU
626,272
[ ")", "{" ]
[ "SystemZElimCompare", "(", ")", ":", "MachineFunctionPass", "(", "ID" ]
LLVM
Mips
CPP
stmt_completion
CPU
626,273
[ "(", "N", ",", "Ty", ",", "DAG", ")", ";" ]
[ "EVT", "Ty", "=", "Op", ".", "getValueType", "(", ")", ";", "if", "(", "getTargetMachine", "(", ")", ".", "getRelocationModel", "(", ")", "!=", "Reloc", "::", "PIC_", "&&", "!", "Subtarget", ".", "isABI_N64", "(", ")", ")", "return", "getAddrNonPIC" ]
GCC
ia64
CPP
code_generation
CPU
626,274
[ "static", "tree", "ia64_gimplify_va_arg", "(", "tree", "valist", ",", "tree", "type", ",", "gimple_seq", "*", "pre_p", ",", "gimple_seq", "*", "post_p", ")", "{", "if", "(", "pass_va_arg_by_reference", "(", "type", ")", ")", "{", "tree", "ptrtype", "=", "b...
[ "Implement", "va_arg", "." ]
LLVM
X86
TD
program_repair
CPU
626,275
[ "<FIXS>", "(", "v8i64", "immAllZerosV", ")", ",", "<FIXE>" ]
[ "def", ":", "Pat", "(", "v8i64", "(", "vselect", "(", "xor", "VK8", ":", "$", "mask", ",", "(", "v8i1", "immAllOnesV", ")", ")", ",", "<BUGS>", "(", "bc_v8i64", "(", "v16i32", "immAllZerosV", ")", ")", ",", "<BUGE>", "(", "v8i64", "VR512", ":", "$"...
LLVM
ARM
TD
next_suggestion
CPU
626,276
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "imm", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "bit_28", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "I...
LLVM
DLX
CPP
stmt_completion
CPU
626,277
[ ")", ";" ]
[ "MCSymbol", "*", "DLXMCInstLower", "::", "GetBlockAddressSymbol", "(", "const", "MachineOperand", "&", "MO", ")", "const", "{", "return", "Printer", ".", "GetBlockAddressSymbol", "(", "MO", ".", "getBlockAddress", "(", ")" ]
LLVM
MSP430
CPP
next_suggestion
MPU
626,278
[ "}" ]
[ "}", "case", "ISD", "::", "LOAD", ":", "if", "(", "tryIndexedLoad", "(", "Node", ")", ")", "return", ";", "break", ";", "case", "ISD", "::", "ADD", ":", "if", "(", "tryIndexedBinOp", "(", "Node", ",", "Node", "->", "getOperand", "(", "<NUM_LIT>", ")"...
GCC
i386
MD
next_suggestion
CPU
626,279
[ "}" ]
[ "if", "(", "crtl", "-", ">", "args", ".", "pops_args", ")", "{", "rtx", "popc", "=", "GEN_INT", "(", "crtl", "-", ">", "args", ".", "pops_args", ")", "emit_jump_insn", "(", "gen_simple_return_pop_internal", "(", "popc", ")", ")", "DONE" ]
LLVM
X86
CPP
program_repair
CPU
626,280
[ "<FIXS>", "{", "ISD", "::", "SADDSAT", ",", "MVT", "::", "v2i64", ",", "{", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", "}", "}", ",", "{", "ISD", "::", "SADDSAT", ",", "MVT", "::", "v4i32", ",", "{", "<NUM_LIT>", ",", "<NUM_LI...
[ "{", "ISD", "::", "CTTZ", ",", "MVT", "::", "v4i32", ",", "{", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", "}", "}", ",", "{", "ISD", "::", "CTTZ", ",", "MVT", "::", "v8i16", ",", "{", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NU...
LLVM
PIC16
CPP
next_suggestion
MPU
626,281
[ "}" ]
[ "static", "std", "::", "string", "getAutosSectionName", "(", "const", "std", "::", "string", "&", "Func", ")", "{", "std", "::", "string", "Func1", "=", "addPrefix", "(", "Func", ")", ";", "std", "::", "string", "tag", "=", "getTagName", "(", "AUTOS_SECT...
LLVM
Hexagon
TD
next_suggestion
DSP
626,282
[ "let", "isExtentSigned", "=", "<NUM_LIT>", ";" ]
[ "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", "accessSize", "=", "ByteAccess", ";", "let", "mayLoad", "=", "<NUM_LIT>", ";", "let", "Uses", "=", "[", "GP", "]", ";", "let", "BaseOpcode", "=", "<STR_LIT>", ...
LLVM
RV16K
CPP
stmt_completion
Virtual ISA
626,283
[ "(", ")", "const", "{" ]
[ "const", "MCExpr", "*", "getImm" ]
LLVM
AArch64
CPP
stmt_completion
CPU
626,284
[ "AArch64 Conditional Compares", "<STR_LIT>", ";" ]
[ "const", "char", "*", "getPassName", "(", ")", "const", "override", "{", "return", "<STR_LIT>" ]
GCC
rs6000
CPP
code_generation
CPU
626,285
[ "static", "void", "rs6000_darwin_file_start", "(", "void", ")", "{", "static", "const", "struct", "{", "const", "char", "*", "arg", ";", "const", "char", "*", "name", ";", "HOST_WIDE_INT", "if_set", ";", "}", "mapping", "[", "]", "=", "{", "{", "<STR_LIT...
[ "Output", "a", ".machine", "directive", "for", "the", "Darwin", "assembler", ",", "and", "call", "the", "generic", "start_file", "routine", "." ]
LLVM
Mips
CPP
stmt_completion
CPU
626,286
[ ".", "addMemOperand", "(", "MMO", ")", ";" ]
[ "if", "(", "Mips", "::", "CPU16RegsRegClass", ".", "hasSubClassEq", "(", "RC", ")", ")", "Opc", "=", "Mips", "::", "SwRxSpImmX16", ";", "assert", "(", "Opc", "&&", "<STR_LIT>", "Register class not handled!", "<STR_LIT>", ")", ";", "BuildMI", "(", "MBB", ",",...
LLVM
Blackfin
TD
next_suggestion
DSP
626,287
[ "}", "]", ",", "trailingZeros_xform", ">", ";" ]
[ "int64_t", "value", "=", "N", "-", ">", "getSExtValue", "(", ")", ";", "return", "value", "%", "<NUM_LIT>", "=", "=", "<NUM_LIT>", "&", "&", "isInt", "<", "<NUM_LIT>", ">", "(", "value", ")", ";", "}", "]", ">", ";", "def", "imm18m4", ":", "PatLeaf...
GCC
i386
CPP
program_repair
CPU
626,288
[ "<FIXS>", "hp", "=", "gen_reg_rtx", "(", "V4DImode", ")", ";", "<FIXE>", "<FIXS>", "emit_insn", "(", "gen_avx2_permv4di_1", "(", "hp", ",", "op", ",", "const2_rtx", ",", "GEN_INT", "(", "<NUM_LIT>", ")", ",", "const0_rtx", ",", "<FIXE>" ]
[ "emit_insn", "(", "gen_avx2_pshufbv32qi3", "(", "h", ",", "op", ",", "vperm", ")", ")", ";", "<BUGS>", "hp", "=", "gen_reg_rtx", "(", "V32QImode", ")", ";", "<BUGE>", "op", "=", "gen_lowpart", "(", "V4DImode", ",", "h", ")", ";", "<BUGS>", "emit_insn", ...
LLVM
Sparc
CPP
stmt_completion
CPU
626,289
[ "dl", ",", "MVT", "::", "f64", ",", "Int64Tmp", ")", ";" ]
[ "}", "SDValue", "FloatTmp", "=", "DAG", ".", "getNode", "(", "ISD", "::", "BITCAST", ",", "dl", ",", "floatVT", ",", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ")", ";", "return", "DAG", ".", "getNode", "(", "IntToFloatOpcode", ",", "dl", ",", "...
GCC
c6x
MD
next_suggestion
VLIW
626,290
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "zero_extend", ":", "SI", "(", "match_operand", ":", "HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "UNSPEC_REAL_MULT", ")", "]", "<STR_LIT>", "<STR_LIT>" ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
626,291
[ "case", "AMDGPU", "::", "BUFFER_LOAD_SBYTE_D16_HI_OFFEN", ":" ]
[ "case", "AMDGPU", "::", "BUFFER_LOAD_DWORDX2_OFFEN", ":", "return", "AMDGPU", "::", "BUFFER_LOAD_DWORDX2_OFFSET", ";", "case", "AMDGPU", "::", "BUFFER_LOAD_DWORDX3_OFFEN", ":", "return", "AMDGPU", "::", "BUFFER_LOAD_DWORDX3_OFFSET", ";", "case", "AMDGPU", "::", "BUFFER_...
LLVM
WDC65816
TD
stmt_completion
MPU
626,292
[ ",", "[", "]", ">", ";" ]
[ "def", "ORAdpindiriy", ":", "Group1", "<", "OpGrp1ORA", ",", "AddrModeGrp1DPIndirIdxY", ",", "(", "outs", "AccRegs", ":", "$", "dst", ")", ",", "(", "ins", "AccRegs", ":", "$", "src1", ",", "MEMdp", ":", "$", "src2", ",", "IndexYRegs", ":", "$", "src3"...
LLVM
Mips
CPP
stmt_completion
CPU
626,293
[ "MatchResult", ")", "{" ]
[ "bool", "MipsAsmParser", "::", "MatchAndEmitInstruction", "(", "SMLoc", "IDLoc", ",", "SmallVectorImpl", "<", "MCParsedAsmOperand", "*", ">", "&", "Operands", ",", "MCStreamer", "&", "Out", ")", "{", "MCInst", "Inst", ";", "unsigned", "Kind", ";", "unsigned", ...
LLVM
OR1K
CPP
stmt_completion
CPU
626,294
[ "PM", ")", "{" ]
[ "TargetPassConfig", "*", "OR1KTargetMachine", "::", "createPassConfig", "(", "PassManagerBase", "&" ]
GCC
c4x
CPP
next_suggestion
DSP
626,295
[ "}" ]
[ "tree", "endlink", "=", "void_list_node", ";", "lang_hooks", ".", "builtin_function", "(", "<STR_LIT>", "fast_ftoi", "<STR_LIT>", ",", "build_function_type", "(", "integer_type_node", ",", "tree_cons", "(", "NULL_TREE", ",", "double_type_node", ",", "endlink", ")", ...
LLVM
AArch64
CPP
program_repair
CPU
626,296
[ "<FIXS>", "bool", "StreamingCompatibleSVEMode", "=", "false", ",", "bool", "HasMinSize", "=", "false", ")", ";", "<FIXE>" ]
[ "unsigned", "MinSVEVectorSizeInBitsOverride", "=", "<NUM_LIT>", ",", "unsigned", "MaxSVEVectorSizeInBitsOverride", "=", "<NUM_LIT>", ",", "bool", "StreamingSVEMode", "=", "false", ",", "<BUGS>", "bool", "StreamingCompatibleSVEMode", "=", "false", ")", ";", "<BUGE>", "#"...
LLVM
ARM64
TD
stmt_completion
CPU
626,297
[ "FPR32", ">", ";" ]
[ "def", "LDRSpre_isel", ":", "LoadPreIdxPseudo", "<" ]
GCC
rs6000
CPP
program_repair
CPU
626,298
[ "<FIXS>", "if", "(", "!", "REG_P", "(", "SET_SRC", "(", "set", ")", ")", "||", "!", "fixed_reg_p", "(", "REGNO", "(", "SET_SRC", "(", "set", ")", ")", ")", ")", "RTX_FRAME_RELATED_P", "(", "set", ")", "=", "<NUM_LIT>", ";", "<FIXE>" ]
[ "{", "rtx", "set", "=", "XVECEXP", "(", "real", ",", "<NUM_LIT>", ",", "i", ")", ";", "<BUGS>", "RTX_FRAME_RELATED_P", "(", "set", ")", "=", "<NUM_LIT>", ";", "<BUGE>", "}", "RTX_FRAME_RELATED_P", "(", "insn", ")", "=", "<NUM_LIT>", ";", "return", "insn"...
LLVM
Hexagon
TD
next_suggestion
DSP
626,299
[ "let", "opExtentAlign", "=", "<NUM_LIT>", ";" ]
[ "let", "cofRelax1", "=", "<NUM_LIT>", ";", "let", "cofRelax2", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "Defs", "=", "[", "PC", "]", ";", "let", "InputType", "=", "<STR_LIT>", ";", "let", "BaseOpcode", "=", "<STR_LIT>", ";",...