Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
GCC
nios2
MD
stmt_completion
MPU
626,300
[ ")", "]", ")" ]
[ "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "set", "(", "mem", ":", "SI", "(", "plus", ":", "SI", "(", "match_dup", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", ")", ")", "(", "match_operand", ":", "S...
LLVM
Hexagon
CPP
code_generation
DSP
626,301
[ "MCInst", "HexagonInstrInfo", "::", "getNop", "(", ")", "const", "{", "static", "const", "MCInst", "Nop", "=", "MCInstBuilder", "(", "Hexagon", "::", "A2_nop", ")", ";", "return", "MCInstBuilder", "(", "Hexagon", "::", "BUNDLE", ")", ".", "addImm", "(", "<...
[ "Return", "the", "noop", "instruction", "to", "use", "for", "a", "noop", "." ]
GCC
arm
CPP
stmt_completion
CPU
626,302
[ "_", "a", ")", ";" ]
[ "return", "(", "int8x16_t", ")", "_", "_", "builtin_neon_vreinterpretv16qiv16qi", "(", "(", "int8x16_t", ")", "_" ]
GCC
mips
MD
stmt_completion
CPU
626,303
[ ")" ]
[ "(", "define_bypass", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>" ]
LLVM
Hexagon
TD
next_suggestion
DSP
626,304
[ "let", "opExtentBits", "=", "<NUM_LIT>", ";" ]
[ "let", "Uses", "=", "[", "P1", "]", ";", "let", "Defs", "=", "[", "P1", ",", "PC", "]", ";", "let", "BaseOpcode", "=", "<STR_LIT>", ";", "let", "isTaken", "=", "Inst", "{", "<NUM_LIT>", "}", ";", "let", "isExtendable", "=", "<NUM_LIT>", ";", "let",...
LLVM
AArch64
CPP
next_suggestion
CPU
626,305
[ "NumBytes", "=", "<NUM_LIT>", ";" ]
[ "case", "TargetOpcode", "::", "KILL", ":", "NumBytes", "=", "<NUM_LIT>", ";", "break", ";", "case", "TargetOpcode", "::", "STACKMAP", ":", "NumBytes", "=", "StackMapOpers", "(", "&", "MI", ")", ".", "getNumPatchBytes", "(", ")", ";", "assert", "(", "NumByt...
GCC
arm
CPP
program_repair
CPU
626,306
[ "<FIXS>", "ARM_FUSE_NOTHING", ",", "-", "<NUM_LIT>", "<FIXE>" ]
[ "false", ",", "false", ",", "false", ",", "<NUM_LIT>", ",", "<BUGS>", "ARM_FUSE_NOTHING", "<BUGE>", "}", ";", "const", "struct", "tune_params", "arm_cortex_a8_tune", "=" ]
GCC
arm
MD
next_suggestion
CPU
626,307
[ "<STR_LIT>" ]
[ "(", "define_expand", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "HF", "<NUM_LIT>", "<STR_LIT>", ")", "(", "abs", ":", "HF", "(", "match_operand", ":", "HF", "<NUM_LIT>", "<STR_LIT>", ")", ")", ")", "]" ]
LLVM
Lanai
CPP
stmt_completion
CPU
626,308
[ "<STR_LIT>", ":" ]
[ "SrcReg", "=", "MI", ".", "getOperand", "(", "<NUM_LIT>", ")", ".", "getReg", "(", ")", ";", "SrcReg2", "=", "Register", "(", ")", ";", "CmpMask", "=", "~", "<NUM_LIT>", ";", "CmpValue", "=", "MI", ".", "getOperand", "(", "<NUM_LIT>", ")", ".", "getI...
LLVM
Hexagon
CPP
stmt_completion
DSP
626,309
[ ",", "true", ")", ";" ]
[ "return", "CheckImmRange", "(", "<NUM_LIT>", "+", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "false", ",", "true" ]
LLVM
PowerPC
CPP
next_suggestion
CPU
626,310
[ "bool", "is31", "=", "needsFP", "(", "*", "MF", ")", ";" ]
[ "++", "NumPEReloadVSR", ";", "BuildMI", "(", "MBB", ",", "I", ",", "DL", ",", "TII", ".", "get", "(", "PPC", "::", "MFVSRD", ")", ",", "VSRContainingGPRs", "[", "Dst", "]", ".", "first", ")", ".", "addReg", "(", "TRI", "->", "getSubReg", "(", "Dst"...
LLVM
Hexagon
TD
next_suggestion
DSP
626,311
[ "let", "prefersSlot3", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
GCC
aarch64
CPP
stmt_completion
CPU
626,312
[ ")", ";" ]
[ "HOST_WIDE_INT", "off_val_1", ",", "off_val_3", ",", "base_off", ",", "new", "_", "off_1", ",", "new", "_", "off_3", ",", "stp_off_upper_limit", ",", "stp_off_lower_limit", ",", "msize", ";", "for", "(", "int", "i", "=", "<NUM_LIT>", ";", "i", "<", "<NUM_L...
GCC
i386
CPP
stmt_completion
CPU
626,313
[ "imm", ",", "(", "_", "_", "v8sf", ")", "_", "mm256_setzero_ps", "(", ")", ",", "(", "_", "_", "mmask8", ")", "-", "<NUM_LIT>", ")", ";" ]
[ "return", "(", "_", "_", "m256", ")", "_", "_", "builtin_ia32_shuf_f32x4_256_mask", "(", "(", "_", "_", "v8sf", ")", "_", "_", "A", ",", "(", "_", "_", "v8sf", ")", "_", "_", "B", ",", "_", "_" ]
GCC
sh
MD
program_repair
CPU
626,314
[ "<FIXS>", "<FIXE>", "<FIXS>", "return", "<STR_LIT>", "\t", "\t", "\t", "\t", "<STR_LIT>", "<STR_LIT>", "\t", "<STR_LIT>", "<STR_LIT>", "\t", "\t", "\t", "<STR_LIT>", "<STR_LIT>", "\t", "\t", "\t", "<STR_LIT>", "<STR_LIT>", "\t", "\t", "<STR_LIT>", "<STR_LIT>", ...
[ "(", "clobber", "(", "reg", ":", "SI", "R0_REG", ")", ")", "(", "clobber", "(", "reg", ":", "SI", "R1_REG", ")", ")", "]", "<STR_LIT>", "<BUGS>", "<STR_LIT>", "<BUGE>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "(", "define_expand"...
GCC
aarch64
MD
next_suggestion
CPU
626,315
[ ")" ]
[ "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", "VSRA", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]" ]
LLVM
SIC
CPP
next_suggestion
CPU
626,316
[ "}" ]
[ "assert", "(", "Opc", "&&", "<STR_LIT>", "Register class not handled!", "<STR_LIT>", ")", ";", "BuildMI", "(", "MBB", ",", "I", ",", "DL", ",", "get", "(", "Opc", ")", ",", "DestReg", ")", ".", "addFrameIndex", "(", "FI", ")", ".", "addImm", "(", "Offs...
GCC
i386
CPP
next_suggestion
CPU
626,317
[ "}" ]
[ "extern", "_", "_", "inline", "_", "_", "m512h", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm512_maskz_rsqrt_ph", "(", "_", "_", "mmask32", "_", "_", ...
LLVM
AArch64
TD
stmt_completion
CPU
626,318
[ ">", ";" ]
[ "def", ":", "Neon_Scalar3Same_cmp_V1_D_size_patterns", "<", "SETGE", ",", "FCMGEddd" ]
GCC
iq2000
CPP
next_suggestion
CPU
626,319
[ "dslots_number_nops", "=", "num_nops", ";" ]
[ "const", "char", "*", "iq2000_fill_delay_slot", "(", "const", "char", "*", "ret", ",", "enum", "delay_type", "type", ",", "rtx", "operands", "[", "]", ",", "rtx_insn", "*", "cur_insn", ")", "{", "rtx", "set_reg", ";", "machine_mode", "mode", ";", "rtx_insn...
GCC
arm
MD
stmt_completion
CPU
626,320
[ "<STR_LIT>", ")" ]
[ "(", "mult", ":", "SF", "(", "neg", ":", "SF", "(", "match_operand", ":", "SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "match_operand", ":", "SF", "\t", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "...
GCC
arm
CPP
stmt_completion
CPU
626,321
[ "<NUM_LIT>", ")", ";" ]
[ "if", "(", "mode", "==", "DImode", "||", "mode", "==", "DFmode", ")", "{", "if", "(", "code", "==", "CONST_INT", ")", "{", "HOST_WIDE_INT", "val", "=", "INTVAL", "(", "index", ")", ";", "if", "(", "TARGET_LDRD", ")", "return", "IN_RANGE", "(", "val",...
LLVM
Mips
CPP
stmt_completion
CPU
626,322
[ ":" ]
[ "case", "ELF", "::", "R_MICROMIPS_HI16", ":", "case", "ELF", "::", "R_MIPS_LO16", ":", "case", "ELF", "::", "R_MIPS16_LO16", ":", "case", "ELF", "::", "R_MICROMIPS_LO16", ":", "return", "true", ";", "case", "ELF", "::", "R_MIPS_32", ":", "if", "(", "cast",...
LLVM
Hexagon
CPP
next_suggestion
DSP
626,323
[ "return", "(", "(", "F", ">>", "<STR_LIT>", "::", "<STR_LIT>", ")", "&", "<STR_LIT>", "::", "<STR_LIT>", ")", "==", "OperandNum", ";" ]
[ "bool", "HexagonInstrInfo", "::", "isOperandExtended", "(", "const", "MachineInstr", "&", "MI", ",", "unsigned", "OperandNum", ")", "const", "{", "const", "uint64_t", "F", "=", "MI", ".", "getDesc", "(", ")", ".", "TSFlags", ";" ]
GCC
i386
MD
program_repair
CPU
626,324
[ "<FIXS>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "<FIXE>", "<FIXS>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "<FIXE>", "<FIXS>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "<FIXE>" ]
[ "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "<STR_LIT>", ")", "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "<BUGS>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "<BUGE>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT...
GCC
i386
CPP
next_suggestion
CPU
626,325
[ "}" ]
[ "extern", "_", "_", "inline", "_", "_", "m512i", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm512_cvt_roundps_epu64", "(", "_", "_", "m256", "_", "_", ...
GCC
i386
CPP
stmt_completion
CPU
626,326
[ "A", ",", "(", "_", "_", "v4sf", ")", "_", "_", "B", ",", "_", "_", "R", ")", ";" ]
[ "extern", "_", "_", "inline", "_", "_", "m128", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_fnmadd_round_ss", "(", "_", "_", "m128", "_", "_", "W", ...
GCC
mips
CPP
code_generation
CPU
626,327
[ "static", "void", "mips_autovectorize_vector_sizes", "(", "vector_sizes", "*", "sizes", ")", "{", "if", "(", "ISA_HAS_MSA", ")", "sizes", "->", "safe_push", "(", "<NUM_LIT>", ")", ";", "}" ]
[ "Implement", "TARGET_VECTORIZE_AUTOVECTORIZE_VECTOR_SIZES", "." ]
LLVM
ARM
CPP
stmt_completion
CPU
626,328
[ ")", ";" ]
[ "setAttributeItem", "(", "THUMB_ISA_use", ",", "Allowed", ",", "false", ")", ";", "setAttributeItem", "(", "Virtualization_use", ",", "AllowTZ", ",", "false", ")", ";", "break", ";", "case", "ARM", "::", "ArchKind", "::", "ARMV6M", ":", "setAttributeItem", "("...
LLVM
Mips
CPP
stmt_completion
CPU
626,329
[ "->", "getStartLoc", "(", ")", ";" ]
[ "break", ";", "case", "Match_Success", ":", "{", "if", "(", "processInstruction", "(", "Inst", ",", "IDLoc", ",", "Instructions", ")", ")", "return", "true", ";", "for", "(", "unsigned", "i", "=", "<NUM_LIT>", ";", "i", "<", "Instructions", ".", "size", ...
GCC
powerpcspe
MD
next_suggestion
CPU
626,330
[ "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "CC", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "unspec_volatile", ":", "CC", "[", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", "UNSPECV_HTM_TSR", ")", ...
GCC
arm
MD
stmt_completion
CPU
626,331
[ "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "set", "(", "match_operand", ":", "MVE_2", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "unspec", ":", "MVE_2", "[", "(", "match_operand", ":", "MVE_2", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "MVE_2", "<NUM_LIT>" ]
GCC
aarch64
CPP
code_generation
CPU
626,332
[ "enum", "aarch64_symbol_type", "aarch64_classify_symbol", "(", "rtx", "x", ",", "rtx", "offset", ")", "{", "if", "(", "GET_CODE", "(", "x", ")", "==", "LABEL_REF", ")", "{", "switch", "(", "aarch64_cmodel", ")", "{", "case", "AARCH64_CMODEL_LARGE", ":", "ret...
[ "Return", "the", "method", "that", "should", "be", "used", "to", "access", "SYMBOL_REF", "or", "LABEL_REF", "X", "." ]
LLVM
ARM
TD
stmt_completion
CPU
626,333
[ ";" ]
[ "class", "MemRegQOffsetAsmOperand", "<", "int", "shift", ">", ":", "AsmOperandClass", "{", "let", "Name", "=", "<STR_LIT>", "#", "shift", "#", "<STR_LIT>", ";", "let", "PredicateMethod", "=", "<STR_LIT>", "#", "shift", "#", "<STR_LIT>", ";", "let", "RenderMeth...
LLVM
Hexagon
CPP
next_suggestion
DSP
626,334
[ "return", "BaseT", "::", "getUserCost", "(", "U", ",", "Operands", ")", ";" ]
[ "const", "LoadInst", "*", "LI", "=", "dyn_cast", "<", "const", "LoadInst", ">", "(", "CI", "->", "getOperand", "(", "<NUM_LIT>", ")", ")", ";", "return", "LI", "&&", "LI", "->", "hasOneUse", "(", ")", ";", "}", ";", "if", "(", "const", "CastInst", ...
GCC
ia64
MD
program_repair
CPU
626,335
[ "<FIXS>", "[", "(", "set", "(", "match_operand", ":", "DF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "DF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "]", "<FIXE>" ]
[ "}", "<STR_LIT>", "*", "movdf_internal", "<STR_LIT>", "nonimmediate_operand", "<STR_LIT>", "=", "f", ",", "f", ",", "m", ",", "*", "r", ",", "f", ",", "*", "r", ",", "*", "r", ",", "m", "<STR_LIT>", "general_operand", "<STR_LIT>", "fG", ",", "m", ",", ...
GCC
rx
MD
next_suggestion
CPU
626,336
[ "rtx", "str2", "=", "gen_rtx_REG", "(", "SImode", ",", "<NUM_LIT>", ")" ]
[ "(", "match_operand", ":", "BLK", "<NUM_LIT>", "<STR_LIT>", ")", "]", "UNSPEC_CMPSTRN", ")", ")", "(", "use", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", ")", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", ")", "]", "<STR_LIT>...
GCC
rs6000
CPP
next_suggestion
CPU
626,337
[ "FOR_EACH_VEC_SAFE_ELT", "(", "branch_islands", ",", "ix", ",", "bi", ")", "if", "(", "function_name", "==", "bi", "->", "function_name", ")", "return", "<NUM_LIT>", ";" ]
[ "static", "int", "no_previous_def", "(", "tree", "function_name", ")", "{", "branch_island", "*", "bi", ";", "unsigned", "ix", ";" ]
GCC
i386
CPP
next_suggestion
CPU
626,338
[ "if", "(", "REG_P", "(", "x", ")", "&&", "(", "REX_INT_REGNO_P", "(", "REGNO", "(", "x", ")", ")", "||", "REX_SSE_REGNO_P", "(", "REGNO", "(", "x", ")", ")", "||", "REX2_INT_REGNO_P", "(", "REGNO", "(", "x", ")", ")", ")", ")", "return", "true", ...
[ "bool", "x86_extended_reg_mentioned_p", "(", "rtx", "insn", ")", "{", "subrtx_iterator", "::", "array_type", "array", ";", "FOR_EACH_SUBRTX", "(", "iter", ",", "array", ",", "INSN_P", "(", "insn", ")", "?", "PATTERN", "(", "insn", ")", ":", "insn", ",", "N...
LLVM
Hexagon
CPP
stmt_completion
DSP
626,339
[ ")", ";" ]
[ "MachineBasicBlock", "::", "iterator", "I", ",", "NextI", ",", "NonPHI", "=", "B", "->", "getFirstNonPHI", "(", ")", ";", "for", "(", "I", "=", "B", "->", "begin", "(", ")", ";", "I", "!=", "NonPHI", ";", "I", "=", "NextI", ")", "{", "NextI", "="...
GCC
s390
CPP
next_suggestion
MPU
626,340
[ "if", "(", "type", "==", "s390_builtin_types", "[", "BT_BV8HI", "]", ")", "return", "<STR_LIT>", "U6__bools", "<STR_LIT>", ";" ]
[ "type", "=", "TYPE_MAIN_VARIANT", "(", "type", ")", ";", "if", "(", "TREE_CODE", "(", "type", ")", "!=", "VOID_TYPE", "&&", "TREE_CODE", "(", "type", ")", "!=", "BOOLEAN_TYPE", "&&", "TREE_CODE", "(", "type", ")", "!=", "INTEGER_TYPE", "&&", "TREE_CODE", ...
LLVM
Hexagon
TD
stmt_completion
DSP
626,341
[ "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "addrMode", "=", "PostInc", ";", "let", "accessSize", "=", "ByteAccess", ";", "let", "may...
GCC
mips
CPP
next_suggestion
CPU
626,342
[ "return", "true", ";" ]
[ "static", "bool", "r10k_protected_bb_p", "(", "basic_block", "bb", ",", "sbitmap", "protected_bbs", ")", "{", "edge_iterator", "ei", ";", "edge", "e", ";", "FOR_EACH_EDGE", "(", "e", ",", "ei", ",", "bb", "->", "preds", ")", "if", "(", "!", "single_succ_p"...
GCC
arm
MD
stmt_completion
CPU
626,343
[ "<STR_LIT>", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>" ]
LLVM
PowerPC
CPP
next_suggestion
CPU
626,344
[ "OW", "->", "WriteZeros", "(", "Count", "%", "<NUM_LIT>", ")", ";" ]
[ "uint64_t", "NumNops", "=", "Count", "/", "<NUM_LIT>", ";", "for", "(", "uint64_t", "i", "=", "<NUM_LIT>", ";", "i", "!=", "NumNops", ";", "++", "i", ")", "OW", "->", "write32", "(", "<NUM_LIT>", ")", ";" ]
LLVM
AArch64
CPP
next_suggestion
CPU
626,345
[ "}" ]
[ "const", "<STR_LIT>", "::", "<STR_LIT>", "*", "Reg", "=", "<STR_LIT>", "::", "<STR_LIT>", "(", "Val", ")", ";", "if", "(", "Reg", "&&", "Reg", "->", "Writeable", "&&", "Reg", "->", "haveFeatures", "(", "STI", ".", "getFeatureBits", "(", ")", ")", ")", ...
LLVM
Hexagon
TD
stmt_completion
DSP
626,346
[ "=", "<STR_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "CextOpcode", "=", "<STR_LIT>", ";", "let", "InputType" ]
LLVM
X86
CPP
stmt_completion
CPU
626,347
[ "Scale", ",", "SDValue", "&", "Index", ",", "SDValue", "&", "Disp", ",", "SDValue", "&", "Segment", ")", "{" ]
[ "bool", "X86DAGToDAGISel", "::", "TryFoldLoad", "(", "SDNode", "*", "P", ",", "SDValue", "N", ",", "SDValue", "&", "Base", ",", "SDValue", "&" ]
GCC
arm
CPP
next_suggestion
CPU
626,348
[ "return", "type", ";" ]
[ "unsigned", "long", "type", "=", "ARM_FT_UNKNOWN", ";", "tree", "a", ";", "tree", "attr", ";", "gcc_assert", "(", "TREE_CODE", "(", "current_function_decl", ")", "==", "FUNCTION_DECL", ")", ";", "if", "(", "optimize", ">", "<NUM_LIT>", "&&", "(", "TREE_NOTHR...
LLVM
Hexagon
CPP
next_suggestion
DSP
626,349
[ "}", "else", "{" ]
[ "if", "(", "MI", ".", "getOpcode", "(", ")", "==", "Hexagon", "::", "ADJCALLSTACKDOWN", ")", "{", "}", "else", "if", "(", "MI", ".", "getOpcode", "(", ")", "==", "Hexagon", "::", "ADJCALLSTACKUP", ")", "{" ]
LLVM
X86
CPP
program_repair
CPU
626,350
[ "<FIXS>", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "{", "<FIXE>", "<FIXS>", "MCSymbol", "*", "Sym", "=", "OutContext", ".", "GetOrCreateSymbol", "(", "Name", ".", "str", "(", ")", ")", ";", "FnStubs", ".", "insert", "(", "Sym", ")", ";", "return", ...
[ "Name", "+=", "<STR_LIT>", "$non_lazy_ptr", "<STR_LIT>", ";", "HiddenGVStubs", "[", "Name", ".", "str", "(", ")", "]", "=", "StringRef", "(", "Name", ".", "data", "(", ")", ",", "Name", ".", "size", "(", ")", "-", "<NUM_LIT>", ")", ";", "break", ";",...
LLVM
ARM
TD
next_suggestion
CPU
626,351
[ "}" ]
[ "def", "VLD3LNq16", ":", "VLD3LN", "<", "<NUM_LIT>", ",", "{", "?", ",", "?", ",", "<NUM_LIT>", ",", "<NUM_LIT>", "}", ",", "<STR_LIT>", ">", "{", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "lane", "{", "<NUM_LIT>", "-", "<NUM_LIT>", ...
GCC
mips
MD
stmt_completion
CPU
626,352
[ "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", "(", "eq_attr" ]
GCC
visium
MD
stmt_completion
Virtual ISA
626,353
[ "<NUM_LIT>", "]", ")" ]
[ "[", "(", "const_int", "<NUM_LIT>", ")", "]", "{", "visium_split_cbranch", "(", "GET_CODE", "(", "operands", "[", "<NUM_LIT>", "]", ")", ",", "XEXP", "(", "operands", "[", "<NUM_LIT>", "]", ",", "<NUM_LIT>", ")", ",", "XEXP", "(", "operands", "[", "<NUM_...
LLVM
Hexagon
CPP
next_suggestion
DSP
626,354
[ "}" ]
[ "Regs", "[", "R", "]", "=", "true", ";", "}", "int", "F", "=", "Regs", ".", "find_first", "(", ")", ";", "if", "(", "F", "!=", "Hexagon", "::", "D8", ")", "return", "true", ";", "while", "(", "F", ">=", "<NUM_LIT>", ")", "{", "int", "N", "=",...
LLVM
Hexagon
CPP
stmt_completion
DSP
626,355
[ ";" ]
[ "Set", ".", "erase", "(", "V", ")", ";", "return", "V" ]
GCC
nios2
MD
stmt_completion
MPU
626,356
[ "<STR_LIT>", ")" ]
[ "(", "and", "(", "match_code" ]
LLVM
ARM
CPP
stmt_completion
CPU
626,357
[ ",", "OptLevel", ")", ")", ";" ]
[ "PM", ".", "add", "(", "createARMISelDag", "(", "*", "this" ]
LLVM
X86
CPP
next_suggestion
CPU
626,358
[ "}" ]
[ "SDValue", "SrcPtr", "=", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ";", "const", "Value", "*", "DstSV", "=", "cast", "<", "SrcValueSDNode", ">", "(", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ")", "->", "getValue", "(", ")", ";", "const", ...
LLVM
AMDGPU
CPP
next_suggestion
GPU
626,359
[ "EmitLinkage", "(", "GV", ",", "GVSym", ")", ";" ]
[ "GVSym", "->", "redefineIfPossible", "(", ")", ";", "if", "(", "GVSym", "->", "isDefined", "(", ")", "||", "GVSym", "->", "isVariable", "(", ")", ")", "report_fatal_error", "(", "<STR_LIT>", "symbol '", "<STR_LIT>", "+", "Twine", "(", "GVSym", "->", "getNa...
GCC
rs6000
CPP
stmt_completion
CPU
626,360
[ "context", "*", "ctxt", ")", "{" ]
[ "rtl_opt_pass", "*", "make_pass_analyze_swaps", "(", "gcc", "::" ]
LLVM
Mips
CPP
stmt_completion
CPU
626,361
[ ")", "==", "Triple", "::", "mips64", ")", ")", "{" ]
[ "if", "(", "(", "TheTriple", ".", "getArch", "(", ")", "==", "Triple", "::", "mips", ")", "||", "(", "TheTriple", ".", "getArch", "(", ")", "==", "Triple", "::", "mips64", ")", ")", "IsLittleEndian", "=", "false", ";", "if", "(", "(", "TheTriple", ...
GCC
pru
CPP
code_generation
CPU
626,362
[ "static", "bool", "pru_valid_const_ubyte_offset", "(", "machine_mode", "mode", ",", "HOST_WIDE_INT", "offset", ")", "{", "bool", "valid", "=", "UBYTE_INT", "(", "offset", ")", ";", "if", "(", "valid", "&&", "GET_MODE_SIZE", "(", "mode", ")", ">", "GET_MODE_SIZ...
[ "Return", "true", "if", "given", "xbbo", "constant", "OFFSET", "is", "valid", "." ]
GCC
aarch64
CPP
next_suggestion
CPU
626,363
[ "default", ":" ]
[ "case", "E_DImode", ":", "return", "gen_loadwb_pairdi_di", "(", "base", ",", "base", ",", "reg", ",", "reg2", ",", "GEN_INT", "(", "adjustment", ")", ",", "GEN_INT", "(", "UNITS_PER_WORD", ")", ")", ";", "case", "E_DFmode", ":", "return", "gen_loadwb_pairdf_...
LLVM
AMDGPU
CPP
next_suggestion
GPU
626,364
[ "return", "<NUM_LIT>", ";" ]
[ "}", "for", "(", "unsigned", "i", "=", "<NUM_LIT>", ",", "e", "=", "ExitingMBBs", ".", "size", "(", ")", ";", "i", "<", "e", ";", "++", "i", ")", "mergeLoopbreakBlock", "(", "ExitingMBBs", "[", "i", "]", ",", "ExitBlk", ")", ";", "for", "(", "uns...
GCC
i386
MD
next_suggestion
CPU
626,365
[ "(", "const_string", "<STR_LIT>", ")", ")", ")" ]
[ "(", "const_string", "<STR_LIT>", ")", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "const_string", "<STR_LIT>", ")", "]" ]
LLVM
X86
CPP
program_repair
CPU
626,366
[ "<FIXS>", "MachinePointerInfo", "::", "getFixedStack", "(", "DAG", ".", "getMachineFunction", "(", ")", ",", "FI", ")", ")", ";", "<FIXE>" ]
[ "SDValue", "FIN", "=", "DAG", ".", "getFrameIndex", "(", "FI", ",", "getPointerTy", "(", "DAG", ".", "getDataLayout", "(", ")", ")", ")", ";", "SDValue", "Val", "=", "DAG", ".", "getLoad", "(", "ValVT", ",", "dl", ",", "Chain", ",", "FIN", ",", "<B...
LLVM
R600
TD
stmt_completion
GPU
626,367
[ ";" ]
[ "def", "LITERAL", ":", "InstFlag", "<", "<STR_LIT>", ">" ]
GCC
iq2000
MD
next_suggestion
CPU
626,368
[ "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")" ]
[ "[", "(", "parallel", "[", "(", "set", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "call", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
Hexagon
TD
next_suggestion
DSP
626,369
[ "}" ]
[ "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "Uses", "=", "[", "P1", "]", ";", "let", "Defs", "=", "[", "P1", ",", "PC", "]", ";", "let", "BaseOpcode", "=", "<STR_LIT>", ";", "let", "isTaken", "=", "Inst", "{", "<NUM_LIT>", "}", ";", "let", "i...
GCC
ia64
MD
stmt_completion
CPU
626,370
[ ")", ")" ]
[ "[", "(", "set", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "plus", ":", "DI", "(", "plus", ":", "DI", "(", "mult", ":", "DI", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "mat...
LLVM
AArch64
TD
stmt_completion
CPU
626,371
[ ";" ]
[ "def", "Xrx64", ":", "BaseAddSubEReg64", "<", "isSub", ",", "<NUM_LIT>", ",", "GPR64", ",", "GPR64sp", ",", "GPR64", ",", "arith_extendlsl64", ",", "mnemonic", ">", "{", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", ...
LLVM
X86
CPP
next_suggestion
CPU
626,372
[ "if", "(", "ACI", "&&", "isAMXCast", "(", "ACI", ")", ")", "{" ]
[ "Instruction", "*", "ACI", "=", "dyn_cast", "<", "Instruction", ">", "(", "V", ")", ";", "if", "(", "ACI", "&&", "isAMXCast", "(", "ACI", ")", ")", "{", "Type", "*", "TyB", "=", "ACI", "->", "getOperand", "(", "<NUM_LIT>", ")", "->", "getType", "("...
LLVM
AArch64
TD
next_suggestion
CPU
626,373
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "def", "SWSri", ":", "BaseIntegerToFP", "<", "isUnsigned", ",", "GPR32", ",", "FPR32", ",", "fixedpoint_f32_i32", ",", "asm", ",", "[", "(", "set", "FPR32", ":", "$", "Rd", ",", "(", "fdiv", "(", "node", "GPR32", ":", "$", "Rn", ")", ",", "fixedpoint...
LLVM
AGC
CPP
stmt_completion
MPU
626,374
[ ")", "||", "isSymbolRef", "(", ")", ";" ]
[ "return", "(", "isConstantImm", "(", ")", "&&", "isUInt", "<", "<NUM_LIT>", ">", "(", "getConstantImm", "(", ")", ")" ]
GCC
arm
MD
stmt_completion
CPU
626,375
[ "gen_reg_rtx", "(", "SImode", ")" ]
[ "[", "(", "set", "(", "match_operand", ":", "UHA", "<NUM_LIT>", "<STR_LIT>", ")", "(", "mult", ":", "UHA", "(", "match_operand", ":", "UHA", "<NUM_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "UHA", "<NUM_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<...
LLVM
X86
CPP
stmt_completion
CPU
626,376
[ "::", "f80", ";" ]
[ "}", "else", "{", "bool", "ValIsKill", "=", "hasTrivialKill", "(", "ArgVal", ")", ";", "if", "(", "!", "X86FastEmitStore", "(", "ArgVT", ",", "ArgReg", ",", "ValIsKill", ",", "AM", ",", "MMO", ")", ")", "return", "false", ";", "}", "}", "}", "if", ...
LLVM
AArch64
TD
stmt_completion
CPU
626,377
[ ",", "simm7s8", ",", "<STR_LIT>", ">", ";" ]
[ "def", "STPXpre", ":", "StorePairPreIdx", "<", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "GPR64z" ]
LLVM
ARM
CPP
next_suggestion
CPU
626,378
[ "if", "(", "isThumbTwo", "(", ")", "&&", "Mnemonic", "==", "<STR_LIT>", "mul", "<STR_LIT>", "&&", "Operands", ".", "size", "(", ")", "==", "<NUM_LIT>", "&&", "static_cast", "<", "ARMOperand", "*", ">", "(", "Operands", "[", "<NUM_LIT>", "]", ")", "->", ...
[ "}", "if", "(", "isThumbTwo", "(", ")", "&&", "Mnemonic", "==", "<STR_LIT>", "mul", "<STR_LIT>", "&&", "Operands", ".", "size", "(", ")", "==", "<NUM_LIT>", "&&", "static_cast", "<", "ARMOperand", "*", ">", "(", "Operands", "[", "<NUM_LIT>", "]", ")", ...
LLVM
ARM
CPP
stmt_completion
CPU
626,379
[ ",", "Options", ",", "false", ")", ";" ]
[ "return", "createARMAsmBackend", "(", "T", ",", "MRI", ",", "TT", ",", "CPU" ]
GCC
nios2
CPP
stmt_completion
MPU
626,380
[ ";" ]
[ "emit_move_insn", "(", "arg", ",", "ti", ")", ";", "fn", "=", "gen_rtx_MEM", "(", "QImode", ",", "nios2_tls_symbol", ")", ";", "insn", "=", "emit_call_insn", "(", "gen_call_value", "(", "ret", ",", "fn", ",", "const0_rtx", ")", ")", ";", "RTL_CONST_CALL_P"...
LLVM
AArch64
TD
program_repair
CPU
626,381
[ "<FIXS>", "tvecshiftR32", ">", "{", "<FIXE>" ]
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "imm", "{", "<NUM_LIT>", "}", ";", "}", "def", "_S", ":", "sve2_int_bin_shift_imm_narrow_bottom", "{", "<NUM_LIT>", ",", "?", ",", "?", "}", ",", "opc", ",", "asm", ",", "ZPR32", ",", "ZPR64", ",", "<BUGS>", ...
LLVM
AArch64
CPP
stmt_completion
CPU
626,382
[ "<STR_LIT>", "::", "<STR_LIT>", ")", ".", "addReg", "(", "<STR_LIT>", "::", "<STR_LIT>", ")", ".", "addImm", "(", "<NUM_LIT>", ")", ")", ";" ]
[ "MCInst", "MovX0Op0", "=", "MCInstBuilder", "(", "<STR_LIT>", "::", "<STR_LIT>", ")", ".", "addReg", "(", "<STR_LIT>", "::", "<STR_LIT>", ")", ".", "addReg", "(", "<STR_LIT>", "::", "<STR_LIT>", ")", ".", "addReg", "(", "MI", ".", "getOperand", "(", "<NUM_...
LLVM
ARM
TD
next_suggestion
CPU
626,383
[ "}" ]
[ "class", "VLD2DUP", "<", "bits", "<", "<NUM_LIT>", ">", "op7_4", ",", "string", "Dt", ",", "RegisterOperand", "VdTy", ",", "Operand", "AddrMode", ">", ":", "NLdSt", "<", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "op7_4", ",", "(", "outs", "Vd...
LLVM
Mips
TD
next_suggestion
CPU
626,384
[ "InstrItinClass", "Itinerary", "=", "itin", ";" ]
[ "string", "AsmString", "=", "!", "strconcat", "(", "instr_asm", ",", "<STR_LIT>", ")", ";", "list", "<", "dag", ">", "Pattern", "=", "[", "(", "set", "ROWD", ":", "$", "wd", ",", "(", "OpNode", "ROWS", ":", "$", "ws", ",", "ROWT", ":", "$", "wt",...
LLVM
AArch64
CPP
stmt_completion
CPU
626,385
[ ")", "return", "E", ";" ]
[ "int", "MIUnscaledOffset", "=", "getLdStOffsetOp", "(", "MemMI", ")", ".", "getImm", "(", ")", "*", "getMemScale", "(", "MemMI", ")", ";", "if", "(", "MIUnscaledOffset", "!=", "UnscaledOffset", ")", "return", "E", ";", "if", "(", "!", "isTagStore", "(", ...
LLVM
AArch64
TD
stmt_completion
CPU
626,386
[ "$", "src", ")", ">", ";" ]
[ "def", ":", "Pat", "<", "(", "v1f64", "(", "AArch64NvCast", "(", "f64", "FPR64", ":", "$", "src", ")", ")", ")", ",", "(", "v1f64", "FPR64", ":" ]
LLVM
Hexagon
TD
stmt_completion
DSP
626,387
[ "TypeCR", ">", ",", "Enc_9ac432", "{" ]
[ "def", "C4_and_or", ":", "HInst", "<", "(", "outs", "PredRegs", ":", "$", "Pd4", ")", ",", "(", "ins", "PredRegs", ":", "$", "Ps4", ",", "PredRegs", ":", "$", "Pt4", ",", "PredRegs", ":", "$", "Pu4", ")", ",", "<STR_LIT>", ",", "tc_b31c2e97", "," ]
GCC
i386
MD
stmt_completion
CPU
626,388
[ ")", "]", ")" ]
[ "UNSPEC_KORTEST", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>" ]
LLVM
PowerPC
CPP
next_suggestion
CPU
626,389
[ "case", "AsmToken", "::", "Integer", ":" ]
[ "return", "false", ";", "case", "AsmToken", "::", "Identifier", ":", "case", "AsmToken", "::", "LParen", ":", "case", "AsmToken", "::", "Plus", ":", "case", "AsmToken", "::", "Minus", ":", "case", "AsmToken", "::", "Integer", ":", "case", "AsmToken", "::",...
GCC
frv
CPP
code_generation
VLIW
626,390
[ "static", "void", "frv_output_dwarf_dtprel", "(", "FILE", "*", "file", ",", "int", "size", ",", "rtx", "x", ")", "{", "gcc_assert", "(", "size", "==", "<NUM_LIT>", ")", ";", "fputs", "(", "<STR_LIT>", "\\t.picptr\\ttlsmoff(", "<STR_LIT>", ",", "file", ")", ...
[ "This", "is", "called", "from", "dwarf2out.cc", "via", "TARGET_ASM_OUTPUT_DWARF_DTPREL", ".", "We", "need", "to", "emit", "DTP-relative", "relocations", "." ]
GCC
ns32k
MD
stmt_completion
MPU
626,391
[ "<STR_LIT>", ")", ")", ")", "]" ]
[ "(", "define_peephole", "[", "(", "set", "(", "reg", ":", "SI", "<NUM_LIT>", ")", "(", "plus", ":", "SI", "(", "reg", ":", "SI", "<NUM_LIT>", ")", "(", "const_int", "-", "<NUM_LIT>", ")", ")", ")", "(", "set", "(", "match_operand", ":", "HI", "<NUM...
GCC
frv
MD
stmt_completion
VLIW
626,392
[ ")", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>" ]
LLVM
Mips
CPP
next_suggestion
CPU
626,393
[ "}" ]
[ "static", "DecodeStatus", "DecodeCCRRegisterClass", "(", "MCInst", "&", "Inst", ",", "unsigned", "RegNo", ",", "uint64_t", "Address", ",", "const", "void", "*", "Decoder", ")", "{", "if", "(", "RegNo", ">", "<NUM_LIT>", ")", "return", "MCDisassembler", "::", ...
GCC
mips
MD
stmt_completion
CPU
626,394
[ "DI", "<NUM_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_expand", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":" ]
LLVM
PowerPC
TD
stmt_completion
CPU
626,395
[ "<STR_LIT>", ";" ]
[ "let", "Name", "=", "<STR_LIT>", ";", "let", "PredicateMethod", "=" ]
LLVM
AArch64
TD
next_suggestion
CPU
626,396
[ "}" ]
[ "class", "NeonI_LDVList", "<", "bit", "q", ",", "bits", "<", "<NUM_LIT>", ">", "opcode", ",", "bits", "<", "<NUM_LIT>", ">", "size", ",", "RegisterOperand", "VecList", ",", "string", "asmop", ">", ":", "NeonI_LdStMult", "<", "q", ",", "<NUM_LIT>", ",", "...
GCC
cris
MD
stmt_completion
MPU
626,397
[ ")", ")" ]
[ "<STR_LIT>", "(", "and", "(", "match_code", "<STR_LIT>", ")", "(", "match_test", "<STR_LIT>", ")" ]
LLVM
R600
CPP
next_suggestion
GPU
626,398
[ "return", "Mov", ";" ]
[ "MachineInstrBuilder", "Mov", "=", "buildDefaultInstruction", "(", "*", "MBB", ",", "I", ",", "AMDGPU", "::", "MOV", ",", "AddrReg", ",", "ValueReg", ")", ".", "addReg", "(", "AMDGPU", "::", "AR_X", ",", "RegState", "::", "Implicit", "|", "RegState", "::",...
LLVM
ARM
CPP
stmt_completion
CPU
626,399
[ ";" ]
[ "bool", "isMClass", "(", ")", "const", "{", "return", "IsMClass" ]