Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
GCC
aarch64
MD
next_suggestion
CPU
626,700
[ "(", "match_test", "<STR_LIT>", ")", ")", ")" ]
[ "(", "define_predicate", "<STR_LIT>", "(", "and", "(", "match_code", "<STR_LIT>", ")" ]
GCC
arm
MD
program_repair
CPU
626,701
[ "<FIXS>", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", "<FIXE>" ]
[ "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "<BUGS>", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", "<BUGE>", ")", "(", "define_insn", "<STR_LIT>" ]
LLVM
Hexagon
TD
stmt_completion
DSP
626,702
[ "=", "<STR_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "CextOpcod...
GCC
i386
MD
next_suggestion
CPU
626,703
[ "<STR_LIT>", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", ")" ]
LLVM
PowerPC
CPP
stmt_completion
CPU
626,704
[ "int", "Idx", ")", "{" ]
[ "void", "setROPProtectionHashSaveIndex", "(" ]
GCC
ia64
CPP
next_suggestion
CPU
626,705
[ "return", "FALSE", ";" ]
[ "static", "int", "try_issue_insn", "(", "struct", "bundle_state", "*", "curr_state", ",", "rtx", "insn", ")", "{", "if", "(", "insn", "&&", "state_transition", "(", "curr_state", "->", "dfa_state", ",", "insn", ")", ">=", "<NUM_LIT>", ")", "{", "free_bundle_...
LLVM
Hexagon
TD
stmt_completion
DSP
626,706
[ "Rx32", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rt32", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "bits", "<", "<NUM_LIT>", ">" ]
LLVM
Sparc
CPP
next_suggestion
CPU
626,707
[ "O", "<<", "SPARCCondCodeToString", "(", "(", "<STR_LIT>", "::", "<STR_LIT>", ")", "CC", ")", ";" ]
[ "void", "SparcAsmPrinter", "::", "printCCOperand", "(", "const", "MachineInstr", "*", "MI", ",", "int", "opNum", ",", "raw_ostream", "&", "O", ")", "{", "int", "CC", "=", "(", "int", ")", "MI", "->", "getOperand", "(", "opNum", ")", ".", "getImm", "(",...
LLVM
PowerPC
TD
stmt_completion
CPU
626,708
[ ")", "&", "&", "(", "Imm", "!", "=", "<NUM_LIT>", ")", ")", ";" ]
[ "}", "]", ">", ";", "def", "getFPAs64BitIntLo", ":", "SDNodeXForm", "<", "fpimm", ",", "[", "{", "APFloat", "APFloatOfN", "=", "N", "-", ">", "getValueAPF", "(", ")", ";", "bool", "Unused", ";", "APFloatOfN", ".", "convert", "(", "APFloat", ":", ":", ...
LLVM
SystemZ
TD
next_suggestion
CPU
626,709
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "V1", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
[ "class", "InstVRRe", "<", "bits", "<", "<NUM_LIT>", ">", "op", ",", "dag", "outs", ",", "dag", "ins", ",", "string", "asmstr", ",", "list", "<", "dag", ">", "pattern", ">", ":", "InstSystemZ", "<", "<NUM_LIT>", ",", "outs", ",", "ins", ",", "asmstr",...
GCC
rs6000
CPP
stmt_completion
CPU
626,710
[ "<NUM_LIT>", ")", ";" ]
[ "return", "(", "unsigned", "HOST_WIDE_INT", ")", "<NUM_LIT>", "<<", "(", "TARGET_64BIT", "?", "<NUM_LIT>", ":" ]
LLVM
Hexagon
CPP
stmt_completion
DSP
626,711
[ "return", "false", ";" ]
[ "const", "MachineFrameInfo", "&", "MFI", "=", "MF", ".", "getFrameInfo", "(", ")", ";", "if", "(", "!", "MFI", ".", "hasVarSizedObjects", "(", ")", ")" ]
LLVM
PowerPC
CPP
next_suggestion
CPU
626,712
[ "}" ]
[ "static", "unsigned", "computeReturnSaveOffset", "(", "const", "PPCSubtarget", "&", "STI", ")", "{", "if", "(", "STI", ".", "isDarwinABI", "(", ")", "||", "STI", ".", "isAIXABI", "(", ")", ")", "return", "STI", ".", "isPPC64", "(", ")", "?", "<NUM_LIT>",...
GCC
m68k
MD
next_suggestion
MPU
626,713
[ "(", "match_code", "<STR_LIT>", ")", ")" ]
[ "(", "define_constraint", "<STR_LIT>", "<STR_LIT>" ]
LLVM
Hexagon
TD
stmt_completion
DSP
626,714
[ ";" ]
[ "def", "F2_conv_d2sf", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "DoubleRegs", ":", "$", "Rss32", ")", ",", "<STR_LIT>", ",", "tc_3a867367", ",", "TypeS_2op", ">", ",", "Enc_90cd8b", "{", "let", "Inst", "{", "...
LLVM
ARM64
TD
next_suggestion
CPU
626,715
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rn", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Rm", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "opc", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ...
GCC
mips
MD
next_suggestion
CPU
626,716
[ "<STR_LIT>", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
GCC
arm
CPP
stmt_completion
CPU
626,717
[ "_", "p", ")", ";" ]
[ "_", "_", "arm_vaddq_m_s16", "(", "int16x8_t", "_", "_", "inactive", ",", "int16x8_t", "_", "_", "a", ",", "int16x8_t", "_", "_", "b", ",", "mve_pred16_t", "_", "_", "p", ")", "{", "return", "_", "_", "builtin_mve_vaddq_m_sv8hi", "(", "_", "_", "inacti...
LLVM
X86
CPP
program_repair
CPU
626,718
[ "<FIXS>", "intptr_t", "Disp", "=", "<NUM_LIT>", ",", "intptr_t", "PCAdj", "=", "<NUM_LIT>", ",", "<FIXE>", "<FIXS>", "void", "emitConstPoolAddress", "(", "unsigned", "CPI", ",", "unsigned", "Reloc", ",", "intptr_t", "Disp", "=", "<NUM_LIT>", ",", "<FIXE>" ]
[ "private", ":", "void", "emitPCRelativeBlockAddress", "(", "MachineBasicBlock", "*", "MBB", ")", ";", "void", "emitGlobalAddress", "(", "GlobalValue", "*", "GV", ",", "unsigned", "Reloc", ",", "<BUGS>", "int", "Disp", "=", "<NUM_LIT>", ",", "intptr_t", "PCAdj", ...
GCC
sh
CPP
program_repair
CPU
626,719
[ "<FIXS>", "extern", "void", "expand_cbranchsi4", "(", "rtx", "*", "operands", ",", "enum", "rtx_code", "comparison", ")", ";", "<FIXE>" ]
[ "extern", "void", "sh_expand_setmem", "(", "rtx", "*", ")", ";", "extern", "enum", "rtx_code", "prepare_cbranch_operands", "(", "rtx", "*", ",", "machine_mode", "mode", ",", "enum", "rtx_code", "comparison", ")", ";", "<BUGS>", "extern", "void", "expand_cbranchs...
LLVM
AArch64
CPP
program_repair
CPU
626,720
[ "<FIXS>", "unsigned", "AArch64FastISel", "::", "emitAdd", "(", "MVT", "RetVT", ",", "const", "Value", "*", "LHS", ",", "const", "Value", "*", "RHS", ",", "bool", "SetFlags", ",", "bool", "WantResult", ",", "bool", "IsZExt", ")", "{", "return", "emitAddSub"...
[ "return", "true", ";", "}", "<BUGS>", "unsigned", "AArch64FastISel", "::", "emitAdds", "(", "MVT", "RetVT", ",", "const", "Value", "*", "LHS", ",", "const", "Value", "*", "RHS", ",", "bool", "IsZExt", ",", "bool", "WantResult", ")", "{", "return", "emitA...
LLVM
PowerPC
CPP
next_suggestion
CPU
626,721
[ "Chain", "=", "SDValue", "(", "LROpOut", ".", "getNode", "(", ")", ",", "<NUM_LIT>", ")", ";" ]
[ "if", "(", "SPDiff", ")", "{", "EVT", "VT", "=", "PPCSubTarget", ".", "isPPC64", "(", ")", "?", "MVT", "::", "i64", ":", "MVT", "::", "i32", ";", "LROpOut", "=", "getReturnAddrFrameIndex", "(", "DAG", ")", ";", "LROpOut", "=", "DAG", ".", "getLoad", ...
LLVM
Hexagon
TD
next_suggestion
DSP
626,722
[ "let", "CextOpcode", "=", "<STR_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredica...
LLVM
X86
CPP
next_suggestion
CPU
626,723
[ "}", "else", "if", "(", "foldX86XALUIntrinsic", "(", "CC", ",", "I", ",", "Cond", ")", ")", "{" ]
[ "EVT", "CmpVT", "=", "TLI", ".", "getValueType", "(", "DL", ",", "CmpLHS", "->", "getType", "(", ")", ")", ";", "if", "(", "!", "X86FastEmitCompare", "(", "CmpLHS", ",", "CmpRHS", ",", "CmpVT", ",", "CI", "->", "getDebugLoc", "(", ")", ")", ")", "r...
GCC
rs6000
MD
stmt_completion
CPU
626,724
[ "]", ")" ]
[ "(", "define_code_attr", "SMINMAX", "\t", "[", "(", "smin", "<STR_LIT>", ")", "(", "smax", "<STR_LIT>", ")" ]
LLVM
X86
CPP
stmt_completion
CPU
626,725
[ "N", "->", "getNumOperands", "(", ")", ")", ";" ]
[ "assert", "(", "N", "->", "getOpcode", "(", ")", "==", "ISD", "::", "BUILD_VECTOR", ")", ";", "return", "::", "isSHUFPMask", "(", "N", "->", "op_begin", "(", ")", "," ]
LLVM
Mips
CPP
next_suggestion
CPU
626,726
[ "}" ]
[ "unsigned", "DstReg", "=", "Inst", ".", "getOperand", "(", "<NUM_LIT>", ")", ".", "getReg", "(", ")", ";", "unsigned", "SrcReg", "=", "Inst", ".", "getOperand", "(", "<NUM_LIT>", ")", ".", "getReg", "(", ")", ";", "int64_t", "ImmValue", "=", "Inst", "....
LLVM
PIC16
CPP
stmt_completion
MPU
626,727
[ "SelectCode", "(", "N", ")", ";" ]
[ "SDNode", "*", "PIC16DAGToDAGISel", "::", "Select", "(", "SDValue", "N", ")", "{", "SDNode", "*", "ResNode", "=" ]
GCC
m68k
MD
stmt_completion
MPU
626,728
[ "<STR_LIT>", ")", ")" ]
[ "(", "and", "(", "and", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "eq_attr", "<STR_LIT>" ]
LLVM
Mips
CPP
next_suggestion
CPU
626,729
[ "}" ]
[ "const", "MipsMCExpr", "*", "HiExpr", "=", "MipsMCExpr", "::", "createGpOff", "(", "MipsMCExpr", "::", "MEK_HI", ",", "MCSymbolRefExpr", "::", "create", "(", "&", "Sym", ",", "MCA", ".", "getContext", "(", ")", ")", ",", "MCA", ".", "getContext", "(", ")...
LLVM
J2
CPP
stmt_completion
MPU
626,730
[ "getTheJ2Target", "(", ")", ")", ";" ]
[ "void", "LLVMInitializeJ2Target", "(", ")", "{", "RegisterTargetMachine", "<", "J2TargetMachine", ">", "X", "(" ]
LLVM
ARM64
TD
stmt_completion
CPU
626,731
[ ")", ">", ";" ]
[ "def", ":", "Pat", "<", "(", "v2i64", "(", "load", "am_unscaled128", ":", "$", "addr", ")", ")", ",", "(", "LDURQi", "am_unscaled128", ":", "$", "addr" ]
LLVM
ARM
CPP
stmt_completion
CPU
626,732
[ "getImm", "(", ")", ";" ]
[ "O", "<<", "'", "#", "'", "<<", "MI", "->", "getOperand", "(", "OpNum", ")", "." ]
LLVM
ARM
CPP
next_suggestion
CPU
626,733
[ "}" ]
[ "void", "addIndirectSymAddr", "(", "void", "*", "SymAddr", ",", "intptr_t", "IndSymAddr", ")", "{", "Sym2IndirectSymMap", ".", "insert", "(", "std", "::", "make_pair", "(", "SymAddr", ",", "IndSymAddr", ")", ")", ";" ]
GCC
i386
MD
next_suggestion
CPU
626,734
[ "(", "clobber", "(", "reg", ":", "CC", "<NUM_LIT>", ")", ")", "]", ")", "]" ]
[ "[", "(", "set", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "not", ":", "QI", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>", "[", "(", "parallel", "[", "(", ...
GCC
a29k
CPP
program_repair
MPU
626,735
[ "<FIXS>", "a29k_asm_named_section", "(", "name", ",", "flags", ")", "<FIXE>", "<FIXS>", "<FIXE>" ]
[ "}", "static", "void", "<BUGS>", "a29k_asm_named_section", "(", "name", ",", "flags", ",", "align", ")", "<BUGE>", "const", "char", "*", "name", ";", "unsigned", "int", "flags", "ATTRIBUTE_UNUSED", ";", "<BUGS>", "unsigned", "int", "align", "ATTRIBUTE_UNUSED", ...
GCC
rs6000
CPP
next_suggestion
CPU
626,736
[ "if", "(", "DEFAULT_ABI", "==", "ABI_DARWIN", "&&", "flag_pic", "&&", "crtl", "->", "uses_pic_offset_table", ")", "return", "true", ";" ]
[ "if", "(", "reg", "==", "RS6000_PIC_OFFSET_TABLE_REGNUM", "&&", "!", "TARGET_SINGLE_PIC_BASE", ")", "{", "if", "(", "crtl", "->", "calls_eh_return", "&&", "(", "(", "DEFAULT_ABI", "==", "ABI_V4", "&&", "flag_pic", ")", "||", "(", "DEFAULT_ABI", "==", "ABI_DARW...
GCC
ia64
MD
stmt_completion
CPU
626,737
[ ")", ")" ]
[ "<STR_LIT>", "(", "and", "(", "match_code", "<STR_LIT>", ")", "(", "match_test", "<STR_LIT>", ")" ]
LLVM
AArch64
TD
stmt_completion
CPU
626,738
[ "<NUM_LIT>", ")", ";" ]
[ "def", "tvecshiftL64", ":", "Operand", "<", "i32", ">", ",", "TImmLeaf", "<", "i32", ",", "[", "{", "return", "(", "(", "(", "uint32_t", ")", "Imm", ")", "<" ]
LLVM
Hexagon
TD
next_suggestion
DSP
626,739
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "II", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "II", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "bits", "<", "<NUM_LIT>", ...
LLVM
AArch64
TD
stmt_completion
CPU
626,740
[ "<NUM_LIT>", ">", ";" ]
[ "def", ":", "PState", "<", "<STR_LIT>", "," ]
GCC
arm
MD
stmt_completion
CPU
626,741
[ ")", ")", ")" ]
[ "(", "const_string", "<STR_LIT>", ")", "(", "const_string", "<STR_LIT>", ")" ]
GCC
pdp11
MD
stmt_completion
MPU
626,742
[ ")", "]" ]
[ "[", "(", "parallel", "[", "(", "set", "(", "match_dup", "<NUM_LIT>", ")", "(", "match_dup", "<NUM_LIT>", ")", ")", "(", "clobber", "(", "reg", ":", "CC", "FCC_REGNUM", ")", ")", "]" ]
LLVM
X86
CPP
next_suggestion
CPU
626,743
[ "cast", "<", "MachineSDNode", ">", "(", "ResNode", ")", "->", "setMemRefs", "(", "MemOp", ",", "MemOp", "+", "<NUM_LIT>", ")", ";" ]
[ "SDValue", "In2L", "=", "Node", "->", "getOperand", "(", "<NUM_LIT>", ")", ";", "SDValue", "In2H", "=", "Node", "->", "getOperand", "(", "<NUM_LIT>", ")", ";", "SDValue", "Tmp0", ",", "Tmp1", ",", "Tmp2", ",", "Tmp3", ",", "Tmp4", ";", "if", "(", "!"...
LLVM
AArch64
TD
stmt_completion
CPU
626,744
[ "INSTD", "FPR64", ":", "$", "Rn", ",", "neon_uimm0", ":", "$", "Imm", ")", ">", ";" ]
[ "class", "Neon_Scalar2SameMisc_cmpz_D_V1_size_patterns", "<", "CondCode", "CC", ",", "Instruction", "INSTD", ">", ":", "Pat", "<", "(", "v1i64", "(", "Neon_cmpz", "(", "v1i64", "FPR64", ":", "$", "Rn", ")", ",", "(", "i32", "neon_uimm0", ":", "$", "Imm", "...
LLVM
Hexagon
TD
next_suggestion
DSP
626,745
[ "let", "isTaken", "=", "Inst", "{", "<NUM_LIT>", "}", ";" ]
[ "let", "isTerminator", "=", "<NUM_LIT>", ";", "let", "isBranch", "=", "<NUM_LIT>", ";", "let", "isPredicatedNew", "=", "<NUM_LIT>", ";", "let", "cofRelax1", "=", "<NUM_LIT>", ";", "let", "cofRelax2", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ...
LLVM
BPF
CPP
code_generation
Virtual ISA
626,746
[ "int", "getIntImmCost", "(", "const", "APInt", "&", "Imm", ",", "Type", "*", "Ty", ",", "TTI", "::", "TargetCostKind", "CostKind", ")", "{", "if", "(", "Imm", ".", "getBitWidth", "(", ")", "<=", "<NUM_LIT>", "&&", "isInt", "<", "<NUM_LIT>", ">", "(", ...
[ "Calculate", "the", "cost", "of", "materializing", "a", "64-bit", "value", "." ]
LLVM
X86
CPP
stmt_completion
CPU
626,747
[ ",", "MVT", "::", "i8", ")", ",", "EFLAGS", ")", ";" ]
[ "return", "DAG", ".", "getNode", "(", "<STR_LIT>", "::", "<STR_LIT>", ",", "dl", ",", "MVT", "::", "i8", ",", "DAG", ".", "getTargetConstant", "(", "Cond", ",", "dl" ]
LLVM
ARM
CPP
stmt_completion
CPU
626,748
[ "getNextStackOffset", "(", ")", "==", "<NUM_LIT>", ")", "{" ]
[ "PendingMembers", ".", "push_back", "(", "CCValAssign", "::", "getPending", "(", "ValNo", ",", "ValVT", ",", "LocVT", ",", "LocInfo", ",", "ArgFlags", ".", "getOrigAlign", "(", ")", ")", ")", ";", "if", "(", "!", "ArgFlags", ".", "isInConsecutiveRegsLast", ...
LLVM
TPC
TD
stmt_completion
Virtual ISA
626,749
[ "sw", ";" ]
[ "let", "isReMaterializable", "=", "<NUM_LIT>", ";", "let", "isAsCheapAsAMove", "=", "<NUM_LIT>", ";", "bits", "<", "<NUM_LIT>", ">", "dest", ";", "bits", "<", "<NUM_LIT>", ">", "src", ";", "bits", "<", "<NUM_LIT>", ">", "optype", ";", "bits", "<", "<NUM_LI...
LLVM
X86
CPP
stmt_completion
CPU
626,750
[ ")", ";" ]
[ "SDValue", "VBias", "=", "DAG", ".", "getMemIntrinsicNode", "(", "<STR_LIT>", "::", "<STR_LIT>", ",", "DL", ",", "Tys", ",", "Ops", ",", "MVT", "::", "f64", ",", "MachinePointerInfo", "::", "getConstantPool", "(", "DAG", ".", "getMachineFunction", "(", ")", ...
LLVM
Hexagon
CPP
stmt_completion
DSP
626,751
[ "Imm", ")", ";" ]
[ "void", "HexagonInstPrinter", "::", "prints3_6ImmOperand", "(", "MCInst", "const", "*", "MI", ",", "unsigned", "OpNo", ",", "raw_ostream", "&", "O", ")", "const", "{", "int64_t", "Imm", ";", "bool", "Success", "=", "MI", "->", "getOperand", "(", "OpNo", ")...
LLVM
ARM
CPP
next_suggestion
CPU
626,752
[ "MachineInstrBuilder", "MIB", "=", "BuildMI", "(", "MBB", ",", "MI", ",", "DL", ",", "TII", ".", "get", "(", "LdmOpc", ")", ",", "ARM", "::", "SP", ")", ".", "addReg", "(", "ARM", "::", "SP", ")", ".", "add", "(", "predOps", "(", "<STR_LIT>", "::...
[ "unsigned", "i", "=", "CSI", ".", "size", "(", ")", ";", "while", "(", "i", "!=", "<NUM_LIT>", ")", "{", "unsigned", "LastReg", "=", "<NUM_LIT>", ";", "bool", "DeleteRet", "=", "false", ";", "for", "(", ";", "i", "!=", "<NUM_LIT>", ";", "--", "i", ...
LLVM
Lanai
CPP
next_suggestion
CPU
626,753
[ "for", "(", "MachineFunction", "::", "iterator", "FI", "=", "MF", ".", "begin", "(", ")", ",", "FE", "=", "MF", ".", "end", "(", ")", ";", "FI", "!=", "FE", ";" ]
[ "TII", "=", "Subtarget", ".", "getInstrInfo", "(", ")", ";", "TRI", "=", "Subtarget", ".", "getRegisterInfo", "(", ")", ";", "bool", "Changed", "=", "false", ";" ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
626,754
[ "}" ]
[ "if", "(", "BitWidth", "==", "<NUM_LIT>", ")", "return", "&", "AMDGPU", "::", "AReg_288_Align2RegClass", ";", "if", "(", "BitWidth", "==", "<NUM_LIT>", ")", "return", "&", "AMDGPU", "::", "AReg_320_Align2RegClass", ";", "if", "(", "BitWidth", "==", "<NUM_LIT>"...
GCC
arm
CPP
stmt_completion
CPU
626,755
[ "_", "_", "i", ";" ]
[ "_", "_", "rv", ".", "_", "_", "o", "=", "_", "_", "builtin_mve_vld4qv16qi", "(", "(", "_", "_", "builtin_neon_qi", "*", ")", "_", "_", "addr", ")", ";", "return", "_", "_", "rv", "." ]
LLVM
Hexagon
TD
stmt_completion
DSP
626,756
[ "}", "=", "<NUM_LIT>", ";" ]
[ "def", "C2_cmpgtup", ":", "HInst", "<", "(", "outs", "PredRegs", ":", "$", "Pd4", ")", ",", "(", "ins", "DoubleRegs", ":", "$", "Rss32", ",", "DoubleRegs", ":", "$", "Rtt32", ")", ",", "<STR_LIT>", ",", "tc_85d5d03f", ",", "TypeALU64", ">", ",", "Enc...
LLVM
Mips
TD
stmt_completion
CPU
626,757
[ ",", "<NUM_LIT>", ">", ";" ]
[ "class", "HADD_U_W_ENC", ":", "MSA_3R_FMT", "<", "<NUM_LIT>", ",", "<NUM_LIT>" ]
LLVM
FISC
CPP
stmt_completion
CPU
626,758
[ "k_Immediate", ";" ]
[ "bool", "isImm", "(", ")", "const", "{", "return", "Kind", "==" ]
LLVM
X86
CPP
stmt_completion
CPU
626,759
[ "(", ")", ";" ]
[ "Module", "*", "M", "=", "CI", "->", "getParent", "(", ")", "->", "getParent", "(", ")", "->", "getParent", "(", ")", ";", "Constant", "*", "Int", "=", "Intrinsic", "::", "getDeclaration", "(", "M", ",", "Intrinsic", "::", "bswap", ",", "Tys", ",", ...
LLVM
ARM
TD
stmt_completion
CPU
626,760
[ "(", "Dt", ",", "<STR_LIT>", ")", ",", "v4i32", ",", "v4i16", ",", "OpNode", ",", "Commutable", ">", ";" ]
[ "def", "v4i32", ":", "N3VL", "<", "op24", ",", "op23", ",", "<NUM_LIT>", ",", "op11_8", ",", "op4", ",", "itin16", ",", "OpcodeStr", ",", "!", "strconcat" ]
LLVM
PowerPC
TD
next_suggestion
CPU
626,761
[ "}" ]
[ "def", "PPCRegSPE4RCAsmOperand", ":", "AsmOperandClass", "{", "let", "Name", "=", "<STR_LIT>", ";", "let", "PredicateMethod", "=", "<STR_LIT>", ";" ]
GCC
i386
CPP
next_suggestion
CPU
626,762
[ "}" ]
[ "extern", "_", "_", "inline", "_", "_", "m64", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "m_pand", "(", "_", "_", "m64", "_", "_", "m1", ",", "_", ...
LLVM
ARM
TD
stmt_completion
CPU
626,763
[ "}", "=", "<NUM_LIT>", ";" ]
[ "def", "BX_RET", ":", "AI", "<", "(", "outs", ")", ",", "(", "ins", ")", ",", "BrMiscFrm", ",", "IIC_Br", ",", "<STR_LIT>", ",", "<STR_LIT>", ",", "[", "(", "ARMretflag", ")", "]", ">", ",", "Requires", "<", "[", "IsARM", ",", "HasV4T", "]", ">",...
GCC
mn10300
CPP
stmt_completion
MPU
626,764
[ "TARGET_AM33_2", ")", "{" ]
[ "static", "void", "mn10300_conditional_register_usage", "(", "void", ")", "{", "unsigned", "int", "i", ";", "if", "(", "!", "TARGET_AM33", ")", "{", "for", "(", "i", "=", "FIRST_EXTENDED_REGNUM", ";", "i", "<=", "LAST_EXTENDED_REGNUM", ";", "i", "++", ")", ...
GCC
arm
CPP
next_suggestion
CPU
626,765
[ "}" ]
[ "vsubl_s32", "(", "int32x2_t", "_", "_", "a", ",", "int32x2_t", "_", "_", "b", ")", "{", "return", "(", "int64x2_t", ")", "_", "_", "builtin_neon_vsublsv2si", "(", "_", "_", "a", ",", "_", "_", "b", ")", ";" ]
LLVM
SystemZ
CPP
stmt_completion
CPU
626,766
[ "uint8_t", "OSABI", ")", "{" ]
[ "MCObjectWriter", "*", "llvm", "::", "createSystemZObjectWriter", "(", "raw_pwrite_stream", "&", "OS", "," ]
LLVM
X86
CPP
next_suggestion
CPU
626,767
[ "}" ]
[ "Value", "*", "X86IREmitter", "::", "visitSMUL", "(", "const", "SDNode", "*", "N", ")", "{", "llvm_unreachable", "(", "<STR_LIT>", "visitSMUL Unimplemented X86 visit...", "<STR_LIT>", ")", ";", "return", "NULL", ";" ]
LLVM
Hexagon
CPP
next_suggestion
DSP
626,768
[ "}" ]
[ "const", "TargetRegisterClass", "*", "RC", "=", "MRI", "->", "getRegClass", "(", "R", ")", ";", "return", "RC", "==", "&", "Hexagon", "::", "PredRegsRegClass", ";" ]
GCC
powerpcspe
CPP
code_generation
CPU
626,769
[ "static", "void", "restore_saved_cr", "(", "rtx", "reg", ",", "int", "using_mfcr_multiple", ",", "bool", "exit_func", ")", "{", "int", "count", "=", "<NUM_LIT>", ";", "int", "i", ";", "if", "(", "using_mfcr_multiple", ")", "{", "for", "(", "i", "=", "<NU...
[ "Reload", "CR", "from", "REG", "." ]
LLVM
Mips
CPP
stmt_completion
CPU
626,770
[ "(", ")", ";" ]
[ "unsigned", "DstRegSize", "=", "getRegClass", "(", "Desc", ",", "<NUM_LIT>", ",", "RI", ",", "MF", ")", "->", "getSize", "(", ")", ";", "unsigned", "SrcRegSize", "=", "getRegClass", "(", "Desc", ",", "<NUM_LIT>", ",", "RI", ",", "MF", ")", "->", "getSi...
LLVM
AMDGPU
CPP
stmt_completion
GPU
626,771
[ "<STR_LIT>", " mods: ", "<STR_LIT>", "<<", "Imm", ".", "Modifiers", "<<", "'", ">", "'", ";" ]
[ "if", "(", "Imm", ".", "Type", "!=", "AMDGPUOperand", "::", "ImmTyNone", ")", "OS", "<<", "getImm", "(", ")", ";", "else", "OS", "<<", "'", "<", "'", "<<", "getImm", "(", ")", "<<" ]
LLVM
ARM64
TD
next_suggestion
CPU
626,772
[ "}" ]
[ "bits", "<", "<NUM_LIT>", ">", "imm", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rm", ...
LLVM
AMDGPU
CPP
stmt_completion
GPU
626,773
[ "Register", "Reg", ")", "{" ]
[ "if", "(", "!", "VI", ".", "isLiveIn", "(", "*", "Endif", ",", "MOReg", ",", "*", "MRI", ")", ")", "{", "KillsInElse", ".", "insert", "(", "MOReg", ")", ";", "}", "else", "{", "LLVM_DEBUG", "(", "dbgs", "(", ")", "<<", "<STR_LIT>", "Excluding ", ...
LLVM
AMDGPU
CPP
next_suggestion
GPU
626,774
[ "const", "auto", "*", "Dest1", "=", "TII", "->", "getNamedOperand", "(", "*", "CI", ".", "Paired", ",", "AMDGPU", "::", "OpName", "::", "vdata", ")", ";" ]
[ "auto", "MIB", "=", "BuildMI", "(", "*", "MBB", ",", "CI", ".", "Paired", ",", "DL", ",", "TII", "->", "get", "(", "Opcode", ")", ",", "DestReg", ")", ";", "const", "unsigned", "Regs", "=", "getRegs", "(", "Opcode", ")", ";", "if", "(", "Regs", ...
GCC
tilegx
CPP
program_repair
VLIW
626,775
[ "<FIXS>", "output_address", "(", "VOIDmode", ",", "XEXP", "(", "x", ",", "<NUM_LIT>", ")", ")", ";", "<FIXE>" ]
[ "}", "else", "if", "(", "MEM_P", "(", "x", ")", ")", "{", "<BUGS>", "output_memory_reference_mode", "=", "VOIDmode", ";", "output_address", "(", "XEXP", "(", "x", ",", "<NUM_LIT>", ")", ")", ";", "<BUGE>", "return", ";", "}", "else" ]
GCC
frv
MD
next_suggestion
VLIW
626,776
[ "(", "set", "(", "match_dup", "<NUM_LIT>", ")" ]
[ "(", "match_operand", ":", "HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "]", "<STR_LIT>", "[", "(", "set", "(", "match_dup", "<NUM_LIT>", ")", "(", "high", ":", "HI", "(", "match_dup", "<NUM_LIT>", ")", ")", ")" ]
GCC
i386
CPP
next_suggestion
CPU
626,777
[ "iter", ".", "skip_subrtxes", "(", ")", ";" ]
[ "if", "(", "GET_CODE", "(", "u", ")", "==", "UNSPEC", "&&", "XINT", "(", "u", ",", "<NUM_LIT>", ")", "==", "UNSPEC_TP", ")", "{", "addr_space_t", "as", "=", "DEFAULT_TLS_SEG_REG", ";", "*", "x", "=", "XEXP", "(", "*", "x", ",", "<NUM_LIT>", "-", "i...
GCC
arm
CPP
stmt_completion
CPU
626,778
[ "mve_pred16_t", "_", "_", "p", ")", "{" ]
[ "_", "_", "arm_vstrhq_p_u16", "(", "uint16_t", "*", "_", "_", "addr", ",", "uint16x8_t", "_", "_", "value", "," ]
GCC
arm
CPP
stmt_completion
CPU
626,779
[ "p", ")", ";" ]
[ "_", "_", "arm_vminaq_m", "(", "uint32x4_t", "_", "_", "a", ",", "int32x4_t", "_", "_", "b", ",", "mve_pred16_t", "_", "_", "p", ")", "{", "return", "_", "_", "arm_vminaq_m_s32", "(", "_", "_", "a", ",", "_", "_", "b", ",", "_", "_" ]
GCC
arm
CPP
stmt_completion
CPU
626,780
[ ")", "_", "_", "m2", ")", ";" ]
[ "return", "(", "_", "_", "m64", ")", "_", "_", "builtin_arm_wsubb", "(", "(", "_", "_", "v8qi", ")", "_", "_", "m1", ",", "(", "_", "_", "v8qi" ]
GCC
avr
MD
program_repair
MPU
626,781
[ "<FIXS>", "(", "reg", ":", "HI", "<NUM_LIT>", ")", ")", "]", ")", "<FIXE>" ]
[ "(", "ctz", ":", "HI", "(", "reg", ":", "HI", "<NUM_LIT>", ")", ")", ")", "(", "clobber", "(", "reg", ":", "QI", "<NUM_LIT>", ")", ")", "]", ")", "(", "set", "(", "match_operand", ":", "HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "<BUGS>", "("...
GCC
i386
MD
stmt_completion
CPU
626,782
[ "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr" ]
GCC
i386
CPP
stmt_completion
CPU
626,783
[ "v32hi", ")", "_", "_", "A", ",", "_", "_", "B", ",", "_", "_", "D", ")", ";" ]
[ "return", "(", "_", "_", "m512i", ")", "_", "_", "builtin_ia32_vcvttph2w512_mask_round", "(", "_", "_", "C", ",", "(", "_", "_" ]
GCC
nds32
MD
stmt_completion
CPU
626,784
[ "<STR_LIT>", ")" ]
[ "(", "define_reservation", "<STR_LIT>", "<STR_LIT>", ")", "(", "define_reservation", "<STR_LIT>", "<STR_LIT>", ")", "(", "define_reservation", "<STR_LIT>" ]
LLVM
Hexagon
TD
next_suggestion
DSP
626,785
[ "let", "opExtendable", "=", "<NUM_LIT>", ";" ]
[ "def", "J4_cmpgtn1_t_jumpnv_t", ":", "HInst", "<", "(", "outs", ")", ",", "(", "ins", "IntRegs", ":", "$", "Ns8", ",", "n1Const", ":", "$", "n1", ",", "b30_2Imm", ":", "$", "Ii", ")", ",", "<STR_LIT>", ",", "tc_bd8382d1", ",", "TypeNCJ", ">", ",", ...
GCC
h8300
MD
stmt_completion
MPU
626,786
[ "]", ")" ]
[ "(", "const_int", "<NUM_LIT>", ")", ")", "(", "const_int", "<NUM_LIT>", ")", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
ARM
CPP
next_suggestion
CPU
626,787
[ "unsigned", "Opcode", "=", "PrevMI", "->", "getOpcode", "(", ")", ";" ]
[ "if", "(", "MBB", ".", "empty", "(", ")", ")", "return", "false", ";", "MachineBasicBlock", "::", "iterator", "MBBI", "=", "MBB", ".", "getLastNonDebugInstr", "(", ")", ";", "if", "(", "MBBI", "!=", "MBB", ".", "begin", "(", ")", "&&", "(", "MBBI", ...
LLVM
SystemZ
TD
next_suggestion
CPU
626,788
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "M4", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "M6", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "op", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "V1", "{", "<NUM_LIT>", "-", "<NUM...
GCC
arm
CPP
next_suggestion
CPU
626,789
[ "}" ]
[ "vshl_s32", "(", "int32x2_t", "_", "_", "a", ",", "int32x2_t", "_", "_", "b", ")", "{", "return", "(", "int32x2_t", ")", "_", "_", "builtin_neon_vshlsv2si", "(", "_", "_", "a", ",", "_", "_", "b", ")", ";" ]
GCC
aarch64
MD
stmt_completion
CPU
626,790
[ "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "unspec", ":", "<", "GPI", ":", "FCVT_TARGET", ">", "[", "(", "match_operand", ":", "GPI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", "FCVT_FIXED2F", ")", ")", "]", "<S...
GCC
ft32
MD
stmt_completion
MPU
626,791
[ "=", "SYMBOL_REF", "&", "&" ]
[ "operands", "[", "<NUM_LIT>", "]", "=", "gen_rtx_MEM", "(", "HImode", ",", "force_reg", "(", "SImode", ",", "XEXP", "(", "operands", "[", "<NUM_LIT>", "]", ",", "<NUM_LIT>", ")", ")", ")", "}", "if", "(", "MEM_P", "(", "operands", "[", "<NUM_LIT>", "]"...
LLVM
BPF
CPP
next_suggestion
Virtual ISA
626,792
[ "}" ]
[ "inline", "SDValue", "getI32Imm", "(", "unsigned", "Imm", ")", "{", "return", "CurDAG", "->", "getTargetConstant", "(", "Imm", ",", "MVT", "::", "i64", ")", ";" ]
LLVM
Hexagon
TD
next_suggestion
DSP
626,793
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
LLVM
X86
CPP
next_suggestion
CPU
626,794
[ "}" ]
[ "bool", "X86TTIImpl", "::", "prefersVectorizedAddressing", "(", ")", "const", "{", "return", "supportsGather", "(", ")", ";" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
626,795
[ ")", ")", "<", "<NUM_LIT>", ";" ]
[ "static", "bool", "isI24", "(", "SDValue", "Op", ",", "SelectionDAG", "&", "DAG", ")", "{", "EVT", "VT", "=", "Op", ".", "getValueType", "(", ")", ";", "return", "VT", ".", "getSizeInBits", "(", ")", ">=", "<NUM_LIT>", "&&", "(", "VT", ".", "getSizeI...
GCC
m32c
CPP
stmt_completion
MPU
626,796
[ "=", "<NUM_LIT>", ";" ]
[ "if", "(", "target_memregs", "<", "<NUM_LIT>", "||", "target_memregs", ">", "<NUM_LIT>", ")", "error", "(", "<STR_LIT>", "invalid target memregs value %<%d%>", "<STR_LIT>", ",", "target_memregs", ")", ";", "}", "else", "target_memregs" ]
LLVM
X86
CPP
stmt_completion
CPU
626,797
[ "(", "(", "i", "*", "Stride", ")", "%", "LaneSize", "+", "LaneSize", "*", "Lane", ")", ";" ]
[ "int", "LaneCount", "=", "std", "::", "max", "(", "VectorSize", "/", "<NUM_LIT>", ",", "<NUM_LIT>", ")", ";", "for", "(", "int", "Lane", "=", "<NUM_LIT>", ";", "Lane", "<", "LaneCount", ";", "Lane", "++", ")", "for", "(", "int", "i", "=", "<NUM_LIT>"...
GCC
h8300
CPP
next_suggestion
MPU
626,798
[ "operands", "[", "<NUM_LIT>", "]", "=", "x", ";" ]
[ "if", "(", "GET_MODE", "(", "x", ")", "!=", "HImode", "&&", "GET_MODE", "(", "x", ")", "!=", "SImode", ")", "return", "<NUM_LIT>", ";", "operands", "[", "<NUM_LIT>", "]", "=", "NULL", ";", "operands", "[", "<NUM_LIT>", "]", "=", "XEXP", "(", "x", "...
LLVM
AArch64
CPP
next_suggestion
CPU
626,799
[ "}" ]
[ "if", "(", "<STR_LIT>", "::", "<STR_LIT>", ".", "hasSubClassEq", "(", "RC", ")", ")", "{", "Opc", "=", "<STR_LIT>", "::", "<STR_LIT>", ";", "if", "(", "TargetRegisterInfo", "::", "isVirtualRegister", "(", "SrcReg", ")", ")", "MF", ".", "getRegInfo", "(", ...