Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
LLVM
AMDGPU
CPP
stmt_completion
GPU
626,500
[ "(", ")", ";" ]
[ "static", "void", "buildCluster", "(", "ArrayRef", "<", "SUnit", "*", ">", "Exports", ",", "ScheduleDAGInstrs", "*", "DAG", ")", "{", "SUnit", "*", "ChainHead", "=", "Exports", ".", "front", "(", ")", ";", "for", "(", "unsigned", "Idx", "=", "<NUM_LIT>",...
GCC
i386
CPP
program_repair
CPU
626,501
[ "<FIXS>", "machine_mode", "mode", "=", "GET_MODE", "(", "target", ")", ";", "machine_mode", "inner_mode", "=", "GET_MODE_INNER", "(", "mode", ")", ";", "<FIXE>" ]
[ "voidix86_expand_vector_init", "(", "bool", "mmx_ok", ",", "rtx", "target", ",", "rtx", "vals", ")", "{", "<BUGS>", "enum", "machine_mode", "mode", "=", "GET_MODE", "(", "target", ")", ";", "enum", "machine_mode", "inner_mode", "=", "GET_MODE_INNER", "(", "mod...
LLVM
Z80
CPP
next_suggestion
MPU
626,502
[ "assert", "(", "MI", ".", "getOpcode", "(", ")", "==", "Z80", "::", "LD16ri", "&&", "MI", ".", "getOperand", "(", "<NUM_LIT>", ")", ".", "isReg", "(", ")", "&&", "MI", ".", "getOperand", "(", "<NUM_LIT>", ")", ".", "getReg", "(", ")", "==", "Z80", ...
[ "unsigned", "OpNo", "=", "FIOperandNum", ";", "MachineFrameInfo", "&", "MFI", "=", "MF", ".", "getFrameInfo", "(", ")", ";", "const", "std", "::", "vector", "<", "CalleeSavedInfo", ">", "&", "CSI", "=", "MFI", ".", "getCalleeSavedInfo", "(", ")", ";", "i...
GCC
pa
MD
program_repair
CPU
626,503
[ "<FIXS>", "return", "pa_output_bvb", "(", "operands", ",", "<NUM_LIT>", ",", "insn", ",", "<NUM_LIT>", ")", "<FIXE>" ]
[ "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set", "(", "attr", "<STR_LIT>", ")" ]
GCC
arm
CPP
program_repair
CPU
626,504
[ "<FIXS>", "gcc_unreachable", "(", ")", ";", "<FIXE>" ]
[ "return", "offsets", "->", "saved_regs", "-", "offsets", "->", "saved_args", ";", "default", ":", "<BUGS>", "abort", "(", ")", ";", "<BUGE>", "}", "break", ";" ]
LLVM
Hexagon
CPP
stmt_completion
DSP
626,505
[ "?", "ParseField", "::", "end", ":", "ParseField", "::", "last0", ";" ]
[ "unsigned", "const", "ParseFieldOffset", "=", "<NUM_LIT>", ";", "ParseField", "Field", "=", "HexagonMCInstrInfo", "::", "isPacketEnd", "(", "HMI", ")" ]
LLVM
VE
CPP
next_suggestion
CPU
626,506
[ "addOperandsForVFMK", "(", "Bl", ",", "MI", ",", "false", ")", ";" ]
[ "{", "<STR_LIT>", "::", "<STR_LIT>", ",", "{", "<STR_LIT>", "::", "<STR_LIT>", ",", "<STR_LIT>", "::", "<STR_LIT>", "}", "}", ",", "{", "<STR_LIT>", "::", "<STR_LIT>", ",", "{", "<STR_LIT>", "::", "<STR_LIT>", ",", "<STR_LIT>", "::", "<STR_LIT>", "}", "}",...
LLVM
DirectX
CPP
next_suggestion
Virtual ISA
626,507
[ "case", "Intrinsic", "::", "dx_lerp", ":" ]
[ "case", "Intrinsic", "::", "exp", ":", "return", "expandExpIntrinsic", "(", "Orig", ")", ";", "case", "Intrinsic", "::", "log", ":", "return", "expandLogIntrinsic", "(", "Orig", ")", ";", "case", "Intrinsic", "::", "log10", ":", "return", "expandLog10Intrinsic...
GCC
v850
MD
next_suggestion
MPU
626,508
[ "operands", "[", "<NUM_LIT>", "]", "=", "gen_reg_rtx", "(", "SImode", ")" ]
[ "(", "ashiftrt", ":", "SI", "(", "match_dup", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", ")", ")", "(", "clobber", "(", "reg", ":", "CC", "CC_REGNUM", ")", ")", "]", ")", "]", "<STR_LIT>", "{", "operands", "[", "<NUM_LIT>", "]", "=", "gen_...
GCC
i386
CPP
next_suggestion
CPU
626,509
[ "}" ]
[ "extern", "_", "_", "inline", "_", "_", "m128d", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_maskz_permute_pd", "(", "_", "_", "mmask8", "_", "_", "U...
GCC
ia64
CPP
stmt_completion
CPU
626,510
[ ";" ]
[ "while", "(", "rs", "<", "<NUM_LIT>", "&&", "call_used_regs", "[", "PR_REG", "(", "rs", ")", "]", ")", "rs", "++", ";", "if", "(", "rs", ">=", "<NUM_LIT>", ")", "break", ";", "for", "(", "re", "=", "rs", "+", "<NUM_LIT>", ";", "re", "<", "<NUM_LI...
GCC
frv
CPP
code_generation
VLIW
626,511
[ "int", "frv_emit_movsi", "(", "rtx", "dest", ",", "rtx", "src", ")", "{", "int", "base_regno", "=", "-", "<NUM_LIT>", ";", "int", "unspec", "=", "<NUM_LIT>", ";", "rtx", "sym", "=", "src", ";", "struct", "frv_unspec", "old_unspec", ";", "if", "(", "!",...
[ "Emit", "code", "to", "handle", "a", "MOVSI", ",", "adding", "in", "the", "small", "data", "register", "or", "pic", "register", "if", "needed", "to", "load", "up", "addresses", ".", "Return", "TRUE", "if", "the", "appropriate", "instructions", "are", "emit...
LLVM
Hexagon
TD
next_suggestion
DSP
626,512
[ "let", "isPredicatedNew", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredica...
LLVM
MMIX
CPP
stmt_completion
CPU
626,513
[ "RC", ")", ")", "{" ]
[ "if", "(", "I", "!=", "MBB", ".", "end", "(", ")", ")", "DL", "=", "I", "->", "getDebugLoc", "(", ")", ";", "if", "(", "<STR_LIT>", "::", "<STR_LIT>", ".", "hasSubClassEq", "(", "RC", ")", ")", "{", "BuildMI", "(", "MBB", ",", "I", ",", "DL", ...
LLVM
ARM
CPP
next_suggestion
CPU
626,514
[ "return", "*", "RM", ";" ]
[ "if", "(", "*", "RM", "==", "Reloc", "::", "ROPI", "||", "*", "RM", "==", "Reloc", "::", "RWPI", "||", "*", "RM", "==", "Reloc", "::", "ROPI_RWPI", ")", "assert", "(", "TT", ".", "isOSBinFormatELF", "(", ")", "&&", "<STR_LIT>", "ROPI/RWPI currently onl...
LLVM
X86
CPP
program_repair
CPU
626,515
[ "<FIXS>", "setOperationAction", "(", "ShiftOp", ",", "MVT", "::", "i32", ",", "ShiftDoubleAction", ")", ";", "<FIXE>", "<FIXS>", "setOperationAction", "(", "ShiftOp", ",", "MVT", "::", "i64", ",", "ShiftDoubleAction", ")", ";", "<FIXE>" ]
[ "for", "(", "auto", "ShiftOp", ":", "{", "ISD", "::", "FSHL", ",", "ISD", "::", "FSHR", "}", ")", "{", "setOperationAction", "(", "ShiftOp", ",", "MVT", "::", "i16", ",", "Custom", ")", ";", "<BUGS>", "setOperationAction", "(", "ShiftOp", ",", "MVT", ...
GCC
rs6000
CPP
next_suggestion
CPU
626,516
[ "}", "x", ";" ]
[ "union", "{", "qword", "q", ";", "double", "d", "[", "<NUM_LIT>", "]", ";" ]
LLVM
X86
CPP
next_suggestion
CPU
626,517
[ "}" ]
[ "SS", "=", "MI", ".", "getOperand", "(", "<NUM_LIT>", ")", ".", "getIndex", "(", ")", ";", "break", ";", "}", "}", "if", "(", "SS", "!=", "INT_MAX", ")", "break", ";", "}", "unsigned", "ConstPos", "=", "<NUM_LIT>", ";", "MachineInstr", "*", "ConstMI"...
LLVM
PowerPC
CPP
stmt_completion
CPU
626,518
[ ")", "{" ]
[ "bool", "Reg1IsKill", "=", "MI", ".", "getOperand", "(", "<NUM_LIT>", ")", ".", "isKill", "(", ")", ";", "bool", "Reg2IsKill", "=", "MI", ".", "getOperand", "(", "<NUM_LIT>", ")", ".", "isKill", "(", ")", ";", "bool", "ChangeReg0", "=", "false", ";", ...
GCC
i386
CPP
program_repair
CPU
626,519
[ "<FIXS>", "if", "(", "GET_CODE", "(", "addr", ")", "==", "PARALLEL", ")", "<FIXE>", "<FIXS>", "gcc_assert", "(", "GET_CODE", "(", "addr", ")", "==", "SET", ")", ";", "<FIXE>" ]
[ "&&", "TARGET_PENTIUM", ")", "{", "addr", "=", "PATTERN", "(", "insn", ")", ";", "<BUGS>", "if", "(", "GET_CODE", "(", "addr", ")", "==", "SET", ")", ";", "else", "if", "(", "GET_CODE", "(", "addr", ")", "==", "PARALLEL", "&&", "GET_CODE", "(", "XV...
LLVM
Hexagon
TD
stmt_completion
DSP
626,520
[ "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "def", "A2_psubf", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "PredRegs", ":", "$", "Pu4", ",", "IntRegs", ":", "$", "Rt32", ",", "IntRegs", ":", "$", "Rs32", ")", ",", "<STR_LIT>", ",", "tc_4c5ba658", ",", ...
GCC
arm
CPP
stmt_completion
CPU
626,521
[ ",", "_", "_", "b", ",", "_", "_", "p", ")", ";" ]
[ "return", "_", "_", "builtin_mve_vornq_m_sv16qi", "(", "_", "_", "inactive", ",", "_", "_", "a" ]
LLVM
X86
TD
stmt_completion
CPU
626,522
[ "[", "]", ">", ",", "Requires", "<", "[", "In64BitMode", "]", ">", ";" ]
[ "def", "RCL64mCL", ":", "RI", "<", "<NUM_LIT>", ",", "MRM2m", ",", "(", "outs", ")", ",", "(", "ins", "i64mem", ":", "$", "dst", ")", ",", "<STR_LIT>", "," ]
LLVM
Mips
CPP
program_repair
CPU
626,523
[ "<FIXS>", "lowerMSASplatImm", "(", "Op", ",", "<NUM_LIT>", ",", "DAG", ",", "true", ")", ",", "ISD", "::", "SETEQ", ")", ";", "<FIXE>" ]
[ "case", "Intrinsic", "::", "mips_ceqi_w", ":", "case", "Intrinsic", "::", "mips_ceqi_d", ":", "return", "DAG", ".", "getSetCC", "(", "DL", ",", "Op", "->", "getValueType", "(", "<NUM_LIT>", ")", ",", "Op", "->", "getOperand", "(", "<NUM_LIT>", ")", ",", ...
LLVM
Hexagon
TD
next_suggestion
DSP
626,524
[ "let", "hasNewValue", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
LLVM
Hexagon
CPP
next_suggestion
DSP
626,525
[ "auto", "*", "DRC", "=", "getFinalVRegClass", "(", "RD", ",", "MRI", ")", ";" ]
[ "bool", "HexagonBitSimplify", "::", "isTransparentCopy", "(", "const", "BitTracker", "::", "RegisterRef", "&", "RD", ",", "const", "BitTracker", "::", "RegisterRef", "&", "RS", ",", "MachineRegisterInfo", "&", "MRI", ")", "{", "if", "(", "!", "Register", "::",...
LLVM
AMDGPU
CPP
next_suggestion
GPU
626,526
[ "Results", ".", "push_back", "(", "DAG", ".", "getNode", "(", "ISD", "::", "BITCAST", ",", "SL", ",", "MVT", "::", "v2f16", ",", "Op", ")", ")", ";" ]
[ "Results", ".", "push_back", "(", "Res", ".", "getOperand", "(", "I", ")", ")", ";", "}", "}", "else", "{", "Results", ".", "push_back", "(", "Res", ")", ";", "Results", ".", "push_back", "(", "Res", ".", "getValue", "(", "<NUM_LIT>", ")", ")", ";"...
GCC
rs6000
MD
next_suggestion
CPU
626,527
[ "(", "not", ":", "BOOL_128", "(", "match_operand", ":", "BOOL_128", "<NUM_LIT>", "<STR_LIT>", ")", ")", ")", "]" ]
[ "(", "define_expand", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "BOOL_128", "<NUM_LIT>", "<STR_LIT>", ")" ]
LLVM
R600
TD
stmt_completion
GPU
626,528
[ ">", ",", "BinaryIntInt", ";" ]
[ "def", "int_AMDIL_mulhi24_u32", ":", "GCCBuiltin", "<", "<STR_LIT>" ]
LLVM
AArch64
CPP
next_suggestion
CPU
626,529
[ "}" ]
[ "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "<STR_LIT>", "::", "<STR_LIT>", ";", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "<STR_LIT>", "::", "<STR_LIT>", ";", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "<STR_LIT>", "::", "<...
LLVM
AArch64
TD
stmt_completion
CPU
626,530
[ ")", ",", "(", "LDRDui", "GPR64sp", ":", "$", "Rn", ",", "uimm12s8", ":", "$", "offset", ")", ">", ";" ]
[ "def", ":", "Pat", "<", "(", "v8i8", "(", "load", "(", "am_indexed64", "GPR64sp", ":", "$", "Rn", ",", "uimm12s8", ":", "$", "offset", ")", ")" ]
GCC
aarch64
CPP
next_suggestion
CPU
626,531
[ "return", "ret", ";" ]
[ "_", "_", "builtin_aarch64_simd_ci", "_", "_", "o", ";", "_", "_", "o", "=", "_", "_", "builtin_aarch64_ld3v2si", "(", "(", "const", "_", "_", "builtin_aarch64_simd_si", "*", ")", "_", "_", "a", ")", ";", "ret", ".", "val", "[", "<NUM_LIT>", "]", "="...
GCC
h8300
MD
stmt_completion
MPU
626,532
[ "<NUM_LIT>", ")" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "zero_extract", ":", "QI", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "const_int" ]
LLVM
Hexagon
CPP
stmt_completion
DSP
626,533
[ "true", ";" ]
[ "default", ":", "return", "false", ";", "case", "Hexagon", "::", "L2_ploadrdt_io", ":", "case", "Hexagon", "::", "L2_ploadrdf_io", ":", "case", "Hexagon", "::", "L2_ploadrit_io", ":", "case", "Hexagon", "::", "L2_ploadrif_io", ":", "case", "Hexagon", "::", "L2...
GCC
c4x
MD
next_suggestion
DSP
626,534
[ "<STR_LIT>" ]
[ "(", "match_operand", ":", "HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "]", "<STR_LIT>" ]
LLVM
AArch64
TD
program_repair
CPU
626,535
[ "<FIXS>", "let", "ElementSize", "=", "Sz", ";", "<FIXE>" ]
[ "let", "Constraints", "=", "<STR_LIT>", ";", "let", "DestructiveInstType", "=", "DestructiveOther", ";", "<BUGS>", "let", "ElementSize", "=", "size", ";", "<BUGE>", "}", "multiclass", "sve_fp_2op_p_zd", "bits", "<NUM_LIT>", ">", "opc", ",", "string", "asm", "," ...
GCC
xtensa
CPP
stmt_completion
MPU
626,536
[ "v", ")", "{" ]
[ "static", "bool", "xtensa_uimm8", "(", "HOST_WIDE_INT" ]
LLVM
X86
CPP
code_generation
CPU
626,537
[ "bool", "X86InstrInfo", "::", "expandPostRAPseudo", "(", "MachineBasicBlock", "::", "iterator", "MI", ")", "const", "{", "bool", "HasAVX", "=", "TM", ".", "getSubtarget", "<", "X86Subtarget", ">", "(", ")", ".", "hasAVX", "(", ")", ";", "MachineInstrBuilder", ...
[ "This", "function", "is", "called", "for", "all", "pseudo", "instructions", "that", "remain", "after", "register", "allocation", "." ]
LLVM
Mips
CPP
code_generation
CPU
626,538
[ "StringRef", "getPassName", "(", ")", "const", "override", "{", "return", "<STR_LIT>", "Mips Delay Slot Filler", "<STR_LIT>", ";", "}" ]
[ "getPassName", "-", "Return", "a", "nice", "clean", "name", "for", "a", "pass", "." ]
GCC
avr
MD
next_suggestion
MPU
626,539
[ "operands", "[", "<NUM_LIT>", "]", "=", "simplify_gen_subreg", "(", "QImode", ",", "operands", "[", "<NUM_LIT>", "]", ",", "PSImode", ",", "<NUM_LIT>", ")" ]
[ "(", "zero_extend", ":", "PSI", "(", "match_operand", ":", "HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "<STR_LIT>", "[", "(", "set", "(", "match_dup", "<NUM_LIT>", ")", "(", "match_dup", "<NUM_LIT>", ")", ")", ...
LLVM
AMDGPU
TD
next_suggestion
GPU
626,540
[ "}" ]
[ "class", "isModifierType", "<", "ValueType", "SrcVT", ">", "{", "bit", "ret", "=", "!", "if", "(", "!", "eq", "(", "SrcVT", ".", "Value", ",", "f16", ".", "Value", ")", ",", "<NUM_LIT>", ",", "!", "if", "(", "!", "eq", "(", "SrcVT", ".", "Value",...
LLVM
ARM
CPP
stmt_completion
CPU
626,541
[ "OpcodeIndex", "]", ":" ]
[ "SDValue", "MemAddr", ",", "Align", ";", "unsigned", "AddrOpIdx", "=", "isUpdating", "?", "<NUM_LIT>", ":", "<NUM_LIT>", ";", "if", "(", "!", "SelectAddrMode6", "(", "N", ",", "N", "->", "getOperand", "(", "AddrOpIdx", ")", ",", "MemAddr", ",", "Align", ...
LLVM
TPC
TD
stmt_completion
Virtual ISA
626,542
[ "=", "<STR_LIT>", ";" ]
[ "let", "OutOperandList", "=", "(", "outs", "IRF", ":", "$", "dest", ")", ";", "let", "InOperandList", "=", "(", "ins", "IRF", ":", "$", "src1", ",", "SRF", ":", "$", "src2", ",", "SwitchSet", ":", "$", "sw", ",", "IRF", ":", "$", "income", ",", ...
LLVM
ARM
CPP
code_generation
CPU
626,543
[ "void", "ARMTargetLowering", "::", "LowerAsmOperandForConstraint", "(", "SDValue", "Op", ",", "char", "Constraint", ",", "std", "::", "vector", "<", "SDValue", ">", "&", "Ops", ",", "SelectionDAG", "&", "DAG", ")", "const", "{", "SDValue", "Result", "(", "<N...
[ "Lower", "the", "specified", "operand", "into", "the", "Ops", "vector", "." ]
LLVM
M68k
CPP
stmt_completion
MPU
626,544
[ "(", "*", "this", ")", ";" ]
[ "MachineFunctionInfo", "*", "M68kMachineFunctionInfo", "::", "clone", "(", "BumpPtrAllocator", "&", "Allocator", ",", "MachineFunction", "&", "DestMF", ",", "const", "DenseMap", "<", "MachineBasicBlock", "*", ",", "MachineBasicBlock", "*", ">", "&", "Src2DstMBB", ")...
GCC
aarch64
CPP
stmt_completion
CPU
626,545
[ "a", ")", ";" ]
[ "vrsqrteh_f16", "(", "float16_t", "_", "_", "a", ")", "{", "return", "_", "_", "builtin_aarch64_rsqrtehf", "(", "_", "_" ]
LLVM
Blackfin
CPP
next_suggestion
DSP
626,546
[ "}" ]
[ "void", "BlackfinInstrInfo", "::", "storeRegToAddr", "(", "MachineFunction", "&", "MF", ",", "unsigned", "SrcReg", ",", "bool", "isKill", ",", "SmallVectorImpl", "<", "MachineOperand", ">", "&", "Addr", ",", "const", "TargetRegisterClass", "*", "RC", ",", "Small...
LLVM
Hexagon
CPP
stmt_completion
DSP
626,547
[ "Kind", ",", "Mang", ",", "TM", ")", ";" ]
[ "if", "(", "Kind", ".", "isData", "(", ")", "&&", "IsGlobalInSmallSection", "(", "GV", ",", "TM", ",", "Kind", ")", ")", "return", "SmallDataSection", ";", "return", "TargetLoweringObjectFileELF", "::", "SelectSectionForGlobal", "(", "GV", "," ]
GCC
csky
MD
next_suggestion
CPU
626,548
[ ")" ]
[ "(", "define_expand", "<STR_LIT>", "[", "(", "clobber", "(", "const_int", "<NUM_LIT>", ")", ")", "]", "<STR_LIT>", "<STR_LIT>" ]
LLVM
X86
CPP
next_suggestion
CPU
626,549
[ "I", ".", "removeOperand", "(", "<NUM_LIT>", ")", ";" ]
[ "}", "if", "(", "TM", ".", "getCodeModel", "(", ")", "!=", "CodeModel", "::", "Small", ")", "return", "false", ";", "X86AddressMode", "AM", ";", "AM", ".", "GV", "=", "GV", ";", "AM", ".", "GVOpFlags", "=", "STI", ".", "classifyGlobalReference", "(", ...
LLVM
ARM
CPP
next_suggestion
CPU
626,550
[ "return", "true", ";" ]
[ "bool", "evaluateBranch", "(", "const", "MCInst", "&", "Inst", ",", "uint64_t", "Addr", ",", "uint64_t", "Size", ",", "uint64_t", "&", "Target", ")", "const", "override", "{", "if", "(", "Info", "->", "get", "(", "Inst", ".", "getOpcode", "(", ")", ")"...
LLVM
M68k
CPP
next_suggestion
MPU
626,551
[ "FormalArgHandler", "ArgHandler", "(", "MIRBuilder", ",", "MRI", ")", ";" ]
[ "MachineFunction", "&", "MF", "=", "MIRBuilder", ".", "getMF", "(", ")", ";", "MachineRegisterInfo", "&", "MRI", "=", "MF", ".", "getRegInfo", "(", ")", ";", "const", "auto", "&", "DL", "=", "F", ".", "getParent", "(", ")", "->", "getDataLayout", "(", ...
LLVM
ARM
TD
next_suggestion
CPU
626,552
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "imm", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "bit_12", ";", "let", "Inst", "{...
LLVM
AArch64
TD
stmt_completion
CPU
626,553
[ "}", ";" ]
[ "class", "BaseSIMDDifferentThreeVector", "<", "bit", "U", ",", "bits", "<", "<NUM_LIT>", ">", "size", ",", "bits", "<", "<NUM_LIT>", ">", "opcode", ",", "RegisterOperand", "outtype", ",", "RegisterOperand", "intype1", ",", "RegisterOperand", "intype2", ",", "str...
GCC
aarch64
MD
stmt_completion
CPU
626,554
[ "<NUM_LIT>", "]", ")", ")", ")" ]
[ "(", "parallel", "[", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", ")", "]", ")", ")", ")", "(", "match_operand", ":", "VDQF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "VDQF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ...
GCC
arm
CPP
stmt_completion
CPU
626,555
[ "itype", ")", ";" ]
[ "arm_simd_types", "[", "Int8x16_t", "]", ".", "eltype", "=", "intQI_type_node", ";", "arm_simd_types", "[", "Int16x4_t", "]", ".", "eltype", "=", "intHI_type_node", ";", "arm_simd_types", "[", "Int16x8_t", "]", ".", "eltype", "=", "intHI_type_node", ";", "arm_si...
GCC
bfin
MD
stmt_completion
DSP
626,556
[ "<STR_LIT>", ")", "]", ")" ]
[ "[", "(", "set", "(", "match_operand", ":", "SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>" ]
LLVM
ARM
CPP
stmt_completion
CPU
626,557
[ "size", ";" ]
[ "ArgumentStackSize", "=" ]
LLVM
ARM64
TD
stmt_completion
CPU
626,558
[ "AsmOperandClass", "{" ]
[ "def", "MovKSymbolG3AsmOperand", ":" ]
GCC
aarch64
CPP
next_suggestion
CPU
626,559
[ "_", "_", "asm__", "(", "<STR_LIT>", "mvn %0.16b,%1.16b", "<STR_LIT>", ":", "<STR_LIT>", "=w", "<STR_LIT>", "(", "result", ")", ":", "<STR_LIT>", "w", "<STR_LIT>", "(", "a", ")", ":", ")", ";" ]
[ "vmvnq_s8", "(", "int8x16_t", "a", ")", "{", "int8x16_t", "result", ";" ]
GCC
tilegx
MD
next_suggestion
VLIW
626,560
[ "<STR_LIT>", ")" ]
[ "(", "truncate", ":", "SI", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", ")", "]", "<STR_LIT>" ]
LLVM
X86
CPP
program_repair
CPU
626,561
[ "<FIXS>", "DAG", ".", "getIntPtrConstant", "(", "RegInfo", "->", "getSlotSize", "(", ")", ",", "dl", ")", ")", ";", "<FIXE>" ]
[ "unsigned", "StoreAddrReg", "=", "(", "PtrVT", "==", "MVT", "::", "i64", ")", "?", "X86", "::", "RCX", ":", "X86", "::", "ECX", ";", "SDValue", "StoreAddr", "=", "DAG", ".", "getNode", "(", "ISD", "::", "ADD", ",", "dl", ",", "PtrVT", ",", "Frame",...
GCC
i386
MD
stmt_completion
CPU
626,562
[ "<STR_LIT>", ")", "]" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "MODEF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "unspec", ":", "MODEF", "[", "(", "match_operand", ":", "MODEF", "<NUM_LIT>", "<STR_LIT>" ]
GCC
aarch64
MD
program_repair
CPU
626,563
[ "<FIXS>", "(", "match_operand", ":", "VCOND", ">", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "<FIXE>", "<FIXS>", "aarch64_simd_lane_bounds", "(", "operands", "[", "<NUM_LIT>", "]", ",", "<NUM_LIT>", ",", "GET_MODE_NUNITS", "(", "VCOND", ">", "mode", ")", ")", ...
[ "[", "(", "match_operand", ":", "VWIDE", ">", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "VWIDE", ">", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "VSD_HSI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "<BUG...
GCC
s390
MD
next_suggestion
MPU
626,564
[ "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", "<STR_LIT>", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
AArch64
TD
stmt_completion
CPU
626,565
[ "<NUM_LIT>", ";" ]
[ "def", "_fixed", ":", "NeonI_LdStMult_Post", "<", "q", ",", "<NUM_LIT>", ",", "opcode", ",", "size", ",", "(", "outs", "VecList", ":", "$", "Rt", ",", "GPR64xsp", ":", "$", "wb", ")", ",", "(", "ins", "GPR64xsp", ":", "$", "Rn", ",", "ImmTy", ":", ...
LLVM
AArch64
CPP
stmt_completion
CPU
626,566
[ "getRegister", "(", "RegNo", ">>", "<NUM_LIT>", ")", ";" ]
[ "if", "(", "RegNo", ">", "<NUM_LIT>", ")", "return", "Fail", ";", "if", "(", "RegNo", "&", "<NUM_LIT>", ")", "return", "Fail", ";", "unsigned", "Register", "=", "AArch64MCRegisterClasses", "[", "<STR_LIT>", "::", "<STR_LIT>", "]", "." ]
LLVM
X86
CPP
next_suggestion
CPU
626,567
[ "}" ]
[ "static", "SDValue", "lowerVectorShuffleWithSHUFPD", "(", "const", "SDLoc", "&", "DL", ",", "MVT", "VT", ",", "ArrayRef", "<", "int", ">", "Mask", ",", "SDValue", "V1", ",", "SDValue", "V2", ",", "SelectionDAG", "&", "DAG", ")", "{", "assert", "(", "(", ...
LLVM
AArch64
TD
stmt_completion
CPU
626,568
[ ",", "SSHLLvvi_4H", ",", "VPR128", ",", "VPR64", ">", ";" ]
[ "def", "SXTLvv_4H", ":", "NeonI_ext_len_alias", "<", "<STR_LIT>", ",", "<STR_LIT>", ",", "<STR_LIT>" ]
LLVM
WebAssembly
CPP
next_suggestion
Virtual ISA
626,569
[ "const", "MachineOperand", "&", "CalleeOp", "=", "MI", ".", "getOperand", "(", "getCalleeOpNo", "(", "MI", ")", ")", ";" ]
[ "if", "(", "MI", ".", "getOpcode", "(", ")", "==", "WebAssembly", "::", "CATCH_I32", "||", "MI", ".", "getOpcode", "(", ")", "==", "WebAssembly", "::", "CATCH_I64", "||", "MI", ".", "getOpcode", "(", ")", "==", "WebAssembly", "::", "CATCH_I32_S", "||", ...
GCC
ia64
CPP
code_generation
CPU
626,570
[ "bool", "ia64_can_eliminate", "(", "const", "int", "from", "ATTRIBUTE_UNUSED", ",", "const", "int", "to", ")", "{", "return", "(", "to", "==", "BR_REG", "(", "<NUM_LIT>", ")", "?", "crtl", "->", "is_leaf", ":", "true", ")", ";", "}" ]
[ "Worker", "function", "for", "TARGET_CAN_ELIMINATE", "." ]
LLVM
SystemZ
CPP
next_suggestion
CPU
626,571
[ "unsigned", "Cost", "=", "<NUM_LIT>", ";" ]
[ "if", "(", "Opcode", "==", "Instruction", "::", "ICmp", "||", "Opcode", "==", "Instruction", "::", "FCmp", ")", "{", "unsigned", "PredicateExtraCost", "=", "<NUM_LIT>", ";", "if", "(", "I", "!=", "nullptr", ")", "{", "switch", "(", "cast", "<", "CmpInst"...
LLVM
ARM
CPP
next_suggestion
CPU
626,572
[ "return", "EndResult", ";" ]
[ "if", "(", "Phi", "==", "nullptr", "||", "Phi", "->", "getNumIncomingValues", "(", ")", "!=", "<NUM_LIT>", "||", "Phi", "->", "getParent", "(", ")", "!=", "L", "->", "getHeader", "(", ")", "||", "Phi", "->", "getNumUses", "(", ")", "!=", "<NUM_LIT>", ...
GCC
arm
CPP
stmt_completion
CPU
626,573
[ "uint8x8_t", "_", "_", "c", ")", "{" ]
[ "vmla_u8", "(", "uint8x8_t", "_", "_", "a", ",", "uint8x8_t", "_", "_", "b", "," ]
LLVM
X86
CPP
stmt_completion
CPU
626,574
[ ")", ";" ]
[ "SDValue", "N0", "=", "N", "->", "getOperand", "(", "<NUM_LIT>", ")", ";", "SDValue", "N1", "=", "N", "->", "getOperand", "(", "<NUM_LIT>", ")", ";", "if", "(", "N0", ".", "getOpcode", "(", ")", "!=", "<STR_LIT>", "::", "<STR_LIT>", "||", "!", "N0", ...
GCC
i386
CPP
stmt_completion
CPU
626,575
[ "_", "X", ",", "_", "_", "m256i", "_", "_", "Y", ",", "const", "int", "_", "_", "P", ")", "{" ]
[ "extern", "_", "_", "inline", "_", "_", "mmask32", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm256_cmp_epi8_mask", "(", "_", "_", "m256i", "_" ]
LLVM
SPIRV
CPP
stmt_completion
Virtual ISA
626,576
[ "VT", ")", ";" ]
[ "if", "(", "VT", ".", "isVector", "(", ")", "&&", "VT", ".", "getVectorNumElements", "(", ")", "==", "<NUM_LIT>", "&&", "(", "VT", ".", "getVectorElementType", "(", ")", "==", "MVT", "::", "i1", "||", "VT", ".", "getVectorElementType", "(", ")", "==", ...
GCC
rs6000
MD
next_suggestion
CPU
626,577
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>", "<STR_LIT>" ]
GCC
s390
MD
stmt_completion
MPU
626,578
[ ")", ")" ]
[ "(", "and", "(", "match_code", "<STR_LIT>", ")", "(", "match_test", "<STR_LIT>", ")" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
626,579
[ ")", ";" ]
[ "auto", "Next", "=", "skipIgnoreExecInstsTrivialSucc", "(", "MBB", ",", "std", "::", "next", "(", "MI", "->", "getIterator", "(", ")", ")", ")", ";", "if", "(", "Next", "==", "MBB", ".", "end", "(", ")", "||", "!", "LoweredEndCf", ".", "count", "(", ...
LLVM
X86
CPP
stmt_completion
CPU
626,580
[ "<STR_LIT>", ";" ]
[ "StringRef", "getPassName", "(", ")", "const", "override", "{", "return", "<STR_LIT>", "X86 Partial Reduction" ]
GCC
arm
CPP
next_suggestion
CPU
626,581
[ "}" ]
[ "_", "_", "arm_vcmpleq_m_n_s8", "(", "int8x16_t", "_", "_", "a", ",", "int8_t", "_", "_", "b", ",", "mve_pred16_t", "_", "_", "p", ")", "{", "return", "_", "_", "builtin_mve_vcmpleq_m_n_sv16qi", "(", "_", "_", "a", ",", "_", "_", "b", ",", "_", "_"...
GCC
sparc
MD
stmt_completion
CPU
626,582
[ "<STR_LIT>", ")" ]
[ "(", "define_automaton" ]
GCC
rs6000
CPP
next_suggestion
CPU
626,583
[ "_", "_", "res", ".", "as_short", "[", "<NUM_LIT>", "]", "=", "_", "_", "mu2", ".", "as_short", "[", "<NUM_LIT>", "]", ";" ]
[ "extern", "_", "_", "inline", "_", "_", "m64", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_unpacklo_pi16", "(", "_", "_", "m64", "_", "_", "m1", ",...
LLVM
Hexagon
TD
next_suggestion
DSP
626,584
[ "}" ]
[ "class", "Enc_4dc228", ":", "OpcodeHexagon", "{", "bits", "<", "<NUM_LIT>", ">", "Ii", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Ii", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>"...
LLVM
TPC
CPP
next_suggestion
Virtual ISA
626,585
[ "if", "(", "FRemFunc", ")", "FRemFunc", "->", "setUnnamedAddr", "(", "GlobalValue", "::", "UnnamedAddr", "::", "Local", ")", ";" ]
[ "SDivFunc", "=", "findFunction", "(", "M", ",", "<STR_LIT>", "__sdiv", "<STR_LIT>", ")", ";", "SRemFunc", "=", "findFunction", "(", "M", ",", "<STR_LIT>", "__srem", "<STR_LIT>", ")", ";", "if", "(", "FDivFunc", ")", "FDivFunc", "->", "setUnnamedAddr", "(", ...
GCC
epiphany
MD
stmt_completion
MPU
626,586
[ "mode", ",", "operands", "[", "<NUM_LIT>", "]", "," ]
[ "<STR_LIT>", "[", "(", "parallel", "[", "(", "set", "(", "match_dup", "<NUM_LIT>", ")", "(", "mult", ":", "<", "vmode_PART", ">", "(", "match_dup", "<NUM_LIT>", ")", "(", "match_dup", "<NUM_LIT>", ")", ")", ")", "(", "clobber", "(", "reg", ":", "CC_FP"...
GCC
tilegx
CPP
program_repair
VLIW
626,587
[ "<FIXS>", "machine_mode", "mode", ",", "<FIXE>" ]
[ "static", "voidtilegx_setup_incoming_varargs", "(", "cumulative_args_t", "cum", ",", "<BUGS>", "enum", "machine_mode", "mode", ",", "<BUGE>", "tree", "type", ",", "int", "*", "pretend_args", ",", "int", "no_rtl", ")", "{", "CUMULATIVE_ARGS", "local_cum", "=", "*",...
GCC
ia64
CPP
program_repair
CPU
626,588
[ "<FIXS>", "mem", "=", "expand_expr", "(", "arg0", ",", "NULL_RTX", ",", "ptr_mode", ",", "<NUM_LIT>", ")", ";", "<FIXE>", "<FIXS>", "mem", "=", "gen_rtx_MEM", "(", "mode", ",", "force_reg", "(", "ptr_mode", ",", "mem", ")", ")", ";", "<FIXE>" ]
[ "rtx", "mem", ";", "arg0", "=", "TREE_VALUE", "(", "arglist", ")", ";", "<BUGS>", "mem", "=", "expand_expr", "(", "arg0", ",", "NULL_RTX", ",", "Pmode", ",", "<NUM_LIT>", ")", ";", "<BUGE>", "<BUGS>", "mem", "=", "gen_rtx_MEM", "(", "mode", ",", "force...
GCC
sparc
MD
stmt_completion
CPU
626,589
[ "]", ")" ]
[ "(", "set", "(", "match_dup", "<NUM_LIT>", ")", "(", "if_then_else", ":", "W", "(", "eq", ":", "DI", "(", "match_dup", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", ")", "(", "const_int", "-", "<NUM_LIT>", ")", "(", "match_dup", "<NUM_LIT>", ")",...
GCC
mcore
MD
stmt_completion
MPU
626,590
[ "<STR_LIT>", ")", "]", ")" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "ne", ":", "SI", "(", "reg", ":", "CC", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", ")", ")", "]", "<STR_LIT>", ...
LLVM
AArch64
TD
stmt_completion
CPU
626,591
[ "lane", "{", "<NUM_LIT>", "}", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "{", "lane", "{", "<NUM_LIT>", "}", ",", "lane", "{", "<NUM_LIT>", "}", ",", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
626,592
[ ".", "allFP64FP16Denormals", "(", ")", ";" ]
[ "const", "SIMachineFunctionInfo", "*", "Info", "=", "MF", ".", "getInfo", "<", "SIMachineFunctionInfo", ">", "(", ")", ";", "return", "Info", "->", "getMode", "(", ")" ]
GCC
i386
CPP
stmt_completion
CPU
626,593
[ "reg1", ",", "reg2", ")", ";" ]
[ "if", "(", "m", "->", "fs", ".", "cfa_reg", "==", "stack_pointer_rtx", ")", "m", "->", "fs", ".", "cfa_offset", "+=", "offset", ";", "m", "->", "fs", ".", "sp_offset", "+=", "offset", ";", "if", "(", "REG_P", "(", "reg1", ")", "&&", "GET_MODE", "("...
LLVM
WebAssembly
CPP
stmt_completion
Virtual ISA
626,594
[ "Def", ";" ]
[ "return", "Def", ";", "}", "}", "for", "(", "MachineOperand", "&", "DefMO", ":", "Def", "->", "explicit_uses", "(", ")", ")", "{", "if", "(", "!", "DefMO", ".", "isReg", "(", ")", ")", "continue", ";", "return", "findStartOfTree", "(", "DefMO", ",", ...
GCC
i386
MD
stmt_completion
CPU
626,595
[ "]", ")" ]
[ "(", "define_mode_iterator", "SWI48", "[", "SI", "(", "DI", "<STR_LIT>", ")" ]
LLVM
R600
CPP
stmt_completion
GPU
626,596
[ "hasSubClassEq", "(", "OpClass", ")", ";" ]
[ "const", "MCInstrDesc", "&", "Desc", "=", "TII", "->", "get", "(", "MN", "->", "getMachineOpcode", "(", ")", ")", ";", "int", "OpClassID", "=", "Desc", ".", "OpInfo", "[", "Op", ".", "getResNo", "(", ")", "]", ".", "RegClass", ";", "if", "(", "OpCl...
LLVM
ARM64
TD
stmt_completion
CPU
626,597
[ "opc", ",", "regtype", ",", "asm", ",", "(", "outs", "regtype", ":", "$", "Rt", ")", ",", "(", "ins", "ro_indexed32", ":", "$", "addr", ")", ",", "pat", ">", ",", "Sched", "<", "[", "WriteLDIdx", ",", "ReadAdrBase", "]", ">", ";" ]
[ "class", "Load32RO", "<", "bits", "<", "<NUM_LIT>", ">", "sz", ",", "bit", "V", ",", "bits", "<", "<NUM_LIT>", ">", "opc", ",", "RegisterClass", "regtype", ",", "string", "asm", ",", "list", "<", "dag", ">", "pat", ">", ":", "LoadStore32RO", "<", "sz...
LLVM
TL45
CPP
stmt_completion
MPU
626,598
[ "&", "OS", ")", "const", "{" ]
[ "void", "EmitByte", "(", "unsigned", "char", "C", ",", "unsigned", "&", "CurByte", ",", "raw_ostream" ]
GCC
epiphany
MD
stmt_completion
MPU
626,599
[ ")" ]
[ "(", "define_constraint", "<STR_LIT>", "<STR_LIT>", "(", "and", "(", "match_code", "<STR_LIT>", ")", "(", "match_test", "<STR_LIT>", ")", "(", "match_test", "<STR_LIT>", ")", ")" ]