Compiler_Type stringclasses 2
values | Target stringclasses 176
values | Programming Language stringclasses 3
values | Task stringclasses 4
values | Target_Type stringclasses 7
values | Idx int64 0 636k | Ground_Truth listlengths 0 2.32k | Input listlengths 1 1.02k |
|---|---|---|---|---|---|---|---|
LLVM | Hexagon | TD | next_suggestion | DSP | 627,500 | [
"let",
"isCodeGenOnly",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"hasNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"opNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"BaseOpcode",
"=",
"<STR_LIT>",
";",
"let",
"isPredicable",
"=",
"<NUM_LIT>",
";",
"let",
"isPseudo",
"=",
"<NUM_LIT>",
";"
] |
GCC | rx | MD | stmt_completion | CPU | 627,501 | [
"<NUM_LIT>",
"]",
",",
"<NUM_LIT>",
")",
","
] | [
"(",
"const_int",
"<NUM_LIT>",
")",
"]",
")",
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"pc",
")",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"const_int",
"<NUM_LIT>",
")",
"]",
"{",
"rx_split_cbranch",
"(",
... |
GCC | nds32 | MD | stmt_completion | CPU | 627,502 | [
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"define_expand",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"ltu",
":",
"SI",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>"
] |
LLVM | PowerPC | CPP | next_suggestion | CPU | 627,503 | [
"}"
] | [
"RegisterMCAsmInfoFn",
"C",
"(",
"*",
"T",
",",
"createPPCMCAsmInfo",
")",
";",
"TargetRegistry",
"::",
"RegisterMCInstrInfo",
"(",
"*",
"T",
",",
"createPPCMCInstrInfo",
")",
";",
"TargetRegistry",
"::",
"RegisterMCRegInfo",
"(",
"*",
"T",
",",
"createPPCMCRegist... |
GCC | rs6000 | MD | next_suggestion | CPU | 627,504 | [
"<STR_LIT>"
] | [
"(",
"define_insn_and_split",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"TD",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"TD",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>"
] |
LLVM | AArch64 | CPP | next_suggestion | CPU | 627,505 | [
"return",
"false",
";"
] | [
"AArch64MCExpr",
"::",
"VariantKind",
"RefKind",
";",
"if",
"(",
"parseOptionalToken",
"(",
"AsmToken",
"::",
"Colon",
")",
")",
"{",
"HasELFModifier",
"=",
"true",
";",
"if",
"(",
"Parser",
".",
"getTok",
"(",
")",
".",
"isNot",
"(",
"AsmToken",
"::",
"... |
LLVM | Hexagon | TD | next_suggestion | DSP | 627,506 | [
"let",
"opExtentBits",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"isPredicated",
"=",
"<NUM_LIT>",
";",
"let",
"isTerminator",
"=",
"<NUM_LIT>",
";",
"let",
"isBranch",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicatedNew",
"=",
"<NUM_LIT>",
";",
"let",
"cofRelax1",
"=",
"<NUM_LIT>",
";",
"let",
"cofRelax2",
"=",
"<NUM_LIT... |
GCC | ia64 | MD | next_suggestion | CPU | 627,507 | [
"<STR_LIT>",
")"
] | [
"[",
"(",
"trap_if",
"(",
"const_int",
"<NUM_LIT>",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
")",
"]",
"<STR_LIT>"
] |
LLVM | AMDGPU | CPP | program_repair | GPU | 627,508 | [
"<FIXS>",
"Register",
"TmpReg",
"=",
"MRI",
".",
"createVirtualRegister",
"(",
"&",
"AMDGPU",
"::",
"VGPR_32RegClass",
")",
";",
"<FIXE>"
] | [
"int64_t",
"Offset",
"=",
"FrameInfo",
".",
"getObjectOffset",
"(",
"Index",
")",
";",
"FIOp",
".",
"ChangeToImmediate",
"(",
"Offset",
")",
";",
"if",
"(",
"!",
"TII",
"->",
"isImmOperandLegal",
"(",
"*",
"MI",
",",
"FIOperandNum",
",",
"FIOp",
")",
")"... |
LLVM | X86 | TD | program_repair | CPU | 627,509 | [
"<FIXS>",
"Sched",
"[",
"WriteVecExtractSt",
"]",
">",
";",
"<FIXE>"
] | [
"[",
"(",
"store",
"(",
"extractelt",
"(",
"_",
".",
"VT",
"_",
".",
"RC",
":",
"$",
"src1",
")",
",",
"imm",
":",
"$",
"src2",
")",
",",
"addr",
":",
"$",
"dst",
")",
"]",
">",
",",
"EVEX",
",",
"EVEX_CD8",
"_",
".",
"EltSize",
",",
"CD8VT... |
GCC | arm | MD | stmt_completion | CPU | 627,510 | [
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"and",
"("
] |
GCC | sparc | CPP | next_suggestion | CPU | 627,511 | [
"return",
"sparc_check_64",
"(",
"SET_SRC",
"(",
"pat",
")",
",",
"insn",
")",
";"
] | [
"case",
"IOR",
":",
"case",
"XOR",
":",
"{",
"rtx",
"op0",
"=",
"XEXP",
"(",
"SET_SRC",
"(",
"pat",
")",
",",
"<NUM_LIT>",
")",
";",
"rtx",
"op1",
"=",
"XEXP",
"(",
"SET_SRC",
"(",
"pat",
")",
",",
"<NUM_LIT>",
")",
";",
"if",
"(",
"GET_CODE",
... |
LLVM | X86 | CPP | next_suggestion | CPU | 627,512 | [
"Register",
"physSPReg",
"=",
"TFI",
".",
"Uses64BitFramePtr",
"?",
"X86",
"::",
"RSP",
":",
"X86",
"::",
"ESP",
";"
] | [
"MachineFunction",
"*",
"MF",
"=",
"MBB",
"->",
"getParent",
"(",
")",
";",
"const",
"TargetInstrInfo",
"*",
"TII",
"=",
"Subtarget",
".",
"getInstrInfo",
"(",
")",
";",
"const",
"X86FrameLowering",
"&",
"TFI",
"=",
"*",
"Subtarget",
".",
"getFrameLowering",... |
LLVM | Hexagon | TD | next_suggestion | DSP | 627,513 | [
"let",
"opNewValue",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"isTerminator",
"=",
"<NUM_LIT>",
";",
"let",
"isBranch",
"=",
"<NUM_LIT>",
";",
"let",
"isNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"cofMax1",
"=",
"<NUM_LIT>",
";",
"let",
"isRestrictNoSlot1Store",
"=",
"<NUM_LIT>",
";",
"let",
"Defs",
"=",
"[",
"PC"... |
LLVM | X86 | CPP | stmt_completion | CPU | 627,514 | [
"==",
"MVT",
"::",
"v64i8",
")",
"{"
] | [
"EVT",
"SrcVT",
"=",
"Src",
".",
"getValueType",
"(",
")",
";",
"if",
"(",
"!",
"SrcVT",
".",
"isSimple",
"(",
")",
"||",
"SrcVT",
".",
"getScalarType",
"(",
")",
"!=",
"MVT",
"::",
"i1",
")",
"return",
"SDValue",
"(",
")",
";",
"bool",
"IsTruncate... |
GCC | arm | CPP | stmt_completion | CPU | 627,515 | [
"_",
"imm",
",",
"mve_pred16_t",
"_",
"_",
"p",
")",
"{"
] | [
"_",
"_",
"arm_vshlcq_m_s16",
"(",
"int16x8_t",
"_",
"_",
"a",
",",
"uint32_t",
"*",
"_",
"_",
"b",
",",
"const",
"int",
"_"
] |
GCC | rs6000 | CPP | code_generation | CPU | 627,516 | [
"static",
"void",
"rs6000_emit_probe_stack_range",
"(",
"HOST_WIDE_INT",
"first",
",",
"HOST_WIDE_INT",
"size",
")",
"{",
"if",
"(",
"first",
"+",
"size",
"<=",
"<NUM_LIT>",
")",
"{",
"HOST_WIDE_INT",
"i",
";",
"for",
"(",
"i",
"=",
"PROBE_INTERVAL",
";",
"i... | [
"Emit",
"code",
"to",
"probe",
"a",
"range",
"of",
"stack",
"addresses",
"from",
"FIRST",
"to",
"FIRST+SIZE",
",",
"inclusive",
".",
"These",
"are",
"offsets",
"from",
"the",
"current",
"stack",
"pointer",
"."
] |
GCC | bfin | MD | program_repair | DSP | 627,517 | [
"<FIXS>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"BI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"<FIXE>"
] | [
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")",
"(",
"define_insn",
"<STR_LIT>",
"<BUGS>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"BI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"<BUGE>",
"(",
"ne",
":",
"BI",
"(",
"zero_extract",
":"... |
LLVM | HSAIL | CPP | stmt_completion | Virtual ISA | 627,518 | [
")",
";"
] | [
"if",
"(",
"CFP",
"->",
"getType",
"(",
")",
"->",
"isFloatTy",
"(",
")",
")",
"printFloat",
"(",
"static_cast",
"<",
"uint32_t",
">",
"(",
"Val",
")",
",",
"O",
")",
";",
"else",
"if",
"(",
"CFP",
"->",
"getType",
"(",
")",
"->",
"isDoubleTy",
"... |
LLVM | ARM | CPP | next_suggestion | CPU | 627,519 | [
"RegisterTargetMachine",
"<",
"ARMBETargetMachine",
">",
"B",
"(",
"getTheThumbBETarget",
"(",
")",
")",
";"
] | [
"void",
"LLVMInitializeARMTarget",
"(",
")",
"{",
"RegisterTargetMachine",
"<",
"ARMLETargetMachine",
">",
"X",
"(",
"getTheARMLETarget",
"(",
")",
")",
";",
"RegisterTargetMachine",
"<",
"ARMLETargetMachine",
">",
"A",
"(",
"getTheThumbLETarget",
"(",
")",
")",
"... |
LLVM | Hexagon | CPP | stmt_completion | DSP | 627,520 | [
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
";"
] | [
"return",
"!",
"(",
"(",
"F",
">>",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
"&"
] |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 627,521 | [
"M0Segment",
"->",
"end",
"=",
"Write2Index",
".",
"getRegSlot",
"(",
")",
";"
] | [
"DebugLoc",
"DL",
"=",
"I",
"->",
"getDebugLoc",
"(",
")",
";",
"SlotIndex",
"PairedIndex",
"=",
"LIS",
"->",
"getInstructionIndex",
"(",
"Paired",
")",
";",
"LiveRange",
"&",
"M0Range",
"=",
"LIS",
"->",
"getRegUnit",
"(",
"*",
"MCRegUnitIterator",
"(",
"... |
GCC | rs6000 | MD | program_repair | CPU | 627,522 | [
"<FIXS>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")",
"<FIXE>"
] | [
"<STR_LIT>",
"<BUGS>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")",
"<BUGE>",
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
GCC | v850 | MD | next_suggestion | MPU | 627,523 | [
"(",
"if_then_else",
"(",
"match_op_dup",
"<NUM_LIT>"
] | [
"(",
"pc",
")",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"reg",
":",
"CC",
"CC_REGNUM",
")",
"(",
"compare",
":",
"CC",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"match_dup",
"<NUM_LIT>",
")",
")",
")",
"(",
"set",
... |
LLVM | PowerPC | TD | next_suggestion | CPU | 627,524 | [
"}"
] | [
"let",
"MIOperandInfo",
"=",
"(",
"ops",
"dispRI34",
":",
"$",
"imm",
",",
"ptr_rc_nor0",
":",
"$",
"reg",
")",
";",
"let",
"EncoderMethod",
"=",
"<STR_LIT>",
";",
"let",
"DecoderMethod",
"=",
"<STR_LIT>",
";"
] |
GCC | arm | MD | next_suggestion | CPU | 627,525 | [
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]"
] | [
"<STR_LIT>",
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"ior",
":",
"SI",
"(",
"not",
":",
"SI",
"(",
"match_dup",
"<NUM_LIT>",
")",
")",
"(",
"match_dup",
"<NUM_LIT>",
")",
")",
")",
"(",
"set",
"(",
"match_dup... |
LLVM | AArch64 | CPP | stmt_completion | CPU | 627,526 | [
")",
";"
] | [
"if",
"(",
"DestReg",
"==",
"BaseReg",
"||",
"TRI",
"->",
"isSubRegister",
"(",
"BaseReg",
",",
"DestReg",
")",
")",
"return",
"E",
";",
"}",
"}",
"ModifiedRegUnits",
".",
"clear",
"(",
")",
";",
"UsedRegUnits",
".",
"clear",
"(",
")",
";",
"unsigned",... |
LLVM | Nios2 | CPP | next_suggestion | MPU | 627,527 | [
"}"
] | [
"addPass",
"(",
"createNios2ISelDag",
"(",
"getNios2TargetMachine",
"(",
")",
",",
"getOptLevel",
"(",
")",
")",
")",
";",
"return",
"false",
";"
] |
LLVM | PowerPC | CPP | code_generation | CPU | 627,528 | [
"bool",
"PPCTargetLowering",
"::",
"getTgtMemIntrinsic",
"(",
"IntrinsicInfo",
"&",
"Info",
",",
"const",
"CallInst",
"&",
"I",
",",
"unsigned",
"Intrinsic",
")",
"const",
"{",
"switch",
"(",
"Intrinsic",
")",
"{",
"case",
"Intrinsic",
"::",
"ppc_altivec_lvx",
... | [
"Given",
"an",
"intrinsic",
",",
"checks",
"if",
"on",
"the",
"target",
"the",
"intrinsic",
"will",
"need",
"to",
"map",
"to",
"a",
"MemIntrinsicNode",
"(",
"touches",
"memory",
")",
"."
] |
GCC | arm | CPP | stmt_completion | CPU | 627,529 | [
"b",
",",
"uint8x8_t",
"_",
"_",
"c",
")",
"{"
] | [
"vmlal_u8",
"(",
"uint16x8_t",
"_",
"_",
"a",
",",
"uint8x8_t",
"_",
"_"
] |
GCC | arm | CPP | stmt_completion | CPU | 627,530 | [
"<STR_LIT>",
")",
";"
] | [
"static",
"void",
"arm_asm_init_sections",
"(",
"void",
")",
"{",
"exception_section",
"=",
"get_unnamed_section",
"(",
"<NUM_LIT>",
",",
"output_section_asm_op",
",",
"<STR_LIT>",
"\\t.handlerdata"
] |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 627,531 | [
"(",
"MaxSize",
")",
",",
"SyncID",
"(",
"SyncID",
")",
",",
"TII",
"(",
"TII",
")",
",",
"DAG",
"(",
"DAG",
")",
"{"
] | [
"SchedGroup",
"(",
"SchedGroupMask",
"SGMask",
",",
"std",
"::",
"optional",
"<",
"unsigned",
">",
"MaxSize",
",",
"int",
"SyncID",
",",
"ScheduleDAGInstrs",
"*",
"DAG",
",",
"const",
"SIInstrInfo",
"*",
"TII",
")",
":",
"SGMask",
"(",
"SGMask",
")",
",",
... |
GCC | arm | MD | stmt_completion | CPU | 627,532 | [
"<STR_LIT>"
] | [
"(",
"define_bypass",
"<NUM_LIT>"
] |
LLVM | Hexagon | CPP | stmt_completion | DSP | 627,533 | [
".",
"createDFAPacketizer",
"(",
"II",
")",
";"
] | [
"return",
"TM",
"->",
"getSubtarget",
"<",
"HexagonGenSubtargetInfo",
">",
"(",
")"
] |
LLVM | Mips | CPP | next_suggestion | CPU | 627,534 | [
"}"
] | [
"assert",
"(",
"N",
"==",
"<NUM_LIT>",
"&&",
"<STR_LIT>",
"Invalid number of operands!",
"<STR_LIT>",
")",
";",
"Inst",
".",
"addOperand",
"(",
"MCOperand",
"::",
"createReg",
"(",
"getMSACtrlReg",
"(",
")",
")",
")",
";"
] |
LLVM | Hexagon | TD | stmt_completion | DSP | 627,535 | [
";"
] | [
"def",
"J4_tstbit0_t_jumpnv_nt",
":",
"HInst",
"<",
"(",
"outs",
")",
",",
"(",
"ins",
"IntRegs",
":",
"$",
"Ns8",
",",
"b30_2Imm",
":",
"$",
"Ii",
")",
",",
"<STR_LIT>",
",",
"tc_8c945be0",
",",
"TypeNCJ",
">",
",",
"Enc_69d63b",
"{",
"let",
"Inst",
... |
GCC | tilegx | MD | next_suggestion | VLIW | 627,536 | [
"UNSPEC_NON_TEMPORAL",
")",
"]"
] | [
"(",
"plus",
":",
"I48MODE",
"(",
"match_operand",
":",
"I48MODE",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"I48MODE",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"(",
"set",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",... |
LLVM | ARM | TD | stmt_completion | CPU | 627,537 | [
"}",
"=",
"Rm",
";"
] | [
"let",
"isCommutable",
"=",
"Commutable",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Rn",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Rd",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
... |
LLVM | SystemZ | TD | next_suggestion | CPU | 627,538 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"VBD2",
"{",
"<NUM_LIT>",
"}",
";"
] | [
"class",
"InstVRV",
"<",
"bits",
"<",
"<NUM_LIT>",
">",
"op",
",",
"dag",
"outs",
",",
"dag",
"ins",
",",
"string",
"asmstr",
",",
"list",
"<",
"dag",
">",
"pattern",
">",
":",
"InstSystemZ",
"<",
"<NUM_LIT>",
",",
"outs",
",",
"ins",
",",
"asmstr",
... |
GCC | s390 | MD | next_suggestion | MPU | 627,539 | [
"<STR_LIT>"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"reg",
"CC_REGNUM",
")",
"(",
"compare",
"(",
"match_operand",
":",
"HQI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"HQI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"... |
LLVM | BPF | CPP | next_suggestion | Virtual ISA | 627,540 | [
"if",
"(",
"I",
"==",
"<NUM_LIT>",
")",
"ElemTypeId",
"=",
"addType",
"(",
"std",
"::",
"move",
"(",
"TypeEntry",
")",
",",
"CTy",
")",
";"
] | [
"auto",
"TypeEntry",
"=",
"llvm",
"::",
"make_unique",
"<",
"BTFTypeArray",
">",
"(",
"ElemType",
",",
"ElemTypeId",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
")",
";",
"ArrayTypes",
".",
"push_back",
"(",
"TypeEntry",
".",
"get",
"(",
")",
")",
";",
"ElemTypeId... |
LLVM | Hexagon | TD | next_suggestion | DSP | 627,541 | [
"let",
"prefersSlot3",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] |
LLVM | PowerPC | CPP | stmt_completion | CPU | 627,542 | [
"getFirstInstrTerminator",
"(",
")",
";"
] | [
"unsigned",
"NumPredBBs",
"=",
"MBB",
".",
"pred_size",
"(",
")",
";",
"if",
"(",
"NumPredBBs",
"==",
"<NUM_LIT>",
")",
"{",
"MachineBasicBlock",
"*",
"TmpMBB",
"=",
"*",
"MBB",
".",
"pred_begin",
"(",
")",
";",
"if",
"(",
"isEligibleBB",
"(",
"*",
"Tm... |
GCC | avr | CPP | next_suggestion | MPU | 627,543 | [
"}"
] | [
"static",
"bool",
"avr_can_eliminate",
"(",
"const",
"int",
"from",
"ATTRIBUTE_UNUSED",
",",
"const",
"int",
"to",
")",
"{",
"return",
"(",
"(",
"frame_pointer_needed",
"&&",
"to",
"==",
"FRAME_POINTER_REGNUM",
")",
"||",
"!",
"frame_pointer_needed",
")",
";"
] |
GCC | arm | MD | program_repair | CPU | 627,544 | [
"<FIXS>",
"<STR_LIT>",
"<FIXE>"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"DF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"neg",
":",
"DF",
"(",
"match_operand",
":",
"DF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
"<BUGS>",
"<ST... |
LLVM | Lanai | CPP | code_generation | CPU | 627,545 | [
"bool",
"LanaiInstrInfo",
"::",
"areMemAccessesTriviallyDisjoint",
"(",
"const",
"MachineInstr",
"&",
"MIa",
",",
"const",
"MachineInstr",
"&",
"MIb",
")",
"const",
"{",
"assert",
"(",
"MIa",
".",
"mayLoadOrStore",
"(",
")",
"&&",
"<STR_LIT>",
"MIa must be a load ... | [
"Sometimes",
",",
"it",
"is",
"possible",
"for",
"the",
"target",
"to",
"tell",
",",
"even",
"without",
"aliasing",
"information",
",",
"that",
"two",
"MIs",
"access",
"different",
"memory",
"addresses",
"."
] |
LLVM | PowerPC | CPP | next_suggestion | CPU | 627,546 | [
"if",
"(",
"IMemI",
"->",
"getIntrinsicID",
"(",
")",
"==",
"Intrinsic",
"::",
"prefetch",
"||",
"IMemI",
"->",
"getIntrinsicID",
"(",
")",
"==",
"Intrinsic",
"::",
"ppc_vsx_lxvp",
")",
"{"
] | [
"Type",
"*",
"PointerElementType",
"=",
"nullptr",
";",
"if",
"(",
"LoadInst",
"*",
"LMemI",
"=",
"dyn_cast",
"<",
"LoadInst",
">",
"(",
"MemI",
")",
")",
"{",
"PtrValue",
"=",
"LMemI",
"->",
"getPointerOperand",
"(",
")",
";",
"PointerElementType",
"=",
... |
GCC | sh | CPP | next_suggestion | CPU | 627,547 | [
"rtx",
"i",
"=",
"get_insns",
"(",
")",
";"
] | [
"if",
"(",
"GET_MODE",
"(",
"dst_reg",
")",
"==",
"SImode",
")",
"emit_move_insn",
"(",
"dst_reg",
",",
"m_ccreg",
")",
";",
"else",
"if",
"(",
"GET_MODE",
"(",
"dst_reg",
")",
"==",
"DImode",
")",
"{",
"emit_move_insn",
"(",
"gen_lowpart",
"(",
"SImode"... |
GCC | arm | MD | stmt_completion | CPU | 627,548 | [
")",
")",
")"
] | [
"(",
"ior",
":",
"MVE_0",
"(",
"not",
":",
"MVE_0",
"(",
"match_operand",
":",
"MVE_0",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"match_operand",
":",
"MVE_0",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>"
] |
LLVM | X86 | CPP | next_suggestion | CPU | 627,549 | [
"BuildMI",
"(",
"*",
"BB",
",",
"MI",
",",
"dl",
",",
"TII",
"->",
"get",
"(",
"TargetOpcode",
"::",
"COPY",
")",
",",
"X86",
"::",
"EAX",
")",
".",
"addReg",
"(",
"MI",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getReg",
"(",
")",
")",
"... | [
"const",
"TargetInstrInfo",
"*",
"TII",
"=",
"getTargetMachine",
"(",
")",
".",
"getInstrInfo",
"(",
")",
";",
"BuildMI",
"(",
"*",
"BB",
",",
"MI",
",",
"dl",
",",
"TII",
"->",
"get",
"(",
"TargetOpcode",
"::",
"COPY",
")",
",",
"X86",
"::",
"ECX",
... |
LLVM | AVR | CPP | program_repair | MPU | 627,550 | [
"<FIXS>",
"LC",
"=",
"IsSigned",
"?",
"RTLIB",
"::",
"SDIVREM_I8",
":",
"RTLIB",
"::",
"UDIVREM_I8",
";",
"<FIXE>",
"<FIXS>",
"LC",
"=",
"IsSigned",
"?",
"RTLIB",
"::",
"SDIVREM_I16",
":",
"RTLIB",
"::",
"UDIVREM_I16",
";",
"<FIXE>",
"<FIXS>",
"LC",
"=",
... | [
"default",
":",
"llvm_unreachable",
"(",
"<STR_LIT>",
"Unexpected request for libcall!",
"<STR_LIT>",
")",
";",
"case",
"MVT",
"::",
"i8",
":",
"<BUGS>",
"LC",
"=",
"isSigned",
"?",
"RTLIB",
"::",
"SDIVREM_I8",
":",
"RTLIB",
"::",
"UDIVREM_I8",
";",
"<BUGE>",
... |
GCC | h8300 | CPP | stmt_completion | MPU | 627,551 | [
")",
",",
"-",
"<NUM_LIT>",
",",
"<NUM_LIT>",
")",
")",
"return",
"<NUM_LIT>",
";"
] | [
"static",
"unsigned",
"int",
"h8300_constant_length",
"(",
"rtx",
"constant",
")",
"{",
"if",
"(",
"GET_CODE",
"(",
"constant",
")",
"==",
"CONST_INT",
"&&",
"IN_RANGE",
"(",
"INTVAL",
"(",
"constant"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 627,552 | [
"}"
] | [
"let",
"addrMode",
"=",
"AbsoluteSet",
";",
"let",
"accessSize",
"=",
"ByteAccess",
";",
"let",
"mayLoad",
"=",
"<NUM_LIT>",
";",
"let",
"isExtended",
"=",
"<NUM_LIT>",
";",
"let",
"DecoderNamespace",
"=",
"<STR_LIT>",
";",
"let",
"isExtendable",
"=",
"<NUM_LI... |
GCC | mmix | CPP | stmt_completion | CPU | 627,553 | [
"struct",
"machine_function",
")",
")",
";"
] | [
"static",
"struct",
"machine_function",
"*",
"mmix_init_machine_status",
"(",
"void",
")",
"{",
"return",
"ggc_alloc_cleared",
"(",
"sizeof",
"("
] |
GCC | i386 | MD | next_suggestion | CPU | 627,554 | [
"(",
"V16QI",
"<STR_LIT>",
")",
"(",
"V8HI",
"<STR_LIT>",
")"
] | [
"(",
"V4SI",
"<STR_LIT>",
")",
"(",
"V4SF",
"<STR_LIT>",
")",
"(",
"V8SI",
"<STR_LIT>",
")",
"(",
"V8SF",
"<STR_LIT>",
")",
"(",
"V16SI",
"<STR_LIT>",
")",
"(",
"V16SF",
"<STR_LIT>",
")"
] |
LLVM | Hexagon | CPP | next_suggestion | DSP | 627,555 | [
"}"
] | [
"case",
"Hexagon",
"::",
"PS_vloadrv_ai",
":",
"case",
"Hexagon",
"::",
"PS_vloadrv_nt_ai",
":",
"case",
"Hexagon",
"::",
"PS_vstorerv_ai",
":",
"case",
"Hexagon",
"::",
"PS_vstorerv_nt_ai",
":",
"case",
"Hexagon",
"::",
"V6_vL32b_ai",
":",
"case",
"Hexagon",
":... |
GCC | i386 | CPP | next_suggestion | CPU | 627,556 | [
"}"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m512d",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm512_mask3_fmaddsub_round_pd",
"(",
"_",
"_",
"m512d",
"_",
... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 627,557 | [
"FoldList",
".",
"push_back",
"(",
"FoldCandidate",
"(",
"MI",
",",
"CommuteOpNo",
",",
"OpToFold",
",",
"true",
")",
")",
";"
] | [
"if",
"(",
"FoldAsMAD",
")",
"{",
"MI",
"->",
"untieRegOperand",
"(",
"OpNo",
")",
";",
"return",
"true",
";",
"}",
"MI",
"->",
"setDesc",
"(",
"TII",
"->",
"get",
"(",
"Opc",
")",
")",
";",
"}",
"if",
"(",
"Opc",
"==",
"AMDGPU",
"::",
"S_SETREG_... |
LLVM | Hexagon | TD | next_suggestion | DSP | 627,558 | [
"let",
"isCommutable",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"CextOpcode",
"=",
"<STR_LIT>",
";",
"let",
"InputType",
"=",
"<STR_LIT>",
";"
] |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 627,559 | [
"false",
";"
] | [
"Result",
".",
"reset",
"(",
")",
";",
"return"
] |
LLVM | WebAssembly | CPP | next_suggestion | Virtual ISA | 627,560 | [
"default",
":"
] | [
"switch",
"(",
"NT",
")",
"{",
"case",
"Function",
":",
"return",
"{",
"<STR_LIT>",
"function",
"<STR_LIT>",
",",
"<STR_LIT>",
"end_function",
"<STR_LIT>",
"}",
";",
"case",
"Block",
":",
"return",
"{",
"<STR_LIT>",
"block",
"<STR_LIT>",
",",
"<STR_LIT>",
"e... |
GCC | m32c | CPP | code_generation | MPU | 627,561 | [
"static",
"int",
"fast_interrupt_p",
"(",
"tree",
"node",
"ATTRIBUTE_UNUSED",
")",
"{",
"tree",
"list",
"=",
"M32C_ATTRIBUTES",
"(",
"node",
")",
";",
"while",
"(",
"list",
")",
"{",
"if",
"(",
"is_attribute_p",
"(",
"<STR_LIT>",
"fast_interrupt",
"<STR_LIT>",... | [
"Returns",
"TRUE",
"if",
"the",
"given",
"tree",
"has",
"the",
"``",
"fast_interrupt",
"''",
"attribute",
"."
] |
LLVM | ARM | CPP | next_suggestion | CPU | 627,562 | [
"for",
"(",
"auto",
"&",
"Op",
":",
"MI",
".",
"explicit_uses",
"(",
")",
")",
"{"
] | [
"auto",
"*",
"CP",
"=",
"MF",
".",
"getConstantPool",
"(",
")",
";",
"int",
"Size",
"=",
"CP",
"->",
"getConstants",
"(",
")",
".",
"size",
"(",
")",
";",
"int",
"*",
"Indices",
"=",
"new",
"int",
"[",
"Size",
"]",
";",
"for",
"(",
"int",
"Old"... |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 627,563 | [
")",
";"
] | [
"auto",
"*",
"I",
"=",
"Use",
".",
"getParent",
"(",
")",
";",
"if",
"(",
"I",
"->",
"getParent",
"(",
")",
"!=",
"BB",
")",
"return",
"false",
";",
"Uses",
".",
"insert",
"(",
"I",
")",
";",
"}",
"auto",
"E",
"=",
"BB",
"->",
"end",
"(",
"... |
GCC | i386 | MD | program_repair | CPU | 627,564 | [
"<FIXS>",
"rtx",
"op1",
"=",
"ix86_expand_fast_convert_bf_to_sf",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
")",
"rtx",
"op2",
"=",
"ix86_expand_fast_convert_bf_to_sf",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
")",
"<FIXE>"
] | [
"(",
"pc",
")",
")",
")",
"]",
"<STR_LIT>",
"{",
"<BUGS>",
"rtx",
"op1",
"=",
"gen_lowpart",
"(",
"HImode",
",",
"operands",
"[",
"<NUM_LIT>",
"]",
")",
"if",
"(",
"CONST_INT_P",
"(",
"op1",
")",
")",
"op1",
"=",
"simplify_const_unary_operation",
"(",
... |
LLVM | SystemZ | CPP | next_suggestion | CPU | 627,565 | [
"auto",
"*",
"Node",
"=",
"cast",
"<",
"MemIntrinsicSDNode",
">",
"(",
"Op",
".",
"getNode",
"(",
")",
")",
";"
] | [
"SDLoc",
"DL",
"(",
"Op",
")",
";",
"bool",
"IsWrite",
"=",
"cast",
"<",
"ConstantSDNode",
">",
"(",
"Op",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
")",
"->",
"getZExtValue",
"(",
")",
";",
"unsigned",
"Code",
"=",
"IsWrite",
"?",
"<STR_LIT>",
"::",
... |
GCC | avr | CPP | next_suggestion | MPU | 627,566 | [
"emit_move_insn",
"(",
"rampx_rtx",
",",
"all_regs_rtx",
"[",
"treg",
"]",
")",
";"
] | [
"if",
"(",
"TARGET_NO_INTERRUPTS",
")",
"irq_state",
"=",
"<NUM_LIT>",
";",
"if",
"(",
"AVR_HAVE_8BIT_SP",
")",
"irq_state",
"=",
"<NUM_LIT>",
";",
"emit_insn",
"(",
"gen_movhi_sp_r",
"(",
"stack_pointer_rtx",
",",
"fp",
",",
"GEN_INT",
"(",
"irq_state",
")",
... |
GCC | aarch64 | MD | next_suggestion | CPU | 627,567 | [
")"
] | [
"(",
"ANY_EXTEND",
":",
"<",
"VWIDE",
">",
"(",
"vec_duplicate",
":",
"<",
"VCOND",
">",
"(",
"match_operand",
":",
"<",
"VEL",
">",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"set_attr",
"<... |
LLVM | X86 | CPP | stmt_completion | CPU | 627,568 | [
"==",
"CallingConv",
"::",
"SwiftTail",
";"
] | [
"return",
"(",
"GuaranteedTailCallOpt",
"&&",
"canGuaranteeTCO",
"(",
"CC",
")",
")",
"||",
"CC",
"==",
"CallingConv",
"::",
"Tail",
"||",
"CC"
] |
LLVM | TL45 | CPP | next_suggestion | MPU | 627,569 | [
"}"
] | [
"InitTL45MCRegisterInfo",
"(",
"X",
",",
"<NUM_LIT>",
")",
";",
"return",
"X",
";"
] |
LLVM | PowerPC | TD | stmt_completion | CPU | 627,570 | [
"$",
"SPR",
",",
"gprc",
":",
"$",
"RT",
")",
",",
"<STR_LIT>",
",",
"IIC_SprMTPMR",
">",
";"
] | [
"def",
"MTPMR",
":",
"XFXForm_1",
"<",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"(",
"outs",
")",
",",
"(",
"ins",
"i32imm",
":"
] |
LLVM | Mips | TD | stmt_completion | CPU | 627,571 | [
"<STR_LIT>",
")",
",",
"[",
"]",
",",
"II_JR",
",",
"FrmR",
">",
",",
"MMR6Arch",
"<",
"opstr",
">",
",",
"MicroMipsR6Inst16",
"{"
] | [
"class",
"JRC16_MMR6_DESC_BASE",
"<",
"string",
"opstr",
",",
"RegisterOperand",
"RO",
">",
":",
"MicroMipsInst16",
"<",
"(",
"outs",
")",
",",
"(",
"ins",
"RO",
":",
"$",
"rs",
")",
",",
"!",
"strconcat",
"(",
"opstr",
","
] |
GCC | tilegx | MD | stmt_completion | VLIW | 627,572 | [
"(",
"const_int",
"<NUM_LIT>",
")"
] | [
"(",
"define_expand",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"if_then_else",
":",
"V8QI",
"(",
"ne",
":",
"V8QI",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
... |
LLVM | GBZ80 | CPP | stmt_completion | MPU | 627,573 | [
")",
")",
";"
] | [
"addPass",
"(",
"createGBZ80PreRAPass",
"("
] |
GCC | mips | MD | stmt_completion | CPU | 627,574 | [
")",
")",
"]"
] | [
"(",
"us_plus",
":",
"UADDSUB",
"(",
"match_operand",
":",
"UADDSUB",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"UADDSUB",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"(",
"set",
"(",
"reg",
":",
"CCDSP",
"CCDSP_OU_REGNUM... |
GCC | nds32 | MD | stmt_completion | CPU | 627,575 | [
"<STR_LIT>",
")"
] | [
"<STR_LIT>",
"(",
"and",
"(",
"match_code"
] |
GCC | nds32 | MD | stmt_completion | CPU | 627,576 | [
"SI",
"<STR_LIT>",
")",
"(",
"SF",
"<STR_LIT>",
")",
"(",
"DF",
"<STR_LIT>",
")",
"]",
")"
] | [
"(",
"define_mode_attr",
"size",
"[",
"(",
"QI",
"<STR_LIT>",
")",
"(",
"HI",
"<STR_LIT>",
")",
"("
] |
LLVM | P2 | CPP | code_generation | MPU | 627,577 | [
"unsigned",
"P2MCCodeEmitter",
"::",
"getJumpTargetOpValue",
"(",
"const",
"MCInst",
"&",
"MI",
",",
"unsigned",
"OpNo",
",",
"SmallVectorImpl",
"<",
"MCFixup",
">",
"&",
"Fixups",
",",
"const",
"MCSubtargetInfo",
"&",
"STI",
")",
"const",
"{",
"const",
"MCOpe... | [
"getJumpTargetOpValue",
"-",
"Return",
"binary",
"encoding",
"of",
"the",
"jump",
"target",
"operand",
"."
] |
LLVM | Hexagon | TD | stmt_completion | DSP | 627,578 | [
";"
] | [
"def",
"J2_jump",
":",
"HInst",
"<",
"(",
"outs",
")",
",",
"(",
"ins",
"b30_2Imm",
":",
"$",
"Ii",
")",
",",
"<STR_LIT>",
",",
"tc_ae53734a",
",",
"TypeJ",
">",
",",
"Enc_81ac1d",
",",
"PredNewRel",
"{",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_L... |
LLVM | X86 | CPP | program_repair | CPU | 627,579 | [
"<FIXS>",
"bool",
"IsSigned",
",",
"SDValue",
"&",
"Chain",
")",
"const",
"{",
"bool",
"IsStrict",
"=",
"Op",
"->",
"isStrictFPOpcode",
"(",
")",
";",
"<FIXE>",
"<FIXS>",
"SDValue",
"Value",
"=",
"Op",
".",
"getOperand",
"(",
"IsStrict",
"?",
"<NUM_LIT>",
... | [
"SDValueX86TargetLowering",
"::",
"FP_TO_INTHelper",
"(",
"SDValue",
"Op",
",",
"SelectionDAG",
"&",
"DAG",
",",
"<BUGS>",
"bool",
"IsSigned",
")",
"const",
"{",
"<BUGE>",
"SDLoc",
"DL",
"(",
"Op",
")",
";",
"EVT",
"DstTy",
"=",
"Op",
".",
"getValueType",
... |
LLVM | AMDGPU | CPP | program_repair | GPU | 627,580 | [
"<FIXS>",
"DiagnosticInfoUnsupported",
"NoGraphicsHSA",
"(",
"*",
"Fn",
",",
"<STR_LIT>",
"unsupported non-compute shaders with HSA",
"<STR_LIT>",
",",
"DL",
")",
";",
"<FIXE>"
] | [
"if",
"(",
"Subtarget",
"->",
"isAmdHsaOS",
"(",
")",
"&&",
"Info",
"->",
"getShaderType",
"(",
")",
"!=",
"ShaderType",
"::",
"COMPUTE",
")",
"{",
"const",
"Function",
"*",
"Fn",
"=",
"MF",
".",
"getFunction",
"(",
")",
";",
"<BUGS>",
"DiagnosticInfoUns... |
LLVM | X86 | CPP | next_suggestion | CPU | 627,581 | [
"SDValue",
"ZeroIndex",
"=",
"DAG",
".",
"getVectorIdxConstant",
"(",
"<NUM_LIT>",
",",
"DL",
")",
";"
] | [
"if",
"(",
"!",
"(",
"(",
"N0",
".",
"getOpcode",
"(",
")",
"==",
"ISD",
"::",
"BITCAST",
"&&",
"N1",
".",
"getOpcode",
"(",
")",
"==",
"ISD",
"::",
"BITCAST",
")",
"||",
"(",
"N0",
".",
"getOpcode",
"(",
")",
"==",
"ISD",
"::",
"SETCC",
"&&",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 627,582 | [
"}"
] | [
"let",
"isPredicatedNew",
"=",
"<NUM_LIT>",
";",
"let",
"cofRelax1",
"=",
"<NUM_LIT>",
";",
"let",
"cofRelax2",
"=",
"<NUM_LIT>",
";",
"let",
"cofMax1",
"=",
"<NUM_LIT>",
";",
"let",
"Uses",
"=",
"[",
"P1",
"]",
";",
"let",
"Defs",
"=",
"[",
"P1",
",",... |
GCC | i386 | CPP | code_generation | CPU | 627,583 | [
"static",
"bool",
"expand_vec_perm_pshufb2",
"(",
"struct",
"expand_vec_perm_d",
"*",
"d",
")",
"{",
"rtx",
"rperm",
"[",
"<NUM_LIT>",
"]",
"[",
"<NUM_LIT>",
"]",
",",
"vperm",
",",
"l",
",",
"h",
",",
"op",
",",
"m128",
";",
"unsigned",
"int",
"i",
",... | [
"A",
"subroutine",
"of",
"expand_vec_perm_even_odd_1",
".",
"Implement",
"the",
"double-word",
"permutation",
"with",
"two",
"pshufb",
"insns",
"and",
"an",
"ior",
".",
"We",
"should",
"have",
"already",
"failed",
"all",
"two",
"instruction",
"sequences",
"."
] |
LLVM | Hexagon | CPP | next_suggestion | DSP | 627,584 | [
"InsS",
"=",
"Hexagon",
"::",
"isub_hi",
";"
] | [
"}",
"for",
"(",
"IFMapType",
"::",
"iterator",
"I",
"=",
"IFMap",
".",
"begin",
"(",
")",
",",
"E",
"=",
"IFMap",
".",
"end",
"(",
")",
";",
"I",
"!=",
"E",
";",
"++",
"I",
")",
"{",
"MachineInstr",
"*",
"MI",
"=",
"MRI",
"->",
"getVRegDef",
... |
LLVM | LoongArch | CPP | program_repair | CPU | 627,585 | [
"<FIXS>",
"BuildMI",
"(",
"MBB",
",",
"I",
",",
"DebugLoc",
"(",
")",
",",
"get",
"(",
"Opcode",
")",
")",
"<FIXE>"
] | [
"MachinePointerInfo",
"::",
"getFixedStack",
"(",
"*",
"MF",
",",
"FI",
")",
",",
"MachineMemOperand",
"::",
"MOStore",
",",
"MFI",
".",
"getObjectSize",
"(",
"FI",
")",
",",
"MFI",
".",
"getObjectAlign",
"(",
"FI",
")",
")",
";",
"<BUGS>",
"BuildMI",
"(... |
LLVM | AArch64 | TD | program_repair | CPU | 627,586 | [
"<FIXS>",
"foreach",
"Scale",
"=",
"[",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
"]",
"in",
"{",
"<FIXE>"
] | [
"let",
"PrintMethod",
"=",
"<STR_LIT>",
"#",
"Scale",
"#",
"<STR_LIT>",
";",
"}",
"<BUGS>",
"foreach",
"Scale",
"=",
"[",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
"]",
"in",
"{",
"<BUGE>",
"def",
"GPR64shiftedAsmOpnd",
"#",
"Scale",... |
LLVM | FISC | TD | stmt_completion | CPU | 627,587 | [
"[",
"CPSR",
"]",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"lhs",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Defs",
"="
] |
LLVM | AArch64 | TD | next_suggestion | CPU | 627,588 | [
"}"
] | [
"def",
"A64FXWrite_LD112",
":",
"SchedWriteRes",
"<",
"[",
"A64FXGI56",
"]",
">",
"{",
"let",
"Latency",
"=",
"<NUM_LIT>",
";",
"let",
"NumMicroOps",
"=",
"<NUM_LIT>",
";"
] |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 627,589 | [
"}"
] | [
"case",
"AMDGPUAS",
"::",
"FLAT_ADDRESS",
":",
"return",
"<NUM_LIT>",
";",
"case",
"AMDGPUAS",
"::",
"LOCAL_ADDRESS",
":",
"case",
"AMDGPUAS",
"::",
"REGION_ADDRESS",
":",
"return",
"<NUM_LIT>",
";",
"case",
"AMDGPUAS",
"::",
"PRIVATE_ADDRESS",
":",
"return",
"<... |
LLVM | M68k | CPP | stmt_completion | MPU | 627,590 | [
"Count",
";"
] | [
"}",
"bool",
"FallThru",
"=",
"FBB",
"==",
"nullptr",
";",
"unsigned",
"Count",
"=",
"<NUM_LIT>",
";",
"M68k",
"::",
"CondCode",
"CC",
"=",
"(",
"M68k",
"::",
"CondCode",
")",
"Cond",
"[",
"<NUM_LIT>",
"]",
".",
"getImm",
"(",
")",
";",
"unsigned",
"... |
LLVM | AVR | CPP | next_suggestion | MPU | 627,591 | [
"InFlag",
"=",
"Chain",
".",
"getValue",
"(",
"<NUM_LIT>",
")",
";"
] | [
"CCState",
"CCInfo",
"(",
"CallConv",
",",
"isVarArg",
",",
"DAG",
".",
"getMachineFunction",
"(",
")",
",",
"RVLocs",
",",
"*",
"DAG",
".",
"getContext",
"(",
")",
")",
";",
"if",
"(",
"CallConv",
"==",
"CallingConv",
"::",
"AVR_BUILTIN",
")",
"{",
"C... |
GCC | rx | CPP | stmt_completion | CPU | 627,592 | [
",",
"STRUCT_VAL_REGNUM",
")",
";"
] | [
"return",
"gen_rtx_REG",
"(",
"Pmode"
] |
GCC | arm | CPP | stmt_completion | CPU | 627,593 | [
"imm",
")",
"{"
] | [
"_",
"_",
"arm_vrshrnbq",
"(",
"uint16x8_t",
"_",
"_",
"a",
",",
"uint32x4_t",
"_",
"_",
"b",
",",
"const",
"int",
"_",
"_"
] |
LLVM | Sparc | CPP | next_suggestion | CPU | 627,594 | [
"}"
] | [
"assert",
"(",
"VA",
".",
"isMemLoc",
"(",
")",
")",
";",
"SDValue",
"StackPtr",
"=",
"DAG",
".",
"getRegister",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
",",
"PtrVT",
")",
";",
"SDValue",
"PtrOff",
"=",
"DAG",
".",
"getIntPtrConstant",
"(",
"VA",
".",
"ge... |
LLVM | AMDGPU | CPP | code_generation | GPU | 627,595 | [
"unsigned",
"SIInstrInfo",
"::",
"getInstrLatency",
"(",
"const",
"InstrItineraryData",
"*",
"ItinData",
",",
"const",
"MachineInstr",
"&",
"MI",
",",
"unsigned",
"*",
"PredCost",
")",
"const",
"{",
"if",
"(",
"MI",
".",
"isBundle",
"(",
")",
")",
"{",
"Ma... | [
"Compute",
"the",
"instruction",
"latency",
"of",
"a",
"given",
"instruction",
"."
] |
LLVM | M68k | CPP | next_suggestion | MPU | 627,596 | [
"int",
"j",
"=",
"i",
";"
] | [
"unsigned",
"Reg",
";",
"for",
"(",
"int",
"s",
"=",
"<NUM_LIT>",
";",
"s",
"<",
"<NUM_LIT>",
";",
"s",
"+=",
"<NUM_LIT>",
")",
"{",
"HalfMask",
"=",
"(",
"Mask",
">>",
"s",
")",
"&",
"<NUM_LIT>",
";",
"if",
"(",
"s",
"!=",
"<NUM_LIT>",
"&&",
"("... |
LLVM | ARM64 | TD | next_suggestion | CPU | 627,597 | [
"}"
] | [
"def",
"BarrierAsmOperand",
":",
"AsmOperandClass",
"{",
"let",
"Name",
"=",
"<STR_LIT>",
";",
"let",
"ParserMethod",
"=",
"<STR_LIT>",
";"
] |
LLVM | AArch64 | TD | program_repair | CPU | 627,598 | [
"<FIXS>",
"CCIfVarArg",
"CCIfSubtarget",
"<STR_LIT>",
",",
"CCDelegateTo",
"CC_AArch64_DarwinPCS",
">",
">",
">",
",",
"CCIfVarArg",
"CCIfSubtarget",
"<STR_LIT>",
",",
"CCDelegateTo",
"CC_AArch64_Win64PCS",
">",
">",
">",
",",
"CCIfVarArg",
"CCDelegateTo",
"CC_AArch64_A... | [
"let",
"Entry",
"=",
"<NUM_LIT>",
"indef",
"CC_AArch64_Preserve_None",
":",
"CallingConv",
"[",
"<BUGS>",
"CCIfType",
"[",
"i32",
"]",
",",
"CCAssignToReg",
"[",
"W20",
",",
"W21",
",",
"W22",
",",
"W23",
",",
"W24",
",",
"W25",
",",
"W26",
",",
"W27",
... |
LLVM | Z80 | CPP | code_generation | MPU | 627,599 | [
"void",
"Z80TargetLowering",
"::",
"AdjustInstrPostInstrSelection",
"(",
"MachineInstr",
"&",
"MI",
",",
"SDNode",
"*",
"Node",
")",
"const",
"{",
"switch",
"(",
"MI",
".",
"getOpcode",
"(",
")",
")",
"{",
"default",
":",
"llvm_unreachable",
"(",
"<STR_LIT>",
... | [
"This",
"method",
"should",
"be",
"implemented",
"by",
"targets",
"that",
"mark",
"instructions",
"with",
"the",
"'hasPostISelHook",
"'",
"flag",
"."
] |
Subsets and Splits
No community queries yet
The top public SQL queries from the community will appear here once available.