Compiler_Type stringclasses 2
values | Target stringclasses 176
values | Programming Language stringclasses 3
values | Task stringclasses 4
values | Target_Type stringclasses 7
values | Idx int64 0 636k | Ground_Truth listlengths 0 2.32k | Input listlengths 1 1.02k |
|---|---|---|---|---|---|---|---|
LLVM | Hexagon | CPP | stmt_completion | DSP | 627,600 | [
"*",
"this",
")",
";"
] | [
"for",
"(",
"auto",
"P",
":",
"BA",
".",
"Addr",
"->",
"members_if",
"(",
"IsPhi",
",",
"*",
"this",
")",
")",
"PhiQ",
".",
"insert",
"(",
"P",
".",
"Id",
")",
";",
"}",
"static",
"auto",
"HasUsedDef",
"=",
"[",
"]",
"(",
"NodeList",
"&",
"Ms",... |
GCC | i386 | CPP | code_generation | CPU | 627,601 | [
"int",
"standard_80387_constant_p",
"(",
"rtx",
"x",
")",
"{",
"machine_mode",
"mode",
"=",
"GET_MODE",
"(",
"x",
")",
";",
"REAL_VALUE_TYPE",
"r",
";",
"if",
"(",
"!",
"(",
"X87_FLOAT_MODE_P",
"(",
"mode",
")",
"&&",
"(",
"GET_CODE",
"(",
"x",
")",
"=... | [
"Return",
"true",
"if",
"the",
"constant",
"is",
"something",
"that",
"can",
"be",
"loaded",
"with",
"a",
"special",
"instruction",
"."
] |
LLVM | AArch64 | CPP | stmt_completion | CPU | 627,602 | [
"const",
"{"
] | [
"void",
"AArch64BranchTargets",
"::",
"getAnalysisUsage",
"(",
"AnalysisUsage",
"&",
"AU",
")"
] |
LLVM | Mips | CPP | next_suggestion | CPU | 627,603 | [
"HasHazard",
"|=",
"RegDU",
".",
"update",
"(",
"Candidate",
",",
"<NUM_LIT>",
",",
"Candidate",
".",
"getNumOperands",
"(",
")",
")",
";"
] | [
"HasHazard",
"|=",
"SawStore",
";",
"SawLoad",
"=",
"true",
";",
"}",
"assert",
"(",
"(",
"!",
"Candidate",
".",
"isCall",
"(",
")",
"&&",
"!",
"Candidate",
".",
"isReturn",
"(",
")",
")",
"&&",
"<STR_LIT>",
"Cannot put calls or returns in delay slot.",
"<ST... |
GCC | i386 | CPP | stmt_completion | CPU | 627,604 | [
"mmask16",
")",
"_",
"_",
"U",
")",
";"
] | [
"return",
"(",
"_",
"_",
"m512",
")",
"_",
"_",
"builtin_ia32_unpckhps512_mask",
"(",
"(",
"_",
"_",
"v16sf",
")",
"_",
"_",
"A",
",",
"(",
"_",
"_",
"v16sf",
")",
"_",
"_",
"B",
",",
"(",
"_",
"_",
"v16sf",
")",
"_",
"_",
"W",
",",
"(",
"_... |
LLVM | ARM | CPP | stmt_completion | CPU | 627,605 | [
"S",
";"
] | [
"if",
"(",
"!",
"Check",
"(",
"S",
",",
"DecodeGPRRegisterClass",
"(",
"Inst",
",",
"Rm",
",",
"Address",
",",
"Decoder",
")",
")",
")",
"return",
"MCDisassembler",
"::",
"Fail",
";",
"if",
"(",
"!",
"align",
")",
"Inst",
".",
"addOperand",
"(",
"MCO... |
LLVM | Hexagon | CPP | next_suggestion | DSP | 627,606 | [
"}"
] | [
"}",
"if",
"(",
"HexagonMCInstrInfo",
"::",
"isImmext",
"(",
"*",
"Inst",
")",
")",
"{",
"BExtended",
"=",
"true",
";",
"continue",
";",
"}",
"LLVM_DEBUG",
"(",
"dbgs",
"(",
")",
"<<",
"<STR_LIT>",
"J,B: ",
"<STR_LIT>",
"<<",
"JumpInst",
"->",
"getOpcode... |
LLVM | XCore | CPP | next_suggestion | MPU | 627,607 | [
"}"
] | [
"XCoreFTAOElim",
"(",
")",
":",
"MachineFunctionPass",
"(",
"ID",
")",
"{",
"}",
"XCoreFTAOElim",
"(",
")",
":",
"MachineFunctionPass",
"(",
"ID",
")",
"{"
] |
GCC | alpha | CPP | program_repair | MPU | 627,608 | [
"<FIXS>",
"#",
"ifdef",
"SDB_OUTPUT_SOURCE_LINE",
"<FIXE>",
"<FIXS>",
"SDB_OUTPUT_SOURCE_LINE",
"(",
"file",
",",
"DECL_SOURCE_LINE",
"(",
"current_function_decl",
")",
")",
";",
"<FIXE>"
] | [
"ASM_OUTPUT_SOURCE_FILENAME",
"(",
"file",
",",
"DECL_SOURCE_FILE",
"(",
"current_function_decl",
")",
")",
";",
"#",
"endif",
"<BUGS>",
"#",
"ifdef",
"ASM_OUTPUT_SOURCE_LINE",
"<BUGE>",
"if",
"(",
"debug_info_level",
"!=",
"DINFO_LEVEL_TERSE",
")",
"<BUGS>",
"ASM_OUT... |
GCC | avr | CPP | stmt_completion | MPU | 627,609 | [
"signal",
"<STR_LIT>",
")",
";"
] | [
"static",
"int",
"avr_signal_function_p",
"(",
"tree",
"func",
")",
"{",
"return",
"avr_lookup_function_attribute1",
"(",
"func",
",",
"<STR_LIT>"
] |
GCC | arm | MD | next_suggestion | CPU | 627,610 | [
"return",
"<STR_LIT>"
] | [
"VLDRWGSOQ",
")",
")",
"]",
"<STR_LIT>",
"{",
"rtx",
"ops",
"[",
"<NUM_LIT>",
"]",
"ops",
"[",
"<NUM_LIT>",
"]",
"=",
"operands",
"[",
"<NUM_LIT>",
"]",
"ops",
"[",
"<NUM_LIT>",
"]",
"=",
"operands",
"[",
"<NUM_LIT>",
"]",
"ops",
"[",
"<NUM_LIT>",
"]",... |
LLVM | ARM | CPP | stmt_completion | CPU | 627,611 | [
"::",
"arm_neon_vshifts",
":"
] | [
"break",
";",
"case",
"Intrinsic",
"::",
"arm_neon_vshifts",
":",
"case",
"Intrinsic",
"::",
"arm_neon_vshiftu",
":",
"case",
"Intrinsic",
"::",
"arm_neon_vshiftls",
":",
"case",
"Intrinsic",
"::",
"arm_neon_vshiftlu",
":",
"case",
"Intrinsic",
"::",
"arm_neon_vshif... |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 627,612 | [
"<STR_LIT>",
")",
";"
] | [
"if",
"(",
"MI",
"&&",
"MI",
"->",
"getOpcode",
"(",
")",
"==",
"AMDGPU",
"::",
"G_FNEG",
"&&",
"MRI",
".",
"getType",
"(",
"Src",
")",
"==",
"LLT",
"::",
"fixed_vector",
"(",
"<NUM_LIT>",
",",
"<NUM_LIT>",
")",
")",
"{",
"Mods",
"^=",
"(",
"<STR_L... |
GCC | i386 | MD | stmt_completion | CPU | 627,613 | [
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"VI4F_256",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"vec_concat",
":",
"VI4F_256",
"(",
"vec_select",
":",
"<",
"ssehalfvecmode",
">",
"(",
"match_operand",
":",
"VI4F_256",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT... |
GCC | alpha | CPP | stmt_completion | MPU | 627,614 | [
"return",
"NULL",
";"
] | [
"static",
"tree",
"alpha_fold_builtin_cttz",
"(",
"unsigned",
"HOST_WIDE_INT",
"opint",
"[",
"]",
",",
"long",
"op_const",
")",
"{",
"unsigned",
"HOST_WIDE_INT",
"temp",
";",
"if",
"(",
"op_const",
"==",
"<NUM_LIT>",
")"
] |
GCC | alpha | MD | stmt_completion | MPU | 627,615 | [
")"
] | [
"(",
"define_attr",
"<STR_LIT>",
"<STR_LIT>",
"(",
"const_int",
"<NUM_LIT>",
")"
] |
LLVM | ARM | TD | stmt_completion | CPU | 627,616 | [
"<STR_LIT>",
",",
"SDT_ARMPICAdd",
">",
";"
] | [
"def",
"ARMpic_add",
":",
"SDNode",
"<"
] |
GCC | mips | CPP | stmt_completion | CPU | 627,617 | [
")",
";"
] | [
"return",
"_",
"_",
"builtin_loongson_pshufh_s",
"(",
"s",
",",
"or",
"der"
] |
LLVM | AArch64 | TD | stmt_completion | CPU | 627,618 | [
"}",
"=",
"<NUM_LIT>",
";"
] | [
"class",
"BaseAddSubImm",
"<",
"bit",
"isSub",
",",
"bit",
"setFlags",
",",
"RegisterClass",
"dstRegtype",
",",
"string",
"asm_inst",
",",
"string",
"asm_ops",
",",
"dag",
"inputs",
",",
"dag",
"pattern",
">",
":",
"I",
"<",
"(",
"outs",
"dstRegtype",
":",... |
GCC | sh | CPP | code_generation | CPU | 627,619 | [
"void",
"final_prescan_insn",
"(",
"rtx_insn",
"*",
"insn",
",",
"rtx",
"*",
"opvec",
"ATTRIBUTE_UNUSED",
",",
"int",
"noperands",
"ATTRIBUTE_UNUSED",
")",
"{",
"if",
"(",
"TARGET_DUMPISIZE",
")",
"fprintf",
"(",
"asm_out_file",
",",
"<STR_LIT>",
"\\n! at %04x\\n"... | [
"If",
"defined",
",",
"a",
"C",
"statement",
"to",
"be",
"executed",
"just",
"prior",
"to",
"the",
"output",
"of",
"assembler",
"code",
"for",
"INSN",
",",
"to",
"modify",
"the",
"extracted",
"operands",
"so",
"they",
"will",
"be",
"output",
"differently",... |
LLVM | Hexagon | TD | stmt_completion | DSP | 627,620 | [
"<NUM_LIT>",
";"
] | [
"let",
"addrMode",
"=",
"BaseImmOffset",
";",
"let",
"accessSize",
"=",
"HalfWordAccess",
";",
"let",
"mayLoad",
"=",
"<NUM_LIT>",
";",
"let",
"isExtendable",
"=",
"<NUM_LIT>",
";",
"let",
"opExtendable",
"=",
"<NUM_LIT>",
";",
"let",
"isExtentSigned",
"=",
"<... |
LLVM | SystemZ | CPP | stmt_completion | CPU | 627,621 | [
"C",
".",
"CCMask",
")",
";"
] | [
"EVT",
"VT",
"=",
"Op",
".",
"getValueType",
"(",
")",
";",
"if",
"(",
"VT",
".",
"isVector",
"(",
")",
")",
"return",
"lowerVectorSETCC",
"(",
"DAG",
",",
"DL",
",",
"VT",
",",
"CC",
",",
"CmpOp0",
",",
"CmpOp1",
")",
";",
"Comparison",
"C",
"("... |
GCC | mips | CPP | code_generation | CPU | 627,622 | [
"static",
"rtx",
"mips_unspec_call",
"(",
"rtx",
"reg",
",",
"rtx",
"symbol",
")",
"{",
"rtvec",
"vec",
";",
"vec",
"=",
"gen_rtvec",
"(",
"<NUM_LIT>",
",",
"reg",
",",
"symbol",
",",
"gen_rtx_REG",
"(",
"SImode",
",",
"GOT_VERSION_REGNUM",
")",
")",
";"... | [
"Return",
"the",
"RHS",
"of",
"a",
"load_call",
"<",
"mode",
">",
"insn",
"."
] |
GCC | visium | CPP | next_suggestion | Virtual ISA | 627,623 | [
"register_pass",
"(",
"&",
"insert_pass_visium_reorg",
")",
";"
] | [
"if",
"(",
"visium_cpu",
"==",
"PROCESSOR_GR6",
")",
"align_loops",
"=",
"<NUM_LIT>",
";",
"else",
"{",
"align_loops",
"=",
"<NUM_LIT>",
";",
"align_loops_max_skip",
"=",
"<NUM_LIT>",
";",
"}",
"}",
"if",
"(",
"align_jumps",
"==",
"<NUM_LIT>",
")",
"{",
"if"... |
LLVM | Hexagon | CPP | stmt_completion | DSP | 627,624 | [
"&&",
"<STR_LIT>",
"Post increment operand has be to a register.",
"<STR_LIT>",
")",
";"
] | [
"if",
"(",
"MI",
"->",
"mayLoad",
"(",
")",
")",
"{",
"const",
"MachineOperand",
"&",
"Op1",
"=",
"MI",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
";",
"assert",
"(",
"Op1",
".",
"isReg",
"(",
")",
"&&",
"<STR_LIT>",
"Post increment operand has be to a reg... |
GCC | m32c | CPP | next_suggestion | MPU | 627,625 | [
"}"
] | [
"if",
"(",
"TARGET_R8C",
"||",
"TARGET_M16C",
")",
"return",
"n",
";",
"return",
"(",
"n",
"+",
"<NUM_LIT>",
")",
"&",
"~",
"<NUM_LIT>",
";"
] |
LLVM | X86 | CPP | stmt_completion | CPU | 627,626 | [
"::",
"Other",
")",
";"
] | [
"}",
"bool",
"ConstSplatVal",
"=",
"(",
"Ld",
".",
"getOpcode",
"(",
")",
"==",
"ISD",
"::",
"Constant",
"||",
"Ld",
".",
"getOpcode",
"(",
")",
"==",
"ISD",
"::",
"ConstantFP",
")",
";",
"bool",
"IsLoad",
"=",
"ISD",
"::",
"isNormalLoad",
"(",
"Ld",... |
LLVM | ARM | CPP | next_suggestion | CPU | 627,627 | [
"AddOptionalDefs",
"(",
"BuildMI",
"(",
"*",
"FuncInfo",
".",
"MBB",
",",
"FuncInfo",
".",
"InsertPt",
",",
"DbgLoc",
",",
"TII",
".",
"get",
"(",
"TargetOpcode",
"::",
"COPY",
")",
",",
"ResultReg",
")",
".",
"addReg",
"(",
"II",
".",
"ImplicitDefs",
... | [
"unsigned",
"ARMFastISel",
"::",
"fastEmitInst_r",
"(",
"unsigned",
"MachineInstOpcode",
",",
"const",
"TargetRegisterClass",
"*",
"RC",
",",
"unsigned",
"Op0",
",",
"bool",
"Op0IsKill",
")",
"{",
"Register",
"ResultReg",
"=",
"createResultReg",
"(",
"RC",
")",
... |
GCC | rs6000 | CPP | stmt_completion | CPU | 627,628 | [
")",
"a1",
",",
"(",
"vector",
"signed",
"int",
")",
"a2",
")",
";"
] | [
"return",
"(",
"vector",
"unsigned",
"int",
")",
"_",
"_",
"builtin_altivec_vavguw",
"(",
"(",
"vector",
"signed",
"int"
] |
LLVM | M68k | CPP | stmt_completion | MPU | 627,629 | [
"<NUM_LIT>",
";"
] | [
"return",
"RestoreBasePointerOffset",
"!="
] |
LLVM | AArch64 | TD | stmt_completion | CPU | 627,630 | [
"Rt2",
";"
] | [
"class",
"BaseLoadStorePairPostIdx",
"<",
"bits",
"<",
"<NUM_LIT>",
">",
"opc",
",",
"bit",
"V",
",",
"bit",
"L",
",",
"dag",
"oops",
",",
"dag",
"iops",
",",
"string",
"asm",
">",
":",
"I",
"<",
"oops",
",",
"iops",
",",
"asm",
",",
"<STR_LIT>",
"... |
GCC | i386 | CPP | next_suggestion | CPU | 627,631 | [
"}"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m256d",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm256_maskz_fmadd_pd",
"(",
"_",
"_",
"mmask8",
"_",
"_",
"... |
LLVM | PowerPC | CPP | stmt_completion | CPU | 627,632 | [
")",
"return",
"nullptr",
";"
] | [
"Register",
"Reg",
"=",
"Op",
"->",
"getReg",
"(",
")",
";",
"if",
"(",
"!",
"Register",
"::",
"isVirtualRegister",
"(",
"Reg",
")"
] |
GCC | arm | CPP | stmt_completion | CPU | 627,633 | [
"_",
"_",
"b",
")",
";"
] | [
"_",
"_",
"arm_vqshlq_r_s16",
"(",
"int16x8_t",
"_",
"_",
"a",
",",
"int32_t",
"_",
"_",
"b",
")",
"{",
"return",
"_",
"_",
"builtin_mve_vqshlq_r_sv8hi",
"(",
"_",
"_",
"a",
","
] |
GCC | pdp11 | CPP | stmt_completion | MPU | 627,634 | [
"tmpop",
")",
";"
] | [
"case",
"LTU",
":",
"pos",
"=",
"<STR_LIT>",
"blo",
"<STR_LIT>",
",",
"neg",
"=",
"<STR_LIT>",
"bhis",
"<STR_LIT>",
";",
"break",
";",
"case",
"GE",
":",
"pos",
"=",
"<STR_LIT>",
"bge",
"<STR_LIT>",
",",
"neg",
"=",
"<STR_LIT>",
"blt",
"<STR_LIT>",
";",
... |
GCC | rs6000 | CPP | next_suggestion | CPU | 627,635 | [
"call",
"[",
"<NUM_LIT>",
"]",
"=",
"gen_rtx_CALL",
"(",
"VOIDmode",
",",
"gen_rtx_MEM",
"(",
"SImode",
",",
"func_addr",
")",
",",
"tlsarg",
")",
";"
] | [
"void",
"rs6000_sibcall_aix",
"(",
"rtx",
"value",
",",
"rtx",
"func_desc",
",",
"rtx",
"tlsarg",
",",
"rtx",
"cookie",
")",
"{",
"rtx",
"call",
"[",
"<NUM_LIT>",
"]",
";",
"rtx",
"insn",
";",
"rtx",
"r12",
"=",
"NULL_RTX",
";",
"rtx",
"func_addr",
"="... |
GCC | arm | MD | next_suggestion | CPU | 627,636 | [
"<STR_LIT>",
")"
] | [
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")"
] |
LLVM | Videocore | CPP | stmt_completion | DSP | 627,637 | [
"unimplemented",
"<STR_LIT>",
")",
";"
] | [
"llvm_unreachable",
"(",
"<STR_LIT>"
] |
LLVM | Videocore | CPP | stmt_completion | DSP | 627,638 | [
"addReg",
"(",
"DestReg",
")",
".",
"addReg",
"(",
"SrcReg",
")",
";"
] | [
"if",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
".",
"contains",
"(",
"SrcReg",
")",
"&&",
"<STR_LIT>",
"::",
"<STR_LIT>",
".",
"contains",
"(",
"DestReg",
")",
")",
"opc",
"=",
"<STR_LIT>",
"::",
"<STR_LIT>",
";",
"else",
"opc",
"=",
"<STR_LIT>",
"::",
"<STR... |
LLVM | AArch64 | TD | program_repair | CPU | 627,639 | [
"<FIXS>",
"let",
"DestructiveInstType",
"=",
"DestructiveOther",
";",
"<FIXE>"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Zda",
";",
"let",
"Constraints",
"=",
"<STR_LIT>",
";",
"<BUGS>",
"let",
"DestructiveInstType",
"=",
"Destructive",
";",
"<BUGE>",
"}",
"multiclass",
"sve_intx_dot_by_indexed_elem",
"bit",
"opc",
",",... |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 627,640 | [
"Index",
")",
";"
] | [
"BuildMI",
"(",
"*",
"MBB",
",",
"MI",
",",
"DL",
",",
"TII",
"->",
"get",
"(",
"AMDGPU",
"::",
"V_LSHRREV_B32_e64",
")",
",",
"ResultReg",
")",
".",
"addImm",
"(",
"ST",
".",
"getWavefrontSizeLog2",
"(",
")",
")",
".",
"addReg",
"(",
"FrameReg",
")"... |
LLVM | ARM | CPP | stmt_completion | CPU | 627,641 | [
")",
"{"
] | [
"if",
"(",
"Mnemonic",
"==",
"<STR_LIT>",
"bkpt",
"<STR_LIT>",
"||",
"Mnemonic",
"==",
"<STR_LIT>",
"cbnz",
"<STR_LIT>",
"||",
"Mnemonic",
"==",
"<STR_LIT>",
"setend",
"<STR_LIT>",
"||",
"Mnemonic",
"==",
"<STR_LIT>",
"cps",
"<STR_LIT>",
"||",
"Mnemonic",
"==",
... |
LLVM | X86 | CPP | stmt_completion | CPU | 627,642 | [
")",
",",
"Disp",
".",
"getImm",
"(",
")",
")",
",",
"++",
"MOI",
")",
";"
] | [
"const",
"MachineOperand",
"&",
"Disp",
"=",
"*",
"(",
"++",
"MOI",
")",
";",
"const",
"MachineOperand",
"&",
"ZeroReg",
"=",
"*",
"(",
"++",
"MOI",
")",
";",
"assert",
"(",
"Base",
".",
"isReg",
"(",
")",
"&&",
"Scale",
".",
"isImm",
"(",
")",
"... |
LLVM | Mips | TD | next_suggestion | CPU | 627,643 | [
"}"
] | [
"def",
"vsplat_uimm6",
":",
"Operand",
"<",
"vAny",
">",
"{",
"let",
"PrintMethod",
"=",
"<STR_LIT>",
";"
] |
GCC | sh | MD | next_suggestion | CPU | 627,644 | [
"(",
"match_test",
"<STR_LIT>",
")",
")",
")"
] | [
"(",
"match_code",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_code",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
GCC | rs6000 | MD | program_repair | CPU | 627,645 | [
"<FIXS>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"SFDF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"float",
":",
"SFDF",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"(",
"clobber",
"(",
"match_scratch",
... | [
"(",
"define_insn_and_split",
"<STR_LIT>",
"<BUGS>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"SFDF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"float",
":",
"SFDF",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")... |
LLVM | Hexagon | TD | next_suggestion | DSP | 627,646 | [
"let",
"Defs",
"=",
"[",
"USR_OVF",
"]",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"hasNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"opNewValue",
"=",
"<NUM_LIT>",
";",
"let",
... |
GCC | csky | MD | stmt_completion | CPU | 627,647 | [
")",
"]",
"UNSPEC_PIC_SYMBOL_GOTOFF",
")",
")",
"]"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"SI",
"\t",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"unspec",
":",
"SI",
"[",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>"
] |
LLVM | AGC | CPP | code_generation | MPU | 627,648 | [
"void",
"AGCMCELFStreamer",
"::",
"EmitInstruction",
"(",
"const",
"MCInst",
"&",
"Inst",
",",
"const",
"MCSubtargetInfo",
"&",
"STI",
",",
"bool",
")",
"{",
"switch",
"(",
"Inst",
".",
"getOpcode",
"(",
")",
")",
"{",
"default",
":",
"break",
";",
"case... | [
"EmitInstruction",
"-",
"This",
"callback",
"is",
"invoked",
"when",
"an",
"instruction",
"is",
"emitted",
",",
"to",
"advance",
"the",
"hazard",
"state",
"."
] |
LLVM | AArch64 | CPP | next_suggestion | CPU | 627,649 | [
"}"
] | [
"assert",
"(",
"MI",
".",
"getOpcode",
"(",
")",
"==",
"<STR_LIT>",
"::",
"<STR_LIT>",
"&&",
"<STR_LIT>",
"Unexpected opcode!",
"<STR_LIT>",
")",
";",
"MachineOperand",
"&",
"CCOp",
"=",
"MI",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
";",
"<STR_LIT>",
"::",... |
GCC | sparc | MD | stmt_completion | CPU | 627,650 | [
")",
"]"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"plus",
":",
"SI",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"unspec",
":",
"SI",
"[",
"(",
"match_operand",
":",
"... |
LLVM | Mips | CPP | next_suggestion | CPU | 627,651 | [
"return",
"MatchOperand_NoMatch",
";"
] | [
"Operands",
".",
"push_back",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
"(",
"Index",
",",
"Identifier",
",",
"getContext",
"(",
")",
".",
"getRegisterInfo",
"(",
")",
",",
"S",
",",
"getLexer",
"(",
")",
".",
"getLoc",
"(",
")",
",",
"*",
"this",
")",
")... |
GCC | aarch64 | MD | program_repair | CPU | 627,652 | [
"<FIXS>",
"<STR_LIT>",
"(",
"match_test",
"<STR_LIT>",
")",
")",
"<FIXE>"
] | [
"(",
"match_test",
"<STR_LIT>",
")",
")",
")",
"(",
"define_constraint",
"<STR_LIT>",
"<BUGS>",
"<STR_LIT>",
"(",
"match_test",
"<STR_LIT>",
")",
")",
"<BUGE>",
"(",
"define_constraint",
"<STR_LIT>",
"<STR_LIT>"
] |
LLVM | Hexagon | TD | stmt_completion | DSP | 627,653 | [
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";"
] | [
"class",
"Enc_88c16c",
":",
"OpcodeHexagon",
"{",
"bits",
"<",
"<NUM_LIT>",
">",
"Rss32",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Rss32",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"Rtt32",
";"... |
GCC | i386 | MD | stmt_completion | CPU | 627,654 | [
"attr",
"<STR_LIT>",
")"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"BLK",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"unspec_volatile",
":",
"BLK",
"[",
"(",
"const_int",
"<NUM_LIT>",
")",
"]",
"UNSPECV_FXSAVE64",
")",
")",
"]",
"<STR_LIT>",
... |
LLVM | ARM | TD | next_suggestion | CPU | 627,655 | [
"}"
] | [
"let",
"PrintMethod",
"=",
"<STR_LIT>",
";",
"let",
"ParserMatchClass",
"=",
"!",
"cast",
"<",
"AsmOperandClass",
">",
"(",
"<STR_LIT>",
"#",
"shift",
"#",
"<STR_LIT>",
")",
";",
"let",
"EncoderMethod",
"=",
"<STR_LIT>",
"#",
"shift",
"#",
"<STR_LIT>",
";",
... |
LLVM | Cpu0 | CPP | next_suggestion | CPU | 627,656 | [
"}"
] | [
"SelectSectionForGlobal",
"(",
"const",
"GlobalObject",
"*",
"GO",
",",
"SectionKind",
"Kind",
",",
"const",
"TargetMachine",
"&",
"TM",
")",
"const",
"{",
"if",
"(",
"Kind",
".",
"isBSS",
"(",
")",
"&&",
"IsGlobalInSmallSection",
"(",
"GO",
",",
"TM",
","... |
LLVM | Hexagon | TD | next_suggestion | DSP | 627,657 | [
"let",
"Defs",
"=",
"[",
"USR_OVF",
"]",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"hasNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"opNewValue",
"=",
"<NUM_LIT>",
";",
"let",
... |
LLVM | AArch64 | TD | next_suggestion | CPU | 627,658 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Rd",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"imm",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"shift",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"opc",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"In... |
GCC | i386 | CPP | stmt_completion | CPU | 627,659 | [
")",
"-",
"<NUM_LIT>",
")",
";"
] | [
"return",
"(",
"_",
"_",
"mmask16",
")",
"_",
"_",
"builtin_ia32_cmpw256_mask",
"(",
"(",
"_",
"_",
"v16hi",
")",
"_",
"_",
"X",
",",
"(",
"_",
"_",
"v16hi",
")",
"_",
"_",
"Y",
",",
"<NUM_LIT>",
",",
"(",
"_",
"_",
"mmask16"
] |
LLVM | MOS | CPP | code_generation | MPU | 627,660 | [
"void",
"MOSFrameLowering",
"::",
"emitPrologue",
"(",
"MachineFunction",
"&",
"MF",
",",
"MachineBasicBlock",
"&",
"MBB",
")",
"const",
"{",
"const",
"MachineFrameInfo",
"&",
"MFI",
"=",
"MF",
".",
"getFrameInfo",
"(",
")",
";",
"const",
"TargetRegisterInfo",
... | [
"emitProlog/emitEpilog",
"-",
"These",
"methods",
"insert",
"prolog",
"and",
"epilog",
"code",
"into",
"the",
"function",
"."
] |
LLVM | ARM | TD | next_suggestion | CPU | 627,661 | [
"}"
] | [
"class",
"N3VQInt",
"<",
"bit",
"op24",
",",
"bit",
"op23",
",",
"bits",
"<",
"<NUM_LIT>",
">",
"op21_20",
",",
"bits",
"<",
"<NUM_LIT>",
">",
"op11_8",
",",
"bit",
"op4",
",",
"Format",
"f",
",",
"InstrItinClass",
"itin",
",",
"string",
"OpcodeStr",
"... |
LLVM | ARM64 | TD | stmt_completion | CPU | 627,662 | [
"[",
"WriteAdr",
",",
"WriteST",
",",
"ReadAdrBase",
"]",
">",
";"
] | [
"def",
"_isel",
":",
"Pseudo",
"<",
"(",
"outs",
"GPR64sp",
":",
"$",
"wback",
")",
",",
"(",
"ins",
"regtype",
":",
"$",
"Rt",
",",
"am_noindex",
":",
"$",
"addr",
",",
"simm9",
":",
"$",
"idx",
")",
",",
"[",
"]",
",",
"<STR_LIT>",
">",
",",
... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 627,663 | [
"}"
] | [
"void",
"resetMaxPressure",
"(",
")",
"{",
"MaxPressure",
"=",
"CurPressure",
";"
] |
LLVM | Hexagon | TD | stmt_completion | DSP | 627,664 | [
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicated",
"=",
"<NUM_LIT>",
";",
"let",
"isTerminator",
"=",
"<NUM_LIT>",
";",
"let",
"isBranch",
"=",
"<NUM_LIT>",
";",
"let",
"isNewValue",
"=",
"<NUM_LIT>",
";",
... |
GCC | powerpcspe | CPP | program_repair | CPU | 627,665 | [
"<FIXS>",
"targetm",
".",
"secondary_memory_needed",
"<FIXE>"
] | [
"targetm",
".",
"legitimize_address",
"=",
"rs6000_debug_legitimize_address",
";",
"rs6000_secondary_reload_class_ptr",
"=",
"rs6000_debug_secondary_reload_class",
";",
"<BUGS>",
"rs6000_secondary_memory_needed_ptr",
"<BUGE>",
"rs6000_debug_secondary_memory_needed",
";",
"rs6000_cannot... |
GCC | i386 | CPP | stmt_completion | CPU | 627,666 | [
"_",
"P",
")",
";"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m256i",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm256_loadu_epi16",
"(",
"void",
"const",
"*",
"_",
"_",
"P... |
LLVM | AArch64 | TD | stmt_completion | CPU | 627,667 | [
"asm",
",",
"pattern",
">",
",",
"Sched",
"<",
"[",
"WriteLD",
"]",
">",
";"
] | [
"def",
"i",
":",
"BaseLoadStoreUnscale",
"<",
"sz",
",",
"V",
",",
"opc",
",",
"(",
"outs",
"regtype",
":",
"$",
"Rt",
")",
",",
"(",
"ins",
"GPR64sp",
":",
"$",
"Rn",
",",
"simm9",
":",
"$",
"offset",
")",
","
] |
GCC | mips | MD | next_suggestion | CPU | 627,668 | [
"operands",
"[",
"<NUM_LIT>",
"]",
"=",
"GEN_INT",
"(",
"INTVAL",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
")",
"&",
"<",
"DSPQ",
":",
"dspshift_mask",
">",
")"
] | [
"(",
"unspec",
":",
"DSPQ",
"[",
"(",
"match_operand",
":",
"DSPQ",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
"UNSPEC_SHRA_R",
")",
")",
"]",
"<STR_LIT>",
"{",
"if",
"(",
"... |
LLVM | X86 | CPP | next_suggestion | CPU | 627,669 | [
"case",
"X86",
"::",
"LEA32r",
":"
] | [
"switch",
"(",
"LEAOpcode",
")",
"{",
"default",
":",
"llvm_unreachable",
"(",
"<STR_LIT>",
"Unexpected LEA instruction",
"<STR_LIT>",
")",
";"
] |
GCC | i386 | CPP | next_suggestion | CPU | 627,670 | [
"emit_insn",
"(",
"gen_set_got_offset_rex64",
"(",
"tmp_reg",
",",
"label",
")",
")",
";"
] | [
"static",
"void",
"ix86_init_large_pic_reg",
"(",
"unsigned",
"int",
"tmp_regno",
")",
"{",
"rtx_code_label",
"*",
"label",
";",
"rtx",
"tmp_reg",
";",
"gcc_assert",
"(",
"Pmode",
"==",
"DImode",
")",
";",
"label",
"=",
"gen_label_rtx",
"(",
")",
";",
"emit_... |
GCC | h8300 | CPP | code_generation | MPU | 627,671 | [
"unsigned",
"int",
"compute_plussi_length",
"(",
"rtx",
"*",
"operands",
",",
"bool",
"need_flags",
")",
"{",
"machine_mode",
"mode",
"=",
"GET_MODE",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
")",
";",
"gcc_assert",
"(",
"mode",
"==",
"SImode",
")",
";",
"i... | [
"Compute",
"the",
"length",
"of",
"an",
"addition",
"insn",
"."
] |
LLVM | Mips | CPP | stmt_completion | CPU | 627,672 | [
"::",
"i32",
",",
"CopyFromLo",
".",
"getValue",
"(",
"<NUM_LIT>",
")",
")",
";"
] | [
"MultOpc",
"=",
"MultOpc",
"==",
"ISD",
"::",
"UMUL_LOHI",
"?",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"<STR_LIT>",
"::",
"<STR_LIT>",
";",
"SDValue",
"MSub",
"=",
"CurDAG",
"->",
"getNode",
"(",
"MultOpc",
",",
"dl",
",",
"MVT",
"::",
"Glue",
",",
"MultNo... |
GCC | v850 | MD | stmt_completion | MPU | 627,673 | [
"<STR_LIT>",
")"
] | [
"(",
"match_operand",
":",
"DF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"set_attr",
"<STR_LIT>"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 627,674 | [
"}"
] | [
"def",
"A2_not",
":",
"HInst",
"<",
"(",
"outs",
"IntRegs",
":",
"$",
"Rd32",
")",
",",
"(",
"ins",
"IntRegs",
":",
"$",
"Rs32",
")",
",",
"<STR_LIT>",
",",
"tc_57890846",
",",
"TypeALU32_2op",
">",
"{",
"let",
"hasNewValue",
"=",
"<NUM_LIT>",
";",
"... |
LLVM | Mips | CPP | program_repair | CPU | 627,675 | [
"<FIXS>",
"if",
"(",
"!",
"TM",
".",
"getSubtarget",
"MipsSubtarget",
">",
"(",
")",
".",
"hasABICall",
"(",
")",
")",
"<FIXE>"
] | [
"BSSSection",
"=",
"<STR_LIT>",
"\\t.section\\t.bss",
"<STR_LIT>",
";",
"LCOMMDirective",
"=",
"<STR_LIT>",
"\\t.lcomm\\t",
"<STR_LIT>",
";",
"<BUGS>",
"if",
"(",
"TM",
".",
"getRelocationModel",
"(",
")",
"==",
"Reloc",
"::",
"Static",
")",
"<BUGE>",
"JumpTableDi... |
LLVM | ARM64 | TD | next_suggestion | CPU | 627,676 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"V",
";"
] | [
"class",
"LoadStore64RO",
"<",
"bits",
"<",
"<NUM_LIT>",
">",
"sz",
",",
"bit",
"V",
",",
"bits",
"<",
"<NUM_LIT>",
">",
"opc",
",",
"RegisterClass",
"regtype",
",",
"string",
"asm",
",",
"dag",
"ins",
",",
"dag",
"outs",
",",
"list",
"<",
"dag",
">"... |
GCC | i386 | MD | program_repair | CPU | 627,677 | [
"<FIXS>",
"{",
"if",
"(",
"get_attr_mode",
"(",
"insn",
")",
"=",
"=",
"MODE_OI",
")",
"return",
"<STR_LIT>",
"elsereturn",
"<STR_LIT>",
"}",
"<FIXE>",
"<FIXS>",
"(",
"set",
"(",
"attr",
"<STR_LIT>",
")",
"(",
"if_then_else",
"(",
"match_test",
"<STR_LIT>",
... | [
"(",
"const_int",
"<NUM_LIT>",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
"]",
")",
")",
")",
"]",
"<STR_LIT>",
"<BUGS>",
"<STR_LIT>",
"<BUGE>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LI... |
GCC | h8300 | MD | program_repair | MPU | 627,678 | [
"<FIXS>",
"<STR_LIT>",
"<FIXE>"
] | [
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>",
"<BUGS>",
"<STR_LIT>",
"<BUGE>",
"[",
"(",
"parallel",
"[",
"(",
"set",
"(",
"zero_extract",
":",
"SI",
"(",
"match_dup",
"<NUM_LIT>",
")",
... |
LLVM | BPF | CPP | stmt_completion | Virtual ISA | 627,679 | [
")",
"return",
"false",
";"
] | [
"RegIsGPR64",
"=",
"GPR64RegClass",
"->",
"contains",
"(",
"MO",
".",
"getReg",
"(",
")",
")",
";",
"if",
"(",
"!",
"MO",
".",
"isDead",
"(",
")",
")",
"{",
"if",
"(",
"RegIsGPR64",
")",
"return",
"true",
";",
"GPR32LiveDefs",
".",
"push_back",
"(",
... |
GCC | s390 | MD | stmt_completion | MPU | 627,680 | [
")",
"]",
")"
] | [
"(",
"define_mode_attr",
"max_uint",
"[",
"(",
"HI",
"<STR_LIT>",
")",
"(",
"QI",
"<STR_LIT>"
] |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 627,681 | [
"}"
] | [
"SdwaSel",
"getDstSel",
"(",
")",
"const",
"{",
"return",
"DstSel",
";"
] |
GCC | arm | MD | stmt_completion | CPU | 627,682 | [
"UNSPEC_VQMOVN_S",
"UNSPEC_VQMOVN_U",
"]",
")"
] | [
"(",
"define_int_iterator",
"VQMOVN",
"["
] |
GCC | c4x | MD | next_suggestion | DSP | 627,683 | [
"(",
"clobber",
"(",
"reg",
":",
"CC",
"<NUM_LIT>",
")",
")",
"]"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"HI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"sign_extend",
":",
"HI",
"(",
"match_operand",
":",
"QI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")"
] |
LLVM | PowerPC | CPP | next_suggestion | CPU | 627,684 | [
"}"
] | [
"const",
"MCOperand",
"&",
"MO",
"=",
"MI",
".",
"getOperand",
"(",
"OpNo",
"+",
"<NUM_LIT>",
")",
";",
"Fixups",
".",
"push_back",
"(",
"MCFixup",
"::",
"create",
"(",
"<NUM_LIT>",
",",
"MO",
".",
"getExpr",
"(",
")",
",",
"(",
"MCFixupKind",
")",
"... |
GCC | rs6000 | MD | next_suggestion | CPU | 627,685 | [
"rtx",
"op1",
"=",
"operands",
"[",
"<NUM_LIT>",
"]"
] | [
"(",
"match_operand",
":",
"VSX_L",
"<NUM_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"VSX_L",
"<NUM_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"QI",
"<NUM_LIT>",
"<STR_LIT>",
")",
"]",
"<STR_LIT>",
"{",
"rtx",
"target",
"=",
"operands",
"[",
... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 627,686 | [
"BuildMI",
"(",
"*",
"MBB",
",",
"CI",
".",
"Paired",
",",
"DL",
",",
"CopyDesc",
")",
".",
"add",
"(",
"*",
"Dest0",
")",
".",
"addReg",
"(",
"DestReg",
",",
"<NUM_LIT>",
",",
"SubRegIdx0",
")",
";"
] | [
"MachineBasicBlock",
"*",
"MBB",
"=",
"CI",
".",
"I",
"->",
"getParent",
"(",
")",
";",
"DebugLoc",
"DL",
"=",
"CI",
".",
"I",
"->",
"getDebugLoc",
"(",
")",
";",
"const",
"unsigned",
"Opcode",
"=",
"getNewOpcode",
"(",
"CI",
")",
";",
"const",
"Targ... |
GCC | loongarch | CPP | next_suggestion | CPU | 627,687 | [
"if",
"(",
"!",
"DECL_EXTERNAL",
"(",
"decl",
")",
")",
"return",
"true",
";"
] | [
"static",
"bool",
"loongarch_in_small_data_p",
"(",
"const_tree",
"decl",
")",
"{",
"int",
"size",
";",
"if",
"(",
"TREE_CODE",
"(",
"decl",
")",
"==",
"STRING_CST",
"||",
"TREE_CODE",
"(",
"decl",
")",
"==",
"FUNCTION_DECL",
")",
"return",
"false",
";",
"... |
LLVM | ARM64 | TD | next_suggestion | CPU | 627,688 | [
"let",
"DecoderMethod",
"=",
"<STR_LIT>",
";"
] | [
"return",
"(",
"(",
"(",
"uint32_t",
")",
"Imm",
")",
">",
"<NUM_LIT>",
")",
"&",
"&",
"(",
"(",
"(",
"uint32_t",
")",
"Imm",
")",
"<",
"<NUM_LIT>",
")",
";",
"}",
"]",
">",
"{",
"let",
"EncoderMethod",
"=",
"<STR_LIT>",
";"
] |
LLVM | XCore | CPP | code_generation | MPU | 627,689 | [
"void",
"XCoreFrameLowering",
"::",
"emitPrologue",
"(",
"MachineFunction",
"&",
"MF",
")",
"const",
"{",
"MachineBasicBlock",
"&",
"MBB",
"=",
"MF",
".",
"front",
"(",
")",
";",
"MachineBasicBlock",
"::",
"iterator",
"MBBI",
"=",
"MBB",
".",
"begin",
"(",
... | [
"emitProlog/emitEpilog",
"-",
"These",
"methods",
"insert",
"prolog",
"and",
"epilog",
"code",
"into",
"the",
"function",
"."
] |
GCC | tilepro | MD | next_suggestion | VLIW | 627,690 | [
"(",
"clobber",
"(",
"reg",
":",
"SI",
"TILEPRO_NETORDER_REG",
")",
")"
] | [
"UNSPEC_NETWORK_RECEIVE",
")",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"reg",
":",
"SI",
"TILEPRO_NETORDER_REG",
")",
"]",
"UNSPEC_NETWORK_SEND",
")"
] |
LLVM | AArch64 | TD | next_suggestion | CPU | 627,691 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Rd",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"Rd",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"Rn",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"Rm",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"size",
"{",
"<NUM... |
LLVM | ARM | CPP | code_generation | CPU | 627,692 | [
"bool",
"ARMBaseInstrInfo",
"::",
"hasLowDefLatency",
"(",
"const",
"TargetSchedModel",
"&",
"SchedModel",
",",
"const",
"MachineInstr",
"&",
"DefMI",
",",
"unsigned",
"DefIdx",
")",
"const",
"{",
"const",
"InstrItineraryData",
"*",
"ItinData",
"=",
"SchedModel",
... | [
"Compute",
"operand",
"latency",
"of",
"a",
"def",
"of",
"'Reg",
"'",
"."
] |
LLVM | AArch64 | CPP | next_suggestion | CPU | 627,693 | [
"if",
"(",
"RelaxAll",
")",
"S",
"->",
"getAssembler",
"(",
")",
".",
"setRelaxAll",
"(",
"true",
")",
";"
] | [
"MCELFStreamer",
"*",
"createAArch64ELFStreamer",
"(",
"MCContext",
"&",
"Context",
",",
"MCAsmBackend",
"&",
"TAB",
",",
"raw_ostream",
"&",
"OS",
",",
"MCCodeEmitter",
"*",
"Emitter",
",",
"bool",
"RelaxAll",
",",
"bool",
"NoExecStack",
")",
"{",
"AArch64ELFSt... |
GCC | i386 | MD | stmt_completion | CPU | 627,694 | [
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"match_operand",
":",
"V4HF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"set_attr"
] |
GCC | visium | MD | stmt_completion | Virtual ISA | 627,695 | [
"<STR_LIT>",
")",
")",
")"
] | [
"(",
"define_predicate",
"<STR_LIT>",
"(",
"ior",
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
"<NUM_LIT>"
] |
GCC | lm32 | MD | next_suggestion | MPU | 627,696 | [
"<STR_LIT>"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"lo_sum",
":",
"SI",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"... |
LLVM | PowerPC | CPP | stmt_completion | CPU | 627,697 | [
"(",
"<NUM_LIT>",
")",
";"
] | [
"JCE",
".",
"emitWordBE",
"(",
"<NUM_LIT>",
")",
";",
"JCE",
".",
"emitWordBE",
"(",
"<NUM_LIT>",
")",
";",
"JCE",
".",
"emitWordBE",
"(",
"<NUM_LIT>",
")",
";",
"JCE",
".",
"emitWordBE",
"(",
"<NUM_LIT>",
")",
";",
"JCE",
".",
"emitWordBE",
"(",
"<NUM... |
GCC | tilepro | CPP | next_suggestion | VLIW | 627,698 | [
"}"
] | [
"machine_mode",
"mode",
";",
"int",
"unsigned_p",
";",
"mode",
"=",
"TYPE_MODE",
"(",
"valtype",
")",
";",
"unsigned_p",
"=",
"TYPE_UNSIGNED",
"(",
"valtype",
")",
";",
"mode",
"=",
"promote_function_mode",
"(",
"valtype",
",",
"mode",
",",
"&",
"unsigned_p"... |
LLVM | LoongArch | CPP | program_repair | CPU | 627,699 | [
"<FIXS>",
"setOperationAction",
"(",
"ISD",
"::",
"EXTRACT_VECTOR_ELT",
",",
"VT",
",",
"Custom",
")",
";",
"<FIXE>"
] | [
"setOperationAction",
"(",
"ISD",
"::",
"UNDEF",
",",
"VT",
",",
"Legal",
")",
";",
"setOperationAction",
"(",
"ISD",
"::",
"INSERT_VECTOR_ELT",
",",
"VT",
",",
"Custom",
")",
";",
"<BUGS>",
"setOperationAction",
"(",
"ISD",
"::",
"EXTRACT_VECTOR_ELT",
",",
... |
Subsets and Splits
No community queries yet
The top public SQL queries from the community will appear here once available.