Compiler_Type stringclasses 2
values | Target stringclasses 176
values | Programming Language stringclasses 3
values | Task stringclasses 4
values | Target_Type stringclasses 7
values | Idx int64 0 636k | Ground_Truth listlengths 0 2.32k | Input listlengths 1 1.02k |
|---|---|---|---|---|---|---|---|
GCC | stormy16 | CPP | stmt_completion | CPU | 627,400 | [
"short_integer_type_node",
";",
"break",
";"
] | [
"for",
"(",
"i",
"=",
"<NUM_LIT>",
";",
"s16builtins",
"[",
"i",
"]",
".",
"name",
";",
"i",
"++",
")",
"{",
"args",
"=",
"void_list_node",
";",
"for",
"(",
"a",
"=",
"strlen",
"(",
"s16builtins",
"[",
"i",
"]",
".",
"arg_types",
")",
"-",
"<NUM_... |
GCC | i386 | CPP | stmt_completion | CPU | 627,401 | [
"return",
"AVX_U128_DIRTY",
";"
] | [
"if",
"(",
"reg",
"&&",
"ix86_check_avx_upper_register",
"(",
"reg",
")",
")"
] |
LLVM | PowerPC | CPP | stmt_completion | CPU | 627,402 | [
")",
"&&",
"(",
"getImm",
"(",
")",
"&",
"<NUM_LIT>",
")",
"==",
"<NUM_LIT>",
")",
";",
"}"
] | [
"bool",
"isS16ImmX16",
"(",
")",
"const",
"{",
"return",
"Kind",
"==",
"Expression",
"||",
"(",
"Kind",
"==",
"Immediate",
"&&",
"isInt",
"<",
"<NUM_LIT>",
">",
"(",
"getImm",
"(",
")"
] |
LLVM | ARM | CPP | stmt_completion | CPU | 627,403 | [
"<<",
"Id",
";"
] | [
"void",
"ARMAsmPrinter",
"::",
"printPCLabel",
"(",
"const",
"MachineInstr",
"*",
"MI",
",",
"int",
"OpNum",
")",
"{",
"int",
"Id",
"=",
"(",
"int",
")",
"MI",
"->",
"getOperand",
"(",
"OpNum",
")",
".",
"getImm",
"(",
")",
";",
"O",
"<<",
"TAI",
"... |
LLVM | AArch64 | TD | next_suggestion | CPU | 627,404 | [
"let",
"DecoderMethod",
"=",
"<STR_LIT>",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"offset",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"opc",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"V",
";",... |
GCC | mips | MD | stmt_completion | CPU | 627,405 | [
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"match_operand",
":",
"ANYF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"set_attr"
] |
GCC | vax | CPP | next_suggestion | CPU | 627,406 | [
"assemble_name",
"(",
"file",
",",
"XSTR",
"(",
"XEXP",
"(",
"DECL_RTL",
"(",
"function",
")",
",",
"<NUM_LIT>",
")",
",",
"<NUM_LIT>",
")",
")",
";"
] | [
"asm_fprintf",
"(",
"file",
",",
"<STR_LIT>",
",4(%Rap)\\n",
"<STR_LIT>",
")",
";",
"fprintf",
"(",
"file",
",",
"<STR_LIT>",
"\\tjmp ",
"<STR_LIT>",
")",
";"
] |
LLVM | PowerPC | CPP | stmt_completion | CPU | 627,407 | [
";"
] | [
"BuildMI",
"(",
"*",
"FuncInfo",
".",
"MBB",
",",
"FuncInfo",
".",
"InsertPt",
",",
"DbgLoc",
",",
"TII",
".",
"get",
"(",
"PPC",
"::",
"EFSCFD",
")",
",",
"DestReg",
")",
".",
"addReg",
"(",
"SrcReg",
")",
";",
"}",
"else",
"if",
"(",
"isVSFRCRegC... |
GCC | arm | MD | stmt_completion | CPU | 627,408 | [
"<STR_LIT>",
")"
] | [
"(",
"define_cpu_unit",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"define_cpu_unit",
"<STR_LIT>"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 627,409 | [
"}"
] | [
"let",
"InputType",
"=",
"<STR_LIT>",
";",
"let",
"BaseOpcode",
"=",
"<STR_LIT>",
";",
"let",
"isPredicable",
"=",
"<NUM_LIT>",
";",
"let",
"isAdd",
"=",
"<NUM_LIT>",
";",
"let",
"isExtendable",
"=",
"<NUM_LIT>",
";",
"let",
"opExtendable",
"=",
"<NUM_LIT>",
... |
GCC | mep | MD | program_repair | CPU | 627,410 | [
"<FIXS>",
"(",
"unspec_volatile",
":",
"SI",
"[",
"<FIXE>",
"<FIXS>",
"<FIXE>",
"<FIXS>",
"(",
"unspec_volatile",
":",
"SI",
"[",
"<FIXE>",
"<FIXS>",
"<FIXE>",
"<FIXS>",
"(",
"unspec_volatile",
":",
"SI",
"[",
"<FIXE>",
"<FIXS>",
"<FIXE>",
"<FIXS>",
"(",
"un... | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"reg",
":",
"SI",
"<NUM_LIT>",
")",
"<BUGS>",
"(",
"unspec",
":",
"SI",
"[",
"<BUGE>",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"DI",
"<... |
LLVM | PowerPC | CPP | stmt_completion | CPU | 627,411 | [
"(",
")",
")",
";"
] | [
"bool",
"ValidTypeForStoreFltAsInt",
"=",
"(",
"Op1VT",
"==",
"MVT",
"::",
"i32",
"||",
"Op1VT",
"==",
"MVT",
"::",
"i64",
"||",
"(",
"Subtarget",
".",
"hasP9Vector",
"(",
")",
"&&",
"(",
"Op1VT",
"==",
"MVT",
"::",
"i16",
"||",
"Op1VT",
"==",
"MVT",
... |
LLVM | Mips | TD | stmt_completion | CPU | 627,412 | [
"<NUM_LIT>",
"}",
"=",
"op",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"shift",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"ac",
";",
"let",
"Inst",
"{",
"<NU... |
GCC | s390 | CPP | next_suggestion | MPU | 627,413 | [
"}"
] | [
"if",
"(",
"TARGET_64BIT",
")",
"insn",
"=",
"gen_movdi",
"(",
"gen_rtx_REG",
"(",
"Pmode",
",",
"first",
")",
",",
"addr",
")",
";",
"else",
"insn",
"=",
"gen_movsi",
"(",
"gen_rtx_REG",
"(",
"Pmode",
",",
"first",
")",
",",
"addr",
")",
";",
"retur... |
LLVM | X86 | CPP | program_repair | CPU | 627,414 | [
"<FIXS>",
"if",
"(",
"ISD",
"::",
"isNON_EXTLoad",
"(",
"V2",
")",
"||",
"WillBeConstantPoolLoad",
"(",
"V2",
")",
")",
"<FIXE>"
] | [
"return",
"false",
";",
"<BUGS>",
"if",
"(",
"ISD",
"::",
"isNON_EXTLoad",
"(",
"V2",
")",
")",
"<BUGE>",
"return",
"false",
";",
"unsigned",
"NumElems",
"=",
"VT",
".",
"getVectorNumElements",
"(",
")",
";"
] |
LLVM | ARM | CPP | next_suggestion | CPU | 627,415 | [
"if",
"(",
"!",
"STI",
".",
"isR9Reserved",
"(",
")",
")",
"return",
"std",
"::",
"make_pair",
"(",
"GPREven1",
",",
"GPREven1",
"+",
"(",
"sizeof",
"(",
"GPREven1",
")",
"/",
"sizeof",
"(",
"unsigned",
")",
")",
")",
";"
] | [
"static",
"const",
"unsigned",
"GPROdd2",
"[",
"]",
"=",
"{",
"ARM",
"::",
"R1",
",",
"ARM",
"::",
"R3",
",",
"ARM",
"::",
"R5",
",",
"ARM",
"::",
"R9",
",",
"ARM",
"::",
"R11",
",",
"ARM",
"::",
"R0",
",",
"ARM",
"::",
"R2",
",",
"ARM",
"::"... |
LLVM | M88k | CPP | stmt_completion | MPU | 627,416 | [
"Offset out of range",
"<STR_LIT>",
")",
";"
] | [
"static",
"bool",
"matchShiftAndToMak",
"(",
"MachineInstr",
"&",
"MI",
",",
"MachineRegisterInfo",
"&",
"MRI",
",",
"std",
"::",
"tuple",
"<",
"Register",
",",
"uint32_t",
",",
"uint32_t",
">",
"&",
"MatchInfo",
")",
"{",
"assert",
"(",
"MI",
".",
"getOpc... |
LLVM | AArch64 | TD | next_suggestion | CPU | 627,417 | [
"}"
] | [
"def",
"_H",
":",
"sve_int_perm_dup_i",
"<",
"{",
"?",
",",
"?",
",",
"?",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
"}",
",",
"sve_elm_idx_extdup_h",
",",
"asm",
",",
"ZPR16",
">",
"{",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"idx",
"... |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 627,418 | [
")",
";"
] | [
"const",
"SIMachineFunctionInfo",
"*",
"MFI",
"=",
"MF",
"->",
"getInfo",
"<",
"SIMachineFunctionInfo",
">",
"(",
")",
";",
"MachineFrameInfo",
"&",
"FrameInfo",
"=",
"MF",
"->",
"getFrameInfo",
"(",
")",
";",
"DebugLoc",
"DL",
"=",
"MBB",
".",
"findDebugLoc... |
LLVM | ARM | CPP | program_repair | CPU | 627,419 | [
"<FIXS>",
"if",
"(",
"STI",
".",
"getFeatureBits",
"(",
")",
"[",
"ARM",
"::",
"HasV8Ops",
"]",
")",
"{",
"<FIXE>"
] | [
"O",
"<<",
"<STR_LIT>",
"\\tsev",
"<STR_LIT>",
";",
"break",
";",
"case",
"<NUM_LIT>",
":",
"<BUGS>",
"if",
"(",
"(",
"STI",
".",
"getFeatureBits",
"(",
")",
"&",
"ARM",
"::",
"HasV8Ops",
")",
")",
"{",
"<BUGE>",
"O",
"<<",
"<STR_LIT>",
"\\tsevl",
"<ST... |
GCC | i386 | CPP | stmt_completion | CPU | 627,420 | [
"_",
"_",
"v2df",
")",
"_",
"_",
"B",
")",
";"
] | [
"static",
"_",
"_",
"inline",
"_",
"_",
"m128d",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"always_inline__",
")",
")",
"_",
"mm_max_pd",
"(",
"_",
"_",
"m128d",
"_",
"_",
"A",
",",
"_",
"_",
"m128d",
"_",
"_",
"B",
")",
"{",
"return",
"(",
... |
LLVM | R600 | CPP | next_suggestion | GPU | 627,421 | [
"if",
"(",
"Gen",
">=",
"AMDGPUSubtarget",
"::",
"R700",
")",
"return",
"TrigVal",
";"
] | [
"SDValue",
"FractPart",
"=",
"DAG",
".",
"getNode",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
",",
"SDLoc",
"(",
"Op",
")",
",",
"VT",
",",
"DAG",
".",
"getNode",
"(",
"ISD",
"::",
"FADD",
",",
"SDLoc",
"(",
"Op",
")",
",",
"VT",
",",
"DAG",
".",
"get... |
GCC | pa | CPP | stmt_completion | CPU | 627,422 | [
")",
";"
] | [
"ggc_add_rtx_root",
"(",
"&",
"hppa_compare_op1",
",",
"<NUM_LIT>",
")",
";",
"ggc_add_root",
"(",
"&",
"deferred_plabels",
",",
"<NUM_LIT>",
",",
"sizeof",
"(",
"&",
"deferred_plabels",
")",
",",
"&",
"mark_deferred_plabels"
] |
GCC | aarch64 | MD | next_suggestion | CPU | 627,423 | [
")"
] | [
"(",
"match_operand",
":",
"GPI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"GPI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"set_... |
GCC | rs6000 | CPP | program_repair | CPU | 627,424 | [
"<FIXS>",
"||",
"rs6000_cpu_attr",
"==",
"CPU_POWER8",
")",
"<FIXE>"
] | [
"if",
"(",
"rs6000_cpu_attr",
"==",
"CPU_POWER6",
"||",
"rs6000_cpu_attr",
"==",
"CPU_POWER7",
"<BUGS>",
"||",
"rs6000_cpu_attr",
"==",
"CPU_POWER8",
"||",
"rs6000_cpu_attr",
"==",
"CPU_POWER9",
")",
"<BUGE>",
"{",
"nop",
"=",
"gen_group_ending_nop",
"(",
")",
";"... |
LLVM | PowerPC | TD | program_repair | CPU | 627,425 | [
"<FIXS>",
"def",
"VSPLTB",
":",
"VXForm_1",
"<NUM_LIT>",
",",
"(",
"outs",
"vrrc",
":",
"$",
"VD",
")",
",",
"(",
"ins",
"u5imm",
":",
"$",
"VA",
",",
"vrrc",
":",
"$",
"VB",
")",
",",
"<STR_LIT>",
",",
"IIC_VecPerm",
",",
"[",
"(",
"set",
"v16i8... | [
"def",
"VSLH",
":",
"VX1_Int_Ty",
"<NUM_LIT>",
",",
"<STR_LIT>",
",",
"int_ppc_altivec_vslh",
",",
"v8i16",
">",
";",
"def",
"VSLW",
":",
"VX1_Int_Ty",
"<NUM_LIT>",
",",
"<STR_LIT>",
",",
"int_ppc_altivec_vslw",
",",
"v4i32",
">",
";",
"<BUGS>",
"def",
"VSPLTB... |
GCC | tilepro | MD | next_suggestion | VLIW | 627,426 | [
"<STR_LIT>"
] | [
"(",
"zero_extend",
":",
"SI",
"(",
"match_operand",
":",
"HI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
"<STR_LIT>"
] |
LLVM | X86 | CPP | next_suggestion | CPU | 627,427 | [
"if",
"(",
"Opcode",
"==",
"<STR_LIT>",
"::",
"<STR_LIT>",
"||",
"Opcode",
"==",
"<STR_LIT>",
"::",
"<STR_LIT>",
"||",
"Opcode",
"==",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
"return",
"true",
";"
] | [
"EVT",
"OpVT",
"=",
"N",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getValueType",
"(",
")",
";",
"if",
"(",
"Opcode",
"==",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
"OpVT",
"=",
"N",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getValueType",
"(... |
LLVM | AArch64 | TD | stmt_completion | CPU | 627,428 | [
"_operand",
":",
"Operand",
"<",
"i32",
">",
",",
"ImmLeaf",
"<",
"i32",
",",
"pred",
",",
"neon_mod_shift_imm_XFORM",
">",
"{"
] | [
"if",
"(",
"!",
"HasShift",
")",
"return",
"SDValue",
"(",
")",
";",
"return",
"CurDAG",
"-",
">",
"getTargetConstant",
"(",
"ShiftImm",
",",
"MVT",
":",
":",
"i32",
")",
";",
"}",
"]",
">",
";",
"defm",
"neon_mov_imm_LSL",
":",
"neon_mov_imm_shift_asmop... |
LLVM | X86 | CPP | stmt_completion | CPU | 627,429 | [
";"
] | [
"int",
"AddrOffset",
"=",
"<STR_LIT>",
"::",
"<STR_LIT>",
"(",
"Descl",
".",
"TSFlags",
")",
";",
"assert",
"(",
"AddrOffset",
"!=",
"-",
"<NUM_LIT>",
"&&",
"<STR_LIT>",
"Expected Memory Operand",
"<STR_LIT>",
")",
";",
"AddrOffset",
"+=",
"<STR_LIT>",
"::",
"... |
GCC | loongarch | CPP | stmt_completion | CPU | 627,430 | [
"]",
";"
] | [
"if",
"(",
"code",
">=",
"ARRAY_SIZE",
"(",
"loongarch_builtins",
")",
")",
"return",
"error_mark_node",
";",
"return",
"loongarch_builtin_decls",
"[",
"code"
] |
GCC | arm | MD | next_suggestion | CPU | 627,431 | [
")"
] | [
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
")",
")",
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"mult",
":",
"SI",
"(",
"match_dup... |
LLVM | Hexagon | CPP | code_generation | DSP | 627,432 | [
"bool",
"HCE",
"::",
"runOnMachineFunction",
"(",
"MachineFunction",
"&",
"MF",
")",
"{",
"if",
"(",
"skipFunction",
"(",
"MF",
".",
"getFunction",
"(",
")",
")",
")",
"return",
"false",
";",
"if",
"(",
"MF",
".",
"getFunction",
"(",
")",
".",
"hasPers... | [
"runOnMachineFunction",
"-",
"Emit",
"the",
"function",
"body",
"."
] |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 627,433 | [
",",
"compute_pgm_rsrc2",
",",
"amdhsa",
"::",
"COMPUTE_PGM_RSRC2_ENABLE_EXCEPTION_IEEE_754_FP_INEXACT",
")",
";"
] | [
"if",
"(",
"getTargetID",
"(",
")",
"->",
"isXnackSupported",
"(",
")",
")",
"OS",
"<<",
"<STR_LIT>",
"\\t\\t.amdhsa_reserve_xnack_mask ",
"<STR_LIT>",
"<<",
"getTargetID",
"(",
")",
"->",
"isXnackOnOrAny",
"(",
")",
"<<",
"'",
"\\n",
"'",
";",
"break",
";",... |
GCC | csky | CPP | stmt_completion | CPU | 627,434 | [
"minipool_obstack",
",",
"<NUM_LIT>",
")",
";"
] | [
"static",
"void",
"csky_add_gc_roots",
"(",
"void",
")",
"{",
"gcc_obstack_init",
"(",
"&",
"minipool_obstack",
")",
";",
"minipool_startobj",
"=",
"(",
"char",
"*",
")",
"obstack_alloc",
"(",
"&"
] |
LLVM | X86 | CPP | program_repair | CPU | 627,435 | [
"<FIXS>",
"MIB",
"=",
"BuildMI",
"(",
"mainMBB",
",",
"DL",
",",
"TII",
"->",
"get",
"(",
"SelOpc",
")",
",",
"t2",
")",
".",
"addReg",
"(",
"SrcReg",
")",
".",
"addReg",
"(",
"t4",
")",
"<FIXE>"
] | [
"unsigned",
"SelOpc",
"=",
"getPseudoCMOVOpc",
"(",
"VT",
")",
";",
"X86",
"::",
"CondCode",
"CC",
"=",
"X86",
"::",
"getCondFromCMovOpc",
"(",
"CMOVOpc",
")",
";",
"assert",
"(",
"CC",
"!=",
"X86",
"::",
"COND_INVALID",
"&&",
"<STR_LIT>",
"Invalid atomic-lo... |
LLVM | SPIRV | CPP | stmt_completion | Virtual ISA | 627,436 | [
"FrameLowering",
";"
] | [
"const",
"SPIRVFrameLowering",
"*",
"getFrameLowering",
"(",
")",
"const",
"override",
"{",
"return",
"&"
] |
LLVM | AArch64 | CPP | next_suggestion | CPU | 627,437 | [
"}"
] | [
"for",
"(",
"MachineFunction",
"::",
"iterator",
"I",
"=",
"mf",
".",
"begin",
"(",
")",
",",
"E",
"=",
"mf",
".",
"end",
"(",
")",
";",
"I",
"!=",
"E",
";",
"++",
"I",
")",
"if",
"(",
"processMachineBasicBlock",
"(",
"I",
")",
")",
"Changed",
... |
LLVM | PowerPC | CPP | program_repair | CPU | 627,438 | [
"<FIXS>",
"bool",
"IsPermutedLoad",
"=",
"false",
";",
"const",
"SDValue",
"*",
"InputLoad",
"=",
"getNormalLoadInput",
"(",
"Op",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
",",
"IsPermutedLoad",
")",
";",
"<FIXE>"
] | [
"if",
"(",
"!",
"BVNIsConstantSplat",
"||",
"SplatBitSize",
">",
"<NUM_LIT>",
")",
"{",
"<BUGS>",
"const",
"SDValue",
"*",
"InputLoad",
"=",
"getNormalLoadInput",
"(",
"Op",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
")",
";",
"<BUGE>",
"if",
"(",
"InputLoad"... |
GCC | aarch64 | MD | program_repair | CPU | 627,439 | [
"<FIXS>",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"<FIXE>"
] | [
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"<BUGS>",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"<BUGE>",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")"
] |
LLVM | SystemZ | CPP | stmt_completion | CPU | 627,440 | [
"NumTerminators",
";"
] | [
"MachineBasicBlock",
"::",
"iterator",
"MI",
"=",
"MBB",
"->",
"begin",
"(",
")",
";",
"MachineBasicBlock",
"::",
"iterator",
"End",
"=",
"MBB",
"->",
"end",
"(",
")",
";",
"while",
"(",
"MI",
"!=",
"End",
"&&",
"!",
"MI",
"->",
"isTerminator",
"(",
... |
LLVM | Hexagon | TD | stmt_completion | DSP | 627,441 | [
"Rt32",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"Rs32",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Rs32",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"bits",
"<",
"<NUM_LIT>",
">"
] |
GCC | mn10300 | CPP | stmt_completion | MPU | 627,442 | [
"<NUM_LIT>",
";"
] | [
"static",
"int",
"mn10300_memory_move_cost",
"(",
"machine_mode",
"mode",
"ATTRIBUTE_UNUSED",
",",
"reg_class_t",
"iclass",
",",
"bool",
"in",
"ATTRIBUTE_UNUSED",
")",
"{",
"enum",
"reg_class",
"rclass",
"=",
"(",
"enum",
"reg_class",
")",
"iclass",
";",
"if",
"... |
LLVM | Hexagon | TD | next_suggestion | DSP | 627,443 | [
"let",
"InputType",
"=",
"<STR_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"hasNewVal... |
LLVM | IA64 | TD | stmt_completion | CPU | 627,444 | [
"]",
">",
";"
] | [
"def",
"r123",
":",
"GR",
"<",
"<NUM_LIT>",
",",
"<STR_LIT>",
">",
",",
"DwarfRegNum",
"<",
"[",
"<NUM_LIT>"
] |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 627,445 | [
"if",
"(",
"!",
"IdxOn",
"||",
"!",
"(",
"(",
"I",
"->",
"getOpcode",
"(",
")",
"==",
"AMDGPU",
"::",
"V_MOV_B32_e32",
"&&",
"I",
"->",
"hasRegisterImplicitUseOperand",
"(",
"AMDGPU",
"::",
"M0",
")",
")",
"||",
"I",
"->",
"getOpcode",
"(",
")",
"=="... | [
"IdxOn",
"=",
"false",
";",
"ToRemove",
".",
"push_back",
"(",
"&",
"*",
"I",
")",
";",
"break",
";",
"default",
":",
"if",
"(",
"I",
"->",
"modifiesRegister",
"(",
"AMDGPU",
"::",
"M0",
",",
"TRI",
")",
")",
"return",
"false",
";",
"if",
"(",
"I... |
GCC | arm | CPP | stmt_completion | CPU | 627,446 | [
",",
"_",
"_",
"b",
")",
";"
] | [
"return",
"(",
"uint64x2_t",
")",
"_",
"_",
"builtin_neon_vshru_nv2di",
"(",
"(",
"int64x2_t",
")",
"_",
"_",
"a"
] |
LLVM | WebAssembly | CPP | stmt_completion | Virtual ISA | 627,447 | [
"<STR_LIT>",
")",
";"
] | [
"return",
"<STR_LIT>",
"::",
"<STR_LIT>",
";",
"case",
"MCSymbolRefExpr",
"::",
"VK_WASM_TBREL",
":",
"assert",
"(",
"SymA",
".",
"isFunction",
"(",
")",
")",
";",
"return",
"<STR_LIT>",
"::",
"<STR_LIT>",
";",
"case",
"MCSymbolRefExpr",
"::",
"VK_WASM_MBREL",
... |
GCC | i386 | MD | program_repair | CPU | 627,448 | [
"<FIXS>",
"<STR_LIT>",
"<FIXE>"
] | [
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"(",
"clobber",
"(",
"reg",
":",
"CC",
"FLAGS_REG",
")",
")",
"]",
"<STR_LIT>",
"<BUGS>",
"<STR_LIT>",
"<BUGE>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"("... |
GCC | avr | MD | next_suggestion | MPU | 627,449 | [
"UNSPECV_DELAY_CYCLES",
")"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"unspec_volatile",
"[",
"(",
"match_operand",
":",
"QI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
"]"
] |
LLVM | PowerPC | CPP | stmt_completion | CPU | 627,450 | [
",",
"VT",
")",
";"
] | [
"if",
"(",
"(",
"VT",
"==",
"MVT",
"::",
"f32",
"&&",
"Subtarget",
".",
"hasFRSQRTES",
"(",
")",
")",
"||",
"(",
"VT",
"==",
"MVT",
"::",
"f64",
"&&",
"Subtarget",
".",
"hasFRSQRTE",
"(",
")",
")",
"||",
"(",
"VT",
"==",
"MVT",
"::",
"v4f32",
"... |
GCC | mips | CPP | next_suggestion | CPU | 627,451 | [
"}"
] | [
"pmovmskb_u",
"(",
"uint8x8_t",
"s",
")",
"{",
"return",
"_",
"_",
"builtin_loongson_pmovmskb_u",
"(",
"s",
")",
";"
] |
GCC | mn10300 | MD | next_suggestion | MPU | 627,452 | [
"]"
] | [
"(",
"match_operand",
":",
"SF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")",
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"pc",
")",
")",
")"
] |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 627,453 | [
"WaitEventMaskForInst",
"[",
"T",
"]",
";"
] | [
"unsigned",
"Events",
"=",
"PendingEvents",
"&"
] |
GCC | s390 | MD | stmt_completion | MPU | 627,454 | [
")",
")",
"<STR_LIT>",
")"
] | [
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>"
] |
LLVM | WebAssembly | CPP | next_suggestion | Virtual ISA | 627,455 | [
"if",
"(",
"RC",
"==",
"&",
"WebAssembly",
"::",
"EXNREFRegClass",
")",
"return",
"WebAssembly",
"::",
"COPY_EXNREF",
";"
] | [
"if",
"(",
"RC",
"==",
"&",
"WebAssembly",
"::",
"FUNCREFRegClass",
")",
"return",
"WebAssembly",
"::",
"COPY_FUNCREF",
";",
"if",
"(",
"RC",
"==",
"&",
"WebAssembly",
"::",
"EXTERNREFRegClass",
")",
"return",
"WebAssembly",
"::",
"COPY_EXTERNREF",
";"
] |
LLVM | ARM64 | TD | stmt_completion | CPU | 627,456 | [
"$",
"Rd",
",",
"dsub",
")",
",",
"V128",
":",
"$",
"Rn",
",",
"vecshiftR64Narrow",
":",
"$",
"imm",
")",
">",
";"
] | [
"def",
":",
"Pat",
"<",
"(",
"concat_vectors",
"(",
"v2i32",
"V64",
":",
"$",
"Rd",
")",
",",
"(",
"OpNode",
"(",
"v2i64",
"V128",
":",
"$",
"Rn",
")",
",",
"vecshiftR64Narrow",
":",
"$",
"imm",
")",
")",
",",
"(",
"!",
"cast",
"<",
"Instruction"... |
LLVM | X86 | TD | next_suggestion | CPU | 627,457 | [
"let",
"NumMicroOps",
"=",
"<NUM_LIT>",
";"
] | [
"def",
"BWWriteResGroup39",
":",
"SchedWriteRes",
"<",
"[",
"BWPort0",
",",
"BWPort1",
"]",
">",
"{",
"let",
"Latency",
"=",
"<NUM_LIT>",
";"
] |
GCC | alpha | CPP | stmt_completion | MPU | 627,458 | [
"target",
",",
"GEN_INT",
"(",
"d1",
")",
")",
")",
";"
] | [
"emit_move_insn",
"(",
"target",
",",
"GEN_INT",
"(",
"d4",
")",
")",
";",
"if",
"(",
"d3",
")",
"emit_move_insn",
"(",
"target",
",",
"gen_rtx_PLUS",
"(",
"DImode",
",",
"target",
",",
"GEN_INT",
"(",
"d3",
")",
")",
")",
";",
"}",
"else",
"emit_mov... |
GCC | powerpcspe | CPP | stmt_completion | CPU | 627,459 | [
"_",
"artificial__",
")",
")",
"_",
"_",
"TM_failure_address",
"(",
"void",
"*",
"const",
"TM_buff",
")",
"{"
] | [
"extern",
"_",
"_",
"inline",
"long",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_"
] |
LLVM | Mips | CPP | stmt_completion | CPU | 627,460 | [
"Value",
";"
] | [
"case",
"Mips",
"::",
"fixup_Mips_26",
":",
"Value",
">>=",
"<NUM_LIT>",
";",
"break",
";",
"case",
"Mips",
"::",
"fixup_Mips_HI16",
":",
"case",
"Mips",
"::",
"fixup_Mips_GOT_Local",
":",
"Value",
"=",
"(",
"(",
"Value",
"+",
"<NUM_LIT>",
")",
">>",
"<NUM... |
LLVM | Cpu0 | CPP | stmt_completion | CPU | 627,461 | [
"const",
"MCSubtargetInfo",
"&",
"STI",
",",
"MCContext",
"&",
"Ctx",
")",
"{"
] | [
"static",
"MCDisassembler",
"*",
"createCpu0elDisassembler",
"(",
"const",
"Target",
"&",
"T",
","
] |
GCC | vms | CPP | next_suggestion | Virtual ISA | 627,462 | [
"}"
] | [
"else",
"if",
"(",
"strcmp",
"(",
"argv",
"[",
"i",
"]",
",",
"<STR_LIT>",
"-v",
"<STR_LIT>",
")",
"==",
"<NUM_LIT>",
")",
"verbose",
"++",
";",
"else",
"if",
"(",
"strcmp",
"(",
"argv",
"[",
"i",
"]",
",",
"<STR_LIT>",
"--version",
"<STR_LIT>",
")",... |
GCC | mips | MD | stmt_completion | CPU | 627,463 | [
"<STR_LIT>",
")",
")",
")",
")"
] | [
"(",
"define_predicate",
"<STR_LIT>",
"(",
"and",
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
")",
"(",
"not",
"(",
"match_test"
] |
GCC | aarch64 | CPP | stmt_completion | CPU | 627,464 | [
"int32x4_t",
"_",
"_",
"b",
")",
"{"
] | [
"vhsubq_s32",
"(",
"int32x4_t",
"_",
"_",
"a",
","
] |
GCC | i386 | MD | stmt_completion | CPU | 627,465 | [
")",
"(",
"V8DI",
"<STR_LIT>",
")",
"]",
")"
] | [
"(",
"define_mode_attr",
"extract_type_2",
"[",
"(",
"V16SF",
"<STR_LIT>",
")",
"(",
"V16SI",
"<STR_LIT>",
")",
"(",
"V8DF",
"<STR_LIT>"
] |
GCC | aarch64 | MD | stmt_completion | CPU | 627,466 | [
"]",
")"
] | [
"(",
"define_mode_iterator",
"VDQ_SI",
"[",
"V2SI",
"V4SI"
] |
GCC | aarch64 | MD | next_suggestion | CPU | 627,467 | [
"{"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"VALL_F16",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"vec_merge",
":",
"VALL_F16",
"(",
"vec_duplicate",
":",
"VALL_F16",
"(",
"vec_select",
":",
"<",
"VEL",
">",
"(",
"match_operand",
":",
"VALL_F16",
"<NU... |
GCC | mips | MD | stmt_completion | CPU | 627,468 | [
"<STR_LIT>",
"<NUM_LIT>"
] | [
"(",
"define_insn_reservation"
] |
GCC | arm | CPP | stmt_completion | CPU | 627,469 | [
"_",
"c",
")",
"{"
] | [
"vbslq_s64",
"(",
"uint64x2_t",
"_",
"_",
"a",
",",
"int64x2_t",
"_",
"_",
"b",
",",
"int64x2_t",
"_"
] |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 627,470 | [
"checkMAIHazards",
"(",
"MI",
")",
")",
";"
] | [
"if",
"(",
"isSSetReg",
"(",
"MI",
"->",
"getOpcode",
"(",
")",
")",
")",
"return",
"std",
"::",
"max",
"(",
"WaitStates",
",",
"checkSetRegHazards",
"(",
"MI",
")",
")",
";",
"if",
"(",
"isRFE",
"(",
"MI",
"->",
"getOpcode",
"(",
")",
")",
")",
... |
GCC | mips | CPP | next_suggestion | CPU | 627,471 | [
"}"
] | [
"cfun",
"->",
"machine",
"->",
"all_noreorder_p",
"=",
"true",
";",
"if",
"(",
"current_function_profile",
")",
"cfun",
"->",
"machine",
"->",
"all_noreorder_p",
"=",
"false",
";",
"if",
"(",
"TARGET_FIX_VR4120",
")",
"cfun",
"->",
"machine",
"->",
"all_noreor... |
LLVM | VE | TD | stmt_completion | CPU | 627,472 | [
")",
",",
"(",
"VFDIVSvvl",
"v256f64",
":",
"$",
"vy",
",",
"v256f64",
":",
"$",
"vz",
",",
"i32",
":",
"$",
"vl",
")",
">",
";"
] | [
"def",
":",
"Pat",
"<",
"(",
"int_ve_vl_vfdivs_vvvl",
"v256f64",
":",
"$",
"vy",
",",
"v256f64",
":",
"$",
"vz",
",",
"i32",
":",
"$",
"vl"
] |
LLVM | ARM | CPP | stmt_completion | CPU | 627,473 | [
")",
";"
] | [
"static",
"inline",
"unsigned",
"getAM4ModeImm",
"(",
"AMSubMode",
"SubMode",
",",
"bool",
"WB",
"=",
"false",
")",
"{",
"return",
"(",
"int",
")",
"SubMode",
"|",
"(",
"(",
"int",
")",
"WB",
"<<",
"<NUM_LIT>"
] |
GCC | arm | MD | program_repair | CPU | 627,474 | [
"<FIXS>",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")",
"<FIXE>"
] | [
"(",
"set",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"ne",
":",
"SI",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
")",
")",
"]",
"<STR_LIT>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"<BUGS>",
"(",
"set_attr",
"<ST... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 627,475 | [
"}"
] | [
"if",
"(",
"!",
"SrcRC",
"||",
"!",
"DstRC",
")",
"return",
"false",
";",
"if",
"(",
"!",
"RBI",
".",
"constrainGenericRegister",
"(",
"SrcReg",
",",
"*",
"SrcRC",
",",
"*",
"MRI",
")",
"||",
"!",
"RBI",
".",
"constrainGenericRegister",
"(",
"DstReg",
... |
LLVM | Kudeyar | CPP | stmt_completion | CPU | 627,476 | [
"::",
"<STR_LIT>",
";"
] | [
"return",
"TFI",
"->",
"hasFP",
"(",
"MF",
")",
"?",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"<STR_LIT>"
] |
LLVM | AArch64 | TD | stmt_completion | CPU | 627,477 | [
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"Imm",
"{",
"<NUM_LIT>",
"}",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"Imm",
"{",
"<NUM_LIT>",
"}",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"MRm",
"{"
] |
GCC | arm | CPP | next_suggestion | CPU | 627,478 | [
"}"
] | [
"vcvtq_low_bf16_f32",
"(",
"float32x4_t",
"_",
"_",
"a",
")",
"{",
"return",
"_",
"_",
"builtin_neon_vbfcvtv4sfv8bf",
"(",
"_",
"_",
"a",
")",
";"
] |
LLVM | SPIRV | CPP | stmt_completion | Virtual ISA | 627,479 | [
"<STR_LIT>",
")",
";"
] | [
"Work_ItemSSID",
"=",
"CTX",
".",
"getOrInsertSyncScopeID",
"(",
"<STR_LIT>",
"work_item",
"<STR_LIT>",
")",
";",
"WorkGroupSSID",
"=",
"CTX",
".",
"getOrInsertSyncScopeID",
"(",
"<STR_LIT>",
"workgroup",
"<STR_LIT>",
")",
";",
"DeviceSSID",
"=",
"CTX",
".",
"getO... |
GCC | i386 | MD | stmt_completion | CPU | 627,480 | [
"<STR_LIT>",
")",
")"
] | [
"(",
"define_predicate",
"<STR_LIT>",
"(",
"match_code"
] |
LLVM | TPC | TD | next_suggestion | Virtual ISA | 627,481 | [
"}"
] | [
"def",
"brtarget",
":",
"Operand",
"<",
"OtherVT",
">",
"{",
"let",
"PrintMethod",
"=",
"<STR_LIT>",
";"
] |
LLVM | R600 | CPP | next_suggestion | GPU | 627,482 | [
"}"
] | [
"bool",
"AMDGPUInstrInfo",
"::",
"isPredicable",
"(",
"MachineInstr",
"*",
"MI",
")",
"const",
"{",
"return",
"MI",
"->",
"getDesc",
"(",
")",
".",
"isPredicable",
"(",
")",
";"
] |
GCC | rs6000 | CPP | program_repair | CPU | 627,483 | [
"<FIXS>",
"if",
"(",
"flag_shrink_wrap",
"&&",
"save_reg_p",
"(",
"info",
"->",
"first_altivec_reg_save",
"+",
"i",
")",
")",
"<FIXE>"
] | [
"RTVEC_ELT",
"(",
"p",
",",
"j",
"++",
")",
"=",
"gen_frame_load",
"(",
"reg",
",",
"frame_reg_rtx",
",",
"info",
"->",
"altivec_save_offset",
"+",
"<NUM_LIT>",
"*",
"i",
")",
";",
"<BUGS>",
"if",
"(",
"flag_shrink_wrap",
")",
"<BUGE>",
"cfa_restores",
"="... |
LLVM | AArch64 | CPP | next_suggestion | CPU | 627,484 | [
"return",
"GenericOpc",
";"
] | [
"switch",
"(",
"SrcSize",
")",
"{",
"case",
"<NUM_LIT>",
":",
"switch",
"(",
"GenericOpc",
")",
"{",
"case",
"TargetOpcode",
"::",
"G_SITOFP",
":",
"return",
"<STR_LIT>",
"::",
"<STR_LIT>",
";",
"case",
"TargetOpcode",
"::",
"G_UITOFP",
":",
"return",
"<STR_... |
GCC | mcore | MD | stmt_completion | MPU | 627,485 | [
"<STR_LIT>",
")"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>"
] |
GCC | sh | CPP | stmt_completion | CPU | 627,486 | [
"res",
";"
] | [
"_",
"_",
"asm__",
"(",
"<STR_LIT>",
"fcmpun.s\t%1, %2, %0",
"<STR_LIT>",
":",
"<STR_LIT>",
"=f",
"<STR_LIT>",
"(",
"res",
")",
":",
"<STR_LIT>",
"f",
"<STR_LIT>",
"(",
"fg",
")",
",",
"<STR_LIT>",
"f",
"<STR_LIT>",
"(",
"fh",
")",
")",
";",
"return"
] |
LLVM | ARM | CPP | stmt_completion | CPU | 627,487 | [
"MCDisassembler",
"::",
"Fail",
";"
] | [
"case",
"ARM",
"::",
"LDMIA",
":",
"Inst",
".",
"setOpcode",
"(",
"ARM",
"::",
"RFEIA",
")",
";",
"break",
";",
"case",
"ARM",
"::",
"LDMIA_UPD",
":",
"Inst",
".",
"setOpcode",
"(",
"ARM",
"::",
"RFEIA_UPD",
")",
";",
"break",
";",
"case",
"ARM",
"... |
LLVM | Hexagon | TD | next_suggestion | DSP | 627,488 | [
"let",
"BaseOpcode",
"=",
"<STR_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicated",
"=",
"<NUM_LIT>",
";",
"let",
"isTerminator",
"=",
"<NUM_LIT>",
";",
"let",
"isBranch",
"=",
"<NUM_LIT>",
";",
"let",
"isNewValue",
"=",
"<NUM_LIT>",
";",
... |
GCC | rs6000 | MD | next_suggestion | CPU | 627,489 | [
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"const_int",
"<NUM_LIT>",
")",
")",
")",
"(",
"set",
"(",
"match_operand",
":",
"P",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_dup",
"<NUM_LIT>",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>"
] |
LLVM | SPIRV | CPP | stmt_completion | Virtual ISA | 627,490 | [
"(",
"LLVMBaseTy",
",",
"Val",
")",
";"
] | [
"const",
"Type",
"*",
"LLVMTy",
"=",
"getTypeForSPIRVType",
"(",
"SpvType",
")",
";",
"assert",
"(",
"LLVMTy",
"->",
"isVectorTy",
"(",
")",
")",
";",
"const",
"FixedVectorType",
"*",
"LLVMVecTy",
"=",
"cast",
"<",
"FixedVectorType",
">",
"(",
"LLVMTy",
")... |
LLVM | TPC | TD | stmt_completion | Virtual ISA | 627,491 | [
"<NUM_LIT>",
";"
] | [
"let",
"TSFlags",
"{",
"<NUM_LIT>",
"}",
"=",
"HasImm",
";",
"let",
"TSFlags",
"{",
"<NUM_LIT>",
"}",
"=",
"IsPredicated",
";",
"let",
"TSFlags",
"{",
"<NUM_LIT>",
"}",
"=",
"OutOfSlotData",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"hasImmField",
"=",
"<NUM_LIT... |
LLVM | M680x0 | CPP | stmt_completion | MPU | 627,492 | [
"::",
"ADD32rr",
";"
] | [
"return",
"M680x0"
] |
LLVM | MINA32 | CPP | stmt_completion | CPU | 627,493 | [
"*",
"RM",
":",
"Reloc",
"::",
"Static",
";"
] | [
"return",
"RM",
".",
"hasValue",
"(",
")",
"?"
] |
LLVM | PowerPC | CPP | next_suggestion | CPU | 627,494 | [
"if",
"(",
"TT",
".",
"getArch",
"(",
")",
"==",
"Triple",
"::",
"ppc64",
")",
"return",
"Reloc",
"::",
"PIC_",
";"
] | [
"if",
"(",
"RM",
".",
"hasValue",
"(",
")",
")",
"return",
"*",
"RM",
";",
"if",
"(",
"TT",
".",
"isOSDarwin",
"(",
")",
")",
"return",
"Reloc",
"::",
"DynamicNoPIC",
";"
] |
GCC | i370 | CPP | stmt_completion | CPU | 627,495 | [
";"
] | [
"if",
"(",
"label_anchor",
")",
"{",
"label_node_t",
"*",
"last_lp",
"=",
"label_anchor",
";",
"while",
"(",
"last_lp",
"->",
"label_next",
")",
"last_lp",
"=",
"last_lp",
"->",
"label_next",
";",
"last_lp",
"->",
"label_next",
"=",
"free_anchor",
";",
"free... |
LLVM | ARM | CPP | next_suggestion | CPU | 627,496 | [
"}"
] | [
"}",
"UseImm",
"=",
"isThumb2",
"?",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
"(",
"Imm",
")",
"!=",
"-",
"<NUM_LIT>",
")",
":",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
"(",
"Imm",
")",
"!=",
"-",
"<NUM_LIT>",
")",
";",
"}",
"}",
"else",
"if",
"(",
"const... |
LLVM | AArch64 | TD | next_suggestion | CPU | 627,497 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"idx",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";"
] | [
"def",
"_S",
":",
"sve_int_perm_dup_i",
"<",
"{",
"?",
",",
"?",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
"}",
",",
"sve_elm_idx_extdup_s",
",",
"asm",
",",
"ZPR32",
">",
"{",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"i... |
LLVM | ARM | CPP | code_generation | CPU | 627,498 | [
"SDValue",
"ARMSelectionDAGInfo",
"::",
"EmitTargetCodeForMemset",
"(",
"SelectionDAG",
"&",
"DAG",
",",
"SDLoc",
"dl",
",",
"SDValue",
"Chain",
",",
"SDValue",
"Dst",
",",
"SDValue",
"Src",
",",
"SDValue",
"Size",
",",
"unsigned",
"Align",
",",
"bool",
"isVol... | [
"Emit",
"target-specific",
"code",
"that",
"performs",
"a",
"memset",
"."
] |
LLVM | Mips | CPP | stmt_completion | CPU | 627,499 | [
")",
";"
] | [
"const",
"MCRegisterInfo",
"*",
"TRI",
"=",
"Context",
".",
"getRegisterInfo",
"(",
")",
";",
"GPR32RegClass",
"=",
"&",
"(",
"TRI",
"->",
"getRegClass",
"(",
"Mips",
"::",
"GPR32RegClassID",
")",
")",
";",
"GPR64RegClass",
"=",
"&",
"(",
"TRI",
"->",
"g... |
Subsets and Splits
No community queries yet
The top public SQL queries from the community will appear here once available.