Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
LLVM
TL45
CPP
code_generation
MPU
628,400
[ "bool", "TL45InstrInfo", "::", "analyzeBranch", "(", "MachineBasicBlock", "&", "MBB", ",", "MachineBasicBlock", "*", "&", "TBB", ",", "MachineBasicBlock", "*", "&", "FBB", ",", "SmallVectorImpl", "<", "MachineOperand", ">", "&", "Cond", ",", "bool", "AllowModify...
[ "analyzeBranch", "-", "Analyze", "the", "branching", "code", "at", "the", "end", "of", "MBB", ",", "returning", "true", "if", "it", "can", "not", "be", "understood", "(", "e.g", "." ]
LLVM
Hexagon
CPP
next_suggestion
DSP
628,401
[ "}" ]
[ "const", "InstrItineraryData", "*", "Itin", "=", "DAG", "->", "getSchedModel", "(", ")", "->", "getInstrItineraries", "(", ")", ";", "const", "TargetSubtargetInfo", "&", "STI", "=", "DAG", "->", "MF", ".", "getSubtarget", "(", ")", ";", "const", "TargetInstr...
LLVM
AVR
CPP
next_suggestion
MPU
628,402
[ "}" ]
[ "if", "(", "(", "MI", "->", "getOperand", "(", "<NUM_LIT>", ")", ".", "isFI", "(", ")", ")", "&&", "(", "MI", "->", "getOperand", "(", "<NUM_LIT>", ")", ".", "isImm", "(", ")", ")", "&&", "(", "MI", "->", "getOperand", "(", "<NUM_LIT>", ")", ".",...
GCC
aarch64
MD
next_suggestion
CPU
628,403
[ ")" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "GPF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "fma", ":", "GPF", "(", "match_operand", ":", "GPF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "...
LLVM
Hexagon
TD
next_suggestion
DSP
628,404
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Vu32", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
[ "class", "Enc_a90628", ":", "OpcodeHexagon", "{", "bits", "<", "<NUM_LIT>", ">", "Qv4", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Qv4", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "bits", "<", "<NUM_LIT>", ">", "Vu32", ";" ]
LLVM
X86
CPP
stmt_completion
CPU
628,405
[ ":" ]
[ "llvm_unreachable", "(", "<STR_LIT>", "invalid fixup kind!", "<STR_LIT>", ")", ";", "case", "FK_PCRel_1", ":", "case", "FK_SecRel_1", ":", "case", "FK_Data_1", ":", "return", "<NUM_LIT>", ";", "case", "FK_PCRel_2", ":", "case", "FK_SecRel_2", ":", "case", "FK_Data...
LLVM
AMDGPU
CPP
next_suggestion
GPU
628,406
[ "AMDGPUPreLegalizerCombinerHelper", "PreLegalizerHelper", "(", "B", ",", "Helper", ")", ";" ]
[ "bool", "AMDGPUPreLegalizerCombinerInfo", "::", "combine", "(", "GISelChangeObserver", "&", "Observer", ",", "MachineInstr", "&", "MI", ",", "MachineIRBuilder", "&", "B", ")", "const", "{", "AMDGPUCombinerHelper", "Helper", "(", "Observer", ",", "B", ",", "KB", ...
LLVM
AMDGPU
CPP
next_suggestion
GPU
628,407
[ "if", "(", "MaxPrivateElementSize", "==", "<NUM_LIT>", ")", "MaxPrivateElementSize", "=", "<NUM_LIT>", ";" ]
[ "FlatForGlobal", "=", "true", ";", "}", "if", "(", "getGeneration", "(", ")", "<=", "AMDGPUSubtarget", "::", "NORTHERN_ISLANDS", ")", "{", "FP64FP16Denormals", "=", "false", ";", "FP32Denormals", "=", "false", ";", "}" ]
LLVM
AArch64
TD
next_suggestion
CPU
628,408
[ "}" ]
[ "let", "Name", "=", "<STR_LIT>", ";", "let", "DiagnosticType", "=", "<STR_LIT>", ";" ]
GCC
rx
CPP
program_repair
CPU
628,409
[ "<FIXS>", "v", "=", "v", ">>", "<NUM_LIT>", ";", "v", "=", "v", ">>", "<NUM_LIT>", ";", "rx_print_integer", "(", "file", ",", "v", ")", ";", "<FIXE>" ]
[ "fprintf", "(", "file", ",", "<STR_LIT>", "%s", "<STR_LIT>", ",", "reg_names", "[", "REGNO", "(", "op", ")", "+", "(", "WORDS_BIG_ENDIAN", "?", "<NUM_LIT>", ":", "<NUM_LIT>", ")", "]", ")", ";", "else", "if", "(", "CONST_INT_P", "(", "op", ")", ")", ...
LLVM
X86
CPP
next_suggestion
CPU
628,410
[ "LegacyInfo", ".", "setAction", "(", "{", "G_UNMERGE_VALUES", ",", "Ty", "}", ",", "LegacyLegalizeActions", "::", "Legal", ")", ";" ]
[ "auto", "&", "LegacyInfo", "=", "getLegacyLegalizerInfo", "(", ")", ";", "for", "(", "unsigned", "BinOp", ":", "{", "G_ADD", ",", "G_SUB", "}", ")", "for", "(", "auto", "Ty", ":", "{", "v32s8", ",", "v16s16", ",", "v8s32", ",", "v4s64", "}", ")", "...
LLVM
ARM
CPP
program_repair
CPU
628,411
[ "<FIXS>", "MachineOperand", "::", "CreateReg", "(", "PredReg", ",", "false", ")", "}", "}", ";", "<FIXE>", "<FIXS>", "return", "MachineOperand", "::", "CreateReg", "(", "CCReg", ",", "false", ")", ";", "<FIXE>" ]
[ "static", "inline", "std", "::", "array", "MachineOperand", ",", "<NUM_LIT>", ">", "predOps", "(", "<STR_LIT>", "::", "<STR_LIT>", "Pred", ",", "unsigned", "PredReg", "=", "<NUM_LIT>", ")", "{", "return", "{", "{", "MachineOperand", "::", "CreateImm", "(", "...
LLVM
PowerPC
TD
next_suggestion
CPU
628,412
[ "}" ]
[ "def", "PPCRegSPE4RCAsmOperand", ":", "AsmOperandClass", "{", "let", "Name", "=", "<STR_LIT>", ";", "let", "PredicateMethod", "=", "<STR_LIT>", ";" ]
LLVM
Hexagon
CPP
code_generation
DSP
628,413
[ "bool", "DeadCodeElimination", "::", "isDead", "(", "unsigned", "R", ")", "const", "{", "for", "(", "auto", "I", "=", "MRI", ".", "use_begin", "(", "R", ")", ",", "E", "=", "MRI", ".", "use_end", "(", ")", ";", "I", "!=", "E", ";", "++", "I", "...
[ "isDead", "-", "Returns", "true", "if", "this", "is", "a", "dead", "def", "kill", "slot", "." ]
LLVM
AArch64
TD
next_suggestion
CPU
628,414
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "opc", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", ...
LLVM
R600
CPP
next_suggestion
GPU
628,415
[ "return", "true", ";" ]
[ "const", "SDep", "&", "Dep", "=", "SUJ", "->", "Succs", "[", "i", "]", ";", "if", "(", "Dep", ".", "getSUnit", "(", ")", "!=", "SUI", ")", "continue", ";", "if", "(", "Dep", ".", "getKind", "(", ")", "==", "SDep", "::", "Anti", ")", "continue",...
GCC
i386
CPP
stmt_completion
CPU
628,416
[ ")", "_", "_", "U", ")", ";" ]
[ "return", "(", "_", "_", "m256d", ")", "_", "_", "builtin_ia32_getexppd256_mask", "(", "(", "_", "_", "v4df", ")", "_", "_", "A", ",", "(", "_", "_", "v4df", ")", "_", "mm256_setzero_pd", "(", ")", ",", "(", "_", "_", "mmask8" ]
LLVM
AArch64
CPP
program_repair
CPU
628,417
[ "<FIXS>", "NewP", "=", "(", "P", "==", "CmpInst", "::", "ICMP_SLT", ")", "?", "CmpInst", "::", "ICMP_SLE", ":", "CmpInst", "::", "ICMP_SGT", ";", "<FIXE>" ]
[ "if", "(", "(", "Size", "==", "<NUM_LIT>", "&&", "static_cast", "int64_t", ">", "(", "C", ")", "==", "INT64_MIN", ")", "||", "(", "Size", "==", "<NUM_LIT>", "&&", "static_cast", "int32_t", ">", "(", "C", ")", "==", "INT32_MIN", ")", ")", "return", "n...
GCC
arm
MD
next_suggestion
CPU
628,418
[ "emit_insn", "(", "gen_mve_vshlq_s", "<", "mode", ">", "(", "operands", "[", "<NUM_LIT>", "]", ",", "operands", "[", "<NUM_LIT>", "]", ",", "neg", ")", ")" ]
[ "if", "(", "s_register_operand", "(", "operands", "[", "<NUM_LIT>", "]", ",", "<", "MODE", ">", "mode", ")", ")", "{", "rtx", "neg", "=", "gen_reg_rtx", "(", "<", "MODE", ">", "mode", ")", "emit_insn", "(", "gen_neg", "<", "mode", ">", "<NUM_LIT>", "...
GCC
mips
CPP
stmt_completion
CPU
628,419
[ "globalize_label", "(", "stream", ",", "name", ")", ";" ]
[ "void", "mips_output_aligned_decl_common", "(", "FILE", "*", "stream", ",", "tree", "decl", ",", "const", "char", "*", "name", ",", "unsigned", "HOST_WIDE_INT", "size", ",", "unsigned", "int", "align", ")", "{", "if", "(", "TARGET_EMBEDDED_DATA", "&&", "TARGET...
LLVM
AMDGPU
CPP
next_suggestion
GPU
628,420
[ "}" ]
[ "if", "(", "TypeQual", ".", "contains", "(", "<STR_LIT>", "pipe", "<STR_LIT>", ")", ")", "return", "<STR_LIT>", "pipe", "<STR_LIT>", ";", "return", "StringSwitch", "<", "StringRef", ">", "(", "BaseTypeName", ")", ".", "Case", "(", "<STR_LIT>", "image1d_t", "...
LLVM
TLCS900
TD
stmt_completion
MPU
628,421
[ ",", "SDTIntUnaryOp", ",", "[", "]", ">", ";" ]
[ "def", "TLCS900rra", ":", "SDNode", "<", "<STR_LIT>" ]
LLVM
X86
CPP
program_repair
CPU
628,422
[ "<FIXS>", "if", "(", "STI", ".", "getFeatureBits", "(", ")", "[", "X86", "::", "FeatureAVX512", "]", "&&", "<FIXE>" ]
[ "}", "<BUGS>", "if", "(", "STI", ".", "getFeatureBits", "(", ")", "&", "X86", "::", "FeatureAVX512", "&&", "<BUGE>", "getLexer", "(", ")", ".", "is", "(", "AsmToken", "::", "LCurly", ")", ")", "return", "ParseRoundingModeOp", "(", "Start", ",", "End", ...
LLVM
Hexagon
TD
next_suggestion
DSP
628,423
[ "let", "opNewValue", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";" ]
LLVM
AMDGPU
CPP
code_generation
GPU
628,424
[ "void", "AMDGPUAsmPrinter", "::", "EmitInstruction", "(", "const", "MachineInstr", "*", "MI", ")", "{", "if", "(", "emitPseudoExpansionLowering", "(", "*", "OutStreamer", ",", "MI", ")", ")", "return", ";", "const", "AMDGPUSubtarget", "&", "STI", "=", "MF", ...
[ "EmitInstruction", "-", "This", "callback", "is", "invoked", "when", "an", "instruction", "is", "emitted", ",", "to", "advance", "the", "hazard", "state", "." ]
GCC
m88k
MD
stmt_completion
MPU
628,425
[ ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "not", ":", "SI", "(", "xor", ":", "SI", "(", "match_operand" ]
GCC
aarch64
MD
stmt_completion
CPU
628,426
[ "<STR_LIT>", ")", ")" ]
[ "(", "eq_attr", "<STR_LIT>" ]
LLVM
BPF
CPP
next_suggestion
Virtual ISA
628,427
[ "}" ]
[ "const", "BPFSubtarget", "*", "getSubtargetImpl", "(", "const", "Function", "&", ")", "const", "override", "{", "return", "&", "Subtarget", ";" ]
LLVM
ARM
CPP
stmt_completion
CPU
628,428
[ "return", "false", ";" ]
[ "default", ":", "return", "false", ";", "case", "ISD", "::", "ADD", ":", "Opc", "=", "isThumb2", "?", "ARM", "::", "t2ADDrr", ":", "ARM", "::", "ADDrr", ";", "break", ";", "case", "ISD", "::", "OR", ":", "Opc", "=", "isThumb2", "?", "ARM", "::", ...
GCC
s390
MD
program_repair
MPU
628,429
[ "<FIXS>", "<FIXE>", "<FIXS>", "return", "<STR_LIT>", "<FIXE>", "<FIXS>", "return", "<STR_LIT>", "}", "<FIXE>" ]
[ "[", "(", "set", "(", "pc", ")", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "use", "(", "label_ref", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>", "<BUGS>", "<STR_LIT>", "<BUGE>...
GCC
microblaze
MD
stmt_completion
MPU
628,430
[ "<STR_LIT>", ")" ]
[ "(", "define_expand", "<STR_LIT>", "[", "(", "parallel", "[", "(", "set", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "call", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>" ]
GCC
i386
MD
stmt_completion
CPU
628,431
[ "<STR_LIT>", ")" ]
[ "(", "define_reservation", "<STR_LIT>" ]
LLVM
AArch64
CPP
next_suggestion
CPU
628,432
[ "}" ]
[ "unsigned", "NumArgs", "=", "Args", ".", "size", "(", ")", ";", "Function", "::", "const_arg_iterator", "CurOrigArg", "=", "Args", ".", "begin", "(", ")", ";", "const", "AArch64TargetLowering", "&", "TLI", "=", "*", "getTLI", "<", "AArch64TargetLowering", ">...
GCC
avr
CPP
stmt_completion
MPU
628,433
[ "r", ";" ]
[ "}", "else", "r", "=", "gen_rtx_SYMBOL_REF", "(", "Pmode", ",", "<STR_LIT>", ".L__stack_usage+1", "<STR_LIT>", ")", ";", "cfun", "->", "machine", "->", "use_L__stack_usage", "=", "<NUM_LIT>", ";", "r", "=", "gen_rtx_PLUS", "(", "Pmode", ",", "tem", ",", "r",...
LLVM
X86
CPP
next_suggestion
CPU
628,434
[ "if", "(", "auto", "USatVal", "=", "detectUSatPattern", "(", "In", ",", "VT", ",", "DAG", ",", "DL", ")", ")", "return", "DAG", ".", "getNode", "(", "<STR_LIT>", "::", "<STR_LIT>", ",", "DL", ",", "VT", ",", "USatVal", ")", ";" ]
[ "EVT", "VT", "=", "N", "->", "getValueType", "(", "<NUM_LIT>", ")", ";", "SDValue", "In", "=", "N", "->", "getOperand", "(", "<NUM_LIT>", ")", ";", "SDLoc", "DL", "(", "N", ")", ";", "if", "(", "auto", "SSatVal", "=", "detectSSatPattern", "(", "In", ...
LLVM
X86
CPP
next_suggestion
CPU
628,435
[ "LaneSrcs", "[", "Lane", "]", "[", "<NUM_LIT>", "]", "=", "M", "/", "LaneSize", ";" ]
[ "else", "return", "SDValue", "(", ")", ";", "Srcs", "[", "Src", "]", "=", "LaneSrc", ";", "InLaneMask", "[", "i", "]", "=", "(", "M", "%", "LaneSize", ")", "+", "Src", "*", "Size", ";", "}", "if", "(", "Srcs", "[", "<NUM_LIT>", "]", "<", "<NUM_...
LLVM
AMDGPU
CPP
next_suggestion
GPU
628,436
[ "return", "Res", ";" ]
[ "SIScheduleBlocks", "Blocks", "=", "BlockCreator", ".", "getBlocks", "(", "BlockVariant", ")", ";", "SIScheduleBlockScheduler", "Scheduler", "(", "DAG", ",", "ScheduleVariant", ",", "Blocks", ")", ";", "std", "::", "vector", "<", "SIScheduleBlock", "*", ">", "Sc...
GCC
i386
CPP
next_suggestion
CPU
628,437
[ "}" ]
[ "extern", "_", "_", "inline", "_", "_", "m256i", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm256_mask_alignr_epi8", "(", "_", "_", "m256i", "_", "_", ...
LLVM
Hexagon
TD
next_suggestion
DSP
628,438
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", ...
LLVM
ARM
CPP
stmt_completion
CPU
628,439
[ ";" ]
[ "if", "(", "IsVFPPushPop", ")", "{", "RegsNeeded", "=", "NumBytes", "/", "<NUM_LIT>", ";", "RegClass", "=", "&", "ARM", "::", "DPRRegClass", ";", "}", "else", "{", "RegsNeeded", "=", "NumBytes", "/", "<NUM_LIT>", ";", "RegClass", "=", "&", "ARM", "::", ...
GCC
aarch64
CPP
next_suggestion
CPU
628,440
[ "}" ]
[ "vpminq_s32", "(", "int32x4_t", "a", ",", "int32x4_t", "b", ")", "{", "return", "_", "_", "builtin_aarch64_sminpv4si", "(", "a", ",", "b", ")", ";" ]
GCC
arm
MD
stmt_completion
CPU
628,441
[ "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "and", "(", "eq_attr" ]
LLVM
X86
CPP
code_generation
CPU
628,442
[ "void", "X86AsmBackend", "::", "relaxInstruction", "(", "MCInst", "&", "Inst", ",", "const", "MCSubtargetInfo", "&", "STI", ")", "const", "{", "bool", "Is16BitMode", "=", "STI", ".", "getFeatureBits", "(", ")", "[", "X86", "::", "Mode16Bit", "]", ";", "uns...
[ "Relax", "the", "instruction", "in", "the", "given", "fragment", "to", "the", "next", "wider", "instruction", "." ]
GCC
s390
CPP
code_generation
MPU
628,443
[ "static", "unsigned", "s390_loop_unroll_adjust", "(", "unsigned", "nunroll", ",", "struct", "loop", "*", "loop", ")", "{", "basic_block", "*", "bbs", ";", "rtx_insn", "*", "insn", ";", "unsigned", "i", ";", "unsigned", "mem_count", "=", "<NUM_LIT>", ";", "if...
[ "This", "target", "hook", "implementation", "for", "TARGET_LOOP_UNROLL_ADJUST", "calculates", "a", "new", "number", "struct", "loop", "*", "loop", "should", "be", "unrolled", "if", "tuned", "for", "cpus", "with", "a", "built-in", "stride", "prefetcher", ".", "Th...
LLVM
Sparc
CPP
stmt_completion
CPU
628,444
[ "<STR_LIT>", ":" ]
[ "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "<STR_LIT>", "::", "<STR_LIT>", ";", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "<STR_LIT>", "::", "<STR_LIT>", ";", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "<STR_LIT>", "::", "<...
GCC
alpha
MD
stmt_completion
MPU
628,445
[ ")", "]" ]
[ "[", "(", "set", "(", "match_operand", ":", "FMODE", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "plus", ":", "FMODE", "(", "match_operand", ":", "FMODE", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "FMODE", "<NUM_LIT>", "<STR_L...
LLVM
X86
TD
next_suggestion
CPU
628,446
[ "let", "NumMicroOps", "=", "<NUM_LIT>", ";" ]
[ "def", "SKXWriteResGroup220", ":", "SchedWriteRes", "<", "[", "SKXPort5", ",", "SKXPort6", ",", "SKXPort0156", "]", ">", "{", "let", "Latency", "=", "<NUM_LIT>", ";" ]
LLVM
AArch64
TD
stmt_completion
CPU
628,447
[ "neon_uimm4_bare", ",", "asmop", ">", "{" ]
[ "def", "_B", ":", "NeonI_STN_Lane", "<", "r", ",", "<NUM_LIT>", ",", "op0", ",", "!", "cast", "<", "RegisterOperand", ">", "(", "List", "#", "<STR_LIT>", ")", "," ]
LLVM
X86
CPP
next_suggestion
CPU
628,448
[ "}" ]
[ "void", "X86COFFMachineModuleInfo", "::", "addExternalFunction", "(", "const", "StringRef", "&", "Name", ")", "{", "CygMingStubs", ".", "insert", "(", "Name", ")", ";" ]
GCC
vax
MD
program_repair
CPU
628,449
[ "<FIXS>", "(", "match_operand", ":", "VAXint", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "]", "<FIXE>" ]
[ "(", "define_mode_attr", "iprefx", "[", "(", "QI", "<STR_LIT>", ")", "(", "HI", "<STR_LIT>", ")", "(", "SI", "<STR_LIT>", ")", "]", ")", "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "cc0", ")", "<BUGS>", "(", "match_operand", ":", "VAXint", "...
LLVM
ARM
CPP
next_suggestion
CPU
628,450
[ "}" ]
[ "raw_svector_ostream", "(", "Name", ")", "<<", "DL", "->", "getPrivateGlobalPrefix", "(", ")", "<<", "<STR_LIT>", "SJLJEH", "<STR_LIT>", "<<", "getFunctionNumber", "(", ")", ";", "return", "OutContext", ".", "GetOrCreateSymbol", "(", "Name", ")", ";" ]
LLVM
R600
CPP
stmt_completion
GPU
628,451
[ "back", "(", ")", ";" ]
[ "AMDGPUInstPrinter", "InstPrinter", "(", "*", "TM", ".", "getMCAsmInfo", "(", ")", ",", "*", "TM", ".", "getInstrInfo", "(", ")", ",", "*", "TM", ".", "getRegisterInfo", "(", ")", ")", ";", "InstPrinter", ".", "printInst", "(", "&", "TmpInst", ",", "Di...
LLVM
X86
CPP
program_repair
CPU
628,452
[ "<FIXS>", "const", "Register", "DstReg", "=", "I", ".", "getOperand", "(", "<NUM_LIT>", ")", ".", "getReg", "(", ")", ";", "const", "Register", "Op1Reg", "=", "I", ".", "getOperand", "(", "<NUM_LIT>", ")", ".", "getReg", "(", ")", ";", "const", "Regist...
[ "I", ".", "getOpcode", "(", ")", "==", "TargetOpcode", "::", "G_UREM", ")", "&&", "<STR_LIT>", "unexpected instruction", "<STR_LIT>", ")", ";", "<BUGS>", "const", "unsigned", "DstReg", "=", "I", ".", "getOperand", "(", "<NUM_LIT>", ")", ".", "getReg", "(", ...
GCC
mips
MD
next_suggestion
CPU
628,453
[ "(", "define_cpu_unit", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_cpu_unit", "<STR_LIT>", "<STR_LIT>", ")", "(", "define_cpu_unit", "<STR_LIT>", "<STR_LIT>", ")", "(", "define_cpu_unit", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
AArch64
TD
next_suggestion
CPU
628,454
[ "return", "AArch64_AM", ":", ":", "isSVEMaskOfIdenticalElements", "<", "int16_t", ">", "(", "Val", ")", ";" ]
[ "let", "MCOperandPredicate", "=", "[", "{", "if", "(", "!", "MCOp", ".", "isImm", "(", ")", ")", "return", "false", ";", "int64_t", "Val", "=", "AArch64_AM", ":", ":", "decodeLogicalImmediate", "(", "MCOp", ".", "getImm", "(", ")", ",", "<NUM_LIT>", ")...
LLVM
Hexagon
CPP
program_repair
DSP
628,455
[ "<FIXS>", "SDValue", "S", "=", "DAG", ".", "getStore", "(", "Chain", ",", "dl", ",", "Arg", ",", "MemAddr", ",", "LocPI", ")", ";", "<FIXE>" ]
[ "}", "else", "{", "MachinePointerInfo", "LocPI", "=", "MachinePointerInfo", "::", "getStack", "(", "DAG", ".", "getMachineFunction", "(", ")", ",", "LocMemOffset", ")", ";", "<BUGS>", "SDValue", "S", "=", "DAG", ".", "getStore", "(", "Chain", ",", "dl", ",...
GCC
arm
MD
stmt_completion
CPU
628,456
[ "<STR_LIT>", ")", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>" ]
GCC
nios2
MD
stmt_completion
MPU
628,457
[ "match_code", "<STR_LIT>", ")" ]
[ "(", "define_predicate", "<STR_LIT>", "(", "and", "(" ]
LLVM
ARM
CPP
next_suggestion
CPU
628,458
[ "}" ]
[ "assert", "(", "isConstantPoolImm", "(", ")", "&&", "<STR_LIT>", "Invalid access!", "<STR_LIT>", ")", ";", "return", "Imm", ".", "Val", ";" ]
GCC
sparc
CPP
stmt_completion
CPU
628,459
[ "<NUM_LIT>", ";" ]
[ "static", "void", "emit_save_or_restore_local_in_regs", "(", "rtx", "base", ",", "int", "offset", ",", "sorr_act_t", "action", ")", "{", "if", "(", "offset", "<", "-", "<NUM_LIT>", "||", "offset", "+", "<NUM_LIT>", "*", "UNITS_PER_WORD", ">", "<NUM_LIT>", ")",...
GCC
arm
MD
next_suggestion
CPU
628,460
[ "operands", "[", "<NUM_LIT>", "]", "=", "gen_int_mode", "(", "-", "INTVAL", "(", "operands", "[", "<NUM_LIT>", "]", ")", ",", "SImode", ")" ]
[ "(", "set", "(", "match_dup", "<NUM_LIT>", ")", "(", "plus", ":", "SI", "(", "match_dup", "<NUM_LIT>", ")", "(", "match_dup", "<NUM_LIT>", ")", ")", ")", "]", ")", "(", "cond_exec", "(", "ne", ":", "CC", "(", "reg", ":", "CC", "CC_REGNUM", ")", "("...
LLVM
Mips
CPP
next_suggestion
CPU
628,461
[ "TII", ".", "loadRegFromStack", "(", "MBB", ",", "I", ",", "VR1", ",", "FI", ",", "RC", ",", "&", "RegInfo", ",", "RegSize", ")", ";" ]
[ "Register", "Dst", "=", "I", "->", "getOperand", "(", "<NUM_LIT>", ")", ".", "getReg", "(", ")", ",", "FI", "=", "I", "->", "getOperand", "(", "<NUM_LIT>", ")", ".", "getIndex", "(", ")", ";", "Register", "Lo", "=", "RegInfo", ".", "getSubReg", "(", ...
LLVM
Hexagon
TD
next_suggestion
DSP
628,462
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
LLVM
Hexagon
TD
next_suggestion
DSP
628,463
[ "}" ]
[ "let", "addrMode", "=", "BaseImmOffset", ";", "let", "accessSize", "=", "ByteAccess", ";", "let", "mayLoad", "=", "<NUM_LIT>", ";", "let", "CextOpcode", "=", "<STR_LIT>", ";", "let", "BaseOpcode", "=", "<STR_LIT>", ";", "let", "isExtendable", "=", "<NUM_LIT>",...
GCC
arm
CPP
next_suggestion
CPU
628,464
[ "}" ]
[ "_", "_", "arm_vrev64q_s16", "(", "int16x8_t", "_", "_", "a", ")", "{", "return", "_", "_", "builtin_mve_vrev64q_sv8hi", "(", "_", "_", "a", ")", ";" ]
LLVM
Teak
CPP
next_suggestion
DSP
628,465
[ "}" ]
[ "if", "(", "Offset", "<", "<NUM_LIT>", ")", "{", "O", "<<", "<STR_LIT>", "-0x", "<STR_LIT>", ";", "O", ".", "write_hex", "(", "-", "Offset", ")", ";", "}", "else", "{", "O", "<<", "<STR_LIT>", "+0x", "<STR_LIT>", ";", "O", ".", "write_hex", "(", "O...
GCC
vms
CPP
next_suggestion
Virtual ISA
628,466
[ "lib_path", "=", "locate_lib", "(", "name", ")", ";" ]
[ "char", "*", "lib_path", ";", "if", "(", "strcmp", "(", "name", ",", "<STR_LIT>", "c", "<STR_LIT>", ")", "==", "<NUM_LIT>", ")", "return", "NULL", ";", "if", "(", "strcmp", "(", "name", ",", "<STR_LIT>", "m", "<STR_LIT>", ")", "==", "<NUM_LIT>", ")", ...
LLVM
Hexagon
TD
stmt_completion
DSP
628,467
[ "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isPredicatedFalse", "=", "<NUM_LIT>", ";", "...
LLVM
M88k
TD
stmt_completion
MPU
628,468
[ ",", "<STR_LIT>", ",", "<STR_LIT>", ")", ";" ]
[ "foreach", "U", "=", "<NUM_LIT>", "-", "<NUM_LIT>", "in", "{", "defvar", "Suffix", "=", "!", "if", "(", "U", ",", "<STR_LIT>", ",", "<STR_LIT>", ")", ";", "defvar", "S", "=", "!", "if", "(", "U" ]
LLVM
WebAssembly
CPP
stmt_completion
Virtual ISA
628,469
[ "eraseFromParent", "(", ")", ";" ]
[ "FunctionType", "*", "ResumeFTy", "=", "FunctionType", "::", "get", "(", "IRB", ".", "getVoidTy", "(", ")", ",", "IRB", ".", "getInt8PtrTy", "(", ")", ",", "false", ")", ";", "ResumeF", "=", "getEmscriptenFunction", "(", "ResumeFTy", ",", "<STR_LIT>", "__r...
LLVM
Hexagon
TD
next_suggestion
DSP
628,470
[ "}" ]
[ "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isPredicatedFalse", "=", "<NUM_LIT>", ";", "let", "isTerminator", "=", "<NUM_LIT>", ";", "let", "isBranch", "=", "<NUM_LIT>", ";", "let", "isNewValue", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LI...
GCC
i386
CPP
stmt_completion
CPU
628,471
[ "_", "_", "mmask64", ")", "-", "<NUM_LIT>", ")", ";" ]
[ "extern", "_", "_", "inline", "_", "_", "m512i", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm512_avg_epu8", "(", "_", "_", "m512i", "_", "_", "A", "...
GCC
rs6000
MD
stmt_completion
CPU
628,472
[ "<STR_LIT>", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>" ]
GCC
c4x
CPP
next_suggestion
DSP
628,473
[ "}" ]
[ "int", "c4x_U_constraint", "(", "rtx", "op", ")", "{", "return", "GET_CODE", "(", "op", ")", "==", "CONST", "||", "GET_CODE", "(", "op", ")", "==", "SYMBOL_REF", "||", "GET_CODE", "(", "op", ")", "==", "LABEL_REF", ";" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
628,474
[ "(", ")", ";", "i", "!=", "e", ";", "++", "i", ")", "{" ]
[ "const", "MachineRegisterInfo", "&", "MRI", "=", "MI", ".", "getParent", "(", ")", "->", "getParent", "(", ")", "->", "getRegInfo", "(", ")", ";", "for", "(", "unsigned", "i", "=", "<NUM_LIT>", ",", "e", "=", "MI", ".", "getNumOperands" ]
GCC
rs6000
CPP
next_suggestion
CPU
628,475
[ "}" ]
[ "if", "(", "TARGET_E500_DOUBLE", ")", "{", "if", "(", "GET_CODE", "(", "op", ")", "==", "SUBREG", "&&", "(", "mode", "==", "SImode", "||", "mode", "==", "DImode", "||", "mode", "==", "TImode", "||", "mode", "==", "DDmode", "||", "mode", "==", "TDmode...
LLVM
Hexagon
TD
stmt_completion
DSP
628,476
[ "=", "<NUM_LIT>", ";" ]
[ "def", "A2_addh_h16_sat_hl", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rt32", ",", "IntRegs", ":", "$", "Rs32", ")", ",", "<STR_LIT>", ",", "tc_779080bf", ",", "TypeALU64", ">", ",", "Enc...
GCC
rs6000
MD
stmt_completion
CPU
628,477
[ "DI" ]
[ "[", "(", "set", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "zero_extend", ":" ]
GCC
nds32
CPP
code_generation
CPU
628,478
[ "bool", "n8_consumed_by_ex_p", "(", "rtx_insn", "*", "consumer", ",", "rtx", "def_reg", ")", "{", "rtx", "use_rtx", ";", "switch", "(", "get_attr_type", "(", "consumer", ")", ")", "{", "case", "TYPE_ALU", ":", "if", "(", "movd44_even_dep_p", "(", "consumer",...
[ "Check", "the", "dependency", "between", "the", "producer", "defining", "DEF_REG", "and", "CONSUMER", "requiring", "input", "operand", "at", "EX", "." ]
LLVM
X86
CPP
next_suggestion
CPU
628,479
[ "}" ]
[ "return", "DAG", ".", "getNode", "(", "<STR_LIT>", "::", "<STR_LIT>", ",", "DL", ",", "VT", ",", "In", ",", "Matrix", ",", "DAG", ".", "getTargetConstant", "(", "<NUM_LIT>", ",", "DL", ",", "MVT", "::", "i8", ")", ")", ";", "}", "SDValue", "NibbleMas...
LLVM
AMDGPU
CPP
next_suggestion
GPU
628,480
[ "}" ]
[ "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "true", ";", "}" ]
LLVM
Hexagon
CPP
code_generation
DSP
628,481
[ "bool", "HexagonTargetLowering", "::", "getPostIndexedAddressParts", "(", "SDNode", "*", "N", ",", "SDNode", "*", "Op", ",", "SDValue", "&", "Base", ",", "SDValue", "&", "Offset", ",", "ISD", "::", "MemIndexedMode", "&", "AM", ",", "SelectionDAG", "&", "DAG"...
[ "Returns", "true", "by", "value", ",", "base", "pointer", "and", "offset", "pointer", "and", "addressing", "mode", "by", "reference", "if", "this", "node", "can", "be", "combined", "with", "a", "load", "/", "store", "to", "form", "a", "post-indexed", "load...
LLVM
PowerPC
CPP
stmt_completion
CPU
628,482
[ "(", ")", ";" ]
[ "FunctionPass", "*", "llvm", "::", "createPPCTOCRegDepsPass", "(", ")", "{", "return", "new", "PPCTOCRegDeps" ]
LLVM
X86
CPP
next_suggestion
CPU
628,483
[ "if", "(", "Constraint", ".", "size", "(", ")", "==", "<NUM_LIT>", "&&", "Constraint", "[", "<NUM_LIT>", "]", "==", "'", "{", "'", "&&", "tolower", "(", "Constraint", "[", "<NUM_LIT>", "]", ")", "==", "'", "s", "'", "&&", "tolower", "(", "Constraint"...
[ "default", ":", "break", ";", "case", "'", "q", "'", ":", "if", "(", "Subtarget", "->", "is64Bit", "(", ")", ")", "{", "if", "(", "VT", "==", "MVT", "::", "i32", "||", "VT", "==", "MVT", "::", "f32", ")", "return", "std", "::", "make_pair", "("...
GCC
i386
CPP
stmt_completion
CPU
628,484
[ "B", ",", "_", "_", "m512h", "_", "_", "C", ")", "{" ]
[ "extern", "_", "_", "inline", "_", "_", "m512h", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm512_fmadd_pch", "(", "_", "_", "m512h", "_", "_", "A", ...
LLVM
VE
CPP
next_suggestion
CPU
628,485
[ "}", "else", "report_fatal_error", "(", "<STR_LIT>", "Can't load this register from stack slot", "<STR_LIT>", ")", ";" ]
[ "MachineMemOperand", "*", "MMO", "=", "MF", "->", "getMachineMemOperand", "(", "MachinePointerInfo", "::", "getFixedStack", "(", "*", "MF", ",", "FI", ")", ",", "MachineMemOperand", "::", "MOLoad", ",", "MFI", ".", "getObjectSize", "(", "FI", ")", ",", "MFI"...
GCC
aarch64
MD
next_suggestion
CPU
628,486
[ "[", "(", "match_operand", ":", "VSDQ_HSI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "VSDQ_HSI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "unspec", ":", "VSDQ_HSI" ]
LLVM
ARM
CPP
code_generation
CPU
628,487
[ "bool", "ARMTargetLowering", "::", "isVectorLoadExtDesirable", "(", "SDValue", "ExtVal", ")", "const", "{", "EVT", "VT", "=", "ExtVal", ".", "getValueType", "(", ")", ";", "if", "(", "!", "isTypeLegal", "(", "VT", ")", ")", "return", "false", ";", "if", ...
[ "Return", "true", "if", "folding", "a", "vector", "load", "into", "ExtVal", "(", "a", "sign", ",", "zero", ",", "or", "any", "extend", "node", ")", "is", "profitable", "." ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
628,488
[ "BuildMI", "(", "MBB", ",", "MI", ".", "getIterator", "(", ")", ",", "DL", ",", "TII", "->", "get", "(", "AMDGPU", "::", "V_MOV_B32_e32", ")", ",", "Dst", ")", ".", "addReg", "(", "Reg", ",", "getUndefRegState", "(", "SrcVec", "->", "isUndef", "(", ...
[ "const", "MachineOperand", "*", "SrcVec", "=", "TII", "->", "getNamedOperand", "(", "MI", ",", "AMDGPU", "::", "OpName", "::", "src", ")", ";", "int", "Offset", "=", "TII", "->", "getNamedOperand", "(", "MI", ",", "AMDGPU", "::", "OpName", "::", "offset"...
GCC
ia64
MD
stmt_completion
CPU
628,489
[ "<STR_LIT>", ")", ")" ]
[ "(", "and", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "match_test", "<STR_LIT>", ")", ")", "<STR_LIT>", ")", "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", ...
LLVM
Hexagon
TD
stmt_completion
DSP
628,490
[ "src2", ")", ",", "<STR_LIT>", ">", ";" ]
[ "def", "TFRI64_V2_ext", ":", "ALU64_rr", "<", "(", "outs", "DoubleRegs", ":", "$", "dst", ")", ",", "(", "ins", "s8Ext", ":", "$", "src1", ",", "s8Imm", ":", "$" ]
GCC
ia64
CPP
next_suggestion
CPU
628,491
[ "if", "(", "(", "TREE_CODE", "(", "type", ")", "==", "REAL_TYPE", "||", "TREE_CODE", "(", "type", ")", "==", "INTEGER_TYPE", ")", "?", "int_size_in_bytes", "(", "type", ")", ">", "<NUM_LIT>", ":", "TYPE_ALIGN", "(", "type", ")", ">", "<NUM_LIT>", "*", ...
[ "tree", "ptrtype", "=", "build_pointer_type", "(", "type", ")", ";", "tree", "addr", "=", "std_gimplify_va_arg_expr", "(", "valist", ",", "ptrtype", ",", "pre_p", ",", "post_p", ")", ";", "return", "build_va_arg_indirect_ref", "(", "addr", ")", ";", "}" ]
GCC
v850
CPP
next_suggestion
MPU
628,492
[ "return", "<NUM_LIT>", ";" ]
[ "elem", "->", "prev", "=", "data_area_stack", ";", "elem", "->", "data_area", "=", "data_area", ";", "data_area_stack", "=", "elem", ";" ]
LLVM
Mips
CPP
stmt_completion
CPU
628,493
[ "false", ";" ]
[ "bool", "isFPCloseToIncomingSP", "(", ")", "const", "override", "{", "return" ]
GCC
msp430
MD
stmt_completion
MPU
628,494
[ "BI", "CARRY", ")", ")" ]
[ "(", "pc", ")", "(", "label_ref", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", ")", "(", "clobber", "(", "reg", ":" ]
LLVM
ARM
CPP
next_suggestion
CPU
628,495
[ "else", "llvm_unreachable", "(", "<STR_LIT>", "Unexpected ARM constantpool value type!!", "<STR_LIT>", ")", ";" ]
[ "ARMConstantPoolValue", "*", "ACPV", "=", "static_cast", "<", "ARMConstantPoolValue", "*", ">", "(", "MCPE", ".", "Val", ".", "MachineCPVal", ")", ";", "unsigned", "PCLabelId", "=", "AFI", "->", "createPICLabelUId", "(", ")", ";", "ARMConstantPoolValue", "*", ...
LLVM
X86
CPP
program_repair
CPU
628,496
[ "<FIXS>", "DAG", ".", "getConstant", "(", "X86", "::", "COND_O", ",", "DL", ",", "MVT", "::", "i32", ")", ",", "<FIXE>" ]
[ "SDValue", "SetCC", "=", "DAG", ".", "getNode", "(", "<STR_LIT>", "::", "<STR_LIT>", ",", "DL", ",", "MVT", "::", "i8", ",", "<BUGS>", "DAG", ".", "getConstant", "(", "X86", "::", "COND_O", ",", "MVT", "::", "i32", ")", ",", "<BUGE>", "SDValue", "(",...
LLVM
Hexagon
TD
next_suggestion
DSP
628,497
[ "let", "opExtendable", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isPredicatedFalse", "=", "<NUM_LIT>", ";", "let", "isTerminator", "=", "<NUM_LIT>", ";", "let", "isBranch", "=", "<NUM_LIT>", ...
LLVM
AArch64
TD
stmt_completion
CPU
628,498
[ "isSub", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Rn", ";", "bits", "<", "<NUM_LIT>", ">", "Rm", ";", "bits", "<", "<NUM_LIT>", ">", "Ra", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_L...
LLVM
PowerPC
CPP
next_suggestion
CPU
628,499
[ "}" ]
[ "getSymbol", "(", "GV", ")", "->", "print", "(", "O", ",", "MAI", ")", ";", "printOffset", "(", "MO", ".", "getOffset", "(", ")", ",", "O", ")", ";" ]