Compiler_Type stringclasses 2
values | Target stringclasses 176
values | Programming Language stringclasses 3
values | Task stringclasses 4
values | Target_Type stringclasses 7
values | Idx int64 0 636k | Ground_Truth listlengths 0 2.32k | Input listlengths 1 1.02k |
|---|---|---|---|---|---|---|---|
GCC | s390 | MD | stmt_completion | MPU | 628,600 | [
"TI",
"TF",
"]",
")"
] | [
"(",
"define_mode_iterator",
"VT_HW_HSDT",
"[",
"V8HI",
"V4SI",
"V4SF",
"V2DI",
"V2DF",
"V1TI",
"V1TF"
] |
GCC | mips | MD | stmt_completion | CPU | 628,601 | [
"<STR_LIT>",
")"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"MSA",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"unspec",
":",
"MSA",
"[",
"(",
"match_operand",
":",
"MSA",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"MSA",
"<NUM_LIT>",
"<STR_... |
GCC | aarch64 | CPP | stmt_completion | CPU | 628,602 | [
")",
"{"
] | [
"vsha1h_u32",
"(",
"uint32_t",
"hash_e"
] |
LLVM | Mips | CPP | stmt_completion | CPU | 628,603 | [
")",
";"
] | [
"TmpInst",
".",
"addOperand",
"(",
"MCOperand",
"::",
"CreateReg",
"(",
"Mips",
"::",
"GP",
")",
")",
";",
"const",
"MCSymbolRefExpr",
"*",
"HiSym",
"=",
"MCSymbolRefExpr",
"::",
"Create",
"(",
"<STR_LIT>",
"_gp_disp",
"<STR_LIT>",
",",
"MCSymbolRefExpr",
"::"... |
GCC | mips | MD | next_suggestion | CPU | 628,604 | [
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")"
] | [
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
LLVM | ARM64 | CPP | next_suggestion | CPU | 628,605 | [
"const",
"MCConstantExpr",
"*",
"MCE",
"=",
"dyn_cast",
"<",
"MCConstantExpr",
">",
"(",
"getImm",
"(",
")",
")",
";"
] | [
"void",
"addSImm7s8Operands",
"(",
"MCInst",
"&",
"Inst",
",",
"unsigned",
"N",
")",
"const",
"{",
"assert",
"(",
"N",
"==",
"<NUM_LIT>",
"&&",
"<STR_LIT>",
"Invalid number of operands!",
"<STR_LIT>",
")",
";"
] |
LLVM | ARM | CPP | next_suggestion | CPU | 628,606 | [
"}"
] | [
"unsigned",
"Width",
"=",
"countTrailingOnes",
"(",
"And_imm",
")",
"-",
"<NUM_LIT>",
";",
"unsigned",
"LSB",
"=",
"Srl_imm",
";",
"SDValue",
"Reg0",
"=",
"CurDAG",
"->",
"getRegister",
"(",
"<NUM_LIT>",
",",
"MVT",
"::",
"i32",
")",
";",
"if",
"(",
"(",... |
LLVM | SystemZ | CPP | stmt_completion | CPU | 628,607 | [
")",
";"
] | [
"Start",
"-=",
"<NUM_LIT>",
"-",
"BitsPerElement",
";",
"End",
"-=",
"<NUM_LIT>",
"-",
"BitsPerElement",
";",
"MVT",
"VecVT",
"=",
"MVT",
"::",
"getVectorVT",
"(",
"MVT",
"::",
"getIntegerVT",
"(",
"BitsPerElement",
")",
",",
"<STR_LIT>",
"::",
"<STR_LIT>",
... |
LLVM | AMDGPU | CPP | program_repair | GPU | 628,608 | [
"<FIXS>",
"cl",
"::",
"init",
"(",
"true",
")",
")",
";",
"<FIXE>"
] | [
"static",
"cl",
"::",
"opt",
"bool",
">",
"EnableM0Merge",
"(",
"<STR_LIT>",
"amdgpu-enable-merge-m0",
"<STR_LIT>",
",",
"cl",
"::",
"desc",
"(",
"<STR_LIT>",
"Merge and hoist M0 initializations",
"<STR_LIT>",
")",
",",
"<BUGS>",
"cl",
"::",
"init",
"(",
"false",
... |
GCC | alpha | MD | stmt_completion | MPU | 628,609 | [
")",
")"
] | [
"(",
"define_predicate",
"<STR_LIT>",
"(",
"and",
"(",
"match_code",
"<STR_LIT>",
")",
"(",
"match_test",
"<STR_LIT>",
")"
] |
LLVM | AArch64 | CPP | stmt_completion | CPU | 628,610 | [
"::",
"<STR_LIT>",
":"
] | [
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"case",
"<STR_LIT>",
"::",
"<STR_LI... |
GCC | msp430 | CPP | code_generation | MPU | 628,611 | [
"static",
"int",
"msp430_muldiv_costs",
"(",
"rtx",
"src",
",",
"rtx",
"dst",
",",
"bool",
"speed",
",",
"rtx",
"outer_rtx",
",",
"machine_mode",
"outer_mode",
")",
"{",
"enum",
"rtx_code",
"outer_code",
"=",
"GET_CODE",
"(",
"outer_rtx",
")",
";",
"const",
... | [
"Given",
"source",
"operand",
"SRC",
"and",
"destination",
"operand",
"DST",
"from",
"the",
"MULT/DIV/MOD",
"RTX",
"OUTER_RTX",
",",
"return",
"the",
"cost",
"of",
"performing",
"that",
"operation",
",",
"assuming",
"optimization",
"for",
"speed",
"when",
"SPEED... |
GCC | i386 | MD | stmt_completion | CPU | 628,612 | [
"]"
] | [
"[",
"(",
"unspec_volatile",
"[",
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
")",
"]",
"UNSPECV_RSTORSSP",
")"
] |
GCC | powerpcspe | MD | stmt_completion | CPU | 628,613 | [
")",
"]",
")"
] | [
"(",
"float",
":",
"VSX_F",
"(",
"match_operand",
":",
"<",
"VSI",
">",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>"
] |
GCC | rl78 | MD | stmt_completion | MPU | 628,614 | [
")",
")",
")"
] | [
"(",
"and",
"(",
"match_code",
"<STR_LIT>",
")",
"(",
"match_test",
"<STR_LIT>"
] |
LLVM | X86 | CPP | code_generation | CPU | 628,615 | [
"void",
"X86InstrInfo",
"::",
"copyPhysReg",
"(",
"MachineBasicBlock",
"&",
"MBB",
",",
"MachineBasicBlock",
"::",
"iterator",
"MI",
",",
"const",
"DebugLoc",
"&",
"DL",
",",
"unsigned",
"DestReg",
",",
"unsigned",
"SrcReg",
",",
"bool",
"KillSrc",
")",
"const... | [
"}",
"Branch",
"Analysis",
"&",
"Modification"
] |
GCC | i386 | MD | stmt_completion | CPU | 628,616 | [
"<STR_LIT>",
")"
] | [
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>"
] |
LLVM | WDC65816 | CPP | stmt_completion | MPU | 628,617 | [
"OutStreamer",
".",
"getTargetStreamer",
"(",
")",
")",
";"
] | [
"return",
"static_cast",
"<",
"WDC65816TargetStreamer",
"&",
">",
"("
] |
LLVM | Patmos | CPP | stmt_completion | VLIW | 628,618 | [
";"
] | [
"bool",
"isToken",
"(",
")",
"const",
"{",
"return",
"Kind",
"==",
"Token"
] |
GCC | mep | CPP | program_repair | CPU | 628,619 | [
"<FIXS>",
"(",
"OPTIONAL_CP_INSN",
"ivc2",
"-",
"p0s",
"-",
"isa",
"(",
"SLOTS",
"P0S",
")",
"(",
"INTRINSIC",
"<STR_LIT>",
"cpsraa0",
"<STR_LIT>",
")",
"VOLATILE",
")",
"<FIXE>"
] | [
";",
"<NUM_LIT>",
"qqqqq",
"<NUM_LIT>",
"<NUM_LIT>",
"cpsraa0",
"crqp",
"(",
"p0_1",
")",
"(",
"dni",
"cpsraa0_P0S",
"<STR_LIT>",
"cpsraa0 $crqp Pn",
"<STR_LIT>",
"<BUGS>",
"(",
"OPTIONAL_CP_INSN",
"ivc2",
"-",
"p0s",
"-",
"isa",
"(",
"SLOTS",
"P0S",
")",
"(",... |
LLVM | Hexagon | TD | next_suggestion | DSP | 628,620 | [
"let",
"isExtentSigned",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"addrMode"... |
LLVM | ARM64 | TD | stmt_completion | CPU | 628,621 | [
"<NUM_LIT>",
"}",
"=",
"Rd",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"U",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"size",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"le... |
GCC | i386 | CPP | stmt_completion | CPU | 628,622 | [
"m256i",
"_",
"_",
"C",
",",
"const",
"int",
"_",
"_",
"I",
")",
"{"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m256",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm256_permute2_ps",
"(",
"_",
"_",
"m256",
"_",
"_",
"X",
... |
LLVM | PowerPC | CPP | stmt_completion | CPU | 628,623 | [
"(",
"Val",
")",
")",
"{"
] | [
"if",
"(",
"const",
"MCSymbolRefExpr",
"*",
"SRE",
"=",
"dyn_cast",
"<",
"MCSymbolRefExpr",
">",
"(",
"Val",
")",
")",
"if",
"(",
"SRE",
"->",
"getKind",
"(",
")",
"==",
"MCSymbolRefExpr",
"::",
"VK_PPC_TLS",
")",
"return",
"CreateTLSReg",
"(",
"SRE",
",... |
GCC | rs6000 | MD | program_repair | CPU | 628,624 | [
"<FIXS>",
"<STR_LIT>",
"<FIXE>"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"HI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"bswap",
":",
"HI",
"(",
"match_operand",
":",
"HI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"(",
"clobber",
"(",
"match_operand",
":",
"SI",
... |
GCC | arm | CPP | stmt_completion | CPU | 628,625 | [
"imm",
")",
"{"
] | [
"_",
"_",
"arm_vddupq_n_u8",
"(",
"uint32_t",
"_",
"_",
"a",
",",
"const",
"int",
"_",
"_"
] |
GCC | loongarch | CPP | stmt_completion | CPU | 628,626 | [
"reg_class_t",
"rclass",
")",
"{"
] | [
"static",
"reg_class_t",
"loongarch_canonicalize_move_class",
"("
] |
LLVM | X86 | CPP | next_suggestion | CPU | 628,627 | [
"return",
"DAG",
".",
"getNode",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
",",
"DL",
",",
"VT",
",",
"R",
",",
"DAG",
".",
"getConstant",
"(",
"RotateAmt",
",",
"DL",
",",
"MVT",
"::",
"i8",
")",
")",
";"
] | [
"if",
"(",
"getTargetConstantBitsFromNode",
"(",
"Amt",
",",
"EltSizeInBits",
",",
"UndefElts",
",",
"EltBits",
")",
")",
"{",
"if",
"(",
"!",
"UndefElts",
"&&",
"llvm",
"::",
"all_of",
"(",
"EltBits",
",",
"[",
"EltBits",
"]",
"(",
"APInt",
"&",
"V",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 628,628 | [
"let",
"BaseOpcode",
"=",
"<STR_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicated",
"=",
"<NUM_LIT>",
";",
"let",
"hasNewValue",
"=",
"<NUM_LIT>",
";",
"let",
... |
LLVM | Mips | CPP | next_suggestion | CPU | 628,629 | [
"return",
"DAG",
".",
"getNode",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
",",
"DL",
",",
"MVT",
"::",
"Other",
",",
"Op",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
",",
"DAG",
".",
"getConstant",
"(",
"SType",
",",
"MVT",
"::",
"i32",
")",
")",
";"
] | [
"unsigned",
"SType",
"=",
"<NUM_LIT>",
";",
"DebugLoc",
"DL",
"=",
"Op",
".",
"getDebugLoc",
"(",
")",
";"
] |
LLVM | Cpu0 | CPP | stmt_completion | CPU | 628,630 | [
"FI",
")",
"{"
] | [
"void",
"setGPFI",
"(",
"int"
] |
GCC | v850 | CPP | program_repair | MPU | 628,631 | [
"<FIXS>",
"increment_stack",
"(",
"-",
"(",
"signed",
")",
"init_stack_alloc",
")",
";",
"<FIXE>"
] | [
"offset",
"=",
"init_stack_alloc",
"-",
"<NUM_LIT>",
";",
"if",
"(",
"init_stack_alloc",
")",
"<BUGS>",
"emit_insn",
"(",
"gen_addsi3",
"(",
"stack_pointer_rtx",
",",
"stack_pointer_rtx",
",",
"GEN_INT",
"(",
"-",
"(",
"signed",
")",
"init_stack_alloc",
")",
")"... |
LLVM | Hexagon | TD | stmt_completion | DSP | 628,632 | [
"<NUM_LIT>",
";"
] | [
"def",
"A2_tfrf",
":",
"HInst",
"<",
"(",
"outs",
"IntRegs",
":",
"$",
"Rd32",
")",
",",
"(",
"ins",
"PredRegs",
":",
"$",
"Pu4",
",",
"IntRegs",
":",
"$",
"Rs32",
")",
",",
"<STR_LIT>",
",",
"tc_4c5ba658",
",",
"TypeALU32_2op",
">",
",",
"PredNewRel... |
GCC | s390 | CPP | stmt_completion | MPU | 628,633 | [
"f",
"'",
":"
] | [
"else",
"fprintf",
"(",
"file",
",",
"<STR_LIT>",
"<NUM_LIT>",
"<STR_LIT>",
")",
";",
"}",
"return",
";",
"case",
"'",
"S",
"'",
":",
"{",
"struct",
"s390_address",
"ad",
";",
"int",
"ret",
";",
"if",
"(",
"!",
"MEM_P",
"(",
"x",
")",
")",
"{",
"... |
LLVM | SystemZ | TD | stmt_completion | CPU | 628,634 | [
"}",
";"
] | [
"field",
"bits",
"<",
"<NUM_LIT>",
">",
"Inst",
";",
"field",
"bits",
"<",
"<NUM_LIT>",
">",
"SoftFail",
"=",
"<NUM_LIT>",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"V1",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"V2",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"V3",
"... |
LLVM | WebAssembly | TD | program_repair | Virtual ISA | 628,635 | [
"<FIXS>",
"I",
"(",
"outs",
")",
",",
"(",
"ins",
"TypeIndex",
":",
"$",
"type",
",",
"i32imm",
":",
"$",
"flags",
",",
"variable_ops",
")",
",",
"(",
"outs",
")",
",",
"(",
"ins",
"TypeIndex",
":",
"$",
"type",
",",
"i32imm",
":",
"$",
"flags",
... | [
"let",
"variadicOpsAreDefs",
"=",
"<NUM_LIT>",
"indefm",
"CALL_INDIRECT",
":",
"<BUGS>",
"I",
"(",
"outs",
")",
",",
"(",
"ins",
"TypeIndex",
":",
"$",
"type",
",",
"table32_op",
":",
"$",
"table",
",",
"variable_ops",
")",
",",
"(",
"outs",
")",
",",
... |
LLVM | BPF | CPP | code_generation | Virtual ISA | 628,636 | [
"void",
"BPFRegisterInfo",
"::",
"eliminateFrameIndex",
"(",
"MachineBasicBlock",
"::",
"iterator",
"II",
",",
"int",
"SPAdj",
",",
"unsigned",
"FIOperandNum",
",",
"RegScavenger",
"*",
"RS",
")",
"const",
"{",
"assert",
"(",
"SPAdj",
"==",
"<NUM_LIT>",
"&&",
... | [
"This",
"method",
"must",
"be",
"overriden",
"to",
"eliminate",
"abstract",
"frame",
"indices",
"from",
"instructions",
"which",
"may",
"use",
"them",
"."
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 628,637 | [
"}"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] |
LLVM | Mips | CPP | stmt_completion | CPU | 628,638 | [
")",
";"
] | [
"}",
"OutStreamer",
"->",
"emitLabel",
"(",
"GetCPISymbol",
"(",
"LabelId",
")",
")",
";",
"const",
"MachineConstantPoolEntry",
"&",
"MCPE",
"=",
"MCP",
"->",
"getConstants",
"(",
")",
"[",
"CPIdx",
"]",
";",
"if",
"(",
"MCPE",
".",
"isMachineConstantPoolEnt... |
GCC | s390 | CPP | stmt_completion | MPU | 628,639 | [
"&",
"new",
"_",
"opts_set",
")",
";"
] | [
"if",
"(",
"!",
"s390_valid_target_attribute_inner_p",
"(",
"args",
",",
"opts",
",",
"&",
"new",
"_",
"opts_set",
",",
"force_pragma",
")",
")",
"return",
"error_mark_node",
";",
"if",
"(",
"new",
"_",
"opts_set",
".",
"x_target_flags",
"||",
"new",
"_",
... |
LLVM | Sparc | CPP | code_generation | CPU | 628,640 | [
"int",
"SparcFrameLowering",
"::",
"getFrameIndexReference",
"(",
"const",
"MachineFunction",
"&",
"MF",
",",
"int",
"FI",
",",
"Register",
"&",
"FrameReg",
")",
"const",
"{",
"const",
"SparcSubtarget",
"&",
"Subtarget",
"=",
"MF",
".",
"getSubtarget",
"<",
"S... | [
"getFrameIndexReference",
"-",
"This",
"method",
"should",
"return",
"the",
"base",
"register",
"and",
"offset",
"used",
"to",
"reference",
"a",
"frame",
"index",
"location",
"."
] |
LLVM | AArch64 | CPP | stmt_completion | CPU | 628,641 | [
"MCNumEmitted",
";"
] | [
"MCFixupKind",
"Fixup",
"=",
"MCFixupKind",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
";",
"Fixups",
".",
"push_back",
"(",
"MCFixup",
"::",
"create",
"(",
"<NUM_LIT>",
",",
"MI",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getExpr",
"(",
")",
",",
"... |
LLVM | AMDGPU | CPP | program_repair | GPU | 628,642 | [
"<FIXS>",
"case",
"<NUM_LIT>",
":",
"<FIXE>"
] | [
"switch",
"(",
"OpSize",
")",
"{",
"<BUGS>",
"case",
"<NUM_LIT>",
":",
"{",
"<BUGE>",
"if",
"(",
"isInt",
"<NUM_LIT>",
">",
"(",
"Val",
")",
"&&",
"AMDGPU",
"::",
"isInlinableLiteral32",
"(",
"static_cast",
"int32_t",
">",
"(",
"Val",
")",
",",
"AsmParse... |
LLVM | CellSPU | TD | stmt_completion | MPU | 628,643 | [
"<",
"GPRC",
">",
";"
] | [
"def",
"r128",
":",
"LRRegInst"
] |
LLVM | Mips | CPP | next_suggestion | CPU | 628,644 | [
"TargetSupported",
"=",
"(",
"(",
"Subtarget",
"->",
"getRelocationModel",
"(",
")",
"==",
"Reloc",
"::",
"PIC_",
")",
"&&",
"(",
"Subtarget",
"->",
"hasMips32r2",
"(",
")",
"&&",
"(",
"Subtarget",
"->",
"isABI_O32",
"(",
")",
")",
")",
")",
";"
] | [
"MFI",
"=",
"funcInfo",
".",
"MF",
"->",
"getInfo",
"<",
"MipsFunctionInfo",
">",
"(",
")",
";",
"Context",
"=",
"&",
"funcInfo",
".",
"Fn",
"->",
"getContext",
"(",
")",
";"
] |
LLVM | Hexagon | CPP | stmt_completion | DSP | 628,645 | [
"(",
"CVI_XLANE",
",",
"<NUM_LIT>",
")",
";"
] | [
"void",
"HexagonCVIResource",
"::",
"SetupTUL",
"(",
"TypeUnitsAndLanes",
"*",
"TUL",
",",
"StringRef",
"CPU",
")",
"{",
"(",
"*",
"TUL",
")",
"[",
"<STR_LIT>",
"::",
"<STR_LIT>",
"]",
"=",
"UnitsAndLanes",
"(",
"CVI_XLANE",
"|",
"CVI_SHIFT",
"|",
"CVI_MPY0"... |
GCC | i386 | MD | next_suggestion | CPU | 628,646 | [
"<STR_LIT>",
")"
] | [
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
")"
] |
GCC | c6x | MD | next_suggestion | VLIW | 628,647 | [
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
")",
")",
")"
] | [
"(",
"define_constraint",
"<STR_LIT>",
"<STR_LIT>",
"(",
"and",
"(",
"match_test",
"<STR_LIT>",
")"
] |
GCC | mips | CPP | stmt_completion | CPU | 628,648 | [
")",
";"
] | [
"else",
"if",
"(",
"mips_rewrite_small_data_p",
"(",
"*",
"loc",
",",
"context",
")",
")",
"{",
"*",
"loc",
"=",
"gen_rtx_LO_SUM",
"(",
"Pmode",
",",
"pic_offset_table_rtx",
",",
"*",
"loc",
")",
";",
"iter",
".",
"skip_subrtxes",
"("
] |
GCC | arm | MD | next_suggestion | CPU | 628,649 | [
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")"
] | [
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
GCC | bfin | MD | next_suggestion | DSP | 628,650 | [
"[",
"(",
"set",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"match_dup",
"<NUM_LIT>",
")",
")"
] | [
"(",
"if_then_else",
"(",
"ne",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
")",
"(",
"label_ref",
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
")",
")",
"(",
"pc",
")",
")",
")",
"(",
"set",
"("... |
LLVM | ARM | TD | next_suggestion | CPU | 628,651 | [
"let",
"ParserMethod",
"=",
"<STR_LIT>",
";"
] | [
"def",
"VecListTwoQHWordIndexAsmOperand",
":",
"AsmOperandClass",
"{",
"let",
"Name",
"=",
"<STR_LIT>",
";"
] |
LLVM | TPC | CPP | stmt_completion | Virtual ISA | 628,652 | [
"addPreSched2",
"(",
")",
"{"
] | [
"void",
"TPCPassConfig",
"::"
] |
GCC | i386 | CPP | next_suggestion | CPU | 628,653 | [
"}"
] | [
"extern",
"_",
"_",
"inline",
"void",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"_",
"llwpcb",
"(",
"void",
"*",
"pcbAddress",
")",
"{",
"_",
"_",
"b... |
LLVM | AArch64 | CPP | code_generation | CPU | 628,654 | [
"void",
"AArch64InstrInfo",
"::",
"storeRegToStackSlot",
"(",
"MachineBasicBlock",
"&",
"MBB",
",",
"MachineBasicBlock",
"::",
"iterator",
"MBBI",
",",
"unsigned",
"SrcReg",
",",
"bool",
"isKill",
",",
"int",
"FI",
",",
"const",
"TargetRegisterClass",
"*",
"RC",
... | [
"Store",
"the",
"specified",
"register",
"of",
"the",
"given",
"register",
"class",
"to",
"the",
"specified",
"stack",
"frame",
"index",
"."
] |
GCC | i386 | CPP | next_suggestion | CPU | 628,655 | [
"}"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m128i",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm_slli_epi64",
"(",
"_",
"_",
"m128i",
"_",
"_",
"A",
",... |
GCC | i386 | CPP | stmt_completion | CPU | 628,656 | [
"int",
"_",
"_",
"R",
")",
"{"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m256",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm512_cvt_roundepi64_ps",
"(",
"_",
"_",
"m512i",
"_",
"_",
... |
LLVM | ARM | CPP | program_repair | CPU | 628,657 | [
"<FIXS>",
"<FIXE>",
"<FIXS>",
"bool",
"ARMConstantIslands",
"::",
"OffsetIsInRange",
"(",
"unsigned",
"UserOffset",
",",
"<FIXE>",
"<FIXS>",
"<FIXE>"
] | [
"}",
"<BUGS>",
"<BUGE>",
"<BUGS>",
"bool",
"ARMConstantIslands",
"::",
"OffsetIsInRange",
"(",
"unsigned",
"UserOffset",
",",
"<BUGE>",
"unsigned",
"TrialOffset",
",",
"unsigned",
"MaxDisp",
",",
"bool",
"NegativeOK",
")",
"{",
"<BUGS>",
"<BUGE>",
"if",
"(",
"is... |
GCC | s390 | MD | next_suggestion | MPU | 628,658 | [
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")"
] | [
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"(",
"and",
"(",
"and",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"("... |
LLVM | Mips | CPP | next_suggestion | CPU | 628,659 | [
"}"
] | [
"bool",
"hasStandardEncoding",
"(",
")",
"const",
"{",
"return",
"!",
"InMips16Mode",
"&&",
"!",
"InMicroMipsMode",
";"
] |
LLVM | TPC | TD | stmt_completion | Virtual ISA | 628,660 | [
"<STR_LIT>",
";"
] | [
"def",
"SwitchRhuAsmOperand",
":",
"AsmOperandClass",
"{",
"let",
"Name",
"=",
"<STR_LIT>",
";",
"let",
"ParserMethod",
"="
] |
LLVM | Hexagon | CPP | stmt_completion | DSP | 628,661 | [
";"
] | [
"case",
"Hexagon",
"::",
"A2_sxtw",
":",
"Signed",
"=",
"true",
";",
"break",
";",
"}",
"Register",
"DefR",
"(",
"MI",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
")",
";",
"unsigned",
"BW",
"=",
"getRegBitWidth",
"(",
"DefR",
".",
"Reg",
")",
";",
"La... |
GCC | arm | CPP | stmt_completion | CPU | 628,662 | [
"a",
",",
"_",
"_",
"b",
")",
";"
] | [
"return",
"_",
"_",
"builtin_mve_vmaxq_uv4si",
"(",
"_",
"_"
] |
LLVM | TPC | CPP | code_generation | Virtual ISA | 628,663 | [
"void",
"TPCInstrInfo",
"::",
"storeRegToStackSlot",
"(",
"MachineBasicBlock",
"&",
"MBB",
",",
"MachineBasicBlock",
"::",
"iterator",
"I",
",",
"unsigned",
"SrcReg",
",",
"bool",
"isKill",
",",
"int",
"FrameIndex",
",",
"const",
"TargetRegisterClass",
"*",
"RC",
... | [
"Store",
"the",
"specified",
"register",
"of",
"the",
"given",
"register",
"class",
"to",
"the",
"specified",
"stack",
"frame",
"index",
"."
] |
LLVM | VE | CPP | next_suggestion | CPU | 628,664 | [
"explicit",
"VEMachineFunctionInfo",
"(",
"MachineFunction",
"&",
"MF",
")",
":",
"VarArgsFrameOffset",
"(",
"<NUM_LIT>",
")",
",",
"IsLeafProc",
"(",
"false",
")",
"{"
] | [
"VEMachineFunctionInfo",
"(",
"const",
"Function",
"&",
"F",
",",
"const",
"TargetSubtargetInfo",
"*",
"STI",
")",
":",
"VarArgsFrameOffset",
"(",
"<NUM_LIT>",
")",
",",
"IsLeafProc",
"(",
"false",
")",
"{",
"}"
] |
LLVM | WebAssembly | CPP | next_suggestion | Virtual ISA | 628,665 | [
"OutStreamer",
"->",
"EmitRawText",
"(",
"OS",
".",
"str",
"(",
")",
")",
";"
] | [
"if",
"(",
"CurrentFnSym",
"->",
"isDefined",
"(",
")",
")",
"report_fatal_error",
"(",
"<STR_LIT>",
"'",
"<STR_LIT>",
"+",
"Twine",
"(",
"CurrentFnSym",
"->",
"getName",
"(",
")",
")",
"+",
"<STR_LIT>",
"' label emitted multiple times to assembly file",
"<STR_LIT>"... |
LLVM | Hexagon | TD | next_suggestion | DSP | 628,666 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Pe4",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Rtt32",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"Rss32",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Rss32",
"{",
"<NUM_LIT>",
"-"... |
LLVM | VE | CPP | stmt_completion | CPU | 628,667 | [
";"
] | [
"if",
"(",
"MI",
".",
"getOpcode",
"(",
")",
"==",
"<STR_LIT>",
"::",
"<STR_LIT>",
"||",
"MI",
".",
"getOpcode",
"(",
")",
"==",
"<STR_LIT>",
"::",
"<STR_LIT>",
"||",
"MI",
".",
"getOpcode",
"(",
")",
"==",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
"{",
"... |
LLVM | Hexagon | TD | stmt_completion | DSP | 628,668 | [
"Rt32",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Rs32",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"bits",
"<",
"<NUM_LIT>",
">"
] |
GCC | arm | CPP | stmt_completion | CPU | 628,669 | [
"_",
"_",
"imm",
")",
";"
] | [
"_",
"_",
"arm_vidupq_n_u16",
"(",
"uint32_t",
"_",
"_",
"a",
",",
"const",
"int",
"_",
"_",
"imm",
")",
"{",
"return",
"_",
"_",
"builtin_mve_vidupq_n_uv8hi",
"(",
"_",
"_",
"a",
","
] |
GCC | sh | MD | stmt_completion | CPU | 628,670 | [
")",
"(",
"match_dup",
"<NUM_LIT>",
")",
")"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
")",
"(",
"ior",
":",
"SI",
"(",
"ashift",
":",
"SI",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"... |
GCC | arm | CPP | next_suggestion | CPU | 628,671 | [
"}"
] | [
"vsliq_n_s8",
"(",
"int8x16_t",
"_",
"_",
"a",
",",
"int8x16_t",
"_",
"_",
"b",
",",
"const",
"int",
"_",
"_",
"c",
")",
"{",
"return",
"(",
"int8x16_t",
")",
"_",
"_",
"builtin_neon_vsli_nv16qi",
"(",
"_",
"_",
"a",
",",
"_",
"_",
"b",
",",
"_",... |
GCC | s390 | MD | stmt_completion | MPU | 628,672 | [
"<STR_LIT>",
")",
"]",
")"
] | [
"(",
"match_operand",
":",
"<",
"tointvec",
">",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
"UNSPEC_VEC_SRAB",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"set_attr",
"<STR_LIT>"
] |
GCC | rs6000 | MD | stmt_completion | CPU | 628,673 | [
"<STR_LIT>",
")"
] | [
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>"
] |
GCC | sh | MD | next_suggestion | CPU | 628,674 | [
"(",
"eq",
"(",
"symbol_ref",
"<STR_LIT>",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
")"
] | [
"[",
"(",
"set",
"(",
"attr",
"<STR_LIT>",
")",
"(",
"cond",
"[",
"(",
"eq",
"(",
"symbol_ref",
"<STR_LIT>",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
")",
"(",
"const_string",
"<STR_LIT>",
")"
] |
GCC | rs6000 | MD | next_suggestion | CPU | 628,675 | [
"(",
"match_operand",
":",
"V4SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"V4SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"smin",
":",
"V4SI",
"(",
"match_operand",
":",
"V4SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
GCC | aarch64 | CPP | next_suggestion | CPU | 628,676 | [
"}"
] | [
"gcc_assert",
"(",
"val_in",
"!=",
"<NUM_LIT>",
")",
";",
"return",
"(",
"(",
"HOST_WIDE_INT_UC",
"(",
"<NUM_LIT>",
")",
"<<",
"highest_bit_set",
")",
"-",
"(",
"HOST_WIDE_INT_1U",
"<<",
"lowest_bit_set",
")",
")",
";"
] |
GCC | s390 | MD | next_suggestion | MPU | 628,677 | [
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"[",
"(",
"set",
"(",
"reg",
"CC_REGNUM",
")",
"(",
"compare",
"(",
"match_operand",
":",
"QI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"QI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>"
] |
LLVM | AVR | TD | stmt_completion | MPU | 628,678 | [
",",
"<STR_LIT>",
">",
";"
] | [
"def",
"FeatureLPM",
":",
"SubtargetFeature",
"<",
"<STR_LIT>",
",",
"<STR_LIT>",
",",
"<STR_LIT>"
] |
GCC | i386 | CPP | next_suggestion | CPU | 628,679 | [
"}"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m128h",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm_mask_fcmul_pch",
"(",
"_",
"_",
"m128h",
"_",
"_",
"A",
... |
GCC | c6x | MD | next_suggestion | VLIW | 628,680 | [
"<STR_LIT>"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"unspec",
":",
"SI",
"[",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
"UNSPEC_BITREV",
")",
")",
"]",
"<STR_LIT>"
] |
LLVM | Hexagon | CPP | stmt_completion | DSP | 628,681 | [
"genMuxInBlock",
"(",
"I",
")",
";"
] | [
"if",
"(",
"skipFunction",
"(",
"MF",
".",
"getFunction",
"(",
")",
")",
")",
"return",
"false",
";",
"HII",
"=",
"MF",
".",
"getSubtarget",
"<",
"HexagonSubtarget",
">",
"(",
")",
".",
"getInstrInfo",
"(",
")",
";",
"HRI",
"=",
"MF",
".",
"getSubtar... |
LLVM | Mips | CPP | stmt_completion | CPU | 628,682 | [
"stackSize",
",",
"returnReg",
")",
";"
] | [
"unsigned",
"stackSize",
"=",
"MF",
"->",
"getFrameInfo",
"(",
")",
".",
"getStackSize",
"(",
")",
";",
"getTargetStreamer",
"(",
")",
".",
"emitFrame",
"(",
"stackReg",
","
] |
LLVM | X86 | CPP | stmt_completion | CPU | 628,683 | [
"(",
"OpSrc",
")",
";"
] | [
"static",
"bool",
"isVectorShiftRight",
"(",
"ShuffleVectorSDNode",
"*",
"SVOp",
",",
"SelectionDAG",
"&",
"DAG",
",",
"bool",
"&",
"isLeft",
",",
"SDValue",
"&",
"ShVal",
",",
"unsigned",
"&",
"ShAmt",
")",
"{",
"unsigned",
"NumElems",
"=",
"SVOp",
"->",
... |
LLVM | PowerPC | CPP | stmt_completion | CPU | 628,684 | [
",",
"PPC",
"::",
"F7",
",",
"PPC",
"::",
"F8",
"}",
";"
] | [
"break",
";",
"case",
"MVT",
"::",
"v4f32",
":",
"RC",
"=",
"Subtarget",
".",
"hasQPX",
"(",
")",
"?",
"&",
"PPC",
"::",
"QSRCRegClass",
":",
"&",
"PPC",
"::",
"VRRCRegClass",
";",
"break",
";",
"case",
"MVT",
"::",
"v2f64",
":",
"case",
"MVT",
"::... |
LLVM | Hexagon | TD | next_suggestion | DSP | 628,685 | [
"let",
"opNewValue",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"hasNewVal... |
LLVM | BPF | CPP | stmt_completion | Virtual ISA | 628,686 | [
">",
"<NUM_LIT>",
")",
"{"
] | [
"uint64_t",
"d",
";",
"}",
"new",
"_",
"val",
";",
"bool",
"to_replace",
"=",
"false",
";",
"SDLoc",
"DL",
"(",
"Node",
")",
";",
"const",
"LoadSDNode",
"*",
"LD",
"=",
"cast",
"<",
"LoadSDNode",
">",
"(",
"Node",
")",
";",
"uint64_t",
"size",
"=",... |
LLVM | Hexagon | TD | next_suggestion | DSP | 628,687 | [
"let",
"cofMax1",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicated",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicatedFalse",
"=",
"<NUM_LIT>",
";",
"... |
LLVM | Hexagon | CPP | next_suggestion | DSP | 628,688 | [
"Error",
"=",
"SHUFFLE_ERROR_SLOTS",
";"
] | [
"}",
"ISJ",
"->",
"Core",
".",
"setUnits",
"(",
"ISJ",
"->",
"Core",
".",
"getUnits",
"(",
")",
"&",
"slotJump",
")",
";",
"slotJump",
">>=",
"<NUM_LIT>",
";",
"}",
"if",
"(",
"HexagonMCInstrInfo",
"::",
"getDesc",
"(",
"MCII",
",",
"*",
"ID",
")",
... |
LLVM | X86 | CPP | next_suggestion | CPU | 628,689 | [
"bool",
"isX32",
"=",
"T",
".",
"getEnvironment",
"(",
")",
"==",
"Triple",
"::",
"GNUX32",
";"
] | [
"X86ELFMCAsmInfo",
"::",
"X86ELFMCAsmInfo",
"(",
"const",
"Triple",
"&",
"T",
")",
"{",
"bool",
"is64Bit",
"=",
"T",
".",
"getArch",
"(",
")",
"==",
"Triple",
"::",
"x86_64",
";"
] |
LLVM | AArch64 | TD | stmt_completion | CPU | 628,690 | [
",",
"ZPR32",
",",
"simm8",
">",
";"
] | [
"def",
"_S",
":",
"sve_int_arith_imm",
"<",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"asm"
] |
LLVM | X86 | CPP | next_suggestion | CPU | 628,691 | [
"}"
] | [
"case",
"CallingConv",
"::",
"X86_64_SysV",
":",
"case",
"CallingConv",
"::",
"X86_ThisCall",
":",
"case",
"CallingConv",
"::",
"X86_StdCall",
":",
"case",
"CallingConv",
"::",
"X86_VectorCall",
":",
"case",
"CallingConv",
"::",
"X86_FastCall",
":",
"case",
"Calli... |
LLVM | X86 | TD | next_suggestion | CPU | 628,692 | [
"}"
] | [
"let",
"Latency",
"=",
"<NUM_LIT>",
";",
"let",
"NumMicroOps",
"=",
"<NUM_LIT>",
";",
"let",
"ResourceCycles",
"=",
"[",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
"]",
";"
] |
LLVM | ARM | CPP | code_generation | CPU | 628,693 | [
"virtual",
"MachineInstr",
"*",
"foldMemoryOperandImpl",
"(",
"MachineFunction",
"&",
"MF",
",",
"MachineInstr",
"*",
"MI",
",",
"const",
"SmallVectorImpl",
"<",
"unsigned",
">",
"&",
"Ops",
",",
"MachineInstr",
"*",
"LoadMI",
")",
"const",
"{",
"return",
"<NU... | [
"foldMemoryOperand",
"-",
"Same",
"as",
"the",
"previous",
"version",
"except",
"it",
"allows",
"folding",
"of",
"any",
"load",
"and",
"store",
"from",
"/",
"to",
"any",
"address",
",",
"not",
"just",
"from",
"a",
"specific",
"stack",
"slot",
"."
] |
LLVM | Mips | TD | stmt_completion | CPU | 628,694 | [
",",
"<STR_LIT>",
")",
";"
] | [
"dag",
"OutOperandList",
"=",
"(",
"outs",
"ROWD",
":",
"$",
"wd",
")",
";",
"dag",
"InOperandList",
"=",
"(",
"ins",
"ROWS",
":",
"$",
"ws",
",",
"uimm6",
":",
"$",
"m",
")",
";",
"string",
"AsmString",
"=",
"!",
"strconcat",
"(",
"instr_asm"
] |
LLVM | X86 | CPP | program_repair | CPU | 628,695 | [
"<FIXS>",
"emitByte",
"(",
"modRMByte",
"(",
"<NUM_LIT>",
",",
"RegOpcodeField",
",",
"BaseRegNo",
")",
",",
"OS",
")",
";",
"<FIXE>"
] | [
"if",
"(",
"BaseRegNo",
"!=",
"N86",
"::",
"EBP",
")",
"{",
"if",
"(",
"Disp",
".",
"isImm",
"(",
")",
"&&",
"Disp",
".",
"getImm",
"(",
")",
"==",
"<NUM_LIT>",
")",
"{",
"<BUGS>",
"emitByte",
"(",
"modRMByte",
"(",
"<NUM_LIT>",
",",
"RegOpcodeField"... |
GCC | alpha | MD | stmt_completion | MPU | 628,696 | [
"<STR_LIT>",
")",
")"
] | [
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>"
] |
GCC | i386 | MD | program_repair | CPU | 628,697 | [
"<FIXS>",
"return",
"<STR_LIT>",
"<FIXE>",
"<FIXS>",
"<STR_LIT>",
"<FIXE>"
] | [
"return",
"output_387_reg_move",
"(",
"insn",
",",
"operands",
")",
"case",
"<NUM_LIT>",
":",
"<BUGS>",
"return",
"<STR_LIT>",
"<BUGE>",
"default",
":",
"gcc_unreachable",
"(",
")",
"}",
"}",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"set_attr"... |
LLVM | Hexagon | TD | next_suggestion | DSP | 628,698 | [
"let",
"isCompare",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"CextOpcode",
"=",
"<STR_LIT>",
";",
"let",
"InputType",
"=",
"<STR_LIT>",
";"
] |
LLVM | AMDGPU | CPP | code_generation | GPU | 628,699 | [
"static",
"bool",
"isConstant",
"(",
"const",
"MachineOperand",
"&",
"MO",
",",
"int64_t",
"&",
"C",
")",
"{",
"const",
"MachineFunction",
"*",
"MF",
"=",
"MO",
".",
"getParent",
"(",
")",
"->",
"getParent",
"(",
")",
"->",
"getParent",
"(",
")",
";",
... | [
"Returns",
"true",
"if",
"we",
"know",
"the",
"value",
"of",
"all",
"bits",
"."
] |
Subsets and Splits
No community queries yet
The top public SQL queries from the community will appear here once available.