Compiler_Type stringclasses 2
values | Target stringclasses 176
values | Programming Language stringclasses 3
values | Task stringclasses 4
values | Target_Type stringclasses 7
values | Idx int64 0 636k | Ground_Truth listlengths 0 2.32k | Input listlengths 1 1.02k |
|---|---|---|---|---|---|---|---|
GCC | i386 | MD | next_suggestion | CPU | 628,800 | [
"return",
"output_387_reg_move",
"(",
"insn",
",",
"operands",
")"
] | [
"(",
"float_extend",
":",
"DF",
"(",
"match_operand",
":",
"SF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
"<STR_LIT>",
"{",
"switch",
"(",
"which_alternative",
")",
"{",
"case",
"<NUM_LIT>",
":",
"case",
"<NUM_LIT>",
":"
] |
LLVM | AMDGPU | CPP | program_repair | GPU | 628,801 | [
"<FIXS>",
":",
"AMDGPUPassConfig",
"(",
"TM",
",",
"PM",
")",
"{",
"}",
"<FIXE>"
] | [
"class",
"R600PassConfig",
"final",
":",
"public",
"AMDGPUPassConfig",
"{",
"public",
":",
"R600PassConfig",
"(",
"TargetMachine",
"*",
"TM",
",",
"PassManagerBase",
"&",
"PM",
")",
"<BUGS>",
":",
"AMDGPUPassConfig",
"(",
"TM",
",",
"PM",
")",
"{",
"}",
"<BU... |
LLVM | WebAssembly | CPP | stmt_completion | Virtual ISA | 628,802 | [
"addReg",
"(",
"BitmaskReg",
")",
";"
] | [
"if",
"(",
"!",
"needsSP",
"(",
"MF",
")",
")",
"return",
";",
"uint64_t",
"StackSize",
"=",
"MFI",
".",
"getStackSize",
"(",
")",
";",
"auto",
"&",
"ST",
"=",
"MF",
".",
"getSubtarget",
"<",
"WebAssemblySubtarget",
">",
"(",
")",
";",
"const",
"auto... |
LLVM | AArch64 | TD | stmt_completion | CPU | 628,803 | [
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"sz",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
... |
LLVM | X86 | CPP | next_suggestion | CPU | 628,804 | [
"case",
"ISD",
"::",
"OR",
":",
"FPOpcode",
"=",
"<STR_LIT>",
"::",
"<STR_LIT>",
";",
"break",
";"
] | [
"static",
"SDValue",
"combineBitcast",
"(",
"SDNode",
"*",
"N",
",",
"SelectionDAG",
"&",
"DAG",
",",
"const",
"X86Subtarget",
"&",
"Subtarget",
")",
"{",
"SDValue",
"N0",
"=",
"N",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
";",
"EVT",
"VT",
"=",
"N",
... |
LLVM | AArch64 | TD | stmt_completion | CPU | 628,805 | [
"}",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>"
] |
GCC | csky | MD | stmt_completion | CPU | 628,806 | [
")"
] | [
"(",
"define_constraint",
"<STR_LIT>",
"<STR_LIT>",
"(",
"and",
"(",
"match_code",
"<STR_LIT>",
")",
"(",
"match_test",
"<STR_LIT>",
")",
")"
] |
LLVM | AArch64 | TD | next_suggestion | CPU | 628,807 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"MRm",
";"
] | [
"def",
"SQDMULHssv_2S",
":",
"NeonI_ScalarXIndexedElemArith",
"<",
"<STR_LIT>",
",",
"<NUM_LIT>",
",",
"<STR_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"FPR32",
",",
"FPR32",
",",
"VPR64",
",",
"neon_uimm1_bare",
">",
"{",
"let",
"Inst",
... |
GCC | avr | CPP | next_suggestion | MPU | 628,808 | [
"}"
] | [
"static",
"inline",
"unsigned",
"int",
"avr_ret_register",
"(",
"void",
")",
"{",
"return",
"<NUM_LIT>",
";"
] |
GCC | i386 | CPP | stmt_completion | CPU | 628,809 | [
"U",
",",
"_",
"MM_FROUND_CUR_DIRECTION",
")",
";"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"mmask8",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm512_mask_cmpneq_pd_mask",
"(",
"_",
"_",
"mmask8",
"_",
"_... |
LLVM | ARM | CPP | next_suggestion | CPU | 628,810 | [
"MI",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"setReg",
"(",
"ARM",
"::",
"CPSR",
")",
";"
] | [
"}",
"if",
"(",
"!",
"MI",
")",
"return",
"false",
";",
"}",
"}",
"if",
"(",
"MI",
"->",
"getParent",
"(",
")",
"!=",
"CmpInstr",
"->",
"getParent",
"(",
")",
")",
"return",
"false",
";",
"MachineBasicBlock",
"::",
"const_iterator",
"I",
"=",
"CmpIns... |
GCC | s390 | CPP | stmt_completion | MPU | 628,811 | [
")",
";"
] | [
"if",
"(",
"insn",
"==",
"NULL_RTX",
")",
"return",
"false",
";",
"return",
"s390_is_fxd",
"(",
"insn",
")",
"||",
"s390_is_fpd",
"(",
"insn"
] |
LLVM | BPF | CPP | stmt_completion | Virtual ISA | 628,812 | [
"const",
"override",
"{"
] | [
"EVT",
"getOptimalMemOpType",
"(",
"const",
"MemOp",
"&",
"Op",
",",
"const",
"AttributeList",
"&",
"FuncAttributes",
")"
] |
LLVM | AArch64 | TD | stmt_completion | CPU | 628,813 | [
"=",
"Imm1_64Operand",
";"
] | [
"def",
"tvecshiftR64",
":",
"Operand",
"<",
"i32",
">",
",",
"TImmLeaf",
"<",
"i32",
",",
"[",
"{",
"return",
"(",
"(",
"(",
"uint32_t",
")",
"Imm",
")",
">",
"<NUM_LIT>",
")",
"&",
"&",
"(",
"(",
"(",
"uint32_t",
")",
"Imm",
")",
"<",
"<NUM_LIT>... |
LLVM | ARM | TD | next_suggestion | CPU | 628,814 | [
"bits",
"<",
"<NUM_LIT>",
">",
"Rd",
";"
] | [
"class",
"AAI",
"<",
"bits",
"<",
"<NUM_LIT>",
">",
"op27_20",
",",
"bits",
"<",
"<NUM_LIT>",
">",
"op11_4",
",",
"string",
"opc",
",",
"list",
"<",
"dag",
">",
"pattern",
"=",
"[",
"]",
",",
"dag",
"iops",
"=",
"(",
"ins",
"GPRnopc",
":",
"$",
"... |
LLVM | PowerPC | CPP | code_generation | CPU | 628,815 | [
"void",
"PPCRegisterInfo",
"::",
"lowerDynamicAlloc",
"(",
"MachineBasicBlock",
"::",
"iterator",
"II",
")",
"const",
"{",
"MachineInstr",
"&",
"MI",
"=",
"*",
"II",
";",
"MachineBasicBlock",
"&",
"MBB",
"=",
"*",
"MI",
".",
"getParent",
"(",
")",
";",
"Ma... | [
"lowerDynamicAlloc",
"-",
"Generate",
"the",
"code",
"for",
"allocating",
"an",
"object",
"in",
"the",
"current",
"frame",
"."
] |
LLVM | SystemZ | CPP | code_generation | CPU | 628,816 | [
"bool",
"SystemZFrameLowering",
"::",
"spillCalleeSavedRegisters",
"(",
"MachineBasicBlock",
"&",
"MBB",
",",
"MachineBasicBlock",
"::",
"iterator",
"MBBI",
",",
"const",
"std",
"::",
"vector",
"<",
"CalleeSavedInfo",
">",
"&",
"CSI",
",",
"const",
"TargetRegisterIn... | [
"spillCalleeSavedRegisters",
"-",
"Issues",
"instruction",
"(",
"s",
")",
"to",
"spill",
"all",
"callee",
"saved",
"registers",
"and",
"returns",
"true",
"if",
"it",
"is",
"n't",
"possible",
"/",
"profitable",
"to",
"do",
"so",
"by",
"issuing",
"a",
"series"... |
GCC | rx | CPP | stmt_completion | CPU | 628,817 | [
"record_type",
")",
";"
] | [
"static",
"bool",
"rx_is_ms_bitfield_layout",
"(",
"const_tree",
"record_type",
"ATTRIBUTE_UNUSED",
")",
"{",
"return",
"!",
"TYPE_PACKED",
"("
] |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 628,818 | [
"(",
")",
";"
] | [
"auto",
"SlotIdx",
"=",
"LIS",
"->",
"getInstructionIndex",
"(",
"*",
"MI",
")",
".",
"getRegSlot",
"(",
")",
";",
"RegOpers",
".",
"adjustLaneLiveness",
"(",
"*",
"LIS",
",",
"MRI",
",",
"SlotIdx",
",",
"MI",
")",
";",
"}",
"Top",
"=",
"std",
"::",
... |
GCC | i386 | MD | next_suggestion | CPU | 628,819 | [
"<STR_LIT>",
")"
] | [
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")"
] |
LLVM | Hexagon | TD | stmt_completion | DSP | 628,820 | [
"=",
"Rt32",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";"
] | [
"class",
"Enc_1cf4ca",
":",
"OpcodeHexagon",
"{",
"bits",
"<",
"<NUM_LIT>",
">",
"Ii",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Ii",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>"... |
GCC | rs6000 | MD | stmt_completion | CPU | 628,821 | [
")",
"]"
] | [
"(",
"unspec",
":",
"P",
"[",
"(",
"match_operand",
":",
"P",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>"
] |
GCC | i386 | MD | stmt_completion | CPU | 628,822 | [
"(",
"SI",
"<STR_LIT>",
")",
"(",
"DI",
"<STR_LIT>",
")",
"]",
")"
] | [
"(",
"define_mode_attr",
"kmov_isa",
"[",
"(",
"QI",
"<STR_LIT>",
")",
"(",
"HI",
"<STR_LIT>",
")"
] |
GCC | i386 | MD | stmt_completion | CPU | 628,823 | [
"operands",
"[",
"<NUM_LIT>",
"]",
")"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
")",
"(",
"vec_select",
":",
"DI",
"(",
"match_operand",
":",
"V2DI",
"<NUM_LIT>",
"<STR_LIT>",
")",
"(",
"parallel",
"[",
"(",
"const_int",
"<NUM_LIT>",
")",
"]",
")",
")",
")",... |
LLVM | X86 | CPP | stmt_completion | CPU | 628,824 | [
"true",
";"
] | [
"DCI",
".",
"AddToWorklist",
"(",
"Res",
".",
"getNode",
"(",
")",
")",
";",
"Res",
"=",
"DAG",
".",
"getNode",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
",",
"DL",
",",
"ShuffleVT",
",",
"Res",
",",
"Zero",
",",
"DAG",
".",
"getConstant",
"(",
"BlendMask... |
GCC | microblaze | MD | stmt_completion | MPU | 628,825 | [
")"
] | [
"<STR_LIT>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]"
] |
GCC | nds32 | MD | stmt_completion | CPU | 628,826 | [
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"us_plus",
":",
"DI",
"(",
"match_operand",
":",
"DI"
] |
LLVM | X86 | CPP | program_repair | CPU | 628,827 | [
"<FIXS>",
"void",
"EmitOpcodePrefix",
"(",
"uint64_t",
"TSFlags",
",",
"unsigned",
"&",
"CurByte",
",",
"int",
"MemOperand",
",",
"<FIXE>"
] | [
"const",
"MCInst",
"&",
"MI",
",",
"const",
"TargetInstrDesc",
"&",
"Desc",
",",
"raw_ostream",
"&",
"OS",
")",
"const",
";",
"<BUGS>",
"void",
"EmitOpcodePrefix",
"(",
"uint64_t",
"TSFlags",
",",
"unsigned",
"&",
"CurByte",
",",
"<BUGE>",
"const",
"MCInst",... |
LLVM | AArch64 | CPP | next_suggestion | CPU | 628,828 | [
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":"
] | [
"if",
"(",
"regJustKilledBefore",
"(",
"LIs",
",",
"r",
",",
"MI",
")",
")",
"{",
"LLVM_DEBUG",
"(",
"dbgs",
"(",
")",
"<<",
"<STR_LIT>",
"Killing chain ",
"<STR_LIT>",
"<<",
"printReg",
"(",
"r",
",",
"TRI",
")",
"<<",
"<STR_LIT>",
" at ",
"<STR_LIT>",
... |
GCC | i386 | CPP | stmt_completion | CPU | 628,829 | [
",",
"_",
"MM_FROUND_CUR_DIRECTION",
")",
";"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m512i",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm512_mask_cvttps_epu64",
"(",
"_",
"_",
"m512i",
"_",
"_",
... |
GCC | rs6000 | CPP | next_suggestion | CPU | 628,830 | [
"emit_insn",
"(",
"gen_rtx_PARALLEL",
"(",
"VOIDmode",
",",
"gen_rtvec",
"(",
"<NUM_LIT>",
",",
"ccset",
",",
"set",
")",
")",
")",
";"
] | [
"emit_move_insn",
"(",
"dst",
",",
"src",
")",
";",
"emit_move_insn",
"(",
"ccreg",
",",
"gen_rtx_COMPARE",
"(",
"CCmode",
",",
"dst",
",",
"const0_rtx",
")",
")",
";",
"return",
";",
"}",
"rtx",
"ccset",
"=",
"gen_rtx_SET",
"(",
"ccreg",
",",
"gen_rtx_C... |
LLVM | Mips | TD | stmt_completion | CPU | 628,831 | [
"vsetult_v16i8",
",",
"MSA128BOpnd",
">",
";"
] | [
"class",
"CLT_U_B_DESC",
":",
"MSA_3R_DESC_BASE",
"<",
"<STR_LIT>",
","
] |
LLVM | XCore | CPP | code_generation | MPU | 628,832 | [
"const",
"uint16_t",
"*",
"XCoreRegisterInfo",
"::",
"getCalleeSavedRegs",
"(",
"const",
"MachineFunction",
"*",
"MF",
")",
"const",
"{",
"static",
"const",
"uint16_t",
"CalleeSavedRegs",
"[",
"]",
"=",
"{",
"<STR_LIT>",
"::",
"<STR_LIT>",
",",
"<STR_LIT>",
"::"... | [
"Code",
"Generation",
"virtual",
"methods",
"..."
] |
LLVM | TPC | CPP | next_suggestion | Virtual ISA | 628,833 | [
"}"
] | [
"raw_string_ostream",
"os",
"(",
"str",
")",
";",
"node",
"->",
"printAsOperand",
"(",
"os",
",",
"false",
")",
";",
"return",
"os",
".",
"str",
"(",
")",
";"
] |
LLVM | Sparc | CPP | next_suggestion | CPU | 628,834 | [
"}"
] | [
"if",
"(",
"Reg",
"==",
"<NUM_LIT>",
")",
"continue",
";",
"if",
"(",
"MO",
".",
"isDef",
"(",
")",
")",
"RegDefs",
".",
"insert",
"(",
"Reg",
")",
";",
"if",
"(",
"MO",
".",
"isUse",
"(",
")",
")",
"{",
"if",
"(",
"MO",
".",
"isImplicit",
"(... |
LLVM | Mips | TD | stmt_completion | CPU | 628,835 | [
"<STR_LIT>",
";"
] | [
"string",
"AsmString",
"=",
"!",
"strconcat",
"(",
"instr_asm",
",",
"<STR_LIT>",
")",
";",
"list",
"<",
"dag",
">",
"Pattern",
"=",
"[",
"(",
"set",
"ROWD",
":",
"$",
"wd",
",",
"(",
"MipsVSHF",
"ROWD",
":",
"$",
"wd_in",
",",
"ROWS",
":",
"$",
... |
LLVM | X86 | CPP | stmt_completion | CPU | 628,836 | [
"getInstrInfo",
"(",
")",
";"
] | [
"bool",
"FixupBWInstPass",
"::",
"runOnMachineFunction",
"(",
"MachineFunction",
"&",
"MF",
")",
"{",
"if",
"(",
"!",
"FixupBWInsts",
"||",
"skipFunction",
"(",
"MF",
".",
"getFunction",
"(",
")",
")",
")",
"return",
"false",
";",
"this",
"->",
"MF",
"=",
... |
GCC | pdp11 | CPP | stmt_completion | MPU | 628,837 | [
")",
";"
] | [
"void",
"pdp11_output_def",
"(",
"FILE",
"*",
"file",
",",
"const",
"char",
"*",
"label1",
",",
"const",
"char",
"*",
"label2",
")",
"{",
"if",
"(",
"TARGET_DEC_ASM",
")",
"{",
"assemble_name",
"(",
"file",
",",
"label1",
")",
";",
"putc",
"(",
"'",
... |
LLVM | X86 | TD | program_repair | CPU | 628,838 | [
"<FIXS>",
"<FIXE>",
"<FIXS>",
"<FIXE>",
"<FIXS>",
"def",
"RCR64ri",
":",
"RIi8",
"<NUM_LIT>",
",",
"MRM3r",
",",
"(",
"outs",
"GR64",
":",
"$",
"dst",
")",
",",
"(",
"ins",
"GR64",
":",
"$",
"src",
",",
"i8imm",
":",
"$",
"cnt",
")",
",",
"<STR_LIT... | [
"let",
"isTwoAddress",
"=",
"<NUM_LIT>",
"in",
"{",
"def",
"RCL64r1",
":",
"RI",
"<NUM_LIT>",
",",
"MRM2r",
",",
"(",
"outs",
"GR64",
":",
"$",
"dst",
")",
",",
"(",
"ins",
"GR64",
":",
"$",
"src",
")",
",",
"<STR_LIT>",
",",
"[",
"]",
">",
";",
... |
GCC | s390 | CPP | next_suggestion | MPU | 628,839 | [
"break",
";"
] | [
"flags",
"|=",
"_",
"_",
"VSTRING_FLAG_ZS",
";",
"break",
";",
"default",
":",
"break",
";",
"}",
"switch",
"(",
"ob_fcode",
")",
"{",
"case",
"S390_OVERLOADED_BUILTIN_s390_vec_find_any_eq_idx_cc",
":",
"case",
"S390_OVERLOADED_BUILTIN_s390_vec_find_any_ne_idx_cc",
":",... |
GCC | m68k | MD | stmt_completion | MPU | 628,840 | [
")",
"]",
")"
] | [
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"<NUM_LIT>",
")",
"(",
"match_dup",
"<NUM_LIT>",
")",
")",
")",
"]",
"<STR_LIT>",
"{",
"CC_STATUS_INIT",
"return",
"<STR_LIT>",
"}",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>... |
LLVM | X86 | CPP | next_suggestion | CPU | 628,841 | [
"SDLoc",
"DL",
"(",
"N",
")",
";"
] | [
"if",
"(",
"!",
"ExtElt",
".",
"hasOneUse",
"(",
")",
"||",
"ExtElt",
".",
"getOpcode",
"(",
")",
"!=",
"ISD",
"::",
"EXTRACT_VECTOR_ELT",
"||",
"!",
"isNullConstant",
"(",
"ExtElt",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
")",
")",
"return",
"SDValue"... |
GCC | sh | CPP | next_suggestion | CPU | 628,842 | [
"else",
"emit_insn",
"(",
"gen_ic_invalidate_line",
"(",
"tramp",
")",
")",
";"
] | [
"else",
"{",
"sh_emit_storehi",
"(",
"tramp_mem",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
")",
";",
"sh_emit_storehi",
"(",
"tramp_mem",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
")",
";",
"sh_emit_storesi",
"(",
"tramp_mem",
",",
"<N... |
LLVM | AArch64 | CPP | stmt_completion | CPU | 628,843 | [
"<STR_LIT>",
"Couldn't find non-copy def for register\\n",
"<STR_LIT>",
")",
";"
] | [
"static",
"bool",
"getConstantValueForReg",
"(",
"unsigned",
"Reg",
",",
"MachineRegisterInfo",
"&",
"MRI",
",",
"unsigned",
"&",
"Val",
")",
"{",
"MachineInstr",
"*",
"Def",
"=",
"MRI",
".",
"getVRegDef",
"(",
"Reg",
")",
";",
"if",
"(",
"!",
"Def",
")"... |
LLVM | TPC | TD | next_suggestion | Virtual ISA | 628,844 | [
"let",
"PredPolarity",
"=",
"pred",
"{",
"<NUM_LIT>",
"}",
";"
] | [
"let",
"InOperandList",
"=",
"(",
"ins",
"Rsrc",
":",
"$",
"src",
",",
"SwitchSet",
":",
"$",
"sw",
",",
"Rdst",
":",
"$",
"income",
",",
"Pred",
":",
"$",
"pred",
")",
";",
"let",
"Itinerary",
"=",
"IIC_LoadOp",
";",
"bits",
"<",
"<NUM_LIT>",
">",... |
GCC | avr | CPP | next_suggestion | MPU | 628,845 | [
"if",
"(",
"!",
"FIXED_POINT_TYPE_P",
"(",
"type0",
")",
")",
"{"
] | [
"if",
"(",
"args",
".",
"length",
"(",
")",
"!=",
"<NUM_LIT>",
")",
"{",
"error_at",
"(",
"loc",
",",
"<STR_LIT>",
"%qs expects 1 argument but %d given",
"<STR_LIT>",
",",
"<STR_LIT>",
"absfx",
"<STR_LIT>",
",",
"(",
"int",
")",
"args",
".",
"length",
"(",
... |
LLVM | TPC | TD | stmt_completion | Virtual ISA | 628,846 | [
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"dst",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"src",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"sw",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"pred",
";",
"let",
"Dest",
"=",
"dst",
";",
"let",
"SrcA",
"=",
"src",
";",
"let",
"Sr... |
LLVM | AArch64 | TD | stmt_completion | CPU | 628,847 | [
"Rn",
",",
"sub_32",
")",
",",
"(",
"SUBREG_TO_REG",
"(",
"i64",
"<NUM_LIT>",
")",
",",
"FPR32",
":",
"$",
"Rm",
",",
"sub_32",
")",
")",
",",
"sub_32",
")",
">",
";"
] | [
"def",
":",
"Pat",
"<",
"(",
"v1i32",
"(",
"mul",
"FPR32",
":",
"$",
"Rn",
",",
"FPR32",
":",
"$",
"Rm",
")",
")",
",",
"(",
"EXTRACT_SUBREG",
"(",
"MULvvv_2S",
"(",
"SUBREG_TO_REG",
"(",
"i64",
"<NUM_LIT>",
")",
",",
"FPR32",
":",
"$"
] |
GCC | sh | MD | next_suggestion | CPU | 628,848 | [
"(",
"clobber",
"(",
"reg",
":",
"SI",
"R0_REG",
")",
")",
"]",
")",
"]"
] | [
"(",
"use",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"clobber",
"(",
"reg",
":",
"SI",
"PR_REG",
")",
")",
"(",
"clobber",
"(",
"reg",
":",
"SI",
"R4_REG",
")",
")",
"(",
"clobber",
"(",
"reg",
":",
"SI... |
LLVM | ARM64 | TD | next_suggestion | CPU | 628,849 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Rn",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"Rd",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"Rn",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"scale",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NU... |
GCC | mmix | CPP | code_generation | CPU | 628,850 | [
"unsigned",
"mmix_dbx_register_number",
"(",
"unsigned",
"regno",
")",
"{",
"regno",
"=",
"MMIX_OUTPUT_REGNO",
"(",
"regno",
")",
";",
"return",
"regno",
">=",
"<NUM_LIT>",
"?",
"(",
"regno",
"-",
"<NUM_LIT>",
")",
":",
"(",
"regno",
"+",
"<NUM_LIT>",
")",
... | [
"DBX_REGISTER_NUMBER",
"."
] |
GCC | mips | MD | program_repair | CPU | 628,851 | [
"<FIXS>",
"<STR_LIT>",
"<FIXE>"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"ANYF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"unspec",
":",
"ANYF",
"[",
"(",
"match_operand",
":",
"ANYF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
"UNSPEC_RECIP1",
")",
")",
"]",
"<BUGS>",
"... |
LLVM | Nios2 | CPP | stmt_completion | MPU | 628,852 | [
"const",
"{",
"return",
"RI",
";",
"}"
] | [
"const",
"Nios2RegisterInfo",
"&",
"getRegisterInfo",
"(",
")"
] |
GCC | i386 | CPP | stmt_completion | CPU | 628,853 | [
"_",
"_",
"v8df",
")",
"_",
"_",
"v1",
",",
"_",
"_",
"scale",
")",
";"
] | [
"_",
"_",
"builtin_ia32_scatterdiv8df",
"(",
"_",
"_",
"addr",
",",
"_",
"_",
"mask",
",",
"(",
"_",
"_",
"v8di",
")",
"_",
"_",
"index",
",",
"("
] |
LLVM | ARM | CPP | code_generation | CPU | 628,854 | [
"unsigned",
"ARMBaseInstrInfo",
"::",
"insertBranch",
"(",
"MachineBasicBlock",
"&",
"MBB",
",",
"MachineBasicBlock",
"*",
"TBB",
",",
"MachineBasicBlock",
"*",
"FBB",
",",
"ArrayRef",
"<",
"MachineOperand",
">",
"Cond",
",",
"const",
"DebugLoc",
"&",
"DL",
",",... | [
"Insert",
"branch",
"code",
"into",
"the",
"end",
"of",
"the",
"specified",
"MachineBasicBlock",
"."
] |
LLVM | Hexagon | CPP | stmt_completion | DSP | 628,855 | [
"second",
"<<",
"<STR_LIT>",
"\\n",
"<STR_LIT>",
";"
] | [
"for",
"(",
"const",
"std",
"::",
"pair",
"<",
"unsigned",
",",
"RegisterCell",
">",
"P",
":",
"Map",
")",
"dbgs",
"(",
")",
"<<",
"printReg",
"(",
"P",
".",
"first",
",",
"&",
"ME",
".",
"TRI",
")",
"<<",
"<STR_LIT>",
" -> ",
"<STR_LIT>",
"<<",
... |
LLVM | AArch64 | TD | stmt_completion | CPU | 628,856 | [
"<",
"<STR_LIT>",
",",
"<STR_LIT>",
">",
";"
] | [
"def",
"HasFPARMv8",
":",
"Predicate",
"<",
"<STR_LIT>",
">",
",",
"AssemblerPredicate"
] |
GCC | sparc | MD | stmt_completion | CPU | 628,857 | [
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")"
] | [
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"("
] |
GCC | cris | CPP | next_suggestion | MPU | 628,858 | [
"}"
] | [
"int",
"cris_cfun_uses_pic_table",
"(",
"void",
")",
"{",
"return",
"current_function_uses_pic_offset_table",
";"
] |
LLVM | ARM64 | TD | stmt_completion | CPU | 628,859 | [
"}",
"=",
"opcode",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"Rn",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"Rm",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_... |
LLVM | X86 | CPP | next_suggestion | CPU | 628,860 | [
"}"
] | [
"SDValue",
"SizeNode",
"=",
"DAG",
".",
"getConstant",
"(",
"Flags",
".",
"getByValSize",
"(",
")",
",",
"dl",
",",
"MVT",
"::",
"i32",
")",
";",
"return",
"DAG",
".",
"getMemcpy",
"(",
"Chain",
",",
"dl",
",",
"Dst",
",",
"Src",
",",
"SizeNode",
"... |
LLVM | MBlaze | CPP | program_repair | MPU | 628,861 | [
"<FIXS>",
"switch",
"(",
"RelTy",
")",
"{",
"<FIXE>"
] | [
"bool",
"MBlazeELFWriterInfo",
"::",
"isPCRelativeRel",
"(",
"unsigned",
"RelTy",
")",
"const",
"{",
"<BUGS>",
"switch",
"(",
"RelTy",
")",
"{",
"<BUGE>",
"case",
"R_MICROBLAZE_32_PCREL",
":",
"case",
"R_MICROBLAZE_64_PCREL",
":",
"case",
"R_MICROBLAZE_32_PCREL_LO",
... |
LLVM | X86 | CPP | stmt_completion | CPU | 628,862 | [
")",
";"
] | [
"if",
"(",
"N0",
".",
"getOpcode",
"(",
")",
"==",
"ISD",
"::",
"SRL",
"&&",
"N1",
".",
"getOpcode",
"(",
")",
"==",
"ISD",
"::",
"SHL",
")",
"std",
"::",
"swap",
"(",
"N0",
",",
"N1",
")",
";",
"if",
"(",
"N0",
".",
"getOpcode",
"(",
")",
... |
LLVM | PowerPC | CPP | program_repair | CPU | 628,863 | [
"<FIXS>",
"BuildMI",
"(",
"BB",
",",
"dl",
",",
"TII",
"->",
"get",
"(",
"is64bit",
"?",
"PPC",
"::",
"ADD8",
":",
"PPC",
"::",
"ADD4",
")",
",",
"Ptr1Reg",
")",
"<FIXE>",
"<FIXS>",
"BuildMI",
"(",
"BB",
",",
"dl",
",",
"TII",
"->",
"get",
"(",
... | [
"if",
"(",
"ptrA",
"!=",
"PPC",
"::",
"R0",
")",
"{",
"Ptr1Reg",
"=",
"RegInfo",
".",
"createVirtualRegister",
"(",
"RC",
")",
";",
"<BUGS>",
"BuildMI",
"(",
"BB",
",",
"TII",
"->",
"get",
"(",
"is64bit",
"?",
"PPC",
"::",
"ADD8",
":",
"PPC",
"::",... |
LLVM | ARM64 | TD | next_suggestion | CPU | 628,864 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Rm",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"Rd",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"Rn",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"Rm",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"Q",
";",
"let",
... |
GCC | s390 | MD | next_suggestion | MPU | 628,865 | [
"(",
"unspec",
":",
"DI",
"[",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"]"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
GCC | arm | CPP | stmt_completion | CPU | 628,866 | [
",",
"_",
"_",
"b",
")",
";"
] | [
"_",
"_",
"arm_vmulhq_u16",
"(",
"uint16x8_t",
"_",
"_",
"a",
",",
"uint16x8_t",
"_",
"_",
"b",
")",
"{",
"return",
"_",
"_",
"builtin_mve_vmulhq_uv8hi",
"(",
"_",
"_",
"a"
] |
LLVM | TPC | CPP | next_suggestion | Virtual ISA | 628,867 | [
"}"
] | [
"bool",
"isBoundary",
"(",
"MachineOperand",
"&",
"MO",
")",
"const",
"{",
"if",
"(",
"BoundarySel",
")",
"{",
"if",
"(",
"!",
"MO",
".",
"isImm",
"(",
")",
")",
"return",
"false",
";",
"return",
"MO",
".",
"getImm",
"(",
")",
"==",
"Boundary",
"."... |
LLVM | AArch64 | CPP | stmt_completion | CPU | 628,868 | [
"false",
";"
] | [
"if",
"(",
"!",
"isa",
"<",
"ConstantSDNode",
">",
"(",
"N",
".",
"getNode",
"(",
")",
")",
")",
"return",
"false",
";",
"uint64_t",
"Immed",
"=",
"cast",
"<",
"ConstantSDNode",
">",
"(",
"N",
".",
"getNode",
"(",
")",
")",
"->",
"getZExtValue",
"(... |
LLVM | Mips | CPP | stmt_completion | CPU | 628,869 | [
")",
",",
"MI",
".",
"getNumOperands",
"(",
")",
")",
";"
] | [
"void",
"RegDefsUses",
"::",
"init",
"(",
"const",
"MachineInstr",
"&",
"MI",
")",
"{",
"update",
"(",
"MI",
",",
"<NUM_LIT>",
",",
"MI",
".",
"getDesc",
"(",
")",
".",
"getNumOperands",
"(",
")",
")",
";",
"if",
"(",
"MI",
".",
"isCall",
"(",
")",... |
LLVM | ARM | CPP | program_repair | CPU | 628,870 | [
"<FIXS>",
"if",
"(",
"MI",
".",
"mayLoad",
"(",
")",
"&&",
"hasLoadFromStackSlot",
"(",
"MI",
",",
"Accesses",
")",
"&&",
"Accesses",
".",
"size",
"(",
")",
"==",
"<NUM_LIT>",
")",
"{",
"<FIXE>"
] | [
"unsigned",
"ARMBaseInstrInfo",
"::",
"isLoadFromStackSlotPostFE",
"(",
"const",
"MachineInstr",
"&",
"MI",
",",
"int",
"&",
"FrameIndex",
")",
"const",
"{",
"SmallVector",
"const",
"MachineMemOperand",
"*",
",",
"<NUM_LIT>",
">",
"Accesses",
";",
"<BUGS>",
"if",
... |
LLVM | Hexagon | TD | stmt_completion | DSP | 628,871 | [
"<NUM_LIT>",
";"
] | [
"def",
"F2_conv_uw2sf",
":",
"HInst",
"<",
"(",
"outs",
"IntRegs",
":",
"$",
"Rd32",
")",
",",
"(",
"ins",
"IntRegs",
":",
"$",
"Rs32",
")",
",",
"<STR_LIT>",
",",
"tc_3a867367",
",",
"TypeS_2op",
">",
",",
"Enc_5e2823",
"{",
"let",
"Inst",
"{",
"<NU... |
LLVM | ARM | CPP | next_suggestion | CPU | 628,872 | [
"break",
";"
] | [
"Streamer",
".",
"EmitIntValue",
"(",
"TagHeaderSize",
"+",
"ContentsSize",
",",
"<NUM_LIT>",
")",
";",
"for",
"(",
"unsigned",
"int",
"i",
"=",
"<NUM_LIT>",
";",
"i",
"<",
"Contents",
".",
"size",
"(",
")",
";",
"++",
"i",
")",
"{",
"AttributeItemType",... |
LLVM | AArch64 | CPP | next_suggestion | CPU | 628,873 | [
"return",
"DAG",
".",
"getNode",
"(",
"Opc",
",",
"SDLoc",
"(",
"N",
")",
",",
"N",
"->",
"getValueType",
"(",
"<NUM_LIT>",
")",
",",
"Pg",
",",
"Op1",
",",
"Op2",
")",
";"
] | [
"static",
"SDValue",
"convertMergedOpToPredOp",
"(",
"SDNode",
"*",
"N",
",",
"unsigned",
"Opc",
",",
"SelectionDAG",
"&",
"DAG",
",",
"bool",
"UnpredOp",
"=",
"false",
",",
"bool",
"SwapOperands",
"=",
"false",
")",
"{",
"assert",
"(",
"N",
"->",
"getOpco... |
LLVM | X86 | CPP | next_suggestion | CPU | 628,874 | [
"}"
] | [
"static",
"SDValue",
"Extract256BitVector",
"(",
"SDValue",
"Vec",
",",
"unsigned",
"IdxVal",
",",
"SelectionDAG",
"&",
"DAG",
",",
"SDLoc",
"dl",
")",
"{",
"assert",
"(",
"Vec",
".",
"getValueType",
"(",
")",
".",
"is512BitVector",
"(",
")",
"&&",
"<STR_L... |
GCC | s390 | CPP | stmt_completion | MPU | 628,875 | [
"=",
"<NUM_LIT>",
";"
] | [
"if",
"(",
"n_gpr",
"+",
"cfun",
"->",
"va_list_gpr_size",
">",
"GP_ARG_NUM_REG",
"||",
"n_fpr",
"+",
"cfun",
"->",
"va_list_fpr_size",
">",
"FP_ARG_NUM_REG",
"||",
"TARGET_VX_ABI",
")",
"{",
"if",
"(",
"cfun",
"->",
"machine",
"->",
"split_stack_varargs_pointer... |
GCC | sparc | CPP | stmt_completion | CPU | 628,876 | [
",",
"false",
")",
";"
] | [
"static",
"rtx",
"sparc_function_arg",
"(",
"cumulative_args_t",
"cum",
",",
"const",
"function_arg_info",
"&",
"arg",
")",
"{",
"return",
"sparc_function_arg_1",
"(",
"cum",
",",
"arg"
] |
LLVM | Hexagon | CPP | code_generation | DSP | 628,877 | [
"bool",
"HexagonInstrInfo",
"::",
"isValidOffset",
"(",
"unsigned",
"Opcode",
",",
"int",
"Offset",
",",
"bool",
"Extend",
")",
"const",
"{",
"switch",
"(",
"Opcode",
")",
"{",
"case",
"Hexagon",
"::",
"STriq_pred_V6",
":",
"case",
"Hexagon",
"::",
"STriq_pr... | [
"Test",
"the",
"validity",
"of",
"offset",
"."
] |
LLVM | ARM | TD | next_suggestion | CPU | 628,878 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"P_bit",
";"
] |
LLVM | AArch64 | TD | next_suggestion | CPU | 628,879 | [
"}"
] | [
"def",
"Wrrr",
":",
"BaseMulAccum",
"<",
"isSub",
",",
"<NUM_LIT>",
",",
"GPR32",
",",
"GPR32",
",",
"asm",
",",
"[",
"]",
">",
",",
"Sched",
"<",
"[",
"WriteIM32",
",",
"ReadIM",
",",
"ReadIM",
",",
"ReadIMA",
"]",
">",
"{",
"let",
"Inst",
"{",
... |
LLVM | Hexagon | CPP | stmt_completion | DSP | 628,880 | [
")",
";"
] | [
"auto",
"AlignVectors",
"::",
"getUpwardDeps",
"(",
"Instruction",
"*",
"In",
",",
"Instruction",
"*",
"Base",
")",
"const",
"->",
"DepList",
"{",
"BasicBlock",
"*",
"Parent",
"=",
"Base",
"->",
"getParent",
"(",
")",
";",
"assert",
"(",
"In",
"->",
"get... |
LLVM | WebAssembly | CPP | program_repair | Virtual ISA | 628,881 | [
"<FIXS>",
"auto",
"Signature",
"=",
"signatureFromMVTs",
"(",
"OutContext",
",",
"ResultVTs",
",",
"ParamVTs",
")",
";",
"<FIXE>",
"<FIXS>",
"WasmSym",
"->",
"setSignature",
"(",
"Signature",
")",
";",
"<FIXE>"
] | [
"SmallVector",
"MVT",
",",
"<NUM_LIT>",
">",
"ParamVTs",
";",
"computeSignatureVTs",
"(",
"F",
".",
"getFunctionType",
"(",
")",
",",
"&",
"F",
",",
"F",
",",
"TM",
",",
"ParamVTs",
",",
"ResultVTs",
")",
";",
"<BUGS>",
"auto",
"Signature",
"=",
"signatu... |
LLVM | X86 | CPP | next_suggestion | CPU | 628,882 | [
"}"
] | [
"assert",
"(",
"Reg",
">=",
"X86",
"::",
"FP0",
"&&",
"Reg",
"<=",
"X86",
"::",
"FP6",
"&&",
"<STR_LIT>",
"Expected FP register!",
"<STR_LIT>",
")",
";",
"return",
"Reg",
"-",
"X86",
"::",
"FP0",
";"
] |
LLVM | PowerPC | CPP | next_suggestion | CPU | 628,883 | [
"I",
"=",
"llvm",
"::",
"make_unique",
"<",
"PPCSubtarget",
">",
"(",
"TargetTriple",
",",
"CPU",
",",
"FS",
",",
"*",
"this",
")",
";"
] | [
"Attribute",
"CPUAttr",
"=",
"FnAttrs",
".",
"getAttribute",
"(",
"AttributeSet",
"::",
"FunctionIndex",
",",
"<STR_LIT>",
"target-cpu",
"<STR_LIT>",
")",
";",
"Attribute",
"FSAttr",
"=",
"FnAttrs",
".",
"getAttribute",
"(",
"AttributeSet",
"::",
"FunctionIndex",
... |
LLVM | SystemZ | CPP | next_suggestion | CPU | 628,884 | [
"break",
";"
] | [
"break",
";",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"LoweredMI",
"=",
"MCInstBuilder",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
".",
"addReg",
"(",
"MI",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getReg",
"(",
")",
")",
".",
"addReg",
"(",... |
LLVM | X86 | CPP | next_suggestion | CPU | 628,885 | [
"if",
"(",
"IsNested",
")",
"BuildMI",
"(",
"allocMBB",
",",
"DL",
",",
"TII",
".",
"get",
"(",
"MOVrr",
")",
",",
"RegAX",
")",
".",
"addReg",
"(",
"Reg10",
")",
";"
] | [
"if",
"(",
"STI",
".",
"isTargetLinux",
"(",
")",
")",
"{",
"TlsReg",
"=",
"X86",
"::",
"GS",
";",
"TlsOffset",
"=",
"<NUM_LIT>",
";",
"}",
"else",
"if",
"(",
"STI",
".",
"isTargetDarwin",
"(",
")",
")",
"{",
"TlsReg",
"=",
"X86",
"::",
"GS",
";"... |
LLVM | Mips | TD | stmt_completion | CPU | 628,886 | [
",",
"MSA128HOpnd",
">",
";"
] | [
"class",
"BSETI_H_DESC",
":",
"MSA_BIT_H_DESC_BASE",
"<",
"<STR_LIT>",
",",
"or",
",",
"vsplat_uimm_pow2"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 628,887 | [
"bits",
"<",
"<NUM_LIT>",
">",
"Rt32",
";"
] | [
"class",
"Enc_d44e31",
":",
"OpcodeHexagon",
"{",
"bits",
"<",
"<NUM_LIT>",
">",
"Ii",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Ii",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"Rs32",
";",
"le... |
GCC | rs6000 | MD | stmt_completion | CPU | 628,888 | [
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"and",
"("
] |
LLVM | TriCore | TD | next_suggestion | MPU | 628,889 | [
"}"
] | [
"class",
"SBR",
"<",
"bits",
"<",
"<NUM_LIT>",
">",
"op1",
",",
"dag",
"outs",
",",
"dag",
"ins",
",",
"string",
"asmstr",
",",
"list",
"<",
"dag",
">",
"pattern",
">",
":",
"T16",
"<",
"outs",
",",
"ins",
",",
"asmstr",
",",
"pattern",
">",
"{",... |
GCC | arm | CPP | stmt_completion | CPU | 628,890 | [
")",
"{",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
"}",
")",
";"
] | [
"vzipq_u16",
"(",
"uint16x8_t",
"_",
"_",
"a",
",",
"uint16x8_t",
"_",
"_",
"b",
")",
"{",
"uint16x8x2_t",
"_",
"_",
"rv",
";",
"_",
"_",
"rv",
".",
"val",
"[",
"<NUM_LIT>",
"]",
"=",
"_",
"_",
"builtin_shuffle",
"(",
"_",
"_",
"a",
",",
"_",
"... |
GCC | rs6000 | CPP | program_repair | CPU | 628,891 | [
"<FIXS>",
"<FIXE>",
"<FIXS>",
"debug_rtx_list",
"(",
"get_insns",
"(",
")",
",",
"<NUM_LIT>",
")",
";",
"final",
"(",
"get_insns",
"(",
")",
",",
"file",
",",
"FALSE",
",",
"FALSE",
")",
";",
"<FIXE>"
] | [
"{",
"start_sequence",
"(",
")",
";",
"<BUGS>",
"<BUGE>",
"emit_note",
"(",
"<NUM_LIT>",
",",
"NOTE_INSN_DELETED",
")",
";",
"rs6000_emit_prologue",
"(",
")",
";",
"emit_note",
"(",
"<NUM_LIT>",
",",
"NOTE_INSN_DELETED",
")",
";",
"if",
"(",
"TARGET_DEBUG_STACK"... |
LLVM | X86 | CPP | next_suggestion | CPU | 628,892 | [
"if",
"(",
"Subtarget",
"->",
"hasXMM",
"(",
")",
")",
"getMaxByValAlign",
"(",
"Ty",
",",
"Align",
")",
";"
] | [
"unsigned",
"X86TargetLowering",
"::",
"getByValTypeAlignment",
"(",
"Type",
"*",
"Ty",
")",
"const",
"{",
"if",
"(",
"Subtarget",
"->",
"is64Bit",
"(",
")",
")",
"{",
"unsigned",
"TyAlign",
"=",
"TD",
"->",
"getABITypeAlignment",
"(",
"Ty",
")",
";",
"if"... |
LLVM | AArch64 | CPP | code_generation | CPU | 628,893 | [
"StringRef",
"AArch64MCExpr",
"::",
"getVariantKindName",
"(",
")",
"const",
"{",
"switch",
"(",
"static_cast",
"<",
"uint32_t",
">",
"(",
"getKind",
"(",
")",
")",
")",
"{",
"case",
"VK_CALL",
":",
"return",
"<STR_LIT>",
"<STR_LIT>",
";",
"case",
"VK_LO12",... | [
"Convert",
"the",
"variant",
"kind",
"into",
"an",
"ELF-appropriate",
"modifier",
"(",
"e.g",
"."
] |
LLVM | X86 | TD | program_repair | CPU | 628,894 | [
"<FIXS>",
"defm",
":",
"X86WriteRes",
"WriteFLoad",
",",
"[",
"SBPort23",
"]",
",",
"<NUM_LIT>",
",",
"[",
"<NUM_LIT>",
"]",
",",
"<NUM_LIT>",
">",
";",
"defm",
":",
"X86WriteRes",
"WriteFLoadX",
",",
"[",
"SBPort23",
"]",
",",
"<NUM_LIT>",
",",
"[",
"<N... | [
"defm",
":",
"SBWriteResPair",
"WriteBZHI",
",",
"[",
"SBPort1",
"]",
",",
"<NUM_LIT>",
">",
";",
"<BUGS>",
"defm",
":",
"X86WriteRes",
"WriteFLoad",
",",
"[",
"SBPort23",
"]",
",",
"<NUM_LIT>",
",",
"[",
"<NUM_LIT>",
"]",
",",
"<NUM_LIT>",
">",
";",
"<B... |
LLVM | ARM | CPP | stmt_completion | CPU | 628,895 | [
"<STR_LIT>",
"@ InlineAsm End",
"<STR_LIT>",
";"
] | [
"BaseTAI",
"::",
"CommentString",
"=",
"<STR_LIT>",
"@",
"<STR_LIT>",
";",
"BaseTAI",
"::",
"ConstantPoolSection",
"=",
"<STR_LIT>",
"\\t.text\\n",
"<STR_LIT>",
";",
"BaseTAI",
"::",
"COMMDirectiveTakesAlignment",
"=",
"false",
";",
"BaseTAI",
"::",
"InlineAsmStart",
... |
LLVM | AArch64 | TD | stmt_completion | CPU | 628,896 | [
"ro_Wextend8",
":",
"$",
"extend",
")",
")",
"]",
">",
",",
"Sched",
"<",
"[",
"WriteSTIdx",
",",
"ReadST",
",",
"ReadAdrBase",
"]",
">",
"{"
] | [
"def",
"roW",
":",
"LoadStore8RO",
"<",
"sz",
",",
"V",
",",
"opc",
",",
"asm",
",",
"(",
"outs",
")",
",",
"(",
"ins",
"regtype",
":",
"$",
"Rt",
",",
"GPR64sp",
":",
"$",
"Rn",
",",
"GPR32",
":",
"$",
"Rm",
",",
"ro_Wextend8",
":",
"$",
"ex... |
GCC | h8300 | MD | next_suggestion | MPU | 628,897 | [
"}",
")"
] | [
"return",
"(",
"GET_CODE",
"(",
"op",
")",
"=",
"=",
"CONST_INT",
"&",
"&",
"(",
"INTVAL",
"(",
"op",
")",
"&",
"<NUM_LIT>",
")",
"=",
"=",
"INTVAL",
"(",
"op",
")",
")"
] |
GCC | i386 | CPP | program_repair | CPU | 628,898 | [
"<FIXS>",
"#",
"define",
"PTA_3DNOW",
"(",
"HOST_WIDE_INT_1",
"<<",
"<NUM_LIT>",
")",
"#",
"define",
"PTA_3DNOW_A",
"(",
"HOST_WIDE_INT_1",
"<<",
"<NUM_LIT>",
")",
"<FIXE>",
"<FIXS>",
"#",
"define",
"PTA_AES",
"(",
"HOST_WIDE_INT_1",
"<<",
"<NUM_LIT>",
")",
"<FI... | [
"unsigned",
"int",
"ix86_arch_mask",
";",
"const",
"bool",
"ix86_tune_specified",
"=",
"(",
"opts",
"->",
"x_ix86_tune_string",
"!=",
"NULL",
")",
";",
"<BUGS>",
"#",
"define",
"PTA_3DNOW",
"(",
"HOST_WIDE_INT_1",
"<<",
"<NUM_LIT>",
")",
"#",
"define",
"PTA_3DNO... |
GCC | i386 | CPP | stmt_completion | CPU | 628,899 | [
"_",
"_",
"E",
")",
";"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m128h",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm_maskz_roundscale_round_sh",
"(",
"_",
"_",
"mmask8",
"_",
... |
Subsets and Splits
No community queries yet
The top public SQL queries from the community will appear here once available.