Compiler_Type stringclasses 2
values | Target stringclasses 176
values | Programming Language stringclasses 3
values | Task stringclasses 4
values | Target_Type stringclasses 7
values | Idx int64 0 636k | Ground_Truth listlengths 0 2.32k | Input listlengths 1 1.02k |
|---|---|---|---|---|---|---|---|
GCC | alpha | CPP | program_repair | MPU | 631,400 | [
"<FIXS>",
"gcc_assert",
"(",
"get_attr_trap",
"(",
"i",
")",
"!=",
"TRAP_YES",
"||",
"(",
"!",
"(",
"sum",
".",
"defd",
".",
"i",
"&",
"sum",
".",
"used",
".",
"i",
")",
"&&",
"!",
"(",
"sum",
".",
"defd",
".",
"fp",
"&",
"sum",
".",
"used",
... | [
"||",
"(",
"sum",
".",
"defd",
".",
"mem",
"&",
"shadow",
".",
"used",
".",
"mem",
")",
")",
"{",
"<BUGS>",
"if",
"(",
"get_attr_trap",
"(",
"i",
")",
"==",
"TRAP_YES",
"&&",
"(",
"(",
"sum",
".",
"defd",
".",
"i",
"&",
"sum",
".",
"used",
".... |
LLVM | R600 | CPP | next_suggestion | GPU | 631,401 | [
"}"
] | [
"assert",
"(",
"isCFAlu",
"(",
"MI",
")",
")",
";",
"return",
"MI",
"->",
"getOperand",
"(",
"TII",
"->",
"getOperandIdx",
"(",
"MI",
"->",
"getOpcode",
"(",
")",
",",
"AMDGPU",
"::",
"OpName",
"::",
"Enabled",
")",
")",
".",
"getImm",
"(",
")",
";... |
LLVM | WebAssembly | CPP | next_suggestion | Virtual ISA | 631,402 | [
"MI",
"->",
"eraseFromParent",
"(",
")",
";"
] | [
"if",
"(",
"!",
"MBB",
".",
"isEHPad",
"(",
")",
")",
"continue",
";",
"MachineBasicBlock",
"*",
"TBB",
"=",
"nullptr",
",",
"*",
"FBB",
"=",
"nullptr",
";",
"SmallVector",
"<",
"MachineOperand",
",",
"<NUM_LIT>",
">",
"Cond",
";",
"MachineBasicBlock",
"... |
LLVM | AMDGPU | TD | stmt_completion | GPU | 631,403 | [
")",
")",
")",
">",
";"
] | [
"def",
":",
"GCNPat",
"<",
"(",
"AMDGPUurecip",
"i32",
":",
"$",
"src0",
")",
",",
"(",
"V_CVT_U32_F32_e32",
"(",
"V_MUL_F32_e32",
"(",
"i32",
"CONST",
".",
"FP_UINT_MAX_PLUS_1",
")",
",",
"(",
"V_RCP_IFLAG_F32_e32",
"(",
"V_CVT_F32_U32_e32",
"$",
"src0",
")... |
GCC | mips | MD | program_repair | CPU | 631,404 | [
"<FIXS>",
"<STR_LIT>",
"<FIXE>"
] | [
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"(",
"clobber",
"(",
"reg",
":",
"SI",
"<NUM_LIT>",
")",
")",
"]",
"<STR_LIT>",
"<BUGS>",
"<STR_LIT>",
"<BUGE>",
"<STR_LIT>",
"[",
"(",
"const_int",
"<NUM_LIT>",
")",
"]",
"{"
] |
GCC | msp430 | MD | next_suggestion | MPU | 631,405 | [
"<STR_LIT>"
] | [
"(",
"ashiftrt",
":",
"HI",
"(",
"match_operand",
":",
"HI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
")",
")",
"]"
] |
LLVM | ARM | CPP | stmt_completion | CPU | 631,406 | [
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
")",
";"
] | [
"}",
"else",
"if",
"(",
"IsThumb1",
")",
"{",
"BuildMI",
"(",
"*",
"BB",
",",
"Pos",
",",
"dl",
",",
"TII",
"->",
"get",
"(",
"StOpc",
")",
")",
".",
"addReg",
"(",
"Data",
")",
".",
"addReg",
"(",
"AddrIn",
")",
".",
"addImm",
"(",
"<NUM_LIT>"... |
GCC | v850 | MD | stmt_completion | MPU | 631,407 | [
")",
")"
] | [
"(",
"define_attr",
"<STR_LIT>",
"<STR_LIT>",
"(",
"const_string",
"<STR_LIT>"
] |
GCC | arm | MD | next_suggestion | CPU | 631,408 | [
")"
] | [
"<STR_LIT>",
"{",
"switch",
"(",
"which_alternative",
")",
"{",
"case",
"<NUM_LIT>",
":",
"case",
"<NUM_LIT>",
":",
"return",
"<STR_LIT>",
"case",
"<NUM_LIT>",
":",
"if",
"(",
"GET_MODE_CLASS",
"(",
"GET_MODE",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
")",
")... |
LLVM | X86 | CPP | stmt_completion | CPU | 631,409 | [
",",
"Y",
")",
";"
] | [
"if",
"(",
"!",
"OpVT",
".",
"isScalarInteger",
"(",
")",
"||",
"OpSize",
"<",
"<NUM_LIT>",
"||",
"isNullConstant",
"(",
"Y",
")",
")",
"return",
"SDValue",
"(",
")",
";",
"EVT",
"VT",
"=",
"SetCC",
"->",
"getValueType",
"(",
"<NUM_LIT>",
")",
";",
"... |
GCC | sh | MD | stmt_completion | CPU | 631,410 | [
")",
"]",
")"
] | [
"<STR_LIT>",
"{",
"return",
"<STR_LIT>",
"\t",
"<STR_LIT>",
"<STR_LIT>",
"\t",
"<STR_LIT>",
"<STR_LIT>",
"}",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>"
] |
GCC | i386 | CPP | stmt_completion | CPU | 631,411 | [
"mm_permutex2var_epi32",
"(",
"_",
"_",
"m128i",
"_",
"_",
"A",
",",
"_",
"_",
"m128i",
"_",
"_",
"I",
",",
"_",
"_",
"m128i",
"_",
"_",
"B",
")",
"{"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m128i",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_"
] |
GCC | visium | CPP | code_generation | Virtual ISA | 631,412 | [
"static",
"reg_class_t",
"visium_secondary_reload",
"(",
"bool",
"in_p",
"ATTRIBUTE_UNUSED",
",",
"rtx",
"x",
",",
"reg_class_t",
"rclass",
",",
"machine_mode",
"mode",
"ATTRIBUTE_UNUSED",
",",
"secondary_reload_info",
"*",
"sri",
"ATTRIBUTE_UNUSED",
")",
"{",
"int",
... | [
"Return",
"the",
"register",
"class",
"required",
"for",
"an",
"intermediate",
"register",
"used",
"to",
"copy",
"a",
"register",
"of",
"RCLASS",
"from/to",
"X",
".",
"If",
"no",
"such",
"intermediate",
"register",
"is",
"required",
",",
"return",
"NO_REGS",
... |
LLVM | Hexagon | TD | stmt_completion | DSP | 631,413 | [
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
">",
";"
] | [
"def",
"M2_vcmpy_s0_sat_i",
":",
"T_M2_vmpy",
"<",
"<STR_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
","
] |
LLVM | X86 | TD | stmt_completion | CPU | 631,414 | [
",",
"Sched",
"<",
"[",
"WriteVecMoveFromGpr",
"]",
">",
";"
] | [
"def",
"MOV64toPQIrr",
":",
"RS2I",
"<",
"<NUM_LIT>",
",",
"MRMSrcReg",
",",
"(",
"outs",
"VR128",
":",
"$",
"dst",
")",
",",
"(",
"ins",
"GR64",
":",
"$",
"src",
")",
",",
"<STR_LIT>",
",",
"[",
"(",
"set",
"VR128",
":",
"$",
"dst",
",",
"(",
... |
LLVM | ARM | CPP | stmt_completion | CPU | 631,415 | [
"(",
")",
";"
] | [
"Inst",
".",
"addOperand",
"(",
"MCOperand",
"::",
"createExpr",
"(",
"getImm",
"(",
")",
")",
")",
";",
"return",
";",
"}",
"const",
"MCConstantExpr",
"*",
"CE",
"=",
"cast",
"<",
"MCConstantExpr",
">",
"(",
"getImm",
"(",
")",
")",
";",
"int",
"Val... |
GCC | cris | MD | stmt_completion | MPU | 631,416 | [
")"
] | [
"(",
"define_predicate",
"<STR_LIT>",
"(",
"match_code",
"<STR_LIT>",
")"
] |
LLVM | AArch64 | TD | stmt_completion | CPU | 631,417 | [
"EncoderMethod",
"=",
"<STR_LIT>",
";"
] | [
"def",
"tvecshiftR16",
":",
"Operand",
"<",
"i32",
">",
",",
"TImmLeaf",
"<",
"i32",
",",
"[",
"{",
"return",
"(",
"(",
"(",
"uint32_t",
")",
"Imm",
")",
">",
"<NUM_LIT>",
")",
"&",
"&",
"(",
"(",
"(",
"uint32_t",
")",
"Imm",
")",
"<",
"<NUM_LIT>... |
LLVM | X86 | CPP | program_repair | CPU | 631,418 | [
"<FIXS>",
"<FIXE>",
"<FIXS>",
"Indirect",
")",
";",
"<FIXE>"
] | [
"if",
"(",
"Opcode",
"==",
"X86",
"::",
"MOV64ri",
")",
"rt",
"=",
"X86",
"::",
"reloc_absolute_dword",
";",
"if",
"(",
"MO1",
".",
"isGlobal",
"(",
")",
")",
"{",
"<BUGS>",
"bool",
"MayNeedFarStub",
"=",
"isa",
"Function",
">",
"(",
"MO1",
".",
"get... |
LLVM | X86 | CPP | program_repair | CPU | 631,419 | [
"<FIXS>",
"<FIXE>",
"<FIXS>",
"if",
"(",
"!",
"Subtarget",
".",
"hasFastDPWSSD",
"(",
")",
")",
"{",
"Patterns",
".",
"push_back",
"(",
"MachineCombinerPattern",
"::",
"DPWSSD",
")",
";",
"return",
"true",
";",
"}",
"break",
";",
"<FIXE>"
] | [
"bool",
"DoRegPressureReduce",
")",
"const",
"{",
"unsigned",
"Opc",
"=",
"Root",
".",
"getOpcode",
"(",
")",
";",
"switch",
"(",
"Opc",
")",
"{",
"<BUGS>",
"default",
":",
"return",
"TargetInstrInfo",
"::",
"getMachineCombinerPatterns",
"(",
"Root",
",",
"P... |
LLVM | Hexagon | TD | next_suggestion | DSP | 631,420 | [
"let",
"Uses",
"=",
"[",
"USR",
"]",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"isFP",
"=",
"<NUM_LIT>",
";"
] |
GCC | csky | MD | stmt_completion | CPU | 631,421 | [
":",
"QI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"[",
"(",
"set",
"(",
"match_operand"
] |
LLVM | PowerPC | CPP | next_suggestion | CPU | 631,422 | [
"else",
"BuildMI",
"(",
"MBB",
",",
"II",
",",
"dl",
",",
"TII",
".",
"get",
"(",
"PPC",
"::",
"ADDI",
")",
",",
"MI",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getReg",
"(",
")",
")",
".",
"addReg",
"(",
"PPC",
"::",
"R1",
")",
".",
"a... | [
"}",
"else",
"if",
"(",
"LP64",
")",
"{",
"if",
"(",
"EnableRegisterScavenging",
")",
"BuildMI",
"(",
"MBB",
",",
"II",
",",
"dl",
",",
"TII",
".",
"get",
"(",
"PPC",
"::",
"LD",
")",
",",
"Reg",
")",
".",
"addImm",
"(",
"<NUM_LIT>",
")",
".",
... |
LLVM | PowerPC | CPP | next_suggestion | CPU | 631,423 | [
"for",
"(",
"const",
"auto",
"&",
"VI",
":",
"I",
".",
"second",
")",
"DEBUG",
"(",
"dbgs",
"(",
")",
"<<",
"<STR_LIT>",
" ",
"<STR_LIT>",
";",
"VI",
"->",
"print",
"(",
"dbgs",
"(",
")",
")",
")",
";"
] | [
"void",
"PPCExpandISEL",
"::",
"DumpISELInstructions",
"(",
")",
"const",
"{",
"for",
"(",
"const",
"auto",
"&",
"I",
":",
"ISELInstructions",
")",
"{",
"DEBUG",
"(",
"dbgs",
"(",
")",
"<<",
"printMBBReference",
"(",
"*",
"MF",
"->",
"getBlockNumbered",
"(... |
GCC | mep | MD | stmt_completion | CPU | 631,424 | [
")"
] | [
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>"
] |
LLVM | Alpha | CPP | next_suggestion | MPU | 631,425 | [
"else",
"BuildMI",
"(",
"&",
"MBB",
",",
"dl",
",",
"get",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
")",
".",
"addImm",
"(",
"Cond",
"[",
"<NUM_LIT>",
"]",
".",
"getImm",
"(",
")",
")",
".",
"addReg",
"(",
"Cond",
"[",
"<NUM_LIT>",
"]",
".",
"ge... | [
"DebugLoc",
"dl",
"=",
"DebugLoc",
"::",
"getUnknownLoc",
"(",
")",
";",
"assert",
"(",
"TBB",
"&&",
"<STR_LIT>",
"InsertBranch must not be told to insert a fallthrough",
"<STR_LIT>",
")",
";",
"assert",
"(",
"(",
"Cond",
".",
"size",
"(",
")",
"==",
"<NUM_LIT>"... |
LLVM | AArch64 | TD | next_suggestion | CPU | 631,426 | [
"}"
] | [
"class",
"sve_int_perm_tbl",
"<",
"bits",
"<",
"<NUM_LIT>",
">",
"sz8_64",
",",
"string",
"asm",
",",
"ZPRRegOp",
"zprty",
",",
"RegisterOperand",
"VecList",
">",
":",
"I",
"<",
"(",
"outs",
"zprty",
":",
"$",
"Zd",
")",
",",
"(",
"ins",
"VecList",
":"... |
GCC | arm | MD | stmt_completion | CPU | 631,427 | [
"<STR_LIT>",
")"
] | [
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>"
] |
GCC | aarch64 | CPP | stmt_completion | CPU | 631,428 | [
"icode",
",",
"CONSTM1_RTX",
"(",
"VNx16BImode",
")",
")",
";"
] | [
"rtx",
"function_expander",
"::",
"use_contiguous_load_insn",
"(",
"insn_code",
"icode",
")",
"{",
"machine_mode",
"mem_mode",
"=",
"memory_vector_mode",
"(",
")",
";",
"add_output_operand",
"(",
"icode",
")",
";",
"add_mem_operand",
"(",
"mem_mode",
",",
"get_conti... |
GCC | gcn | CPP | program_repair | GPU | 631,429 | [
"<FIXS>",
"kernargs",
"->",
"args",
".",
"argc",
"=",
"kernel_argc",
";",
"kernargs",
"->",
"args",
".",
"argv",
"=",
"(",
"int64_t",
")",
"args",
"->",
"argv_data",
";",
"kernargs",
"->",
"abi",
".",
"out_ptr",
"=",
"(",
"int64_t",
")",
"&",
"kernargs... | [
"XHSA",
"(",
"hsa_fns",
".",
"hsa_memory_assign_agent_fn",
"(",
"heap",
",",
"device",
",",
"HSA_ACCESS_PERMISSION_RW",
")",
",",
"<STR_LIT>",
"Assign heap to device agent",
"<STR_LIT>",
")",
";",
"<BUGS>",
"kernargs",
"->",
"argc",
"=",
"kernel_argc",
";",
"kernarg... |
GCC | i386 | CPP | next_suggestion | CPU | 631,430 | [
"}"
] | [
"return",
"cost",
";",
"}",
"if",
"(",
"MMX_CLASS_P",
"(",
"class1",
")",
"!=",
"MMX_CLASS_P",
"(",
"class2",
")",
"||",
"SSE_CLASS_P",
"(",
"class1",
")",
"!=",
"SSE_CLASS_P",
"(",
"class2",
")",
")",
"return",
"MAX",
"(",
"<NUM_LIT>",
",",
"ix86_cost",... |
LLVM | AVR | TD | stmt_completion | MPU | 631,431 | [
")",
",",
"<STR_LIT>",
",",
"[",
"(",
"AVRbrcond",
"bb",
":",
"$",
"target",
",",
"AVR_COND_SH",
")",
"]",
">",
";"
] | [
"def",
"BRSHk",
":",
"FBRsk",
"<",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"(",
"outs",
")",
",",
"(",
"ins",
"relbrtarget_7",
":",
"$",
"target"
] |
GCC | rs6000 | MD | program_repair | CPU | 631,432 | [
"<FIXS>",
"<STR_LIT>",
"<FIXE>"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"IEEE128",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"neg",
":",
"IEEE128",
"(",
"match_operand",
":",
"IEEE128",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"(",
"use",
"(",
"match_operand",
":",
... |
GCC | aarch64 | CPP | next_suggestion | CPU | 631,433 | [
"}"
] | [
"if",
"(",
"fn",
"==",
"AARCH64_SIMD_BUILTIN_UNOP_sqrtv2df",
")",
"return",
"aarch64_builtin_decls",
"[",
"AARCH64_BUILTIN_RSQRT_V2DF",
"]",
";",
"if",
"(",
"fn",
"==",
"AARCH64_SIMD_BUILTIN_UNOP_sqrtv2sf",
")",
"return",
"aarch64_builtin_decls",
"[",
"AARCH64_BUILTIN_RSQRT... |
GCC | arm | MD | stmt_completion | CPU | 631,434 | [
"UNSPEC_NVRINTP",
"UNSPEC_NVRINTM",
"UNSPEC_NVRINTA",
"]",
")"
] | [
"(",
"define_int_iterator",
"NEON_VCVT",
"["
] |
LLVM | ARM | CPP | next_suggestion | CPU | 631,435 | [
"ExceptionsType",
"=",
"ExceptionHandling",
"::",
"SjLj",
";"
] | [
"ARMMCAsmInfoDarwin",
"::",
"ARMMCAsmInfoDarwin",
"(",
")",
"{",
"Data64bitsDirective",
"=",
"<NUM_LIT>",
";",
"CommentString",
"=",
"<STR_LIT>",
"@",
"<STR_LIT>",
";",
"Code16Directive",
"=",
"<STR_LIT>",
".code\\t16",
"<STR_LIT>",
";",
"Code32Directive",
"=",
"<STR_... |
LLVM | PowerPC | CPP | stmt_completion | CPU | 631,436 | [
"Op",
",",
"DAG",
")",
";"
] | [
"SDValue",
"PPCTargetLowering",
"::",
"lowerLog",
"(",
"SDValue",
"Op",
",",
"SelectionDAG",
"&",
"DAG",
")",
"const",
"{",
"return",
"lowerLibCallBase",
"(",
"<STR_LIT>",
"__xl_log",
"<STR_LIT>",
",",
"<STR_LIT>",
"__xl_logf",
"<STR_LIT>",
",",
"<STR_LIT>",
"__xl... |
LLVM | ARM | CPP | stmt_completion | CPU | 631,437 | [
"HasFP",
")",
"{"
] | [
"NumBytes",
"=",
"DPRCSOffset",
";",
"int",
"FramePtrOffsetInBlock",
"=",
"<NUM_LIT>",
";",
"unsigned",
"adjustedGPRCS1Size",
"=",
"GPRCS1Size",
";",
"if",
"(",
"GPRCS1Size",
">",
"<NUM_LIT>",
"&&",
"GPRCS2Size",
"==",
"<NUM_LIT>",
"&&",
"tryFoldSPUpdateIntoPushPop",
... |
GCC | aarch64 | MD | stmt_completion | CPU | 631,438 | [
")",
"(",
"DI",
"<STR_LIT>",
")",
"]",
")"
] | [
"(",
"define_mode_attr",
"fcvt_change_mode",
"[",
"(",
"SI",
"<STR_LIT>"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 631,439 | [
"let",
"opExtendable",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"isPredicated",
"=",
"<NUM_LIT>",
";",
"let",
"hasNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"opNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"addrMode",
"=",
"Absolute",
";",
"let",
"accessSize",
"=",
"WordAccess",
";",
"let",
"mayLoad",
"=",
"<NUM_LIT>",
"... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 631,440 | [
"if",
"(",
"SafeToReplace",
")",
"{"
] | [
"LIS",
"->",
"RemoveMachineInstrFromMaps",
"(",
"*",
"I",
")",
";",
"I",
"->",
"eraseFromParent",
"(",
")",
";",
"I",
"=",
"Next",
";",
"Changed",
"=",
"true",
";",
"}",
"if",
"(",
"I",
"!=",
"E",
")",
"continue",
";",
"for",
"(",
"auto",
"*",
"P... |
LLVM | Hexagon | TD | stmt_completion | DSP | 631,441 | [
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"isPredica... |
LLVM | X86 | CPP | stmt_completion | CPU | 631,442 | [
"getOperand",
"(",
"i",
")",
";"
] | [
"case",
"X86",
"::",
"RETL",
":",
"case",
"X86",
"::",
"RETQ",
":",
"case",
"X86",
"::",
"RETIL",
":",
"case",
"X86",
"::",
"RETIQ",
":",
"case",
"X86",
"::",
"TCRETURNdi",
":",
"case",
"X86",
"::",
"TCRETURNri",
":",
"case",
"X86",
"::",
"TCRETURNmi... |
GCC | mips | CPP | code_generation | CPU | 631,443 | [
"static",
"void",
"mips16e_mask_registers",
"(",
"unsigned",
"int",
"*",
"mask_ptr",
",",
"const",
"unsigned",
"char",
"*",
"regs",
",",
"unsigned",
"int",
"size",
",",
"unsigned",
"int",
"*",
"num_regs_ptr",
")",
"{",
"unsigned",
"int",
"i",
";",
"i",
"="... | [
"*",
"MASK_PTR",
"is",
"a",
"mask",
"of",
"general-purpose",
"registers",
"and",
"*",
"NUM_REGS_PTR",
"is",
"the",
"number",
"of",
"set",
"bits",
".",
"If",
"*",
"MASK_PTR",
"contains",
"REGS",
"[",
"X",
"]",
"for",
"some",
"X",
"in",
"[",
"0",
",",
... |
LLVM | ARM | CPP | next_suggestion | CPU | 631,444 | [
"assert",
"(",
"(",
"Opcode",
"==",
"ARM",
"::",
"tCBNZ",
"||",
"Opcode",
"==",
"ARM",
"::",
"tCBZ",
")",
"&&",
"<STR_LIT>",
"Invalid opcode",
"<STR_LIT>",
")",
";"
] | [
"return",
"true",
";",
"}",
"if",
"(",
"Opcode",
"==",
"ARM",
"::",
"tADDspi",
"||",
"Opcode",
"==",
"ARM",
"::",
"tSUBspi",
")",
"{",
"MI",
".",
"addOperand",
"(",
"MCOperand",
"::",
"CreateReg",
"(",
"ARM",
"::",
"SP",
")",
")",
";",
"MI",
".",
... |
LLVM | X86 | CPP | stmt_completion | CPU | 631,445 | [
";"
] | [
"void",
"X86DAGToDAGISel",
"::",
"PostprocessISelDAG",
"(",
")",
"{",
"if",
"(",
"TM",
".",
"getOptLevel",
"(",
")",
"==",
"CodeGenOpt",
"::",
"None",
")",
"return",
";",
"SelectionDAG",
"::",
"allnodes_iterator",
"Position",
"=",
"CurDAG",
"->",
"allnodes_end... |
LLVM | SystemZ | CPP | stmt_completion | CPU | 631,446 | [
",",
"OpNum",
",",
"O",
")",
";"
] | [
"printUImmOperand",
"<",
"<NUM_LIT>",
">",
"(",
"MI"
] |
GCC | m68k | MD | stmt_completion | MPU | 631,447 | [
"<STR_LIT>",
")",
")"
] | [
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"eq_attr",
"<STR_LIT>"
] |
LLVM | X86 | CPP | stmt_completion | CPU | 631,448 | [
"::",
"VMOVDQU8Z128rm",
":"
] | [
"switch",
"(",
"MI",
".",
"getOpcode",
"(",
")",
")",
"{",
"default",
":",
"break",
";",
"case",
"X86",
"::",
"MOV8rm",
":",
"case",
"X86",
"::",
"MOV8rm_NOREX",
":",
"case",
"X86",
"::",
"MOV16rm",
":",
"case",
"X86",
"::",
"MOV32rm",
":",
"case",
... |
GCC | pdp11 | MD | stmt_completion | MPU | 631,449 | [
"<STR_LIT>",
")",
"]",
")"
] | [
"(",
"mult",
":",
"SI",
"(",
"sign_extend",
":",
"SI",
"(",
"match_operand",
":",
"HI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"sign_extend",
":",
"SI",
"(",
"match_operand",
":",
"HI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
... |
LLVM | X86 | CPP | program_repair | CPU | 631,450 | [
"<FIXS>",
"}",
"else",
"if",
"(",
"!",
"useSoftFloat",
"(",
")",
"&&",
"X86ScalarSSEf32",
"&&",
"(",
"UseX87",
"||",
"Is64Bit",
")",
")",
"{",
"<FIXE>",
"<FIXS>",
"if",
"(",
"UseX87",
")",
"addRegisterClass",
"(",
"MVT",
"::",
"f64",
",",
"&",
"X86",
... | [
"setOperationAction",
"(",
"ISD",
"::",
"FGETSIGN",
",",
"MVT",
"::",
"i64",
",",
"Custom",
")",
";",
"setOperationAction",
"(",
"ISD",
"::",
"FGETSIGN",
",",
"MVT",
"::",
"i32",
",",
"Custom",
")",
";",
"<BUGS>",
"addLegalFPImmediate",
"(",
"APFloat",
"("... |
GCC | i386 | CPP | next_suggestion | CPU | 631,451 | [
"machine_mode",
"mode",
"=",
"V4HImode",
";"
] | [
"for",
"(",
"unsigned",
"int",
"regno",
"=",
"<NUM_LIT>",
";",
"regno",
"<",
"FIRST_PSEUDO_REGISTER",
";",
"regno",
"++",
")",
"if",
"(",
"STACK_REGNO_P",
"(",
"regno",
")",
"&&",
"TEST_HARD_REG_BIT",
"(",
"need_zeroed_hardregs",
",",
"regno",
")",
")",
"{",... |
LLVM | X86 | TD | stmt_completion | CPU | 631,452 | [
"(",
"implicit",
"EFLAGS",
")",
"]",
">",
";"
] | [
"def",
"DEC64m",
":",
"RI",
"<",
"<NUM_LIT>",
",",
"MRM1m",
",",
"(",
"outs",
")",
",",
"(",
"ins",
"i64mem",
":",
"$",
"dst",
")",
",",
"<STR_LIT>",
",",
"[",
"(",
"store",
"(",
"add",
"(",
"loadi64",
"addr",
":",
"$",
"dst",
")",
",",
"-",
... |
LLVM | TPC | TD | next_suggestion | Virtual ISA | 631,453 | [
"let",
"OutOfSlotData",
"=",
"<NUM_LIT>",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"pred",
";",
"let",
"PredAddress",
"=",
"pred",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"let",
"PredPolarity",
"=",
"pred",
"{",
"<NUM_LIT>",
"}",
";",
"let",
"SrcA",
"=",
"<NUM_LIT>",
";",
"let",
"HasImm",
"=",
"<N... |
GCC | arm | CPP | stmt_completion | CPU | 631,454 | [
"_",
"_",
"a",
";"
] | [
"vreinterpretq_s32_s8",
"(",
"int8x16_t",
"_",
"_",
"a",
")",
"{",
"return",
"(",
"int32x4_t",
")"
] |
LLVM | AArch64 | TD | next_suggestion | CPU | 631,455 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] | [
"class",
"BaseSIMDThreeScalar",
"<",
"bit",
"U",
",",
"bits",
"<",
"<NUM_LIT>",
">",
"size",
",",
"bits",
"<",
"<NUM_LIT>",
">",
"opcode",
",",
"RegisterClass",
"regtype",
",",
"string",
"asm",
",",
"list",
"<",
"dag",
">",
"pattern",
">",
":",
"I",
"<... |
LLVM | TPC | TD | next_suggestion | Virtual ISA | 631,456 | [
"let",
"PredicateMethod",
"=",
"<STR_LIT>",
";"
] | [
"let",
"Name",
"=",
"<STR_LIT>",
";",
"let",
"RenderMethod",
"=",
"<STR_LIT>",
";"
] |
GCC | rs6000 | MD | stmt_completion | CPU | 631,457 | [
"<STR_LIT>",
")",
")"
] | [
"(",
"eq_attr",
"<STR_LIT>"
] |
LLVM | IA64 | CPP | program_repair | CPU | 631,458 | [
"<FIXS>",
"SDValue",
"(",
"CurDAG",
"->",
"getTargetNode",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
",",
"dl",
",",
"MVT",
"::",
"i64",
",",
"<FIXE>",
"<FIXS>",
"return",
"CurDAG",
"->",
"getTargetNode",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
",",
"dl",
",",
"MV... | [
"GlobalValue",
"*",
"GV",
"=",
"cast",
"GlobalAddressSDNode",
">",
"(",
"N",
")",
"->",
"getGlobal",
"(",
")",
";",
"SDValue",
"GA",
"=",
"CurDAG",
"->",
"getTargetGlobalAddress",
"(",
"GV",
",",
"MVT",
"::",
"i64",
")",
";",
"SDValue",
"Tmp",
"=",
"<B... |
GCC | fr30 | MD | next_suggestion | DSP | 631,459 | [
"<STR_LIT>"
] | [
"(",
"set",
"(",
"mem",
":",
"SI",
"(",
"pre_dec",
":",
"SI",
"(",
"reg",
":",
"SI",
"<NUM_LIT>",
")",
")",
")",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"set",
"(",
"mem",
":",
"SI",
"(",
"pre_dec",
... |
GCC | aarch64 | CPP | code_generation | CPU | 631,460 | [
"static",
"bool",
"aarch64_rtx_arith_op_extract_p",
"(",
"rtx",
"x",
",",
"machine_mode",
"mode",
")",
"{",
"if",
"(",
"GET_CODE",
"(",
"x",
")",
"==",
"SIGN_EXTRACT",
"||",
"GET_CODE",
"(",
"x",
")",
"==",
"ZERO_EXTRACT",
")",
"{",
"rtx",
"op0",
"=",
"X... | [
"Return",
"true",
"if",
"X",
"is",
"a",
"zero",
"or",
"sign",
"extract",
"usable",
"in",
"an",
"ADD",
"or",
"SUB",
"(",
"extended",
"register",
")",
"instruction",
"."
] |
LLVM | WebAssembly | CPP | program_repair | Virtual ISA | 631,461 | [
"<FIXS>",
"for",
"(",
"const",
"MachineOperand",
"&",
"Use",
":",
"MRI",
".",
"use_operands",
"(",
"Reg",
")",
")",
"{",
"<FIXE>"
] | [
"const",
"MachineInstr",
"*",
"OneUseInst",
"=",
"OneUse",
".",
"getParent",
"(",
")",
";",
"VNInfo",
"*",
"OneUseVNI",
"=",
"LI",
".",
"getVNInfoBefore",
"(",
"LIS",
".",
"getInstructionIndex",
"(",
"*",
"OneUseInst",
")",
")",
";",
"<BUGS>",
"for",
"(",
... |
LLVM | Mips | CPP | stmt_completion | CPU | 631,462 | [
"Success",
")",
".",
"addReg",
"(",
"Mips",
"::",
"ZERO",
")",
".",
"addMBB",
"(",
"loop1MBB",
")",
";"
] | [
"BB",
"->",
"addSuccessor",
"(",
"loop1MBB",
")",
";",
"loop1MBB",
"->",
"addSuccessor",
"(",
"exitMBB",
")",
";",
"loop1MBB",
"->",
"addSuccessor",
"(",
"loop2MBB",
")",
";",
"loop2MBB",
"->",
"addSuccessor",
"(",
"loop1MBB",
")",
";",
"loop2MBB",
"->",
"... |
LLVM | X86 | CPP | next_suggestion | CPU | 631,463 | [
"}"
] | [
"ISDNo",
"=",
"<STR_LIT>",
"::",
"<STR_LIT>",
";",
"OpTy",
"=",
"MVT",
"::",
"v8f32",
";",
"break",
";",
"case",
"MVT",
"::",
"v4i64",
":",
"case",
"MVT",
"::",
"v4f64",
":",
"if",
"(",
"!",
"Subtarget",
"->",
"hasAVX",
"(",
")",
")",
"return",
"SD... |
LLVM | Hexagon | TD | next_suggestion | DSP | 631,464 | [
"let",
"hasNewValue",
"=",
"<NUM_LIT>",
";"
] | [
"def",
"F2_conv_d2sf",
":",
"HInst",
"<",
"(",
"outs",
"IntRegs",
":",
"$",
"Rd32",
")",
",",
"(",
"ins",
"DoubleRegs",
":",
"$",
"Rss32",
")",
",",
"<STR_LIT>",
",",
"tc_3a867367",
",",
"TypeS_2op",
">",
",",
"Enc_90cd8b",
"{",
"let",
"Inst",
"{",
"... |
GCC | arm | CPP | stmt_completion | CPU | 631,465 | [
"_",
"_",
"c",
")",
";"
] | [
"_",
"_",
"smlatb",
"(",
"int32_t",
"_",
"_",
"a",
",",
"int32_t",
"_",
"_",
"b",
",",
"int32_t",
"_",
"_",
"c",
")",
"{",
"return",
"_",
"_",
"builtin_arm_smlatb",
"(",
"_",
"_",
"a",
",",
"_",
"_",
"b",
","
] |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 631,466 | [
")",
";",
"j",
"<",
"e",
";",
"j",
"++",
")",
"{"
] | [
"else",
"Offset",
"=",
"<NUM_LIT>",
";",
"for",
"(",
"unsigned",
"i",
"=",
"<NUM_LIT>",
";",
"i",
"<",
"<NUM_LIT>",
";",
"i",
"++",
")",
"{",
"unsigned",
"Swizzle",
"=",
"MI",
".",
"getOperand",
"(",
"i",
"+",
"Offset",
")",
".",
"getImm",
"(",
")"... |
LLVM | TLCS900 | TD | stmt_completion | MPU | 631,467 | [
",",
"<STR_LIT>",
",",
"[",
"(",
"TLCS900retiflag",
")",
"]",
">",
";"
] | [
"def",
"RETI",
":",
"II16r",
"<",
"<NUM_LIT>",
",",
"(",
"outs",
")",
",",
"(",
"ins",
")"
] |
LLVM | AArch64 | TD | next_suggestion | CPU | 631,468 | [
"}"
] | [
"def",
"A57Write_4cyc_2X",
":",
"SchedWriteRes",
"<",
"[",
"A57UnitX",
",",
"A57UnitX",
"]",
">",
"{",
"let",
"Latency",
"=",
"<NUM_LIT>",
";",
"let",
"NumMicroOps",
"=",
"<NUM_LIT>",
";"
] |
LLVM | ARM64 | TD | stmt_completion | CPU | 631,469 | [
",",
"asm",
"#",
"<STR_LIT>",
",",
"<STR_LIT>",
",",
"<STR_LIT>",
",",
"<STR_LIT>",
",",
"[",
"]",
">",
";"
] | [
"def",
"v2i64_v4i32",
":",
"BaseSIMDDifferentThreeVectorTied",
"<",
"U",
",",
"<NUM_LIT>",
",",
"opc",
",",
"V128",
",",
"V128",
",",
"V128"
] |
LLVM | AMDGPU | TD | next_suggestion | GPU | 631,470 | [
"bits",
"<",
"<NUM_LIT>",
">",
"has_offset",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"SchedRW",
"=",
"[",
"WriteLDS",
"]",
";",
"let",
"isPseudo",
"=",
"<NUM_LIT>",
";",
"let",
"isCodeGenOnly",
"=",
"<NUM_LIT>",
";",
"let",
"AsmMatchConverter",
"=",
"<STR_LIT>",
";",
"string",
"Mnemonic",
"=",
"opName",
";",
"string",
"AsmOperands",
"... |
GCC | v850 | MD | program_repair | MPU | 631,471 | [
"<FIXS>",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")",
"<FIXE>",
"<FIXS>",
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"(",
"clobber",
"(",
"reg",
":",
"CC",
"CC_REG... | [
"return",
"\\\"\\\"}",
"<STR_LIT>",
"length",
"<STR_LIT>",
"<NUM_LIT>",
"<STR_LIT>",
"cc",
"<STR_LIT>",
"clobber",
"<STR_LIT>",
"*",
"v850_not1_3",
"<STR_LIT>",
"indirect_operand",
"<STR_LIT>",
"=",
"m",
"<STR_LIT>",
"power_of_two_operand",
"<STR_LIT>",
"<STR_LIT>",
"<STR... |
GCC | aarch64 | MD | next_suggestion | CPU | 631,472 | [
"<STR_LIT>"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"VDQV",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"unspec",
":",
"VDQV",
"[",
"(",
"match_operand",
":",
"VDQV",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
"UNSPEC_ADDV",
")",
")",
"]",
"<STR_LIT>"
] |
GCC | rs6000 | CPP | stmt_completion | CPU | 631,473 | [
"return",
"<NUM_LIT>",
";"
] | [
"unsigned",
"int",
"rs6000_dbx_register_number",
"(",
"unsigned",
"int",
"regno",
")",
"{",
"if",
"(",
"regno",
"<=",
"<NUM_LIT>",
"||",
"write_symbols",
"!=",
"DWARF2_DEBUG",
")",
"return",
"regno",
";",
"if",
"(",
"regno",
"==",
"MQ_REGNO",
")",
"return",
... |
GCC | mips | MD | program_repair | CPU | 631,474 | [
"<FIXS>",
"real_2expN",
"(",
"&",
"offset",
",",
"<NUM_LIT>",
")",
"<FIXE>"
] | [
"rtx",
"label2",
"=",
"gen_label_rtx",
"(",
")",
"REAL_VALUE_TYPE",
"offset",
"<BUGS>",
"real_2expN",
"(",
"&",
"offset",
",",
"<NUM_LIT>",
",",
"DFmode",
")",
"<BUGE>",
"if",
"(",
"reg1",
")",
"\t",
"\t",
"\t",
"{"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 631,475 | [
"let",
"isExtendable",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"hasNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"opNewValue",
"=",
"<NUM_LIT>",
";",
"let",
... |
GCC | i386 | MD | stmt_completion | CPU | 631,476 | [
")",
"]",
")",
")",
")",
")",
"]"
] | [
"(",
"float",
":",
"V2DF",
"(",
"vec_select",
":",
"V2SI",
"(",
"match_operand",
":",
"V4SI",
"<NUM_LIT>",
"<STR_LIT>",
")",
"(",
"parallel",
"[",
"(",
"const_int",
"<NUM_LIT>",
")",
"(",
"const_int",
"<NUM_LIT>"
] |
GCC | i386 | CPP | next_suggestion | CPU | 631,477 | [
"}"
] | [
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"m_to_int64",
"(",
"_",
"_",
"m64",
"_",
"_",
"i",
")",
"{",
"return",
"(",
"long",
"long",
")",
"_",
"_"... |
GCC | i386 | MD | next_suggestion | CPU | 631,478 | [
"{"
] | [
"(",
"match_operand",
":",
"<",
"VEC_GATHER_IDXSI",
">",
"<NUM_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
")",
"]",
")",
")",
"(",
"unspec",
":",
"VI48F",
"[",
"(",
"match_operand",
":",
"<",
"avx512fmaskmode",
">",
... |
GCC | bpf | MD | stmt_completion | Virtual ISA | 631,479 | [
"<STR_LIT>",
")",
")"
] | [
"(",
"define_attr",
"<STR_LIT>",
"<STR_LIT>",
"(",
"const_string"
] |
LLVM | Mips | CPP | stmt_completion | CPU | 631,480 | [
".",
"addMBB",
"(",
"TBB",
")",
";"
] | [
"MachineBasicBlock",
"*",
"Sink",
"=",
"F",
"->",
"CreateMachineBasicBlock",
"(",
"LLVM_BB",
")",
";",
"F",
"->",
"insert",
"(",
"It",
",",
"FBB",
")",
";",
"F",
"->",
"insert",
"(",
"It",
",",
"TBB",
")",
";",
"F",
"->",
"insert",
"(",
"It",
",",
... |
LLVM | AArch64 | CPP | next_suggestion | CPU | 631,481 | [
"}"
] | [
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"return",
"<STR_LIT>",
"lsl",
"<STR_LIT>",
";",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"return",
"<STR_LIT>",
"lsr",
"<STR_LIT>",
";",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"return",
"<STR_LIT>",
"asr",
... |
LLVM | Hexagon | TD | stmt_completion | DSP | 631,482 | [
"]",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicated",
"=",
"<NUM_LIT>",
";",
"let",
"isTerminator",
"=",
"<NUM_LIT>",
";",
"let",... |
GCC | arm | CPP | stmt_completion | CPU | 631,483 | [
",",
"mve_pred16_t",
"_",
"_",
"p",
")",
"{"
] | [
"_",
"_",
"arm_vldrhq_gather_shifted_offset_z",
"(",
"float16_t",
"const",
"*",
"_",
"_",
"base",
",",
"uint16x8_t",
"_",
"_",
"offset"
] |
LLVM | ARM | CPP | next_suggestion | CPU | 631,484 | [
"if",
"(",
"STI",
".",
"isTargetIOS",
"(",
")",
")",
"return",
"true",
";"
] | [
"bool",
"ARMFrameLowering",
"::",
"hasFP",
"(",
"const",
"MachineFunction",
"&",
"MF",
")",
"const",
"{",
"const",
"TargetRegisterInfo",
"*",
"RegInfo",
"=",
"MF",
".",
"getTarget",
"(",
")",
".",
"getRegisterInfo",
"(",
")",
";"
] |
GCC | mips | MD | stmt_completion | CPU | 631,485 | [
"]",
")"
] | [
"if",
"(",
"TARGET_MIPS16",
")",
"return",
"<STR_LIT>",
"else",
"return",
"<STR_LIT>",
"}",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 631,486 | [
"unsigned",
"Reg",
"=",
"MI",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getReg",
"(",
")",
";"
] | [
"MRI",
"=",
"&",
"Fn",
".",
"getRegInfo",
"(",
")",
";",
"for",
"(",
"MachineFunction",
"::",
"iterator",
"MBB",
"=",
"Fn",
".",
"begin",
"(",
")",
",",
"MBBe",
"=",
"Fn",
".",
"end",
"(",
")",
";",
"MBB",
"!=",
"MBBe",
";",
"++",
"MBB",
")",
... |
GCC | c6x | MD | next_suggestion | VLIW | 631,487 | [
"(",
"define_code_attr",
"plusminus_insn",
"[",
"(",
"plus",
"<STR_LIT>",
")",
"(",
"minus",
"<STR_LIT>",
")",
"]",
")"
] | [
"(",
"define_code_iterator",
"logical",
"[",
"and",
"ior",
"xor",
"]",
")",
"(",
"define_code_attr",
"logical_insn",
"[",
"(",
"and",
"<STR_LIT>",
")",
"(",
"ior",
"<STR_LIT>",
")",
"(",
"xor",
"<STR_LIT>",
")",
"]",
")",
"(",
"define_code_attr",
"logical_op... |
GCC | rs6000 | MD | next_suggestion | CPU | 631,488 | [
"(",
"TI",
"<STR_LIT>",
")",
"]",
")"
] | [
"(",
"V4SF",
"<STR_LIT>",
")",
"(",
"V2DI",
"<STR_LIT>",
")",
"(",
"V2DF",
"<STR_LIT>",
")",
"(",
"DI",
"\t",
"<STR_LIT>",
")",
"(",
"DF",
"<STR_LIT>",
")",
"(",
"SF",
"\t",
"<STR_LIT>",
")",
"(",
"TF",
"\t",
"<STR_LIT>",
")",
"(",
"KF",
"\t",
"<ST... |
GCC | sparc | CPP | stmt_completion | CPU | 631,489 | [
"return",
"word_mode",
";"
] | [
"if",
"(",
"GET_MODE_CLASS",
"(",
"mode",
")",
"==",
"MODE_INT",
"&&",
"GET_MODE_SIZE",
"(",
"mode",
")",
"<",
"UNITS_PER_WORD",
")"
] |
GCC | mmix | CPP | program_repair | CPU | 631,490 | [
"<FIXS>",
"internal_error",
"(",
"<STR_LIT>",
"MMIX Internal: %s is not a shiftable integer",
"<STR_LIT>",
",",
"s",
")",
";",
"<FIXE>"
] | [
"{",
"char",
"s",
"[",
"sizeof",
"(",
"<STR_LIT>",
"<NUM_LIT>",
"<STR_LIT>",
")",
"]",
";",
"sprintf",
"(",
"s",
",",
"<STR_LIT>",
"%#",
"<STR_LIT>",
"PRIx64",
",",
"value",
")",
";",
"<BUGS>",
"internal_error",
"(",
"<STR_LIT>",
"MMIX Internal: %s is not a sh... |
LLVM | Hexagon | CPP | next_suggestion | DSP | 631,491 | [
"}"
] | [
"unsigned",
"P",
"=",
"I",
";",
"if",
"(",
"!",
"Defs",
".",
"count",
"(",
"P",
")",
"||",
"LatePreds",
".",
"count",
"(",
"P",
")",
"||",
"Defs",
".",
"count",
"(",
"Hexagon",
"::",
"P3_0",
")",
")",
"{",
"reportErrorNewValue",
"(",
"P",
")",
... |
GCC | s390 | MD | program_repair | MPU | 631,492 | [
"<FIXS>",
"emit_clobber",
"(",
"reg0",
")",
"<FIXE>"
] | [
"rtx",
"addr0",
"=",
"gen_lowpart",
"(",
"Pmode",
",",
"gen_highpart",
"(",
"word_mode",
",",
"reg0",
")",
")",
"rtx",
"len0",
"=",
"gen_lowpart",
"(",
"Pmode",
",",
"reg0",
")",
"<BUGS>",
"emit_insn",
"(",
"gen_rtx_CLOBBER",
"(",
"VOIDmode",
",",
"reg0",
... |
LLVM | X86 | TD | program_repair | CPU | 631,493 | [
"<FIXS>",
"defm",
"WriteALU",
":",
"X86SchedWritePair",
";",
"def",
"WriteALURMW",
":",
"WriteSequence",
"[",
"WriteALULd",
",",
"WriteStore",
"]",
">",
";",
"defm",
"WriteIMul",
":",
"X86SchedWritePair",
";",
"defm",
"WriteIMul64",
":",
"X86SchedWritePair",
";",
... | [
"def",
"WriteMove",
":",
"SchedWrite",
";",
"<BUGS>",
"defm",
"WriteALU",
":",
"X86SchedWritePair",
";",
"def",
"WriteALURMW",
":",
"WriteSequence",
"[",
"WriteALULd",
",",
"WriteStore",
"]",
">",
";",
"defm",
"WriteIMul",
":",
"X86SchedWritePair",
";",
"def",
... |
LLVM | PowerPC | CPP | next_suggestion | CPU | 631,494 | [
"}",
"else",
"{"
] | [
"llvm",
"::",
"MachineBasicBlock",
"*",
"PPCTargetLowering",
"::",
"emitEHSjLjSetJmp",
"(",
"MachineInstr",
"*",
"MI",
",",
"MachineBasicBlock",
"*",
"MBB",
")",
"const",
"{",
"DebugLoc",
"DL",
"=",
"MI",
"->",
"getDebugLoc",
"(",
")",
";",
"const",
"TargetIns... |
LLVM | PowerPC | CPP | next_suggestion | CPU | 631,495 | [
"case",
"ISD",
"::",
"SETGE",
":"
] | [
"ISD",
"::",
"CondCode",
"CC",
"=",
"cast",
"<",
"CondCodeSDNode",
">",
"(",
"Op",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
")",
"->",
"get",
"(",
")",
";",
"EVT",
"ResVT",
"=",
"Op",
".",
"getValueType",
"(",
")",
";",
"EVT",
"CmpVT",
"=",
"Op",
... |
LLVM | Cpu0 | CPP | stmt_completion | CPU | 631,496 | [
")",
")",
";"
] | [
"void",
"Cpu0AsmPrinter",
"::",
"EmitFunctionBodyEnd",
"(",
")",
"{",
"if",
"(",
"OutStreamer",
"->",
"hasRawTextSupport",
"(",
")",
")",
"{",
"if",
"(",
"Cpu0MFI",
"->",
"getEmitNOAT",
"(",
")",
")",
"OutStreamer",
"->",
"EmitRawText",
"(",
"StringRef",
"("... |
GCC | arm | CPP | program_repair | CPU | 631,497 | [
"<FIXS>",
"case",
"TYPE_ALU_IMM",
":",
"case",
"TYPE_ALUS_IMM",
":",
"case",
"TYPE_LOGIC_IMM",
":",
"case",
"TYPE_LOGICS_IMM",
":",
"<FIXE>"
] | [
"switch",
"(",
"get_attr_type",
"(",
"insn",
")",
")",
"{",
"<BUGS>",
"case",
"TYPE_ARLO_IMM",
":",
"<BUGE>",
"case",
"TYPE_EXTEND",
":",
"case",
"TYPE_MVN_IMM",
":",
"case",
"TYPE_MOV_IMM",
":"
] |
LLVM | CellSPU | CPP | stmt_completion | MPU | 631,498 | [
"UseLargeMem",
";"
] | [
"bool",
"usingLargeMem",
"(",
")",
"const",
"{",
"return"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 631,499 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] | [
"def",
"A2_vcmpweq",
":",
"HInst",
"<",
"(",
"outs",
"PredRegs",
":",
"$",
"Pd4",
")",
",",
"(",
"ins",
"DoubleRegs",
":",
"$",
"Rss32",
",",
"DoubleRegs",
":",
"$",
"Rtt32",
")",
",",
"<STR_LIT>",
",",
"tc_85d5d03f",
",",
"TypeALU64",
">",
",",
"Enc... |
Subsets and Splits
No community queries yet
The top public SQL queries from the community will appear here once available.